# LUCRAREA NR. 8 DOMENIUL CONCURENT

## 1. Scopul lucrării

Lucrarea urmărește familiarizarea cu noțiunile fundamentale referitoare la domeniul concurent al descrierilor VHDL. Se prezintă detaliat problematica arhitecturilor concurente, cea a proceselor elementare și cea a semnalelor multi-sursă și a funcțiilor lor de rezoluție. Noțiunile expuse pot fi asimilate și aprofundate cu ajutorul numeroaselor exemple oferite.

## 2. Noțiuni introductive

#### 2.1 Arhitecturi concurente

În VHDL putem descrie sistemele sub forma unor "mulțimi de subsisteme funcționale operând în mod concurent". Fiecare dintre aceste sisteme – care pot fi interdependente – vor fi specificate sub forma unor procese separate. Nivelul de detaliere (sau granularitatea) depinde de necesități – uneori un proces poate descrie funcționarea unei componente complexe, cum ar fi un microprocesor, alteori vom avea câte un proces pentru fiecare componentă elementară de genul porților logice fundamentale.



Figura 8.1 Arhitectura clasică a unui microcalculator

Descrierea comportamentală a unui sistem va consta deci dintr-o mulțime de procese secvențiale care operează în mod concurent.

De exemplu, pentru arhitectura clasică a microcalculatorului din figura 8.1, descrierea VHDL va arăta astfel:

```
architecture EXEMPLU of MICROCALC is
signal DATABUS: BIT_VECTOR (31 downto 0);
begin
UCP: process -- Unitatea Centrală de Prelucrare
begin
end process UCP;
MEM: process -- Memoria
begin
end process MEM;
I_E: process -- Sistemul de intrare și ieșire a datelor
begin
end process I_E;
DISC: process -- Hard discul
begin
end process DISC;
FLOPPY: process -- Unitatea de dischetă
begin
end process FLOPPY;
end architecture EXEMPLU;
```

Pentru înțelegerea domeniului concurent al VHDL este esențială o foarte bună cunoaștere a noțiunilor legate de *arhitecturi*. Obiectul VHDL *arhitectură* este alcătuit dintr-un *antet* și un *corp*.

Antetul specifică numele arhitecturii și limitele corpului arhitecturii. De asemenea, se precizează entitatea căreia îi aparține arhitectura. În plus, aici se declară eventualele obiecte care vor fi interne arhitecturii.

Corpul arhitecturii are o structură concurentă, care poate fi la început mai dificil de înțeles, datorită faptului că toate instrucțiunile (procesele și conținutul lor) sunt scrise în ordine secvențială (este singura posibilitate existentă în cadrul actualelor sisteme de calcul, bazate pe fișiere). Cu toate acestea, trebuie să reținem că toate procesele din interiorul unei arhitecturi sunt executate concurent unele față de celelalte. Toate procesele din cadrul

descrierii în VHDL a sistemului vor fi complet specificate în interiorul corpului arhitecturii.

Iată în continuare două exemple foarte scurte de descriere comportamentală. Primul exemplu arată modelarea în VHDL a unui bistabil D cu acționare pe frontul ascendent, cu un generator de tact intern, care poate fi mascat de semnalul M, activ pe '0' logic (este un bistabil D cu semnalul M pe post de *clock enable*). Desigur, niciun bistabil fizic nu are un generator de tact intern, dar codul de mai jos reprezintă un model foarte util *numai pentru simularea* mai rapidă și mai eficientă a bistabilului.

```
entity BIST_D is
      port (M, D: in BIT;
             Q, NQ: buffer BIT);
end BIST_D;
architecture ARH of BIST D is
signal S1, S2, CLOCK: BIT;
begin
CLK: process -- Generatorul de semnal de tact
      begin
             CLOCK <= '0';
             wait for 5 ns;
             CLOCK <= '1';
             wait for 5 ns;
      end process CLK;
N1: process (M)
      begin
             S1 <= not(M);
      end process N1;
NAND1: process(S1, CLOCK)
      begin
             S2 <= S1 nand CLOCK;
      end process NAND1;
D1: process (S2)
      begin
             if S2 = '1' then
                   Q <= D;
                   NQ \ll not(D);
             end if;
      end process D1;
end architecture ARH;
```

Al doilea exemplu arată implementarea în VHDL a arhitecturii din figura 8.2, reprezentând un sumator complet de numere pe un bit.



Figura 8.2 Sumator complet de numere pe un bit

```
entity SUMATOR_COMPLET is
      port (A, B, CARRY_IN: in BIT;
             SUM, CARRY_OUT: out BIT);
end SUMATOR_COMPLET ;
architecture ARH1 of SUMATOR_COMPLET is
signal S1, S2, S3, S4: BIT;
begin
P1: process(B, CARRY_IN)
      begin
             S1 <= B xor CARRY_IN;
      end process P1;
P2: process(B, CARRY_IN)
      begin
             S2 <= B and CARRY_IN;
      end process P2;
P3: process(A, B)
      begin
             S3 \ll A and B;
      end process P3;
P4: process(A, CARRY_IN)
      begin
             S4 <= A and CARRY_IN;
      end process P4;
P5: process(A, S1)
      begin
             SUM <= A xor S1;
      end process P5;
P6: process(S2, S3, S4)
      begin
             CARRY_OUT <= S2 or S3 or S4;
      end process P6;
end architecture ARH1;
```

După cum s-a prezentat deja în lucrarea nr. 6, un proces suspendat va fi reactivat atunci când oricare dintre semnalele de pe lista sa de sensibilitate își modifică valoarea. Această regulă se aplică și în cazul în care există mai multe procese într-o arhitectură: atunci când un semnal își modifică valoarea, *toate* procesele care au respectivul semnal în lista lor de sensibilitate vor fi reactivate. Instrucțiunile din interiorul proceselor reactivate vor fi așadar executate secvențial, în ordine. Subliniem însă că aceste instrucțiuni vor fi executate *independent* de instrucțiunile aflate în interiorul celorlalte procese.

Conceptul de concurență ar fi probabil mult mai uşor de înțeles dacă am putea scrie procesele unul lângă celălalt, și nu unul după celălalt, așa cum suntem obligați să o facem în fișierul sursă, pe orice sistem de calcul existent în momentul de fată.

Întrucât procesele nu fac deosebirea între semnalele generate extern (provenite din mediul exterior) și cele generate intern (declarate în interiorul arhitecturii), rezultă că semnalele care activează procesele pot fi generate și de către alte procese existente în interiorul aceleiași arhitecturi.

De fiecare dată când un semnal aflat pe lista de sensibilitate a unui anumit proces își modifică valoarea, procesul respectiv va fi activat. Acest lucru se întâmplă indiferent dacă modificarea valorii semnalului a fost produsă de către mediul exterior sau de către un alt proces.

#### Observație

Pentru a realiza transferuri de informație între procese nu se pot utiliza decât *semnale*. Datorită faptului că variabilele sunt obiecte locale proceselor, ele nu pot fi utilizate ca purtătoare de informație între procese.

Noțiunile expuse mai sus sunt ilustrate în următorul exemplu: un bistabil JK construit cu bistabil D, având un generator de semnal de tact descris în interiorul arhitecturii.

```
entity BIST_JK is
      port (J, K: in BIT;
             Q, NQ: buffer BIT);
end BIST_JK;
architecture ARH of BIST_JK is
signal S1, S2, S3, S4, CLOCK: BIT;
begin
CLK: process -- Generatorul de semnal de tact
      begin
             CLOCK <= '0';
             wait for 5 ns;
             CLOCK <= '1';
             wait for 5 ns;
      end process CLK;
NAND1: process(J, NQ)
      begin
             S1 <= J nand NQ;
      end process NAND1;
NAND2: process(S1, S4)
      begin
             S2 <= S1 nand S4;
      end process NAND2;
NAND3: process(S3, Q)
      begin
             S4 <= S3 nand Q;
      end process NAND3;
NOT1: process(K)
      begin
             S3 <= not(K);
      end process NOT1;
process (CLOCK)
      begin
             if CLOCK = '1' then
                   Q <= S2;
                   NQ <= not (S2);
             end if;
      end process;
end architecture ARH;
```

#### 2.2 Procese elementare

În anumite cazuri este necesar să utilizăm porți logice elementare ca module separate în cadrul arhitecturii, precum în exemplul de mai jos:

```
IEŞIRE_ŞI <= IN1 and IN2;</pre>
```

Specificarea unui asemenea comportament foarte simplu cu ajutorul unui proces ar necesita încă trei instrucțiuni suplimentare (antetul procesului, clauza **begin** și clauza **end process**), ceea ce este de prisos în cazul unei simple porți logice ŞI. Limbajul VHDL permite simplificarea proceselor de acest gen (cele care conțin o singură instrucțiune) prin utilizarea *instrucțiunilor singulare de asignare concurentă de valori semnalelor* (numite astfel deoarece ocupă, de regulă, o singură linie de cod).

O instrucțiune de asignare concurentă de semnal poate apărea în interiorul unei arhitecturi, eventual în paralel cu unele procese, și poate fi executată concurent cu alte instrucțiuni, în mod similar proceselor. Dacă două sau mai multe instrucțiuni de asignare apar în cadrul unui proces, ele vor fi executate secvențial în ordinea în care au fost scrise. Însă, dacă reprezintă instrucțiuni de asignare concurentă de semnal (deci apar în afara oricărui proces), ele vor fi executate în mod concurent.

#### **Observație**

Instrucțiunile de asignare concurentă a semnalelor sunt echivalente cu un proces conținând o singură instrucțiune de asignare de semnal. Dacă în cadrul unui proces apar două sau mai multe instrucțiuni de asignare, ele vor fi executate într-o anumită secvență predefinită. Cu toate acestea, dacă aceleași instrucțiuni vor apărea ca asignări concurente de semnal (deci apar în afara oricărui proces), ele vor fi executate concurent.

Implementarea unui bistabil RS asincron constituie o ilustrare foarte bună a utilizării instrucțiunilor de asignare concurentă:

```
entity BIST_RS is
    port (SET, RESET: in BIT;
        Q, NQ: buffer BIT);
end BIST_RS;
architecture ARH of BIST_RS is
begin
        Q <= not(NQ and SET) after 1 ns;
        NQ <= not(Q and RESET) after 1 ns;
end architecture ARH;</pre>
```

Cele două arhitecturi din exemplul de mai jos sunt echivalente:

```
architecture ARH1 of ENTITATE is
signal IN1, IN2: BIT;
begin
P1: process (A, C)
      begin
            IN1 <= A or C;
      end process P1;
P2: process (B, D)
      begin
            IN2 <= B or D;
      end process P2;
P3: process (IN1, IN2)
      begin
            OUT <= IN1 and IN2;
      end process P3;
end architecture ARH1;
architecture ARH2 of ENTITATE is
signal IN1, IN2: BIT;
begin
      IN1 <= A or C;
      IN2 <= B or D;
      OUT <= IN1 and IN2;
end architecture ARH2;
```

Pentru activarea proceselor am arătat deja că se folosesc listele de sensibilitate și instrucțiunile **wait**. Atunci, cum stau lucrurile cu instrucțiunile de asignare concurentă a semnalelor, care nu au nici instrucțiuni **wait** și nici liste de sensibilitate?

După cum se poate observa în exemplul de mai sus, listele de sensibilitate ale tuturor proceselor conțin semnale care apar ulterior în membrul drept al instrucțiunilor de asignare. Prin urmare, instrucțiunea de asignare concurentă de semnal este sensibilă la orice modificare a oricărui semnal care apare în membrul ei drept. Această asignare poate fi întârziată cu ajutorul clauzei **after**, folosindu-se în acest scop modelul de întârziere *inerțial* sau *transport* (prezentate în lucrarea nr. 3).

Revenind la exemplul anterior cu descrierea sumatorului complet de numere pe un bit din figura 8.2, o implementare echivalentă este cea care urmează:

#### 2.3 Pilotul (*driver*-ul) unui semnal

În cadrul acestei secțiuni vom relua anumite noțiuni referitoare la semnale, în special cele referitoare la semnalele multi-sursă.

Semnalele primesc noi valori în cadrul proceselor numai în momentul suspendării acestora, suspendare realizată cu ajutorul instrucțiunii **wait** explicite sau implicite (prin lista de sensibilitate a procesului). În plus, dacă există mai multe asignări de valori pentru un același semnal, numai ultima va fi luată în considerare. Atunci, cum se pot stoca informațiile referitoare la evenimentele apărute pe un anumit semnal?

Această funcție este îndeplinită de *pilotul* (*driver*-ul) semnalului respectiv. Compilatorul VHDL creează câte un pilot pentru fiecare semnal care primește o valoare în interiorul unui proces. Regula este foarte simplă: indiferent câte valori sunt atribuite semnalului în cadrul procesului, există un singur pilot *per* semnal *per* proces. Toate operațiile sunt efectuate asupra pilotului, care este copiat în semnalul propriu-zis numai atunci când procesul este suspendat.

Datorită pilotului său, fiecare semnal cunoaște valorile sale trecute, prezente și viitoare (acestea din urmă pot fi cunoscute deoarece fiecare pilot poate specifica și *forma de undă proiectată să apară* pe semnalul respectiv). Fiecărui pilot îi poate fi asignată o asemenea formă de undă care va consta dintr-o secvență de una sau mai multe *tranzacții*. O tranzacție constă dintr-o valoare a semnalului împreună cu o valoare de tip TIME, care va specifica

momentul de timp când pilotului îi va fi asignată noua valoare specificată de către tranzacție.

Forma de undă poate fi specificată în mod explicit ca o secvență de valori împreună cu întârzierile asociate. Formele de undă pot fi considerate drept *viitorul proiectat* al semnalului. Întrucât simulatoarele stochează tranzacțiile fiecărui semnal, ele creează într-adevăr *istoria semnalelor*.

Un semnal căruia i se poate determina cu uşurință istoria şi viitorul este semnalul CLOCK din cadrul exemplelor anterioare de bistabili cu generator de tact intern (bistabil D şi bistabil JK).

Atunci când un semnal are un singur pilot, valoarea sa este foarte ușor de determinat. În foarte multe aplicații, semnalele cu mai multe surse sunt o apariție obișnuită. De exemplu, în interiorul unui calculator cu arhitectură clasică von Neumann, magistrala internă primește valori din partea procesorului, a memoriei, a discurilor și a dispozitivelor de intrare / ieșire. Fiecare fir metalic din componența magistralei va fi deci *pilotat* de mai multe dispozitive. De vreme ce VHDL este un limbaj de descriere hardware specializat pentru sistemele numerice, astfel de situații sunt controlate cu ușurință.

Este greu de stabilit dacă un semnal cu mai multe surse va fi întotdeauna pilotat (comandat), la un anumit moment dat, de către un singur dispozitiv. În unele sisteme această situație trebuie evitată cu strictețe, pe când în altele ea este chiar dorită (de exemplu, în cazul implementărilor de "poartă ȘI cablată" sau "poartă SAU cablată" (*wired AND*, respectiv *wired OR*)). În general, semnalele cu surse multiple necesită stabilirea unei metode de determinare a valorii rezultante atunci când există mai multe dispozitive sursă care furnizează date în mod concurent.

În cele ce urmează prezentăm exemplul unui controler de magistrală utilizat pentru citirea și scrierea în / din dispozitive de intrare / ieșire. Magistrala poate fi accesată și din exterior. De remarcat semnalele multisursă și asignarea semnalelor în procese diferite.

```
architecture ARH of SISTEM is
signal CIT_SCR: STD_LOGIC; -- '1' = citire, '0' = scriere
signal SELECT DISP: STD LOGIC;
-- '1' memoria, '0' interfața de I/E
CTRL: process (INSTR) -- Procesul de control
 case INSTR is
   when 0 => CIT_SCR <= '1';</pre>
                                    -- Instrucțiune de citire
             SELECT_DISP <= '1';
                                  -- din memorie
   when 1 => CIT_SCR <= '0';</pre>
                                     -- Instrucțiune de scriere
             SELECT_DISP <= '1';
                                     -- în memorie
  -- Instructiune de citire
                                     -- din dispozitivul de I/E
  when 3 => CIT_SCR <= '0';</pre>
                                     -- Instrucțiune de scriere
             SELECT_DISP <= '0';
                                    -- în dispozitivul de I/E
  when 4 => CIT_SCR <= 'Z';</pre>
                                    -- Instrucțiune nulă
             SELECT_DISP <= 'Z';
 end case;
end process CTRL;
MEM: process(SELECT_DISP, CIT_SCR) -- Emularea memoriei
variable CEL: STD_LOGIC_VECTOR (7 downto 0);
begin
if SELECT_DISP = '1' then
 if CIT_SCR = '1' then
   DATA_BUS <= CEL after 7 ns; -- Citire din memorie
 else CEL := DATA_BUS;
                                     -- Scriere în memorie
 end if;
else DATA_BUS <= (others => 'Z'); -- Înaltă impedanță
end if;
end process MEM;
```

```
I_E: process(SELECT_DISP, CIT_SCR) -- Emularea interfeţei de I/E
variable INTR_IES: STD_LOGIC_VECTOR (7 downto 0);
begin
  if SELECT_DISP = '0' and SELECT_DISP'EVENT then
   if CIT_SCR = '1' then
    DATA_BUS <= INTR_IES after 12 ns;-- Citire de la portul de I/E
   else INTR_IES:= DATA_BUS; -- Scriere la portul de I/E
   end if;
  else DATA_BUS <= (others => 'Z'); -- Înaltă impedanță
  end if;
end process I_E;
end architecture ARH;
```

#### 2.4 Rezolvarea semnalelor multi-sursă

Simulatorul VHDL nu poate "ști" cu anticipație dacă un semnal multi-sursă va fi sau nu activat din două sau mai multe surse simultan. Datorită acestui fapt, simulatorul trebuie să fie "pregătit" pentru a mixa valorile semnalului. Această "mixare" a semnalelor se numește în VHDL rezolvare (resolving).

Regulile de mixare a valorilor semnalelor sunt specificate sub forma unui tabel, care se numește *funcție de rezoluție*. Tabelul conține toate valorile posibile ale semnalului și fiecare poziție din el conține informații referitoare la valoarea care va fi generată dacă cele două valori corespunzătoare liniei și coloanei respective vor fi mixate.



Figura 8.3 Semnal multi-sursă (Y) cu doi piloți

În figura 8.3 este prezentat un exemplu foarte simplu de semnal multi-sursă. Semnalul Y este comandat de doi piloţi. Semnalul de selecţie S va determina dacă ieşirea Y va fi conectată la A sau la **not**(A).

```
architecture ARH1 of PILOŢI1 is
begin
    P1: process(A, S)
    begin
        if S = '1' then Y <= A;
        else Y <= 'Z';
        end if;
    end process P1;
    P2: process(A, S)
    begin
        if S = '0' then Y <= not(A);
              else Y <= 'Z';
        end if;
    end process P2;
end architecture ARH1;</pre>
```

Studiind cu mai multă atenție această problemă, ne putem da seama că funcția de rezoluție are nevoie de mai multe valori decât cele din componența setului de bază. O situație similară apare atunci când încercăm să reprezentăm semnale multi-sursă în VHDL. De exemplu, pentru tipul BIT, prima problemă care se pune este următoarea: ce se va întâmpla dacă vom mixa valorile '0' și '1' (cu alte cuvinte, *care este valoarea rezolvată pentru '0' și '1'*?). Problema nu poate fi rezolvată folosind numai două valori – prin urmare, întrebarea precedentă nu are răspuns.

Acest aspect are o serie întreagă de consecințe: dacă vom folosi numai tipurile de date BIT și BIT\_VECTOR, atunci NU vom putea specifica un microprocesor (de exemplu) în VHDL. Tipurile de date nerezolvate (așa cum sunt cele două tipuri menționate mai sus, BIT și BIT\_VECTOR) nu pot fi folosite pentru semnale multi-sursă, care sunt însă indispensabile pentru specificarea magistralelor de date (care există, în mod evident, în orice microprocesor). Pentru rezolvarea acestei probleme, trebuie să utilizăm alt tip de date, care să conțină mai mult de două valori și care să aibă definită o funcție de rezoluție pentru toate combinațiile valorilor semnalelor.

```
architecture ARH2 of PILOTI2 is
begin
P1: process(A)
begin -- Această condiție este suficientă pentru detectarea
      -- frontului ascendent în cazul tipului BIT
      if A = '1' and A'EVENT then Y <= A after 1 ns;</pre>
      end if;
end process P1;
P2: process(B)
begin -- Această condiție este suficientă pentru detectarea
      -- frontului ascendent în cazul tipului STD_LOGIC
      if B = '1' and B'EVENT and B'LAST_VALUE = '0'
       then Y1 <= B after 2 ns;
      end if;
end process P2;
end architecture ARH2;
```

Uneori, chiar și semnalele uni-sursă necesită mai mult de două valori pentru reprezentarea "obiectelor" hardware. Iată câteva dintre cele mai des întâlnite valori care pot să apară:

- Dacă ştim despre un semnal că a fost iniţializat, dar nu putem determina cu precizie dacă în acest moment valoarea sa este '0' sau '1' sau 'Z', atunci valoarea semnalului va fi notată cu 'X';
- Tampoanele (buffers) tri-state deconectează dispozitivele generatoare de liniile de semnal prin intermediul stării de "înaltă impedanță", notată cu 'Z';
- Uneori, un semnal poate avea o valoarea "neasignată" sau "necunoscută", care este diferită de valoarea indiferentă. Această stare poate apărea, de exemplu, în cazul unui bistabil, a cărui stare internă nu este cunoscută în momentul punerii sub tensiune a sistemului, dacă nu există o logică de auto-inițializare; ea se notează cu 'U';
- Valoarea notată cu 'L' înseamnă starea '0' slabă (de exemplu, ieșire emitor deschis în starea logică '0');
- Valoarea notată cu 'H' înseamnă starea '1' slabă (de exemplu, ieșire emitor deschis în starea logică '1');
- Valoarea notată cu 'W' înseamnă starea necunoscută slabă;

- Uneori, valoarea semnalului nu este importantă. Atunci, spunem că valoarea sa este *indiferentă* (*don't care*) și se notează cu '-'.

Aceste valori și altele, mai puțin frecvente, sunt specificate de tipul de date STD\_ULOGIC, definit în cadrul pachetului STD\_ULOGIC\_1164 (litera U vine de la termenul *Unresolved types*). Pachetul conține, de asemenea, o definiție a tipului vector, care se bazează pe tipurile STD\_ULOGIC și STD\_ULOGIC\_VECTOR. Ambele tipuri au și un set de operații logice de bază definite asupra lor. Aceste valori nu pot fi utilizate în cazul semnalelor multi-sursă.

Un semnal care posedă o funcție de rezoluție se numește *semnal rezolvat*, ceea ce înseamnă că poate avea mai multe surse - cu alte cuvinte, acestui semnal îi pot fi asignate mai multe valori, în cadrul unor procese diferite.

Funcția de rezoluție poate fi menționată la nivelul unei declarații de sub-tip de date (situație în care ea se va aplica tuturor semnalelor de acest sub-tip) sau a unei declarații de semnal.

În decursul simulării, această funcție este apelată pentru calcularea valorii pe care o va lua semnalul. Pentru calcul, ea utilizează toate valorile surselor semnalului respectiv, cu excepția celor care fac obiectul unei tranzacții nule, adică cele care sunt deconectate. În VHDL este posibilă specificarea deconectării unui semnal, funcționalitate deosebit de prețioasă pentru modelarea unei magistrale.

De ce este asociată funcția de rezoluție unui sub-tip de date sau unui semnal și nu unui tip de date? Această particularitate a limbajului VHDL permite păstrarea compatibilității cu tipul de date de bază, oferind totodată utilizatorului mai multe sub-tipuri de date, fiecare cu propria sa funcție de rezoluție.

Pentru tipurile compuse, putem avea o funcție de rezoluție la nivelul elementelor și o alta la nivelul tipului compus însuși. Apare deci un conflict: care dintre aceste funcții de rezoluție va fi aplicată? Problema este soluționată astfel: dacă există o funcție de rezoluție definită la nivelul tipului compus, ea va fi cea luată în considerare, și va masca funcția de rezoluție a elementelor constituente ale respectivului tip de date.

Funcția de rezoluție nu are decât un singur parametru de intrare care este un vector (tablou uni-dimensional) neconstrâns (numărul de elemente nu este impus), ale cărui elemente sunt de același tip ca și semnalul. În

timpul ciclului de simulare, ea va fi utilizată automat de fiecare dată când se va pune problema calculării valorii rezultante.

### **Observație**

O funcție de rezoluție trebuie în principiu să fie comutativă și asociativă, dacă se urmărește modelarea corectă a unui conflict de valoare. Dacă nu se dorește așa ceva, atunci ordinea apelurilor, care nu se află sub controlul proiectantului, va influența valoarea rezultantă a unui conflict. Cu toate acestea, aceste proprietăți (comutativitatea și asociativitatea) nu fac obiectul unor verificări din partea compilatorului.

Cele mai importante aspecte de reţinut în cazul funcţiilor de rezoluţie sunt următoarele:

- 1. Argumentul funcției este unic și este un vector cu elemente de același tip ca și valoarea returnată de funcție;
- 2. Proiectantul nu controlează apelul acestei funcții, care se face automat de către simulator atunci când apare necesitatea rezolvării (la conflicte).

Vom prezenta în continuare două exemple. Primul este cel al unei funcții de rezoluție aplicabilă unor semnale de tipul BIT\_REZOLV. BIT\_REZOLV este un tip de date care conține patru valori: '0', '1', 'X' și 'Z'. BIT\_REZOLV\_VECTOR este definit ca un vector cu un număr oarecare de elemente de tip BIT\_REZOLV.

Reamintim că se recomandă includerea funcției de rezoluție într-un pachet care să conțină și declarația tipului de date rezolvat corespunzător.

Al doilea exemplu este de fapt un extras din codul sursă original din pachetul IEEE STD\_LOGIC și reprezintă funcția și tabelul de rezoluție pentru tipul de date STD\_LOGIC. Aceasta este cea mai simplă modalitate de reprezentare a funcției de rezoluție pentru logica cu 9 valori:

```
package body STD_LOGIC_1164 is
constant RESOLUTION_TABLE: STD_LOGIC_TABLE := (
______
            1
                         L
                7.
                    W
                             Н –
                                      ('U', 'X',
        'X',
                    'X', 'X', 'X',
            'X',
                'X',
                                'X'),-- | X |
                    '0',
('U', 'X',
        '0',
            'X',
                '0',
                        '0', '0',
                                 'X'),-- | 0 |
('U', 'X',
            '1',
                '1',
        'X',
                    '1', '1', '1', 'X'),-- | 1 |
('U', 'X',
        '0',
            '1',
                'Z',
                    'W', 'L',
                            'H',
                                 'X'),-- | Z |
('U', 'X',
            '1',
                'W',
                    'W',
                        'W',
        '0',
                            'W',
                                 'X'),-- | W |
        '0',
            '1',
                            'W', 'X'),-- | L |
('U', 'X',
                'L',
                    'W',
                        'L',
('U', 'X',
        'O', '1', 'H', 'W', 'W', 'H', 'X'),-- | H |
```

Recapitulând: tipul de date STD\_ULOGIC suportă toate valorile ce s-ar putea dovedi necesare pentru specificarea oricărui sistem numeric. Totuși, acest tip de date este nerezolvat, fiind inutilizabil în cazul semnalelor multi-sursă. De aceea, în pachetul STD\_LOGIC\_1164 s-a definit un tip de date suplimentar: STD\_LOGIC, care îmbină puterea expresivă a celor nouă valori ale lui STD\_ULOGIC cu avantajele funcției de rezoluție, oferind proiectantului un tip de date universal. În momentul de față, STD\_LOGIC s-a impus ca un adevărat standard industrial *de facto*.

Singura diferență dintre STD\_LOGIC și STD\_ULOGIC este aceea că primul este o versiune rezolvată a celui de-al doilea. Din acest motiv, toate operațiile și funcțiile (inclusiv RISING\_EDGE și FALLING\_EDGE) definite pentru STD\_ULOGIC pot fi utilizate și pentru STD\_LOGIC, fără nici o altă declarație suplimentară. Tipul STD\_LOGIC\_VECTOR este o versiune rezolvată a lui STD\_ULOGIC\_VECTOR.



Figura 8.4 Circuit a cărui ieșire este controlată de doi piloți independenți

În circuitul din figura 8.4, ieșirea Y este controlată din două surse independente. Specificația sa în VHDL este prezentată mai jos:

### 3. Desfășurarea lucrării

- 3.1 Se va desena structura internă (cu porți) a bistabilului D descris în primul exemplu din lucrare.
- 3.2 Se va testa sumatorul complet de numere pe un bit din figura 8.2. Cum se poate face trecerea la un sumator de numere pe 2, 3, 4 etc. biţi?
- 3.3 Se va desena structura internă (cu porți) a bistabilului JK descris în exemplul din lucrare.
- 3.4 Se va proiecta o componentă "buffer tri-state" cu semnalul de validare (enable) activ pe 0.
- 3.5 Se va implementa și testa exemplul funcției de rezoluție pentru tipul BIT\_REZOLV.