# LAB 8 – GIAO TIÉP BỘ DMA

## 1. MỤC ĐÍCH

Thông qua bài thực hành này, sinh viên sẽ biết:

- Cấu trúc bộ DMA của Altera (các thanh ghi, chức năng...).
- Cách xây dựng hệ thống phần cứng bằng Qsys để giao tiếp với bộ DMA.
- Cách xây dựng chương trình C trên công cụ Nios II EDS để giao tiếp với bộ
   DMA, và sử dụng ngắt của bộ DMA.

#### 2. NỘI DUNG

#### 2.1. Lý thuyết về bộ DMA

## 2.1.1. Giới thiệu

DMA (Direct Memory Access) là một cơ chế truyền dữ liệu trực tiếp giữa hai hay nhiều thành phần trong hệ thống mà không thông qua CPU. Nhờ vậy, các quá trình truyền nhận dữ liệu có thể được thực hiện song song với tốc độ cao. Bộ DMA Controller của Altera thực hiện cơ chế DMA trong hệ thống Qsys.

DMA Controller tiến hành việc truyền dữ liệu từ địa chỉ nguồn (source address) sang địa chỉ đích (destination address). Địa chỉ nguồn hoặc đích có thể là địa chỉ của ngoại vi hoặc bộ nhớ. Ngoài ra, DMA Controller còn hỗ trợ báo hiệu ngắt khi quá trình DMA hoàn tất.



DMA Controller gồm hai Avalon-MM master ports (master read port và master write port) và một Avalon-MM slave port dùng để điều khiển DMA như hình bên trên. DMA Controller hỗ trợ truyền theo kiểu pipeline hoặc burst với độ rộng dữ liệu từ 1-16 bytes.

### 2.1.2. Thanh ghi của DMA

Module DMA bao gồm 5 thanh ghi cơ bản như bên dưới.

| Offset | Register Name | Read/Write                           | 31                         | 13  | 12            | 11       | 10         | 9    | 8    | 7    | 6    | 5    | 4    | 3    | 2    | 1  | 0    |
|--------|---------------|--------------------------------------|----------------------------|-----|---------------|----------|------------|------|------|------|------|------|------|------|------|----|------|
| 0      | status (1)    | RW                                   |                            | (2) |               |          |            |      |      | LEN  | WEOP | REOP | BUSY | DONE |      |    |      |
| 1      | readaddress   | RW                                   | Read master start address  |     |               |          |            |      |      |      |      |      |      |      |      |    |      |
| 2      | writeaddress  | RW                                   | Write master start address |     |               |          |            |      |      |      |      |      |      |      |      |    |      |
| 3      | length        | RW DMA transaction length (in bytes) |                            |     |               |          |            |      |      |      |      |      |      |      |      |    |      |
| 4      | _             | _                                    | — Reserved (3)             |     |               |          |            |      |      |      |      |      |      |      |      |    |      |
| 5      | _             | -                                    | Reserved (3)               |     |               |          |            |      |      |      |      |      |      |      |      |    |      |
| 6      | control       | RW                                   | (2                         | ")  | SOFTWARERESET | QUADWORD | DOUBLEWORD | WCON | RCON | LEEN | WEEN | REEN | I_EN | OĐ   | WORD | MH | BYTE |
| 7      | _             | _                                    | Reserved (3)               |     |               |          |            |      |      |      |      |      |      |      |      |    |      |

### ❖ Thanh ghi "control"

| Bit<br>Number | Bit Name | Read/<br>Write/<br>Clear | Description                                                                                                                                                                                                                                                                                                                                                                                                                                |  |  |  |
|---------------|----------|--------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|
| 0             | BYTE     | RW                       | Specifies byte transfers.                                                                                                                                                                                                                                                                                                                                                                                                                  |  |  |  |
| 1             | HW       | RW                       | Specifies halfword (16-bit) transfers.                                                                                                                                                                                                                                                                                                                                                                                                     |  |  |  |
| 2             | WORD     | RW                       | Specifies word (32-bit) transfers.                                                                                                                                                                                                                                                                                                                                                                                                         |  |  |  |
| 3             | GO       | RW                       | Enables DMA transaction. When the GO bit is set to 0 during idle stage (before execution starts), the DMA is prevented from executing transfers. When the GO bit is set to 1 during idle stage and the length register is non-zero, transfers occur.  If go bit is de-asserted low before write transaction complete, done bit will never go high. It is advisable that GO bit is modified during idle stage (no execution happened) only. |  |  |  |
| 4             | I_EN     | RW                       | Enables interrupt requests (IRQ). When the I_EN bit is 1, the DMA controller generates an IRQ when the status register's DONE bit is set to 1. IRQs are disabled when the I_EN bit is 0.                                                                                                                                                                                                                                                   |  |  |  |
| 5             | REEN     | RW                       | Ends transaction on read-side end-of-packet. When the REEN bit is set to 1, a slave port with flow control on the read side may end the DMA transaction by asserting its end-of-packet signal.                                                                                                                                                                                                                                             |  |  |  |
| 6             | WEEN     | RW                       | Ends transaction on write-side end-of-packet. WEEN bit should be set to 0.                                                                                                                                                                                                                                                                                                                                                                 |  |  |  |

| Bit<br>Number | Bit Name      | Read/<br>Write/<br>Clear | Description                                                                                                                                                                                                                                                                                                                                                                                                                |  |
|---------------|---------------|--------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| 7             | LEEN          | RW                       | Ends transaction when the length register reaches zero. When this bit is 0, length reaching 0 does not cause a transaction to end. In this case, the DMA transaction must be terminated by an end-of-packet signal from either the read or write master port.                                                                                                                                                              |  |
| 8             | RCON          | RW                       | Reads from a constant address. When RCON is 0, the read address increments after every data transfer. This is the mechanism for the DMA controller to read a range of memory addresses. When RCON is 1, the read address does not increment. This is the mechanism for the DMA controller to read from a peripheral at a constant memory address. For details, see the <b>Addressing and Address Incrementing</b> section. |  |
| 9             | WCON          | RW                       | Writes to a constant address. Similar to the RCON bit, when WCON is 0 the write address increments after every data transfer; when WCON is 1 the write address does not increment. For details, see <b>Addressing and Address Incrementing</b> .                                                                                                                                                                           |  |
| 10            | DOUBLEWORD    | RW                       | Specifies doubleword transfers.                                                                                                                                                                                                                                                                                                                                                                                            |  |
| 11            | QUADWORD      | RW                       | Specifies quadword transfers.                                                                                                                                                                                                                                                                                                                                                                                              |  |
| 12            | SOFTWARERESET | RW                       | Software can reset the DMA engine by writing this bit to 1 twice. Upon the second write of 1 to the SOFTWARERESET bit, the DMA control is reset identically to a system reset. The logic which sequences the software reset process then resets itself automatically.                                                                                                                                                      |  |

# ❖ Thanh ghi "status"

| Bit<br>Number | Bit<br>Name | Read/Write/<br>Clear | Description                                                                                                                                                                                                    |
|---------------|-------------|----------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 0             | DONE        | R/C                  | A DMA transaction is complete. The DONE bit is set to 1 when an end of packet condition is detected or the specified transaction length is completed. Write zero to the status register to clear the DONE bit. |
| 1             | BUSY        | R                    | The BUSY bit is 1 when a DMA transaction is in progress.                                                                                                                                                       |
| 2             | REOP        | R                    | The REOP bit is 1 when a transaction is completed due to an end-of-packet event on the read side.                                                                                                              |
| 3             | WEOP        | R                    | The WEOP bit is 1 when a transaction is completed due to an end of packet event on the write side.                                                                                                             |
| 4             | LEN         | R                    | The LEN bit is set to 1 when the length register decrements to zero.                                                                                                                                           |

# ❖ Thanh ghi "readaddress".

Chỉ ra địa chỉ đọc đầu tiên của quá trình truyền nhận dữ liệu. Giá trị "readaddress" phải sắp hàng theo độ rộng dữ liệu được cấu hình ở thanh ghi "control" (bit 0, 1, 2, 10, 11).

#### Thanh ghi "writeaddress"

Chỉ ra địa chỉ ghi đầu tiên của quá trình truyền nhận dữ liệu. Giá trị "writeaddress" phải sắp hàng theo độ rộng dữ liệu được cấu hình ở thanh ghi "control" (bit 0, 1, 2, 10, 11).

#### ❖ Thanh ghi "length".

Chỉ ra số lượng byte cần truyền nhận. Giá trị "length" phải là bội số của dữ liệu với độ rộng được cấu hình ở thanh ghi "control" (bit 0, 1, 2, 10, 11).

#### 2.1.3. Hoạt động của DMA

Khi bắt đầu hoạt động, bộ DMA sẽ đọc dữ liệu tại địa chỉ trong thanh ghi "readaddress", và ghi giá trị đọc được vào địa chỉ trong thanh ghi "writeaddress". Độ rộng dữ liệu của quá trình đọc ghi được cấu hình trong thanh ghi "control" ở các bit 0, 1, 2, 10, và 11. Quá trình DMA kết thúc khi số lượng byte đã được đọc ghi bằng với số lượng byte được cấu hình trong thanh ghi "length", lúc này:

- Bit "LEN" và "DONE" của thanh ghi "status" sẽ bằng 1.
- Ngắt sẽ được sinh ra nếu bit "I\_EN" của thanh ghi "control" bằng 1.

Trong hàm xử lý ngắt DMA, xóa ngắt bằng cách xóa bit "LEN" và "DONE" của thanh ghi "status".

## 2.2. Hệ thống phần cứng

## 2.2.1. Tạo project Quartus

Tạo project Quartus tên là "lab6". Lưu ý đường dẫn thư mục project không được có khoảng trắng.

Với board DE2, chọn Family là Cyclone II, device là EP2C35F672C6.

# 2.2.2. Xây dựng hệ thống Qsys

Xây dựng hệ thống phần cứng như hình bên dưới.



Thêm 1 bộ nhớ "onchip\_memory2\_1" thứ 2 vào hệ thống với cấu hình **128 Bytes** như bên dưới.



Kết nối các tín hiệu của bộ "onchip\_memory2\_1" vào hệ thống.



Trong cửa sổ thư viện, tìm bộ "DMA Controller" và thêm vào hệ thống.



Cấu hình bộ DMA với độ rộng 13 bits như bên dưới, click "Finish".



Kết nối các tín hiệu của bộ DMA vào hệ thống.

Lưu ý kết nối **tín hiệu ngắt** của DMA vào CPU NIOS II và chỉ kết nối tín hiệu **read\_master** và **write\_master** của DMA đến 2 bộ nhớ **onchip\_memory** để đọc data trực tiếp từ 2 bộ nhớ này



Gán địa chỉ cho các module (System > Assign Base Addresses).

Gán độ ưu tiên ngắt cho các module (System > Assign Interrupt Number).

Hệ thống phần cứng đã hoàn thành, không còn thông báo lỗi. Save lại hệ thống với tên "nios\_sys".

Chuyển sang tab "Generation", click "Generate".

## 2.2.3. Tích hợp hệ thống Qsys vào project Quatus

Thực hiện tương tự như bài thực hành trước.

Tạo file top module, đặt tên là "lab6.v" với nội dung như sau.

```
1
      module lab6(CLOCK 50, KEY);
 2
      input CLOCK 50;
 3
 4
      input [0:0] KEY;
 5
 6
    ☐ nios_sys u0 (
           .clk clk
 7
                           (CLOCK 50),
 8
           .reset reset n (KEY[0])
 9
10
      endmodule
11
```

Build project Quartus và download hệ thống phần cứng xuống board.

## 2.3. Lập trình phần mềm

Tạo và đặt tên project là "lab6".

Trong cửa sổ quản lý project, click chuột phải vào "lab6\_bsp", chọn NIOS II > BSP Editor. Tại tab "Main", chọn "enable\_reduced\_device\_drivers" và "enable\_small\_c\_library" để giảm dung lượng thư viện chuẩn và driver. Click "Generate", click "Exit".



Trong thư mục "drivers/inc" của project "lab6\_bsp" có file "altera\_avalon\_dma\_regs.h". Đây là file định nghĩa các thanh ghi DMA và các bit của các thanh ghi này. Chúng ta sẽ sử dụng file này để cấu hình DMA.

Code chương trình có nội dung như bên dưới.

```
8 #include <stdio.h>
9 #include "system.h"
10 #include "altera_avalon_dma_regs.h"
11 #include "sys/alt_irq.h"
13 // pdata0 points to a global array stored in onchip memory2 0
14 char pdata0[32] = {0,1,2,3,4,5,6,7,8,9,10,
15
                    11,12,13,14,15,16,17,18,19,20,
                    21,22,23,24,25,26,27,28,29,30,31};
18 // pdata1 points to onchip_memory2_1
19 char*pdata1 =(char*)(ONCHIP_MEMORY2_1_BASE);
21 // Interrupt handler of DMA
22 void DMA_ISR_Handler(void* isr_context){
23
25
      // Read and print data in onchip_memory2_1
26
27
      for(i=0;i<32;i++){
28
          printf("byte %d = %d\n", i, pdata1[i]);
29
30
31
       // Clear DMA interrupt bit
      IOWR_ALTERA_AVALON_DMA_STATUS(DMA_0_BASE,0);
32
33 }
34
35 // Initialize function of DMA
36 void DMA Init(void){
37
38
       // De-init DMA
39
      IOWR_ALTERA_AVALON_DMA_CONTROL (DMA_0_BASE,0);
40
41
       // Source address is pdata0
42
      IOWR_ALTERA_AVALON_DMA_RADDRESS(DMA_0_BASE,(int)pdata0);
44
       // Destination address is pdata1
      IOWR_ALTERA_AVALON_DMA_WADDRESS(DMA_0_BASE,(int)pdata1);
45
46
47
       // Length is 32 bytes
48
      IOWR_ALTERA_AVALON_DMA_LENGTH(DMA_0_BASE, 32);
49
50
       // Configure and Start DMA
      IOWR_ALTERA_AVALON_DMA_CONTROL (DMA_0_BASE,ALTERA_AVALON_DMA_CONTROL_BYTE_MSK |
                                                                                            // Byte transfer
                                                  ALTERA AVALON DMA CONTROL LEEN MSK
                                                                                            // End transaction when length reach zero
                                                  ALTERA_AVALON_DMA_CONTROL_I_EN_MSK
                                                                                           // Interrupt enable
53
                                                  ALTERA_AVALON_DMA_CONTROL_GO_MSK);
                                                                                            // Start DMA
54
55 }
57 // entry point main()
58 int main(void){
59
      // Configure the DMA
60
61
      DMA_Init();
62
      // Register DMA's interrupt handler
63
      alt_ic_isr_register(0, DMA_0_IRQ, DMA_ISR_Handler, (void*)0, (void*)0);
64
65
66
      while(1);
67 }
```

Build và download phần mềm xuống board. Kiểm tra giá trị in ra màn hình console.



# BÀI TẬP

# Bài 1:

Cấu hình bộ DMA để thực hiện "halfword transfer" và "word transfers" đọc 32 byte dữ liệu từ bộ nhớ "onchip\_memory2\_0" và ghi vào bộ nhớ "onchip\_memory2\_1".