任务: 检查图1的Verilog代码中包含的处理器元素,并解释其工作原理。

- 译码阶段显示的元素(寄存器文件、指令寄存器和控制单元)位于模块dec、dec\_decode\_ctl和dec\_gpr\_ctl中。
- EX1阶段显示的元素位于模块exu和exu\_alu\_ctl中。
- FC1阶段显示的元素位于模块ifu和ifu\_ifc\_ctl中。

## FC1阶段:

- 2:1多路开关: 模块ifu\_ifc\_ctl

```
278 assign ifc_fetch_addr_f1[31:1] = ( ({31{exu_flush_final}} & exu_flush_path_final[31:1]) | 279 ({31{exu_flush_final}} & ifc_fetch_addr_f1_raw[31:1]));
```

- 5:1多路开关:模块ifu\_ifc\_ctl

- 序列地址加法器:模块ifu\_ifc\_ctl

```
185 assign {overflow_nc, fetch_addr_next[31:1]} = {((1'b0, ifc_fetch_addr_f1[31:4]) + 29'b1), 3'b0};
```

#### EX1阶段:

- 比较器: 模块exu\_alu\_ctl

```
145 assign eq = a_ff[31:0] == b_ff[31:0];
```

比较器会比较两个操作数:

- 如果两个操作数相等: eq = 1。
- 如果两个操作数不相等: eq = 0。
- 分支目标地址加法器: 模块exu alu ctl

加法器会计算PC与偏移量之和。

- 逻辑: 模块exu\_alu\_ctl



actual\_taken中包含分支方向的结果:如果其值为1,则分支必须跳转;如果其值为0,则分支不得跳转。例如:

- o 如果指令为beq指令(ap.beq==1)且两个操作数相等(eq==1)→ actual\_taken **= 1**
- o 如果指令为bne指令(ap.bne==1)且两个操作数不相等(ne==1)→ actual taken = 1
- o 如果指令为jal指令(any\_jal==1),则分支必须跳转→ actual\_taken**=1**

如果预测分支跳转(ap.predict\_t=1)但实际不跳转(actual\_taken=0),或者预测分支不跳转(ap.predict\_nt = 1)但实际跳转(actual\_taken = 1),则分支预测错误(cond mispredict = 1)

```
assign flush_upper = ( ap.jal | cond_mispredict | target_mispredict) & valid_ff & ~flush & ~freeze;
```

如果分支预测错误(cond\_mispredict = 1)、指令有效(valid\_ff = 1)并且流水线尚未清除或冻结,则必须清除流水线。

任务:解释如何在模块exu\_alu\_ctl中通过信号eq、控制信号ap.beq、ap.predict\_t和ap.predict nt以及部分其他信号生成信号flush upper。

- 逻辑:模块exu\_alu\_ctl

actual\_taken中包含分支方向的结果:如果其值为1,则分支必须跳转;如果其值为0,则分支不得跳转。例如:

- o 如果指令为beg指令且两个操作数相等→ actual taken = 1
- o 如果指令为bne指令且两个操作数不相等→ actual taken = 1
- o 如果指令为jal指令,则分支必须跳转→ actual taken = 1



```
assign cond_mispredict = (ap.predict_t & ~actual_taken) |
(ap.predict_nt & actual_taken);
```

如果预测分支跳转(ap.predict\_t = 1)但实际未跳转(actual\_taken = 0),或者预测分支不跳转(ap.predict\_nt = 1)但实际跳转(actual\_taken = 1),则分支预测错误(cond mispredict = 1)

## 237 assign flush\_upper = ( ap.jal | cond\_mispredict | target\_mispredict) & valid\_ff & ~flush & ~freeze;

如果分支预测错误(cond\_mispredict = 1)、指令有效(valid\_ff = 1)并且流水 线尚未清除或冻结,则必须清除流水线。

任务: 在Verilog代码中分析信号exu\_flush\_final、exu\_flush\_upper\_e2、exu\_i0\_flush\_final和exu\_i1\_flush\_final对EX1及其之前各阶段(FC1、FC2、对齐和译码)的影响。对于该分析,第2.B部分的仿真非常有用,您可以在其中加入所需的信号。

不提供解答。

# 任务:修改图1,将图3的周期i、i+1和i+2中所示的每个信号的值包含在内。



任务:修改图2中的程序,让第一条分支指令通过转发的方式获取其输入操作数。

不提供解答。

任务:修改图1,将图4的周期i、i+1和i+2中所示的每个信号的值包含在内。





任务: 根据图2中的示例,检查不同情况下的信号,分析FC1中两个多路开关的操作。

例如,分析在按顺序执行指令(即一组没有分支的指令)的情况下如何完成取指。在这种情况下,您将看到SweRV EH1处理器进行如下操作:

- 在偶数周期中,使用5:1多路开关选择fetch\_addr\_next,该多路开关包含的值为当前取指地址(ifc\_fetch\_addr\_f1) + 16,因此会读取下一个连续的128位指令束(请记住,I\$读操作提供128位)。
- 在奇数周期中,使用5:1多路开关选择ifc\_fetch\_addr\_f1,因此不会取出新的指令。这样,每2个周期会取出4条32位指令,这与译码阶段所需的取指速率相同(每个周期2条指令)。

注意,在DDCARV所述的处理器中,每个周期只需将PC的值加4(适用于按顺序执行指令的情况),从而在每个周期取一条指令。

还可以修改图2中的程序以创建新的场景。例如,可以在跳转的分支后添加一些A-L指令,查看如何在重定向后清除这些指令。

#### 按顺序执行:

使用以下来源:

- 程序路径: [RVfpgaPath]/RVfpga/Labs/Lab14/LW\_Instruction\_ExtMemory
- Tcl脚本路径: [RVfpgaPath]/RVfpga/Labs/RVfpgaLabsSolutions/Programs\_Solutions/Lab16/test\_Seq uentialExecution.tcl

在Verilator中可得到如下仿真结果:





可以看出,每两个周期将取出一个新的128位指令束。

任务:在实验15中,我们已分析过如何在提交阶段通过辅助ALU消除写后读RAW数据冒险。与该实验探讨的A-L指令类似,如果先前执行过多周期操作,则条件分支指令可能产生写后读RAW数据冒险,必须在提交阶段消除冒险。如果确定分支预测错误,则必须在提交阶段清除流水线并重定向。请使用*[RVfpgaPath]/RVfpga/Labs/Lab16/BEQ\_Instruction\_HazardCommit*文件夹中的程序(对图2中的程序进行了少许修改)和.*tcl*文件分析该情况。

## 生成的代码:

```
19c: 00000013
1a0: 00000013
                                            nop
nop
1a4: 00000013
lac: 00000013
lb0: 00000013
                                            nop
1b4: 00000013
1b8: 07de0463
1bc: 00000013
1c0: 00000013
                                            nop
nop
1c4: 00000013
1c8: 00000013
                                            nop
1cc: 00000013
1d0: 00000013
                                            nop
1d4: 00000013
1d8: 001e8e93
                                                     t4,t4,1
1dc: 00000013
1e0: 00000013
                                            nop
1e4: 00000013
1e8: 00000013
                                            nop
lec: 00000013
lf0: 00000013
                                            nop
1f4: 00000013
1f8: 027302b3
                                            mul t0.t1.t2
1fc: 00000013
200: f85e0ce3
                                            beg t3.t0.198 <LOOP>
208: 00000013
20c: 00000013
210: 00000013
214: 00000013
        00000013
```



#### Verilator仿真:



对beq指令(**0xf85e0ce3**)进行译码,经过**EX1**(以错误的操作数执行指令)、**EX2**和**EX3**阶段,最后进入提交阶段,该阶段将触发清除和重定向(flush\_upper = exu\_flush\_final = 1),从而以正确的操作数再次执行指令。

任务: 在图2的示例中,删除所有nop指令并分析仿真。然后通过在开发板上执行程序,用性能计数器计算IPC。

使能SweRV EH1中使用的分支预测器(方法为注释掉图2中的两条初始化指令),并分析开发板上的仿真和执行情况。

比较两个实验并解释结果。

## 简单分支预测器:





IPC = 262 / 393 = 0.67

# Gshare分支预测器:





IPC = 262 / 131 = 2

使用Gshare BP时,可以得到理想的IPC,但在使用简单BP时,由于第二个分支指令引发的清除和重定向,IPC远远达不到理想水平。

任务:分析上述所有哈希模块,尝试了解其工作原理及其在Gshare BP结构中的使用方式。

不提供解答。

任务:分析如何对这两个结构进行访问。

不提供解答。

任务:分析如何计算5:1多路开关的选择信号。

不提供解答。

任务: 分析如何通过BTB中读取的值(btb\_rd\_tgt\_f2[11:0])和FC2中的取指地址 (ifc fetch addr f2[31:4])获得预测目标地址(ifu bp btb target f2)。

模块ifu\_bp\_ctl:



```
// compute target
// Form the fetch group offset based on the bith hit location and the location of the branch within the 4 byte chunk
lilid |
```

<u>任务</u>: 分析SweRV EH1处理器中实现的RAS。可通过搜索互联网获得有关该结构的更多操作信息(如访问http://www-classes.usc.edu/engr/ee-s/457/EE457 Classnotes/ee457 Branch Prediction/EE560 05 Ras Just FYI.pdf)。

不提供解答。

任务:分析如何更新全局历史记录寄存器。

不提供解答。

## 练习

1) 实现一个双模分支预测器,并将其性能与Gshare BP的性能进行比较。

不提供解答。

2) (以下练习基于《计算机组织结构和设计》(RISC-V版本, Patterson & Hennessy ([HePa])) 中的练习4.25。)

请看下面的循环:

```
LOOP: lw x10, 0(x13)
lw x11, 4(x13)
add x12, x10, x11
add x13, x13, -8
bnez x12, LOOP
```

假设采用了完美分支预测(在SweRV EH1中,只需避免使用第一次迭代即可模拟该行为),流水线具有完备的转发支持(同样是在SweRV EH1中),并且可在EX1阶段确定分支执行情况。

a. 展示该循环的第二次和第三次迭代的仿真结果。解释出现的行为。可使用 [RVfpgaPath]/RVfpga/Labs/Lab16/HePa\_Exercise-4-25中提供的程序。



