# 6ο Εργαστήριο Αρχιτεκτονικής Η/Υ: Υλοποίηση λογικής προώθησης και καθυστέρησης διοχετευμένου επεξεργαστή Α. Ευθυμίου

Α. Ευθυμίου Παραδοτέο: Τετάρτη 3 Μάη 2017, 23:00

Ο σκοπός αυτής της άσκησης είναι η εμβάθυνση της κατανόησης λειτουργίας ενός διοχετευμένου επεξεργαστή, χρησιμοποιώντας τα εργαλεία Quartus και Modelsim.

Σας δίνεται ένας διοχετευμένος επεξεργαστής, παρόμοιος με αυτόν του συγγράμματος, με την τεχνική μείωσης καθυστέρησης των διακλαδώσεων. Επιπλέον υπάρχουν οι επεκτάσεις εντολών που είχαν γίνει και στον επεξεργαστή της προηγούμενης άσκησης (j, lui, ori, addi, addiu.) Ο επεξεργαστής έχει έτοιμη την «υποδομή» για προώθηση δεδομένων προς τα στάδια αποκωδικοποίησης, εκτέλεσης και προσπέλασης μνήμης, αλλά η λογική ελέγχου προώθησης (forwarding) δεν έχει υλοποιηθεί και, συνεπώς, η λογική καθυστέρησης (stall) είναι συντηρητική αφού δεν επιτρέπονται ποτέ προωθήσεις. Στο πρώτο σκέλος της άσκησης (60% του βαθμού) χρησιμοποιώντας ένα σύντομο πρόγραμμα θα βρείτε και θα καταγράψετε τα σημεία όπου θα μπορούσε να γίνει προώθηση. Στο δεύτερο σκέλος, η δουλειά σας είναι να γράψετε, σε Verilog, τη λογική προώθησης και καθυστέρησης.

Αν και η οργάνωση του επεξεργαστή μοιάζει με αυτή της αντίστοιχης περσινής άσκησης, υπάρχουν σημαντικές διαφορές. Μη στείλετε την περσινή λύση!

Για να κάνετε την άσκηση είναι εξαιρετικά σημαντικό να έχετε μελετήσει τα μαθήματα για την υλοποίηση του MIPS σε πέντε στάδια διοχέτευσης που αντιστοιχούν μέχρι την ενότητα 4.8 του συγγράμματος. Παρακάτω γίνονται συχνές αναφορές σε τμήματα και εικόνες του συγγράμματος. Πρέπει επίσης να κάνετε μια γρήγορη επανάληψη στη γλώσσα Verilog και να θυμάστε βασικές αρχές ψηφιακής σχεδίασης.

Μή ξεχάσετε να επιστρέψετε τα παραδοτέα που αναφέρονται στο τέλος του κειμένου για να πάρετε βαθμό γι'αυτή την εργαστηριακή άσκηση!

## 1 Ο διοχετευμένος επεξεργαστής

Για να ξεχινήσετε θα χρειαστείτε όλα τα αρχεία του εργαστηρίου δίνοντας τις εξής εντολές:

```
git remote add lab06_starter https://github.com/UoI-CSE-MYY402/lab06_starter.git
git fetch lab06_starter
git merge lab06_starter/master -m "Fetched lab06 starter files"
```

Ξεκινήστε το Quartus σύμφωνα με το σύστημά σας. Ανοίξτε το Quartus project με όνομα, mips.qpf, που υπάρχει έτοιμο στα αρχεία του starter. Κάντε διπλό κλίκ στο mips για να δείτε το σχηματικό του επεξεργαστή. Εξερευνήστε το σχέδιο, δείτε τα περιεχόμενα των διαφόρων block/symbols και παρατηρήστε καλά τα ονόματα των σημάτων. Για να ξεχωρίζουν τα στάδια μεταξύ τους υπάρχουν σκούρες κόκκινες διακεκομμένες γραμμές επάνω και κάτω από κάθε καταχωρητή διοχέτευσης.

Οι καταχωρητές διοχέτευσης είναι χρωματισμένοι με κίτρινο χρώμα. Οι ακροδέκτες εισόδου-εξόδου τους είναι χωρισμένοι σε ομάδες: επάνω βρίσκονται τα σήματα που χρησιμοποιούνται στο αμέσως-επόμενο στάδιο και πιο κάτω τα σήματα που απλά μεταφέρονται σε πιο μακρινά στάδια. Χαρακτηριστικός είναι ο καταχωρητής διοχέτευσης μεταξύ των σταδίων ID και ΕΧ, όπου υπάρχουν 3 τέτοιες ομάδες σημάτων / ζευγών ακροδεκτών: επάνω βρίσκονται αυτά που καταλήγουν στο ΕΧ, στη μέση αυτά που μεταφέρονται στο στάδιο ΜΕΜ και κάτω αυτά που προορίζονται για το στάδιο WB (μέσω του ΜΕΜ βέβαια).

Για να φαίνονται καλύτερα τα μονοπάτια προώθησης, τα καλώδια που χρειάζονται σε προηγούμενα στάδια (πηγαίνουν προς τα αριστερά), έχουν διαφορετικό χρώμα ανάλογα με το στάδιο από το οποίο

Παραδοτέο: Τετάρτη 3 Μάη 2017, 23:00

προέρχονται. Αυτά του σταδίου WB είναι κόκκινα, του σταδίου MEM είναι σκούρα πράσινα, του σταδίου EX ανοιχτό γαλάζιο και του σταδίου ID (διεύθυνση επόμενης εντολής σε περίπτωση διακλάδωσης ή άλματος) μαύρο.

Τα σήματα ελέγχου που είναι ενεργά σε κάποιο στάδιο έχουν γραμμές με ανοιχτό πράσινο χρώμα και το όνομα του σήματος είναι επίσης πράσινο. Σήματα ελέγχου που απλά μεταφέρονται σε άλλα στάδια έχουν το συνηθισμένο σκούρο μωβ του Quartus. Εξαίρεση αποτελούν τα σήματα καθυστέρησης, stall, και εκκένωσης, flush, που έχουν ρόζ χρώμα επειδή έχουν επίδραση σε αρκετά στάδια ταυτόχρονα.

Πολλά σήματα χρειάζονται και μεταφέρονται σε περισσότερα από ένα στάδια, μέσω των καταχωρητών διοχέτευσης. Για να έχουν ξεχωριστά ονόματα και να φαίνεται καθαρά η χρήση τους, τα ονόματα τους ξεκινούν με ένα προθεμα που καθορίζει το στάδιο στο οποίο αντιστοιχούν ενώ το υπόλοιπο μέρος του ονόματος περιγράφει τη σκοπιμότητα του σήματος. Για παράδειγμα, το σήμα ελέγχου, που καθορίζει αν ο πολυπλέκτης του σταδίου WB που επιλέγει μεταξύ της εξόδου της μνήμης (για lw) ή της εξόδου της ALU (για αριθμητικές-λογικές πράξεις), παράγεται στο στάδιο ID με το όνομα id\_memToReg, συνεχίζει στο στάδιο EX με το όνομα ex\_memToReg, μετά στο στάδιο MEM με όνομα mem\_memToReg και, τέλος στο WB με όνομα wb\_memToReg.

Με ροζ χρώμα έχει σημειωθεί και η μονάδα ελέγχου διοχέτευσης, pipe\_ctrl, που παράγει τα σήματα προώθησης (id\_eqFwdA, id\_eqFwdB, id\_forwardA, id\_forwardB, id\_ldstBypass), καθυστέρησης (stall) και εκκένωσης (flush). Αν και στο σχηματικό υπάρχει πρόβλεψη (πολυπλέκτες) για προώθηση, προς το παρόν δεν γίνεται καμία προώθηση εκτός από την αυτόματη προώθηση μέσω του αρχείου καταχωρητών όταν ο ίδιος καταχωρητής ταυτόχρονα γράφεται στο στάδιο WB και διαβάζεται στο στάδιο ID. Για το δεύτερο σκέλος της άσκησης θα αλλάξετε αυτή τη μονάδα ώστε να επιτρέπει τις υπόλοιπες προωθήσεις.

Στον διοχετευμένο επεξεργαστή της άσκησης, η απόφαση για τη διακλάδωση παίρνεται στο στάδιο ΙD, όπως περιγράφεται στο σύγγραμμα στο τμήμα 4.8. Υπάρχουν όμως και μερικές ακόμη αλλαγές:

- Υπάρχει πρόβλεψη για προώθηση μεταξύ συνεχόμενων lw, sw που χρησιμοποιούν τον ίδιο καταχωρητή δεδομένων: συγκεκριμένα αν γίνεται αντιγραφή δεδομένων από τη μνήμη έτσι ώστε η lw να διαβάζει το δεδομένο και η sw να το γράφει ξανά στη μνήμη (σε άλλη θέση). Αυτό αναφέρεται ως «επιπλέον ανάπτυξη» στο 4.7, σελ. 433 του συγγράμματος. Για το σκοπό αυτό χρησιμοποιείται το σήμα ελέγχου ldStBypass και έχει προστεθεί ένας πολυπλέκτης στο στάδιο ΜΕΜ, που δεν υπάρχει στις εικόνες του συγγράμματος. Αν το σήμα ελέγχου έχει την τιμή 1, τα δεδομένα που γράφονται στη μνήμη προέρχονται από το στάδιο WB όπου βρίσκεται η προηγούμενη lw.
- Η «μονάδα προώθησης» αντί να βρίσκεται στο στάδιο ΕΧ (ή στο ΜΕΜ για προώθηση μεταξύ lw, sw που αναφέρεται παραπάνω), βρίσκεται στο στάδιο ID και αποτελεί μέρος του ελέγχου διοχέτευσης, του ρόζ μπλοκ με όνομα pipe\_ctrl. Έτσι όλες οι αποφάσεις παίρνονται στο στάδιο ID και τα σήματα ελέγχου μεταφέρονται μέχρι το κατάλληλο στάδιο. Αυτό είναι για λόγους ομοιομορφίας με ό,τι συμβαίνει στα υπόλοιπα σήματα ελέγχου, όπως, για παράδειγμα, στο memToReg που αναφέρθηκε παραπάνω.

Για παράδειγμα, στο πρόγραμμα:

```
add $t0, ... # no dependencies from above
or $t1, $t0, $zero
```

θα πρέπει να γίνει προώθηση της τιμής του \$t0 από το στάδιο MEM, όπου θα έχει φτάσει η add, στο στάδιο EX όπου θα έχει φτάσει η or. Η απόφαση αυτή όμως θα ληφθεί όταν η or βρίσκεται ακόμα στο στάδιο ID και η add στο στάδιο EX, γιατί ο έλεγχος γίνεται στο στάδιο ID. Κοιτώντας το σχηματικό του mips στο Quartus, η μονάδα αυτή θα παράγει την τιμή 2'b10' στο σήμα id\_forwardA. Μετά από ένα κύκλο η εντολή or θα βρεθεί στο στάδιο EX και το παραπάνω

 $<sup>^{1}</sup>$ Ο αριθμός  $^{2}$  χρησιμοποιώντας τον τρόπο αναπαράστασης της Verilog. Οι τιμές των σημάτων είναι ίδιες με του συγγράμματος και δίνονται στον πίνακα-εικόνα  $^{4.55}$ , σελ.  $^{431}$ .



Σχήμα 1: Κυματομορφή διοχετευμένου επεξεργαστή.

σήμα θα περάσει στο ex\_forwardA και θα επιλέξει την προωθημένη τιμή του \$t0 από το στάδιο ΜΕΜ (σήμα mem\_aluOut, σκούρο πράσινο).

• Τέλος για απλοποίηση του σχηματικού και μεγαλύτερη ευελιξία, ο αποκωδικοποιητής εντολών της ALU (aludec στο lab05) έχει ενσωμματωθεί στον κύριο αποκωδικοποιητή (maindec).

#### 2 Κατανόηση προσομοίωσης διοχετευμένου επεξεργαστή

Για να προσομοιώσετε προγράμματα που τρέχουν στον επεξεργαστή θα πρέπει να χρησιμοποιήσετε τον Mars όπως και στην προηγούμενη άσκηση (με dump memory). Επίσης πρέπει να ξεκινάτε την προσομοίωση με το Modelsim και να παρατηρείτε κυματομορφές, πάλι όπως στην προηγούμενη άσκηση. Προσοχή όταν ξεκινήσετε το Modelsim, κλείστε το παλιό project και όταν ανοίξετε καινούριο

Παραδοτέο: Τετάρτη 3 Μάη 2017, 23:00

σιγουρευτείτε ότι έχετε βάλει τον σωστό κατάλογο, lab06, στο παράθυρο νέου project. Επειδή πολλά ονόματα αρχείων είναι ίδια με το lab05 είναι εύκολο να μπερδευτείτε και να δουλέυετε σε λάθος κατάλογο. Ξεκινήστε ένα νέο project και προσθέστε σε αυτό όλα τα αρχεία .ν που βρίσκονται στον κατάλογο. Αγνοήστε τα 2 Warning στο αρχείο mips.ν γραμμή 121, που αφορούν την θύρα zero της ΑLU που δεν χρειάζεται και έτσι έχει μείνει χωρίς σύνδεση. Προσοχή όμως, όπως και στο προηγούμενο εργαστήριο, στο Warning για το αρχείο instr\_memfile.dat που εμφανίζεται αν δεν μπορεί να φορτωθεί το πρόγραμμα που εκτελείτε.

Η παραχολούθηση της εχτέλεσης είναι χάπως δυσχολότερη γιατί η εχτέλεση μιας εντολής γίνεται πλέον σε 5 χύχλους, υπάρχουν περισσότερα σήματα για να εξεταστούν χαι συμβαίνουν χαθυστερήσεις (stall), εχχενώσεις (flush), χλπ. Το σχήμα 1 δείχνει 2 εντολές που εχτελούνται στον επεξεργαστή χαθώς χαι τις αντιστοιχίσεις χώδιχα μηχανής χαι διεύθυνσης εντολής μεταξύ MARS χαι χυματομορφής. Με μπλέ πλαίσιο φαίνεται η πρώτη εντολή (lui) χαθώς προχωράει από στάδιο σε στάδιο σε χάθε χύχλο ρολογιού. Με πορτοχαλί φαίνεται η επόμενη εντολή (add \$0, \$0, \$0). Στα αριστερά φαίνονται τα όνόματα σημαντιχών σημάτων ομαδοποιημένα ανά στάδιο διοχέτευσης.

Ενώ στην προηγούμενη άσκηση όλα τα σήματα μιας εντολής φαινόταν στον ίδιο κύκλο, αυτό δεν συμβαίνει τώρα. Έτσι, όπως δείχνει το δεξί βελάκι του σχήματος 1, για να δεί κανείς την κωδικοποίηση της εντολής (σήμα instruction) πρέπει να περιμένει μέχρι αυτή να φτάσει στο 2ο κύκλο εκτέλεσής της, στο στάδιο ID.

Χρειάζεται προσοχή για να μη χαθεί κανείς σε μια τέτοια κυματομορφή. Η διεύθυνση της εντολής και η κωδικοποίησή της βοηθούν ώστε να αναγνωρίσει κανείς την εντολή που εκτελείται κάθε φορά.

Το σχήμα 2 δείχνει την κυματομορφή της εντολής 1w \$t2, 4(\$t0) με τον καταχωρητή t0 να έχει την



Σχήμα 2: Κυματομορφή εντολής lw \$10, 0x04(\$8) - lw \$t2, 4(\$t0).

τιμή 0x1001000. Τα σήματα πριν και μετά την εντολή έχουν σβηστεί για να φαίνεται καθαρότερα η εκτέλεσή της. Στο σχήμα επισημαίνονται τα σημαντικότερα σήματα. Θα πρέπει να δείτε το σχηματικό στο Quartus για τα υπόλοιπα σήματα.

Παραδοτέο: Τετάρτη 3 Μάη 2017, 23:00

Στον κώδικα Verilog του επεξεργαστή έχουν προστεθεί καθυστερήσεις σε βασικά κυκλώματα (π.χ. ALU, αρχείο καταχωρητών, μνήμες), όπως και στην προηγούμενη άσκηση. Έτσι σε κάθε ακμή του ρολογιού οι νέες τιμές εμφανίζονται με μια καθυστέρηση. Αυτό δεν φαίνεται στα σχήματα 1, 2 γιατί τα screenshots πάρθηκαν από προηγούμενη έκδοση του κώδικα. Παρατηρήστε τις τιμές περίπου στην κατερχόμενη ακμή του ρολογιού, όταν οι τιμές θα έχουν σταθεροποιηθεί. Προσοχή όμως ο πρώτος κύκλος είναι «μισός»: όταν πέσει το σήμα reset στο 0, ο PC παίρνει την τιμή 0 και ξεκινάει την εκτέλεση της πρώτης εντολής, που ολοκληρώνεται πρίν την πρώτη ανοδική ακμή του ρολογιού. Από εκεί και έπειτα, κάθε εντολή ξεκινάει σε κάθε κύκλο.

Ως βοηθήματα δίνονται ένα αρχείο wave.do που όταν φορτωθεί στο Modelsim παρακολουθεί, εκτός από τα σήματα που φαίνονται στα προηγούμενα σχήματα, μερικά επιπλέον σήματα στο στάδιο αποκωδικοποίησης (ID) για τον συγκριτή τιμών διακλαδώσεων: τις τιμές των σημάτων ελέγχου προώθησης και το σήμα που αποφασίζει αν μια διακλάδωση ακολουθείται. Επιπλέον προσθέτει έναν μετρητή κύκλων εκτέλεσης, cycle\_counter.

### 3 Μέρος 1: προσομοίωση και εύρεση ευκαιριών προώθησης

Στο πρώτο μέρος θα χρησιμοποιήσετε το πρόγραμμα assembly labcode.asm. Τρέξτε με προσομοίωση αυτό το πρόγραμμα ως το τέλος και δείτε τι συμβαίνει σε κάθε κύκλο. Το τέλος του είναι όταν ολοκληρωθεί η αποθήκευση σε καταχωρητή (στάδιο WB) της τιμής της τελευταίας εντολής.

Το παραδοτέο αυτού του μέρους είναι ένα απλό αρχείο κειμένου με όνομα answers.txt, στο οποίο θα συμπληρώσετε τις απαντήσεις στις παρακάτω ερωτήσεις:

- 1. Σε πόσους κύκλους ολοκληρώνεται η εκτέλεση του προγράμματος; Συμπεριλάβετε και τους κύκλους που χρειάζεται η τελευταία εντολή μέχρι να γράψει το αποτέλεσμά της.
- 2. Πόσοι κύκλοι καθυστέρησης (stall) υπάρχουν;
- 3. Πόσοι χύχλοι χάνονται λόγω χινδύνου ελέγχου (control hazard) από εντολές διαχλάδωσης-άλματος;
- 4. Μεταξύ ποιών εντολών συμβαίνουν καθυστερήσεις και πόσους κύκλους παίρνει κάθε μία από αυτές; Για την απάντηση θα πρέπει να γράψετε την εντολή που παράγει κάποια τιμή και την εντολή που την χρειάζεται καθώς και τον αριθμό των κύκλων καθυστέρησης που απαιτούνται. Αν υπάρχουν περισσότεροι από έναν λόγοι καθυστέρησης, που ισχύουν ταυτόχρονα (ή με επικάλυψη), περιγράψτε τους όλους. Αριθμήστε τις περιπτώσεις για να μπορείτε να αναφερθείτε σε αυτές στις επόμενες ερωτήσεις.
- 5. Ποιές από τις παραπάνω καθυστερήσεις θα μπορούσαν να εξαφανιστούν εντελώς αν είχε υλοποιηθεί προώθηση δεδομένων στον επεξεργαστή;
- 6. Ποιές από τις παραπάνω καθυστερήσεις θα μπορούσαν να μειωθούν αλλά όχι να εξαφανιστούν, αν είχε υλοποιηθεί προώθηση δεδομένων στον επεξεργαστή;
- 7. Συνολικά, πόσους κύκλους εκτέλεσης θα χρειαζόταν το πρόγραμμα αν υπήρχε προώθηση δεδομένων:

### 4 Μερος 2: Ολοκλήρωση μονάδας ελέγχου διοχέτευσης

Η μονάδα ελέγχου διοχέτευσης παράγει τα σήματα ελέγχου που αφορούν τη διοχέτευση. Από αυτά, τα σήματα εκκένωσης, flush, που χρησιμοποιείται για να αδειάσει το προηγούμενο στάδιο της διοχέτευσης (IF), και αλλαγής ροής, flowChange, που χρησιμοποιείται για να επιλέξει την επόμενη τιμή του PC, είναι ήδη έτοιμα. Το flush εξαρτάται και από το σήμα stall γιατί αν μια εντολή διακλάδωσης είναι σταματημένη (stalled) το flowChange, που δείχνει αν η διακλάδωση ακολουθείται, δεν είναι έγκυρο.

Παραδοτέο: Τετάρτη 3 Μάη 2017, 23:00

Τα σήματα που πρέπει να υλοποιήσετε είναι τα id\_forwardA, id\_forwardB, id\_eqFwdA, id\_eqFwdB, id\_ldstBypass, και stall. Τα δύο πρώτα ελέγχουν τους πολυπλέκτες στις εισόδους της ALU που επιλέγουν μεταξύ της τιμής που προέρχεται από το αρχείο καταχωρητών, δηλαδή χωρίς να γίνει προώθηση, και τιμών που προέρχονται από τα στάδια ΜΕΜ ή WB. Τα id\_eqFwdA, id\_eqFwdB ελέγχουν τους πολυπλέκτες στις εισόδους του συγκριτή ισότητας στο στάδιο ID, επιτρέποντας την προώθηση τιμών από το στάδιο ΜΕΜ αντί για τις τιμές από το αρχείο καταχωρητών. Το id\_ldstBypass ελέγχει τον πολυπλέκτη στην είσοδο δεδομένων προς εγγραφή στη μνήμη και επιλέγει μεταξύ της τιμής που προέρχεται από το αρχείο καταχωρητών ή την τιμή από την προηγούμενη lw (που βρίσκεται στο στάδιο WB).

Το σήμα stall, όταν είναι ενεργό (τιμή 1), εμποδίζει την τρέχουσα εντολή του σταδίου ID να προχωρήσει στο στάδιο EX και, φυσικά, την εντολή του σταδίου IF να προχωρήσει στο ID. Αν και υπάρχει ήδη μια υλοποίηση για το stall, είναι πολύ συντηρητική γιατί προς το παρόν δεν γίνονται καθόλου προωθήσεις. Θα πρέπει να το αλλάξετε ώστε αναβολές να συμβαίνουν μόνο για δύο πιθανούς λόγους: είτε κάποια εντολή διακλάδωσης δεν έχει κάποια τιμή καταχωρητή που χρειάζεται για τον έλεγχο της συνθήκης, ή μια εντολή δεν έχει την τιμή που προέρχεται από μια προηγούμενη lw.

Υπάρχει ένα always block για το stall, ενώ τα υπόλοιπα σήματα παίρνουν προεπιλεγμένες τιμές που δεν κάνουν καμία προώθηση σε ένα inital block. Θα πρέπει να αλλάξετε τον κώδικα στο always block του stall και να προσθέσετε 5 νέα always blocks, ένα για κάθε από τα υπόλοιπα σήματα. Μετά σβήστε το initial block.

Ο κώδικας Verilog που θα γράψετε πρέπει να εξετάζει σε ποιές περιπτώσεις θα πρέπει να γίνει προώθηση και από πού καθώς και σε ποιές περιπτώσεις θα γίνει καθυστέρηση. Θα χρειαστείτε μερικές if-else, πιθανότατα με σύνθετες συνθήκες (&&, ||, ...), αλλά σίγουρα δεν θα χρειαστεί να κάνετε επαναλήψεις ή κάτι ιδιαίτερα περίπλοκο. Χρησιμοποιείστε απλές αναθέσεις (με το =,  $\acute{\alpha}$ χι <=) γιατί αυτά είναι συνδιαστικά κυκλώματα. Δείτε την υπάρχουσα υλοποίηση του stall ως ένα παράδειγμα υλοποίησης τέτοιων σημάτων.

Η μονάδα ελέγχου διοχέτευσης δέχεται ως εισόδους πολλά σήματα. Κάποια προέρχονται από άλλα στάδια και μεταφέρουν τον καταχωρητή προορισμού του σταδίου και πληροφορίες για το αν η εντολή στο στάδιο είναι φόρτωση από μνήμη ή αν η εντολή πράγματι γράφει αποτελέσματα σε καταχωρητή. Πολλά σήματα προέρχονται από τον κύριο αποκωδικοποιητή που βρίσκεται στο στάδιο ID και προσδιορίζουν («εξηγούν») την τρέχουσα εντολή. Δεν θα πρέπει να χρειαστείτε άλλα σήματα (θύρες) εισόδου-εξόδου. Επειδή στα σήματα ελέγχου οι λεπτομέρειες είναι εξαιρετικά σημαντικές, μερικές φορές, αντί να στηριχθείτε στα ονόματα σημάτων για να καταλάβαιτε τί κάνουν, ίσως να χρειαστεί να δείτε τον κώδικα άλλων modules, και ιδιαίτερα του κύριου αποκωδικοποιητή (maindec).

Για βαθμολόγηση θα χρησιμοποιηθεί ένα πιο αναλυτικό πρόγραμμα από το labcode.asm που εξετάζει περισσότερες περιπτώσεις. Αυτό δεν σας παρέχεται, γιατί θα μπορούσατε διαβάζοντάς το να βρείτε τις περιπτώσεις που πρέπει να εξετάσετε στον έλεγχο διοχέτευσης!

#### 4.1 Παραδοτέο

Το παραδοτέο του δεύτερου μέρους της άσκησης είναι το αλλαγμένο αρχείο pipe\_ctrl.v. Αν ελέγχοντας την ορθότητα της υλοποίησης προωθήσεων γράψατε κάποιο πρόγραμα assembly που εξετάζει ενδιαφέρουσες περιπτώσεις, μπορείτε να το προσθέσετε και αυτό, με όνομα αρχείου lab06.asm.

Η παράδοση θα γίνει μέσω GitHub, όπως πάντα. Όπως και στο προηγούμενο παραδοτέο μήν ανεβάσετε στο GitHub κανένα άλλο αρχείο, εκτός αυτών που υπάρχουν στο starter, γιατί πιάνουν πολύ χώρο.

#### 5 Καθαρισμός αρχείων

Στους υπολογιστές των εργαστηρίων, επειδή ο διαθέσιμος χώρος σας στο δίσχο είναι περιορισμένος (quota), και τα εργαλεία που χρησιμοποιήσατε δημιουργούν πολλά και μεγάλα αρχεία, όταν τελειώσετε με την άσχηση, σβήστε όλα τα περιτά αρχεία. Κρατήστε μόνο ότι αρχείο υπάρχει ήδη στο αποθετήριο του GitHub και τυχόν προγράμματα assembly που γράψατε για έλεγχο.