## BỘ GIÁO DỤC VÀ ĐÀO TẠO TRƯ**ỜNG ĐẠI HỌC DÂN LẬP HẢI PHÒNG**

# ĐỀ CƯƠNG CHI TIẾT

Môn học Điều khiển logic

Mã môn: PLC23031

Dùng cho ngành: Điện công nghiệp

Bộ môn phụ trách Điện tự động công nghiệp

# THÔNG TIN VỀ CÁC GIẢNG VIÊN CÓ THỂ THAM GIA GIẢNG DẠY MÔN HỌC

- 1. Th.s Nguyễn Đức Minh Giảng Viên Cơ hữu
- Chức danh: Giảng viên, thạc sĩ.
- Thuộc bộ môn: Điện tự động công nghiệp
- Địa chỉ liên hệ: Hoàng Mai Đồng Thái An Dương Hải Phòng
- Điện thoại: 0989.092281- Email minhnd@hpu.edu.vn
- Các hướng nghiên cứu chính: PLC
- 1. ThS. Nguyễn Trọng Thắng Giảng viên cơ hữu
  - Chức danh, học hàm, học vị: Giảng viên, th¹c sÜ.
  - Thuộc bộ môn: Điện tự động công nghiệp
  - Địa chỉ liên hệ: 4B/132 An Đà, Hải Phòng
  - Điện thoại: 01688468555 Email: thangnt@hpu.edu.vn
  - Các hướng nghiên cứu chính: PLC

### THÔNG TIN VỀ MÔN HỌC

#### 1. Thông tin chung:

- Số tín chỉ: 2

- Các môn học tiên quyết: Điện tử tương tự và số.

- Các môn học kế tiếp: Lập trình PLC

- Thời gian phân bổ đối với các hoạt động:

+ Nghe giảng lý thuyết: 30 tiết + Làm bài tập trên lớp: 10 Tiết

+ Tự học: 5Tiết

#### 2. Mục tiêu của môn học

- Kiến thức: Cung cấp kiến thức phân tích thiết kế hệ thống điều khiển logic.

- Kỹ năng: Phát triển các kỹ năng về phân tích, thiết kế điều khiển.

- Thái độ: Nghiêm túc trong học tập và nghiên cứu.

#### 3. Tóm tắt nội dung môn học

- Sinh viên học về những khái niệm cơ bản về logic 2 trạng thái, các phương pháp cơ bản để biểu diễn và tối thiểu hàm logic.
  - Khảo sát và phân tích mô hình toán của mạch tổ hợp.
- Phân tích và tổng hợp mạch logic tuần tự, một số ký hiệu thiết bị khi tổng hợp mạch logic, sử dụng các phương pháp tổng hợp mạch logic tuần tự như phương pháp ma trận trạng thái, phương pháp hàm tác động và phương pháp sử dụng mạng grafcet & petri.

#### 4. Học liệu

1. Nguyễn Trọng Thuần, Điều khiển logic và ứng dụng NXB KHKT,2006

#### 5. Nội dung và hình thức dạy - học

|                                                  | Hình thức dạy - học |            |              |                   |                  |             | Tổng   |
|--------------------------------------------------|---------------------|------------|--------------|-------------------|------------------|-------------|--------|
| Nội dung                                         | Lý<br>thuyết        | Bài<br>tập | Thảo<br>luận | TH,TN,<br>điền dã | Tự học,<br>tự NC | Kiểm<br>tra | (tiết) |
| Chương 1. Lý thuyết cơ sở                        | 7                   | 3          | 2            | 0                 | 2                | 0           | 15T    |
| 1.1 Khái niệm về logic 2 trạng thái              |                     |            |              |                   |                  |             |        |
| 1.2 Các hàm cơ bản của đại số logic              |                     |            |              |                   |                  |             |        |
| 1.2.1 Hàm logic cơ bản                           |                     |            |              |                   |                  |             |        |
| 1.2.2 Tính chất và một số hệ thức cơ bản của đại |                     |            |              |                   |                  |             |        |
| số logic                                         |                     |            |              |                   |                  |             |        |
| 1.3 Các phương pháp biểu diễn hàm logic          |                     |            |              |                   |                  |             |        |
| 1.3.1 Phương pháp biểu diễn bảng                 |                     |            |              |                   |                  |             |        |
| 1.3.2 Phương pháp hình học                       |                     |            |              |                   |                  |             |        |
| 1.3.3 Phương pháp biểu thức đại số               |                     |            |              |                   |                  |             |        |
| 1.4 Phương pháp tối thiểu hoá hàm logic          |                     |            |              |                   |                  |             |        |
| 1.4.1 Tối thiểu hoá bằng biến đổi đại số         |                     |            |              |                   |                  |             |        |
| 1.4.2 Tối thiểu hóa bằng thuật toán              |                     |            |              |                   |                  |             |        |
| Chương 2. Mạch tổ hợp                            | 3                   | 1          | 0            | 0                 | 1                | 0           | 6T     |
| 2.1 Mô hình toán của mạch tổ hợp                 |                     |            |              |                   |                  |             |        |
| 2.2 Phân tích mạch tổ hợp                        |                     |            |              |                   |                  |             |        |
| 2.3 Tổng hợp mạch tổ hợp                         |                     |            |              |                   |                  |             |        |
| 2.3.1 Tổng hợp mạch role                         |                     |            |              |                   |                  |             |        |
| 2.3.2 Tổng hợp mạch số                           |                     |            |              |                   |                  |             |        |
| 2.4 Một số mạch tổ hợp thường gặp                |                     |            |              |                   |                  |             |        |

| Chương 3. Tổng hợp và phân tích mạch logic      | 10 | 6 | 3 | 0 | 2 | 0 | 24T |
|-------------------------------------------------|----|---|---|---|---|---|-----|
| tuần tự                                         |    |   |   |   |   |   |     |
| 3.1 Các định nghĩa                              |    |   |   |   |   |   |     |
| 3.2 Các mạch logic tuần tự                      |    |   |   |   |   |   |     |
| 3.3 Một số ký hiệu thiết bị                     |    |   |   |   |   |   |     |
| 3.4 Các phương pháp tổng hợp mạch logic tuần tự |    |   |   |   |   |   |     |
| 3.4.1 Phương pháp ma trận trạng thái            |    |   |   |   |   |   |     |
| 3.4.2 Phương pháp hàm tác động                  |    |   |   |   |   |   |     |
| 3.4.3 Sử dụng mạng grafcet và petri             |    |   |   |   |   |   |     |
| 2                                               |    |   |   |   |   |   |     |

## 6. Lịch trình tổ chức dạy - học cụ thể

| Tuần | Nội dung                                                                                                                                                                                         | Chi tiết về hình thức tổ chức dạy – học                                                                                       | Nội dung yêu cầu<br>sinh viên phải<br>chuẩn bị trước                   | Ghi<br>chú |
|------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------|------------|
| I    | Chương 1. Lý thuyết cơ sở 1.1 Khái niệm về logic 2 trạng thái 1.2 Các hàm cơ bản của đại số logic 1.2.1 Hàm logic cơ bản                                                                         | <ul><li>Giáo viên giảng</li><li>Sinh viên nghe giảng</li><li>Giáo viên kiểm tra bài</li></ul>                                 | - Đọc tài liệu trước<br>ở nhà                                          |            |
| II   | 1.2.2 Tính chất và một số hệ thức cơ bản của đại số logic 1.3 Các phương pháp biểu diễn hàm logic 1.3.1 Phương pháp biểu diễn bảng 1.3.2 Phương pháp hình học 1.3.3 Phương pháp biểu thức đại số | <ul><li>Giáo viên giảng</li><li>Sinh viên nghe giảng</li><li>Giáo viên kiểm tra bài</li></ul>                                 | - Đọc tài liệu trước<br>ở nhà                                          |            |
| III  | 1.4 Phương pháp tối thiểu hoá hàm logic<br>1.4.1 Tối thiểu hoá bằng biến đổi đại số<br>1.4.2 Tối thiểu hóa bằng thuật toán                                                                       | <ul> <li>Giáo viên giảng</li> <li>Sinh viên nghe giảng</li> <li>Giáo viên kiểm tra bài<br/>và các phần tự đọc</li> </ul>      | - Đọc tài liệu trước<br>ở nhà                                          |            |
| IV   | Chương 2. Mạch tổ hợp 2.1 Mô hình toán của mạch tổ hợp 2.2 Phân tích mạch tổ hợp 2.3 Tổng hợp mạch tổ hợp 2.3.1 Tổng hợp mạch role 2.3.2 Tổng hợp mạch số 2.4 Một số mạch tổ hợp thường gặp      | <ul> <li>Giáo viên giảng</li> <li>Sinh viên nghe giảng</li> <li>Giáo viên kiểm tra bài<br/>và các phần tự đọc</li> </ul>      | - Đọc tài liệu trước<br>ở nhà                                          |            |
| V    | Chương 3. Tổng hợp và phân tích mạch logic tuần tự<br>3.1 Các định nghĩa<br>3.2 Các mạch logic tuần tự<br>3.3 Một số ký hiệu thiết bị                                                            | <ul> <li>Giáo viên giảng</li> <li>Sinh viên nghe giảng</li> <li>Giáo viên kiểm tra bài</li> </ul>                             | - Làm bài tập<br>- Đọc tài liệu trước<br>ở nhà                         |            |
| VI   | 3.4 Các phương pháp tổng hợp mạch logic tuần tự 3.4.1 Phương pháp ma trận trạng thái                                                                                                             | <ul> <li>Giáo viên giảng</li> <li>Sinh viên nghe giảng</li> <li>Giáo viên kiểm tra bài</li> <li>và các phần tự đọc</li> </ul> | - Đọc tài liệu trước<br>ở nhà<br>- Làm bài tập                         |            |
| VII  | 3.4.2 Phương pháp hàm tác động                                                                                                                                                                   | <ul><li>Giáo viên giảng</li><li>Sinh viên nghe giảng</li><li>Giáo viên kiểm tra bài</li></ul>                                 | <ul><li>Đọc tài liệu trước</li><li>ở nhà</li><li>Làm bài tập</li></ul> |            |
| VIII | 3.4.3 Sử dụng mạng grafcet và petri                                                                                                                                                              | <ul><li>Giáo viên giảng</li><li>Sinh viên nghe giảng</li><li>Giáo viên kiểm tra bài</li></ul>                                 | <ul><li>Đọc tài liệu trước</li><li>ở nhà</li><li>Làm bài tập</li></ul> |            |

## 7. Tiêu chí đánh giá nhiệm vụ giàng viên giao cho sinh viên

- Dự lớp đầy đủ
- Đọc tài liệu ở nhà
- Làm bài tập đầy đủ

## 8. Hình thức kiểm tra, đánh giá môn học

- Kiểm tra bài tập
- Thi tự luận cuối học kỳ

## 9. Các loại điểm kiểm tra và trọng số của từng loại điểm

- Điểm chuyên cần D1 (theo quy chế 25)

- Điểm trên lớp D2
- Thi cuối học kỳ lấy điểm D3
- Điểm của môn học tính bằng: 0.3(0.4D1+0.6D2)+0.7D3

## 10. Yêu cầu của giảng viên đối với môn học

- Học lý thuyết trên giảng đường
- Sinh viên phải tham dự trên lớp đầy đủ, đọc tài liệu và làm bài tập ở nhà.

Hải phòng, ngày ...... tháng ..... năm 2011

Chủ nhiệm bộ môn

Ng⊡ời viết đề c□ơng chi tiết

GS.TSKH Thân Ngọc Hoàn

Th.S Nguyễn Đức Minh