# Übung zur Vorlesung Technische Grundlagen der Informatik



Prof. Dr. Andreas Koch Thorsten Wink

Wintersemester 09/10 Übungsblatt 8 - Lösungsvorschlag

In dieser Übung werden einige Aufgaben die Sprache VHDL behandeln. Im Lehrbuch sind viele Beispiele enthalten, die Verilog und VHDL direkt gegenüberstellen. Weitere Tutorials zu VHDL finden sich leicht im Internet. Zur Simulation von VHDL kann XILINX ISE verwendet werden. Hier muss beim Anlegen des Projekts die Sprache VHDL eingestellt werden.

#### Aufgabe 8.1 Moore-Automat in Verilog

Beschreiben Sie den folgenden Automaten in Verilog.



```
module moore(
    input clk,
    input reset,
    input in,
    output out
    );
  //Zustandsregister
  reg [1:0] state, nextstate;
  //Deklaration der Zustände zur besseren Lesbarkeit
  parameter S0 = 2'b00;
  parameter S1 = 2'b01;
  parameter S2 = 2'b10;
  //Zustandsübergang
  always@(posedge clk, posedge reset) //asynchrones Reset-Signal
    if(reset)
      state <= S0;</pre>
    else
      state <= nextstate;</pre>
  //Berechnung nächster Zustand
  always@(*) begin
    nextstate = S0;
                                     //Default: gehe in Zustand S0
    case (state)
      S0: if(in)
            nextstate = S1;
      S1: if(in)
```

## Aufgabe 8.2 Mealy-Automat in Verilog

Beschreiben Sie den folgenden Automaten in Verilog.



```
module mealy(
    input clk,
    input reset,
    input in,
    output out
    );
  //Zustandsregister
  reg state, nextstate;
  parameter S0 = 1'b0;
  parameter S1 = 1'b1;
  //Zustandsübergang
  always@(posedge clk, posedge reset)
    if(reset)
      state <= S0;</pre>
    else
      state <= nextstate;</pre>
  //Berechnung nächster Zustand
  always@(*) begin
    nextstate = state;
    case (state)
      S0: if(in)
        nextstate = S1;
      S1:
        nextstate = S0;
      default:
        nextstate = S0;
    endcase
  end
```

```
//Ausgangslogik, abhängig vom aktuellen Eingang
assign out = (state == S1) & in;
endmodule
```

#### Aufgabe 8.3 Automatensimulation

Schreiben Sie einen Testrahmen, der die beiden Automaten aus den vorherigen Aufgaben instanziiert und simuliert. Verdeutlichen Sie sich die Unterschiede zwischen den Automatentypen.

```
module automatentest;
// Inputs
reg clk;
reg reset;
reg in;
// Outputs
wire out_moore;
wire out_mealy;
//Moore-automat instanziieren
moore mymoore (
.clk(clk),
.reset(reset),
.in(in),
.out(out_moore)
);
//Mealy-Automat instanziieren
mealy mymealy (
.clk(clk),
.reset(reset),
.in(in),
.out(out_mealy)
);
initial begin
// Initialize Inputs
clk = 0;
reset = 0;
in = 0;
#100;
reset = 1;
                  //Reset setzen
#20;
reset = 0;
#25;
                  //in fuer 2 Takte auf 1 setzen
in = 1;
#40;
in = 0;
#100;
end
//Takterzeugung
always
  #10 clk = \sim clk;
end module \\
```



## Aufgabe 8.4 Zähler in VHDL

Beschreiben Sie einen 4-Bit Zähler mit asynchronem Reset-Signal in VHDL.

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.STD_LOGIC_ARITH.ALL;
use IEEE.STD_LOGIC_UNSIGNED.ALL;
--Moduldeklaration
ENTITY counter IS
 PORT
   clk
          : IN STD_LOGIC;
   reset : IN STD_LOGIC;
   Count : OUT STD_LOGIC_VECTOR(3 downto 0)
 );
END counter;
ARCHITECTURE impl OF counter IS
--Zählersignal
signal counter: std_logic_vector(3 downto 0);
```

```
BEGIN
   --getakteter Prozess
   PROCESS (clk, reset)
   BEGIN
   IF reset = '1' THEN
        counter <= "0000";
   ELSIF (clk'event and clk = '1') THEN
        counter <= counter + 1;
   END IF;
   END PROCESS;
--Zuweisung an Ausgang
Count <= counter;
END impl;</pre>
```

#### Aufgabe 8.5 Verilog vs. VHDL

Vergleichen Sie die Datentypen reg und wire aus Verilog mit dem signal in VHDL.

In Verilog muss bereits bei der Programmierung darauf geachtet werden, wie Werte zugewiesen werden. Wird ein Signal innerhalb eines always-Blocks zugewiesen, muss ein reg eingesetzt werden, bei Zuweisungen mit assign hingegen sind wires nötig. In VHDL wird immer signal verwendet.

### Hausaufgabe 8.1 Automat in VHDL

Beschreiben Sie den Automaten aus Aufgabe 8.1 in VHDL.

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
--Moduldeklaration
ENTITY automat IS
  PORT
    clk
           : IN STD_LOGIC;
    reset : IN STD_LOGIC;
    in1
           : IN STD_LOGIC;
                               --in1, weil in ein reserviertes VHDL-Wort ist
           : OUT STD_LOGIC
    out1
  );
END;
architecture impl of automat is
  --FSM-Zustände
  type statetype is (S0, S1, S2);
  signal state, nextstate: statetype;
  begin
    --Zustandsübergang
    process(clk, reset) begin
      if reset = '1' then
        state <= S0;</pre>
      elsif clk'event and clk = '1' then
        state <= nextstate;</pre>
      end if:
    end process;
    --Zustandsübergänge
    process(state, in1) begin
      nextstate <= state;</pre>
```

```
case state is
       when S0 \Rightarrow if in1 = '1' then
                      nextstate <= S1;</pre>
                    end if;
       when S1 \Rightarrow if in1 = '0' then
                      nextstate <= S0;</pre>
                    else
                      nextstate <= S2;</pre>
                    end if;
       when S2 \Rightarrow if in1 = '1' then
                      nextstate <= S1;</pre>
                    else
                       nextstate <= S0;</pre>
                    end if;
       when others => nextstate <= S0;
    end case;
  end process;
  --Ausgangslogik
  out1 <= '1' when state = S2 else '0';</pre>
end;
```

## Hausaufgabe 8.2 Up/Down Zähler

Beschreiben Sie einen Zähler in VHDL, der einen Eingang dir hat, mit dem die Zählrichtung umgeschaltet werden kann. Ist dir 0, so soll aufwärts gezählt werden, ist dir 1, soll abwärts gezählt werden. Die Bitbreite soll über einen Parameter (Standard 8 Bit) einstellbar sein. Simulieren Sie den Zähler und testen Sie beide Betriebsmodi.

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.STD_LOGIC_ARITH.ALL;
use IEEE.STD_LOGIC_UNSIGNED.ALL;
--Moduldeklaration
ENTITY counter IS
  generic (WIDTH : Integer := 8); --Einstellbare Bitbreite
  PORT
  (
    clk
           : IN STD_LOGIC;
    reset : IN
                STD_LOGIC;
          : IN STD_LOGIC;
    dir
    Count : OUT STD_LOGIC_VECTOR(WIDTH-1 downto 0)
  );
END counter;
ARCHITECTURE impl OF counter IS
--Zählersignal
signal counter: std_logic_vector(WIDTH-1 downto 0);
BEGIN
  --getakteter Prozess
  PROCESS (clk, reset)
  BEGIN
    IF reset = '1' THEN
                                       --Reset-Signal
      counter <= "0000";</pre>
    ELSIF (clk'event and clk = '1') THEN
```

## Plagiarismus

Der Fachbereich Informatik misst der Einhaltung der Grundregeln der wissenschaftlichen Ethik großen Wert bei. Zu diesen gehört auch die strikte Verfolgung von Plagiarismus. Weitere Infos unter www.informatik.tu-darmstadt.de/plagiarism