# Link fanpage của huy nè : > lạc lối vào sao lùn nâu siêu khổng lồ cùng huy

Tiện thể follow luôn IG của momo nha, tym 2 bài viết đầu tiên nữa : >

https://www.instagram.com/momo/?hl=vi

38 trang LT + 11 chang BT

## NOTE: đang update thêm bài tập ở cuối file

## 1. Tổng quan hệ thống máy tính

- a. Các thành phần cơ bản
  - i. Bộ xử lý trung tâm (CPU)
    - 1. Điều khiển hoạt động mt
    - 2. Xử lý dữ liệu
  - ii. Bộ nhớ chính (Main Memory)
    - 1. Chứa các chương trình đang thực hiện
  - iii. Hệ thống vào-ra (Input/Output)
    - 1. **Trao đổi** thông tin giữa máy tính với bên ngoài
  - iv. Bus hệ thống (System bus)
    - 1. Kết nối và vận chuyển thông tin
- b. CPU
  - i. Nguyên tắc hoạt động cơ bản:
    - 1. **theo chương trình** nằm trong bộ nhớ chính.
  - ii. Là thành phần **nhanh nhất** trong hệ thống
  - iii. Bao gồm:
    - 1. Đơn vị điều khiển (Control unit CU)
      - a. Điều khiển hđ của mt theo ctr đã định sẵn
    - Đơn vị số học và logic (Arithmetic and Logic Unit ALU)
      - a. Thực hiện các phép toán số học và phép toán logic
    - 3. Tập thanh ghi (Register file RF)
      - a. Chứa các thông tin phục vụ cho hđ of CPU

- c. Bộ nhớ máy tính
  - i. Nhớ ctr&dl (nhị phân)
    - 1. \* bộ nhớ chính thì chứa ctr ĐANG THỰC HIỆN
  - ii. Thao tác: đọc, ghi
  - iii. Thành phần chính:

d.

- 1. Bộ nhớ chính
  - a. All máy tính
  - b. Lệnh và data of ctr ĐANG THỰC HIỆN
  - c. Use **bộ nhớ bán dẫn**
  - d. Tổ chức -> ngăn nhớ được đánh địa chỉ (cho từng byte nhớ)
  - e. Nội dung ngăn nhớ can change but địa chỉ vật lý can not
  - f. CPU muốn đọc/ghi -> **cần biết địa chỉ** ngăn nhớ đó
- 2. Bộ nhớ đệm
  - a. Tốc độ nhanh (đặt đệm giữa CPU và bộ nhớ chính)
  - b. Dung lượng < bộ nhớ chính
  - c. Bộ nhớ **bán dẫn tốc độ nhanh**
  - d. Chia thành 1 số mức (L1,L2,L3)
  - e. **Tích hợp** trên cùng chip bộ xử lý
  - f. Có thể Có or không
- 3. Thiết bị lưu trữ
  - a. Bộ nhớ ngoài
  - b. Chức năng và đặc điểm:
    - i. Lưu giữ tài nguyên phần mềm
    - ii. Connect vs HT dưới dang i/o
    - iii. Dung lượng lớn
    - iv. Speed chậm
  - c. Các loai:
    - i. Bộ nhớ từ: ổ đĩa cứng HDD
    - ii. Bộ nhớ bán dẫn: ổ thể rắn SSD, ổ nhớ flash, thẻ nhớ
    - iii. Bộ nhớ quang: CD, DVD
- 4. Hệ thống vào ra
  - a. Thao tác: vào dl, ra dl
  - b. Thành phần chính:
    - i. Thiết bị vào ra

- 1. **Thiết bị ngoại vi** (Peripherals)
- Chuyển đổi dữ liệu giữa in và out mt
- 3. Các loại thiết bị:
  - a. in
  - b. out
  - c. lưu trữ
  - d. truyền thông
- ii. Module vào ra
  - 1. Nối ghép các thiết bị io vs mt
  - 2. Có 1 or vài cổng io (io port)
  - 3. Mỗi **cổng io** đánh **1 địa chỉ xác định**
  - 4. Thiết bị io connect và trao đổi data vs mt qua port io
  - CPU muốn trao đổi -> biết địa chỉ port io
- ii. Hoạt động cơ bản
  - 1. 3 cái:
    - a. Thực hiện chương trình
    - b. HĐ ngắt
    - c. HĐ io
  - 2. Thực hiện chương trình
    - a. Cơ bản of mt
    - b. Lặp đi lặp lại chu trình: nhận và thực hiện lệnh
    - c. Hđ thực hiện ctr dừng nếu
      - i. Thực hiện lệnh lỗi
      - ii. Gặp lệnh dừng
      - iii. Tắt máy
    - d. Nhân lênh
      - i. Bắt đầu 1 chu trình -> CPU nhận lệnhtừ bộ nhớ chính
      - ii. Bộ đếm chương trình PC (Program Counter): thanh ghi of CPU -> giữ địa chỉ lệnh nhận
      - iii. CPU phát ra địa chỉ từ bộ đếm => tìm ra ngăn nhớ của lệnh
      - iv. Lệnh được đọc từ bộ nhớ => đưa vào thanh ghi lệnh IR (Instruction Register)

- v. Nhận xong => nội dung PC tự tăng để trỏ đến lệnh tiếp
- e. Thực hiện lệnh
  - i. Bộ xử lý:
    - 1. giải mã lệnh đã được nhận
    - 2. **phát tín hiệu** điều khiển thực hiện thao tác mà lệnh yêu cầu
  - ii. các kiểu thao tác cơ bản:
    - trao đổi data CPU vs BNC or CPU vs io module
    - Thực hiện các phép toán số học hoặc phép toán logic với các dữ liệu
    - 3. Chuyển điều khiển trong chương trình: rẽ nhánh hoặc nhảy đến vị trí khác
- 3. Ngắt
  - a. Khái niêm
    - i. cơ chế cho phép CPU tạm dừng chương trình đang thực hiện để chuyển sang thực hiện một chương trình con có sẵn trong bộ nhớ.
  - b. Các loại ngắt:
    - i. Biệt lệ (exception):
      - gây ra do lỗi khi thực hiện chương trình
      - 2. VD: tràn số, mã lệnh sai, ...
    - ii. Ngắt từ bên ngoài (external interrupt):
      - do thiết bị vào-ra (thông qua môđun vào-ra) gửi tín hiệu ngắt đến CPU để yêu cầu trao đổi dữ liệu
  - c. Hđ ngắt từ bên ngoài
    - i. Done 1 lệnh -> bộ xử lý ktra signal ngắt
    - ii. K có ngắt -> bxl nhận lệnh tiếp theo
    - iii. Có ngắt
      - 1. Tạm dừng ctr đang thực hiện
      - 2. Cất ngữ cảnh (info ctr bị ngắt)
      - Bộ đếm ctr PC trỏ đến ctr con xử lý ngắt tương ứng
      - 4. Thực hiện ctr con xử lý ngắt

- 5. Khôi phục ngữ cảnh => tiếp tục thực hiện ctr đang bị dừng
- d. Xử lý với nhiều tín hiện yêu cầu ngắt
  - i. XL ngắt tuần tự (nói chung cái này là tuàn tự mà đợi, chỉ 1 cái thực hiện thôi)
    - Khi một ngắt đang được thực hiện, các ngắt khác bị cấm (disabled interrupt)
    - 2. Bộ xử lý sẽ bỏ qua các yêu cầu ngắt tiếp theo
    - Các yêu cầu ngắt tiếp theo vẫn đang đợi và được kiểm tra sau khi ngắt hiện tại được xử lý xong
  - ii. XL ngắt ưu tiên
    - 1. Các ngắt được định nghĩa mức ưu tiên khác nhau
    - Ngắt có mức ưu tiên thấp hơn có thể bị ngắt bởi ngắt có mức ưu tiên cao hơn
    - 3. Xẩy ra ngắt lồng nhau
- 4. Hoạt động vào-ra
  - a. Trao đổi data giữa MODULE io vs inside mt
  - b. Cac kiểu hđ io:
    - i. CPU vs module by lệnh io trong ctr
    - ii. CPU trao quyền cho phép module io trao đổi trực tiếp với bộ nhớ chính (DMA)
- e. Bus máy tính
  - i. Luồng thông tin trong máy tính
    - 1. Các module trong máy tính cần được kết nối

**CPU** 

- a. Module nhớ
- b. Module io
- 2. Kết nối module nhớ



#### 3. Kết nối module vào ra



- \* bên trong: CPU or bộ nhớ chính
- \* bên ngoài: THIẾT BỊ io

#### 4. Kết nối CPU



- ii. Cấu trúc bus cơ bản
  - 1. Bus: tập hợp các **đường kết nối** để **vận chuyển** thông tin giữa các **mô-đun** của máy tính với nhau.
  - 2. Các bus chức năng:
    - a. Bus địa chỉ
    - b. Bus dữ liêu
    - c. Bus điều khiển
  - Độ rộng bus: là **số đường dây** của bus có thể truyền các bit thông tin đồng thời (chỉ dùng cho bus địa chỉ và bus dữ liệu)
  - 4. Bus địa chỉ:
    - vận chuyển địa chỉ => xđ vị trí ngăn nhớ or io port
    - b. Độ rộng

$$A_{N-1}, A_{N-2}, \dots A_2, A_1, A_0$$

i. N bit:

- ii. Số lượng địa chỉ tối đa được sử dụng là:2<sup>N</sup> địa chỉ (gọi là không gian địa chỉ)
- iii. Min: 000..00
- iv. Max: 111...111
- 5. Bus dữ liệu
  - a. Chức năng: vận chuyển
    - i. Lệnh: bộ nhớ => CPU
    - ii. Data: giữa các thành phần mt
  - b. Độ rộng
    - i. số bit được truyền đồng thời

- M bit: D<sub>M-1</sub>, D<sub>M-2</sub>, ... D<sub>2</sub>, D<sub>1</sub>, D<sub>0</sub>
- M thường là 8, 16, 32, 64 bit

ii.

- 6. Bus điều khiển
  - a. Chức năng: vận chuyển các tín hiệu điều khiển
  - b. Các loại tín hiệu điều khiển:
    - i. Các tín hiệu điều khiển đọc/ghi
    - ii. Các tín hiệu điều khiển ngắt
    - iii. Các tín hiệu điều khiển bus
  - c. Ví dụ (dài quá, mong k vào)
    - i. Các tín hiệu (phát ra từ CPU) điều khiển đọc/ghi:
      - Memory Read(MEMR): Tín hiệu điều khiển đọc dữ liệu từ một ngăn nhớ có địa chỉ xác định đưa lên bus dữ liêu.
      - Memory Write(MEMW): Tín hiệu điều khiển ghi dữ liệu có sẵn trên bus dữ liệu đến một ngăn nhớ có địa chỉ xác định.
      - I/O Read(IOR): Tín hiệu điều khiển đọc dữ liệu t**ừ một cổng vào-ra** có địa chỉ xác định đưa lên bus dữ liệu.
      - 4. I/O Write(IOW): Tín hiệu điều khiển ghi dữ liệu có sẵn trên bus dữ liệu **ra một cổng** có địa chỉ xác đinh.
    - ii. Các tín hiệu điều khiển ngắt:
      - Interrupt Request(INTR): Tín hiệu từ bộ điều khiển vào-ra gửi đến yêu cầu ngắt CPU để trao đổi vào-ra. Tín hiệu INTR có thể bị che.
      - Interrupt Acknowledge(INTA): Tín hiệu phát ra từ CPU báo cho bộ điều khiển vào-ra biết CPU chấp nhận ngắt để trao đổi vào-ra.

- Non Maskable Interrupt(NMI): tín hiệu ngắt không che được gửi đến ngắt CPU.
- Reset: Tín hiệu từ bên ngoài gửi đến CPU và các thành phần khác để khởi động lại máy tính.
- iii. Các tín hiệu điều khiển bus:
  - Bus Request(BRQ): Tín hiệu từ mô-đun vào-ra gửi đến yêu cầu CPU chuyển nhượng quyền sử dụng bus.
  - Bus Grant(BGT): Tín hiệu phát ra từ CPU chấp nhận chuyển nhượng quyền sử dụng bus cho mô-đun vào-ra.
  - 3. Lock/Unlock: Tín hiệu **cấm/cho- phép** xin chuyển nhượng bus.
- 7. Phân cấp bus
  - a. Don bus: all module connect bus chung
    - i. Bus chỉ phục vụ 1 yêu cầu trao đổi data
       at 1 hời điểm => độ trễ lớn
    - ii. Bus phải có speed = speed bus of module **nhanh nhất** trong hệ thống
  - b. Đa bus: Phân cấp thành nhiều bus cho các module khác nhau và có speed khác nhau
    - i. Bus của bộ xử lý
    - ii. Bus của RAM
    - iii. Các bus vào-ra
- 8. Kết nối điểm-điểm
  - a. Khắc phục nhược điểm của bus dùng chung
- 9. Một số bus điển hình trong máy tính (khó nhớ quá)
  - a. QPI (Quick Path Interconnect)
  - b. PCI bus (Peripheral Component Interconnect): bus vào-ra đa năng
  - c. PCIe: (PCI express) kết nối điểm-điểm đa năng tốc độ cao
  - d. SATA (Serial Advanced Technology
     Attachment): Bus kết nối với ổ đĩa cứng hoặc
     ổ đĩa CD/DVD

e. USB (Universal Serial Bus): Bus nối tiếp đa năng

### 2. Bộ nhớ máy tính

- a. Tổng quan
  - i. Đặc trưng
    - 1. Vị trí
      - a. Bên trong CPU (tập thanh ghi)
      - b. Bộ nhớ trong
        - i. Chínhfa
        - ii. Đêm
      - c. Bộ nhớ ngoài
        - i. Các thiết bị lưu trữ
    - 2. Dung lượng
      - a. Độ dài từ nhớ (tính = bit)
      - b. Số lượng từ nhớ
    - 3. Đơn vị truyền
      - a. Từ nhớ
      - b. Khối nhớ
    - 4. Phương pháp truy nhập
      - a. Truy nhập tuần tự (băng từ)
      - b. Truy nhập trực tiếp (các loại đĩa)
      - c. Truy nhập ngẫu nhiên (bộ nhớ bán dẫn)
      - d. Truy nhập liên kết (cache)
    - 5. Hiệu năng
      - a. Thời gian truy nhập
      - b. Chu kỳ nhớ
      - c. Tốc độ truyền
    - 6. Kiểu vật lý
      - a. Bán dẫn
      - b. Từ
      - c. Quang
    - 7. Các đặc tính vật lý
      - a. Khả biến/ không khả biến
      - b. Xóa được/ không xóa được
    - 8. Tổ chức
  - ii. Phân cấp bộ nhớ



Từ trái sang phải:

- dung lượng tăng dần
- tốc độ giảm dần
- giá thành cùng dung lượng giảm dần

#### iii. Công nghệ bộ nhớ

| Công nghệ    | Thời gian         | Giá thành/GiB  |  |
|--------------|-------------------|----------------|--|
| bộ nhớ       | truy nhập         | (2012)         |  |
| SRAM         | 0,5 - 2,5  ns     | \$500 - \$1000 |  |
| DRAM         | 50 – 70 ns        | \$10 - \$20    |  |
| Flash memory | 5.000 – 50.000 ns | \$0,75 - \$1   |  |
| HDD          | 5 – 20 ms         | \$0,05 - \$0,1 |  |

- Bộ nhớ lý tưởng
  - Thời gian truy nhập như SRAM
  - Dung lượng và giá thành như ổ đĩa cứng
    - iv. Nguyên lý cục bộ hoá tham chiếu bộ nhớ
      - Trong một khoảng thời gian đủ nhỏ CPU thường chỉ tham chiếu các thông tin trong một khối nhớ cục bộ
      - 2. Ví dụ:
        - a. Cấu trúc chương trình tuần tự

- b. Vòng lặp có thân nhỏ
- c. Cấu trúc dữ liệu mảng

#### b. Bộ nhớ chính

## 1. Bộ nhớ bán dẫn

| Kiểu bộ nhớ                            | Tiêu<br>chuẩn                | Khả năng xoá                 | Cơ chế ghi | Tính<br>khả biến  |
|----------------------------------------|------------------------------|------------------------------|------------|-------------------|
| Read Only Memory<br>(ROM)              | Bộ nhớ<br>chỉ đọc            | Không xoá<br>được            | Mặt nạ     |                   |
| Programmable ROM<br>(PROM)             |                              |                              |            |                   |
| Erasable PROM<br>(EPROM)               | Bộ nhớ<br>hầu như<br>chỉ đọc | bằng tia cực tím,<br>cả chip | Bằng điện  | Không<br>khả biến |
| Electrically Erasable<br>PROM (EEPROM) |                              | bằng điện,<br>mức từng byte  |            |                   |
| Flash memory                           | Bộ nhớ<br>đọc-ghi            | bằng điện,<br>từng khối      |            |                   |
| Random Access<br>Memory (RAM)          |                              | bằng điện,<br>mức từng byte  | Bằng điện  | Khả biến          |

#### i. ROM

- 1. Lưu:
  - a. Thư viện các chương trình con
  - b. Các chương trình điều khiển hệ thống (BIOS)
  - c. Các bảng chức năng
  - d. Vi chương trình
- 2. Các kiểu:
  - a. ROM mặt nạ: thông tin được ghi khi sản xuất
  - b. PROM (Programmable ROM):
    - i. Cần thiết bị chuyên dụng để ghi
    - ii. Chỉ ghi được một lần
  - c. EPROM (Erasable PROM):
    - i. Cần thiết bị chuyên dụng để ghi
    - ii. Xóa được bằng tia tử ngoại
    - iii. Ghi lại được nhiều lần
  - d. EEPROM (Electrically Erasable PROM)
    - i. Có thể ghi theo từng byte
    - ii. Xóa bằng điện
- ii. Bộ nhớ flash

- 1. Ghi theo khối
- 2. Xóa bằng điện
- 3. Dung lượng lớn

#### iii. RAM

- 1. Đọc-ghi
- 2. Khả biến
- 3. Lưu trữ thông tin tạm thời
- 4. 2 loai: SRAM DRAM
  - a. SRAM (tĩnh)
    - i. Flip-flop => ổn định
    - ii. Cấu trúc phức tạp
    - iii. Dung lượng chip nhỏ
    - iv. Tốc đô nhanh
    - v. Đắt
    - vi. Dùng làm bộ nhớ cache
  - b. DRAM (động)
    - i. Bit lưu trên tụ điện => cần có mạch làm tươi
    - ii. Đơn giản
    - iii. Dung lượng lớn
    - iv. Tốc độ chậm
    - v. Rẻ
    - vi. Dùng làm bộ nhớ chính
  - c. 1 số DRAM tiên tiến:
    - i. Cải tiến để tăng tốc độ
    - ii. Synchronous DRAM (SDRAM): làm việc được đồng bộ bởi xung clock
    - iii. DDR-SDRAM (Double Data Rate SDRAM)
    - iv. DDR3, DDR4
  - d. Tổ chức của chip nhớ

## Sơ đồ cơ bản của chip nhớ



Tín hiệu điều khiển ghi

Tín hiệu điều khiển đọc

- e. Tổ chức của DRAM
  - i. Dùng n đường địa chỉ dồn kênh=> cho phép truyền 2n bit địa chỉ
  - ii. Tín hiệu chọn địa chỉ hàng RAS (Row Address Select)
  - iii. Tín hiệu chọn địa chỉ cột CAS (Column Address Select)
  - iv. Dung lượng của DRAM= 2<sup>(2n)</sup> \* mbit (CẨN THẬN NHẨM only DRAM mới 2n)
- iv. Đặc trưng của bộ nhớ chính
  - 1. Chứa các chương trình đang thực hiện và các dữ liệu đang được sử dụng
  - 2. Tồn tại trên mọi hệ thống máy tính
  - 3. Bao gồm các **ngăn nhớ được đánh địa chỉ** trực tiếp bởi CPU
  - Dung lượng của bộ nhớ chính nhỏ hơn không gian địa chỉ bộ nhớ mà CPU quản lý.
  - Việc quản lý logic bộ nhớ chính tuỳ thuộc vào hệ điều hành
  - 6. Độ rộng của bus dữ liệu để trao đổi với bộ nhớ: m = 8, 16, 32, 64,128 ... bit

- 7. Các ngăn nhớ được tổ chức theo byte =>tổ chức bộ nhớ vật lý khác nhau
- c. Bộ nhớ đệm
  - i. Nguyên tắc chung
    - 1. Nhanh hơn BNC
    - 2. Đặt giữa CPU và BNC
    - 3. Có thể đặt trên chip CPU
    - 4. Ví dụ: CPU yêu cầu nội dung => check cache trước => có thì lấy luôn, không thì load lên cache rồi load từ cache lên CPU
  - ii. Cấu trúc

CPU





- BNC: các block, Cache: các Line => kích thước B và L bằng nhau
- 2. Mỗi Line có 1 Tag => cho biết block nào đang ở line đó (nó là T bit địa chỉ cao của Block được nạp)
- 3. Block nạp vào Line => cập nhật Tag
- 4. Cách hoạt động:
  - a. CPU yêu cầu nội dung
  - b. Check Cache: có thì cache hit (lấy luôn), không có thì cache miss\*

- c. N\u00e9u cache miss => n\u00e4p block v\u00e4o line v\u00e4 c\u00e4p nh\u00e4t tag, r\u00f6i dung line d\u00f6 cho CPU
- iii. Cách phương pháp ánh xạ
  - 1. Ánh xạ trực tiếp
    - a. 1 Block chỉ có thể nạp 1 Line

# $B_j$ chỉ có thể nạp vào $L_{j \text{ mod m}}$ m là số *Line* của *cache*.

Nbit địa chỉ bộ nhớ

Tag Cache

Tag Cache

This Loit Word

Toit Loit Word

La Cache hit

Cache hit

Cache miss

- C.
- d. CPU phát ra cục N bit kia
  - i. Tag với Line để so sánh thôi
  - ii.  $2^L = số Line$
  - iii. Word là để lưu nội dung (phần này bằng kích thước Line or Block)
  - iv. 2°W = kích thước Block or Line
- e. Ban đầu từ phần Line trong cục N bit kia để tìm ra Line tương ứng trong bộ Cache
- f. Tìm Line xong r so sánh 2 Tag với nhau
  - i. Giống thì hit => Lấy/ghi luôn cache
  - ii. Khác thì miss => Lấy/ghi BNC
- g. Ưu: So sánh đơn giản
- h. Nhược: Xác suất cache hit thấp
- 2. Ánh xạ liên kết toàn phần
  - a. Block nạp vào bất kỳ Line nào cũng được



- c. CPU phát ra cục N bit kia
- d. So sánh Tag lần lượt với các Tag của bộ Cache
  - i. Giống thì hit => lấy/ghi line
  - ii. Không thì miss
- e. Ưu: Xác suất cache hit cao
- f. Nhược:
  - i. Mất nhiều time
  - ii. So sánh phức tạp
  - iii. => Ít dùng
- 3. Ánh xạ liên kết tập hợp
  - a. Dung hòa 2 thẳng trên (Một thẳng thì cứng nhắc quá, 1 thẳng thì không chia nhưng lại quét lần lượt)
  - b. Chia Cache thành các Set (ví dụ cứ 4 line = 1 Set)
  - c. Nguyên tắc: B0 -> S0, B1 -> S1, ....



e. CPU phát ra cục N bit

d.

- i. Từ S bit trong cục đó xác định được Set trong Cache (tương tự như tìm Line trong Ánh xạ trực tiếp)
- ii. So sánh T bit với lần lượt các Tag trong Set đó (na ná với Ánh xạ liên kết toàn phần)
- iii. Giống thì hit, khác thì miss
- f. Thông dụng với 2,4,8,16 Lines/Set
- 4. Thay thế block trong cache
  - a. Ánh xạ trực tiếp: không phải lựa chọn
  - b. Ánh xạ liên kết: Có thuật giải thay thế:

Random: Thay thế ngẫu nhiên

FIFO (First In First Out): Thay thế *Block* nào nằm lâu nhất ở trong *Set* đó

LFU (Least Frequently Used): Thay thế *Block* nào trong *Set* có số lần truy nhập ít nhất trong cùng một khoảng thời gian

LRU (Least Recently Used): Thay thế Block ở trong *Set* tương ứng có thời gian lâu nhất không được tham chiếu tới

Tối ưu nhất: LRU

- 5. Ghi dữ liêu khi cache hit
  - a. Ghi xuyên qua
    - i. Ghi cả cache lẫn BNC => chậm
  - b. Ghi trả sau
    - i. Chỉ ghi cache => nhanh

- ii. Block trong cache bị thay thế => ghi trả Block về BNC
- d. Bộ nhớ ngoài
  - i. Tồn tài dưới dạng các thiết bị lưu trữ
  - ii. Các kiểu
    - 1. Băng từ
    - 2. Đĩa từ (Ô đĩa cứng HDD)
      - a. Dung lượng lớn
      - b. Châm
      - c. Tốn năng lượng
      - d. Dễ bị lỗi cơ học
      - e. Re
    - 3. Đĩa quang (CD, DVD)
    - 4. Bộ nhớ Flash
      - a. SSD
        - i. Bán dẫn Flash
        - ii. Không khả biến
        - iii. Nhanh
        - iv. Tiêu thụ ít năng lượng
        - v. Nhiều chip nhớ flash, truy cập song song được
        - vi. Ít bị lỗi
        - vii. Đắt
      - b. USB Flash
      - c. Thể nhớ
    - 5. Hệ thống lưu trữ dung lượng lớn RAID
      - Tập các ổ đĩa cứng vật lý được OS coi như 1
         ổ logic duy nhất => dung lượng lớn
      - b. Data lưu trữ phân tán trên các ổ đĩa vật lý => truy cập song song (nhanh)
      - c. Lưu trữ thêm thông tin dư thừa, cho phép khôi phục lại thông tin trong trường hợp đĩa bị hỏng => an toàn thông tin
      - d. 7 loại phổ biến (RAID 0 6)
  - iii. Bộ nhớ ảo
    - Khái niệm: BNC + Bộ nhớ ngoài (CPI coi tụi nó như 1 ổ duy nhất)
    - 2. Kỹ thuật thực hiện:
      - a. Phân trang: Chia thành các trang có kích thước = nhau và kề nhau

- b. Phân đoạn: Chia thành các đoạn có kích thước thay đổi, có thể đè nhau
- Phân trang (Hơi khó hiểu nma hiểu trang là thuộc về bộ nhớ ảo, khung trang là cái thuộc về bộ nhớ thực)
  - a. **Chia**:
    - i. bộ nhớ thành các khung trang
    - ii. chương trình (tiến trình) thành các trang
  - b. Cấp số hiệu khung trang yêu cầu cho tiến trình
  - c. OS duy trì list khung trang nhớ trống
  - d. Tiến trình vào khung trang linh tinh cũng được chứ **k cần liên tiếp**
  - e. Dùng bảng trang để quản lý



g. Nhìn before và after xem, các trang đều vô các khung trang trống và dùng cái bảng trang để quản ly đó.



h.

- Giải thích hình trên: Cái 13 là khung trang, thuộc về bộ nhớ thực, còn 1 là cái trang mình chia (thuộc về bộ nhớ ảo),
- j. Bảng trang (để quản lý)

#### Cấu trúc bảng trang



k.

I. Giải thích: Trong cái bộ nhớ ảo lẫn bộ nhớ thực đều có 1 thằng offset, để biết trang nào là của khung trang nào (ánh xạ bộ nhớ thực với bộ nhớ ảo), ProcessID chính là ID của Process A đó, trong ví dụ bên trên thì cả 4 Page đó đều cũng 1 ProcessID. Chain để xem Trang tiếp theo của tiến trình ý nằm ở đâu. Và từ bảng trang này có thể quản lý,

trang nào ứng với khung trang nào, process ở những trang nào và có thứ tự các trang ra sao.

#### m. Nguyên tắc:

- i. Phân trang theo yêu cầu
  - Không yêu cầu all trang of tiến trình nằm trong bộ nhớ
- ii. Lõi trang
  - Trang được yêu cầu không có trong bộ nhớ
  - OS cần hoán đổi trang yêu cầu vào
  - 3. Có thể hoán đổi để lấy chỗ
  - 4. Cần chọn trang để đưa ra

#### iii. Thất bại

- Quá nhiều tiến trình trong bộ nhớ quá nhỏ
- OS tiêu tốn toàn bộ thời gian cho việc hoán đổi
- Có ít hoặc không có công việc nào được thực hiện
- Đĩa luôn luôn sáng
- Giải pháp:
  - Thuật toán thay trang
  - Giảm bớt số tiến trình đang chạy
  - Thêm bộ nhớ

#### iv. Lợi ích

- Không cần toàn bộ tiến trình nằm trong bộ nhớ để chạy
- Có thể hoán đổi trang được yêu cầu
- Như vậy có thể chạy những tiến trình lớn hơn tổng bộ nhớ sẵn dùng
- Bộ nhớ chính được gọi là bộ nhớ thực
- Người dùng cảm giác bộ nhớ lớn hơn bộ nhớ thực

#### e. Tổng kết

- i. Cache: Tích hợp trên chip vi xử lý
  - 1. L1: Cache lênh và cache dữ liêu

1.

- 2. L2, L3
- ii. Bộ nhớ chính: tồn tại dưới dạng các module nhớ RAM
- iii. Bộ nhớ trên PC (Khó nhớ ghê á)

- ROM BIOS chứa các chương trình sau:
  - Chương trình POST (Power On Self Test)
  - Chương trình CMOS Setup
  - Chương trình Bootstrap loader
  - Các trình điều khiển vào-ra cơ bản (BIOS)
- CMOS RAM:
  - Chứa thông tin cấu hình hệ thống
  - Đồng hồ hệ thống
  - Có pin nuôi riêng
- Video RAM: quản lý thông tin của màn hình
- Các loại bộ nhớ ngoài

## 3. Chương 3: Hệ thống vào ra

- a. Tổng quan:
  - i. Trao đổi thông tin giữa máy tính với bên ngoài
  - ii. Thao tác cơ bản: input, output
  - iii. Các thành phần chính: thiết bi vào ra + modun vào ra

#### b. Đặc điểm

- i. Đa dạng:
  - 1. Nguyên tắc hoạt động
  - 2. Tốc độ
  - 3. Khuôn dạng dữ liệu
- ii. Thiết bi vào ra châm hơn CPU và RAM
- iii. Cần Modun vào ra để nối ghép thiết bị với CPU, BNC

#### c. Thiết bị vào ra

- i. Thiết bị ngoại vi
- ii. Chức năng: Chuyển đổi dữ liệu giữa trong và ngoài máy tính
- iii. Phân loại:
  - 1. Thiết bị vào
  - 2. Thiết bị ra
  - 3. Thiết bị lưu trữ
  - 4. Thiết bị truyền thông
- iv. Giao tiếp:
  - 1. Người máy
  - 2. Máy- máy
- v. Cấu trúc



Vi.

#### d. Modun vào ra

- i. Chức năng:
  - 1. Điều khiển và định thời ???
  - 2. Trao đổi tt với CPU, BNC, thiết bị vào ra
  - 3. Đệm giữa bên trong mt với thiết bị vào ra
  - 4. Phát hiện lỗi của thiết bị vào ra
- ii. Cấu trúc



iii.

iv. Nhìn thì giống cấu trúc thiết bị vào ra thế thôi nhưng mà khác, cái này sẽ đặt **bên trái** cấu trúc của thiết bị vào ra sẽ ra được cái hoàn chỉnh

#### e. Địa chỉ hóa cổng vào-ra (Cách đánh địa chỉ cho port đó)

- i. Không gian dùng cho ngăn nhớ và cổng vào ra: dùng chung or tách biệt
- ii. Phương pháp
  - 1. IO theo bản đồ bộ nhớ
  - 2. IO riêng biệt
- iii. IO theo bản đồ bộ nhớ (dùng chung với bộ nhớ)
  - 1. IO port **coi như ngăn nhớ** (cũng được đánh địa chỉ)
  - Trao đổi dữ liệu với cổng IO = lệnh truy nhập bộ nhớ
  - 3. Thực hiện trên all hệ thống
  - Như MIPS hồi xưa lưu cổng vào ra vào địa chỉ nào đó (load/store)
- iv. IO riêng biệt (dùng riêng)
  - 1. Đánh địa chỉ riêng
  - 2. Trao đổi = lệnh riêng biệt
  - 3. Intel x86 (In/Out)

#### f. Các phương pháp điều khiển IO

- i. Có 3 cái
  - 1. IO bằng chương trình
  - 2. IO bằng ngắt
  - 3. Truy nhập bộ nhớ trực tiếp DMA
- ii. IO bằng chương trình (như mình vẫn lập trình printf scanf ấy)
  - 1. CPU điều khiển trực tiếp bằng chương trình
  - 2. Trước khi thực hiện lệnh IO, chương trình cần **đọc** và check trạng thái sẵn sàng của modun vào ra
  - 3. Các tín hiệu điều khiển IO (nhớ 2 cấu trúc io bên trên)
    - a. Điều khiển: kích hoạt thiết bị io
    - b. Kiểm tra: ktra state của modun io và tb io
    - c. Điều khiển đọc: yêu cầu modun io nhận data
       từ th io => đưa và bộ đệm data => CPU nhận data đó
    - d. Điều khiển ghi: yêu cầu modun io lấy data trên bus data => đưa đến bộ đệm data => chuyển ra th io
  - 4. Các lệnh io
    - a. lo theo bản đồ nhớ: lệnh trao đổi dữ liệu với bộ nhớ
    - b. Io riêng biệt: lệnh chuyên dụng (IN, OUT)
  - 5. Đặc điểm
    - a. lo theo ý muốn người lập trình
    - b. CPU trực tiếp điều khiển trao đổi giữa CPU với modun io
    - c. CPU đợi modun io => tốn time CPU
- iii. IO điều khiển bằng ngắt
  - 1. Nguyên tắc chung:
    - a. CPU không phải đợi trạng thái sẵn sàng của modun io => CPU làm 1 ctr khác
    - b. Modun io săn sàng => phát tín hiệu ngắt cho
       CPU
    - c. CPU thực hiện ctr con xử lý ngắt io tương ứng => trao đổi dữ liệu
    - d. CPU quay lại làm tiếp ctr đang bị ngắt

#### Chương trình đang thực hiện



- 2.
- 3. Hoạt động io dữ liệu: nhìn từ modun io
  - a. Modun io nhận tín hiệu ĐỌC từ CPU
  - b. Modun io nhận data từ thiết bị io (lúc này CPU làm việc khác)
  - c. Có data rồi => modun io phát tín hiệu ngắt
     CPU
  - d. CPU yêu cầu data
  - e. Modun io chuyển data cho CPU
- 4. Hoạt động io dữ liệu: nhìn từ CPU
  - a. Phát tín hiệu ĐỌC
  - b. Làm việc khác
  - c. Cuối mỗi chu trình lệnh, ktra tín hiệu yêu cầu ngắt
  - d. Nếu bị ngắt:
    - i. Cất ngữ cảnh
    - ii. Thực hiện ctr con xử lý ngắt để lấy dữ liệu
    - iii. Khôi phục ngữ cảnh của ctr đang thực hiên
- 5. Phương pháp nối ghép ngắt (ví dụ nhiều yêu cầu ngắt)

a. Có các cách:

i.

- i. Sử dụng nhiều đường yêu cầu ngắt
- ii. Hỏi vòng bằng phần mềm
- iii. Hỏi vòng bằng phần cứng
- iv. Sử dụng bộ điều khiển ngắt
- b. Sử dụng nhiều đường yêu cầu ngắt



- ii. 1 modun ~ 1 đường yêu cầu ngắt
- iii. Hạn chế số lượng modun vào ra
- iv. Các đường ngắt được quy định mức ưu tiên
- c. Hỏi vòng bằng phần mềm



- i.ii. CPU thực hiện phần mềm hỏi lần lượt từng modun io
- iii. Châm
- iv. Thứ tự được hỏi là thứ tự ưu tiên
- d. Hỏi vòng bằng phần cứng



- ii. CPU **phát tín hiệu** chấp nhận ngắt đến modun io đầu tiên
- iii. Nếu nó k ngắt thì gửi đến modun tiếp
- iv. Thứ tự modun io kết nối ~ thứ tự ưu tiên
- e. Dùng bộ điều khiển ngắt lập trình được (PIC)



- ii. PIC có **nhiều đường yêu cầu ngắt** có quy định mức ưu tiên (na ná cách 1)
- iii. PIC **chọn 1 yêu cầu ngắt** không bị cấm có **mức ưu tiên cao nhất** => gửi CPU
- iv. Kết hợp phần cứng + mềm:
  - 1. Cứng: gây ngắt CPU
  - Mềm: Trao đổi dữ liệu giữa CPU với modun vào ra
- v. CPU trực tiếp điều khiển io
- vi. CPU không phải đợi => Hiệu quả tốt

#### iv. DMA

- Mấy cái trên IO bằng chương trình và ngắt do CPU trực tiếp điều khiển => chiếm time of CPU
- 2. Khắc phục: bằng kỹ thuật DMA
- 3. DMAC (bộ điều khiển):



- а
- b. Hoạt động
  - i. CPU nói cho DMAC
    - 1. vào/ra data
    - 2. Địa chỉ tb io (io port)

- 3. Địa chỉ đầu của mảng nhớ data => nạp vào thanh ghi địa chỉ
- Số từ dữ liệu cần truyền => nạp vào bộ đếm dữ liệu
- ii. CPU làm việc khác
- iii. DMAC điều khiển trao đổi
- iv. Sau khi truyền được 1 từ dữ liệu
  - 1. Nội dung thanh ghi địa chỉ tăng
  - 2. Nội dung bộ đếm dữ liệu giảm
- v. Bộ đếm dữ liệu giảm về 0 => DMAC gửi tín hiệu ngắt CPU để báo kết thúc DMA
- c. Các kiểu thực hiện DMA
  - i. DMA truyền theo khối: dùng bus để truyền xong cả khối dữ liệu
  - ii. DMA lấy chu kỳ: DMAC cưỡng bức CPU treo tạm thời từng chu kỳ bus => DMAC chiếm bus thực hiện truyền 1 từ dữ liệu
  - iii. DMA trong suốt: DMAC nhận biết những chu kỳ nào CPU không sử dụng bus thì chiếm bus để trao đổi 1 từ dữ liệu
- d. DMA truyền theo khối



- Mỗi lần trao đổi một dữ liệu, DMAC sử dụng bus hai lần
  - Giữa mô-đun vào-ra với DMAC
  - Giữa DMAC với bô nhớ
- f. DMA lấy chu kỳ

e.



DMAC điều khiển một hoặc vài mô-đun vào-ra Mỗi lần trao đổi một dữ liệu, DMAC sử dụng bus một lần

- Giữa DMAC với bộ nhớ
- h. DMA trong suốt



Bus vào-ra tách rời hỗ trợ tất cả các thiết bị cho phép DMA Mỗi lần trao đổi một dữ liệu, DMAC sử dụng bus một lần • Giữa DMAC với bộ nhớ

- 4. Đặc điểm
  - a. CPU không tham gia trong quá trình trao đổi dữ liệu
  - b. DMAC điều khiển trao đổi dữ liệu giữa bộ nhớ chính với modun io (bằng phần cứng) => nhanh
  - c. Phù hợp với yêu cầu trao đổi data lớn

#### g. Bộ xử lý vào ra

- Điều khiển io được thực hiện bởi 1 bộ xử lý io chuyên dụng
- ii. Chương trình bộ xử lý io nằm trong bộ nhớ chính or bộ nhớ riêng

#### h. Nối ghép thiết bị vào ra

- i. Có:
  - 1. Nối ghép song song
  - 2. Nối ghép nối tiếp

#### ii. Nối ghép song song



- Truyền nhiều bit song song
- Tốc độ nhanh
- Cần nhiều đường truyền dữ liệu
- iv. Nối ghép nối tiếp



- Truyền lần lượt từng bit
- Cần có bộ chuyển đổi từ dữ liệu song song sang nối tiếp hoặc/và ngược lại
- Tốc độ chậm hơn
- Cần ít đường truyền dữ liệu

vi. Cấu hình nối ghép

- Điểm tới điểm: Thông qua 1 io port nối ghép với 1 thiết bị
- 2. Điểm tới đa điểm: Thông qua 1 cổng io cho phép nối ghép được với nhiều thiết bị

## 4.Chương 4: Các kiến trúc song song (Khó quá nhớ slide thôi)

- a. Kiến trúc máy tính
  - i. 4 cái:
    - 1. SISD Single Instruction Stream, Single Data Stream
    - 2. SIMD Single Instruction Stream, Multiple Data Stream
    - 3. MISD Multiple Instruction Stream, Single Data Stream
    - 4. MIMD Multiple Instruction Stream, Multiple Data Stream
  - ii. SISD (1 bộ xử lý, đơn dòng lệnh)



- CU: Control Unit
- PU: Processing Unit
- MU: Memory Unit
- Một bộ xử lý
- Đơn dòng lệnh
- Dữ liệu được lưu trữ trong một bộ nhớ
- Chính là Kiến trúc von Neumann (tuần tự)
- iii. SIMD (đơn bộ xử lý, đơn dòng lệnh điều khiển nhiều đơn vị xử lý)



Đơn dòng lệnh điều khiển đồng thời các đơn vị xử lý PUs

Mỗi phần tử xử lý có một bộ nhớ dữ liệu riêng LM (local memory)

Mỗi lệnh được thực hiện trên một tập các dữ liệu khác nhau

Các mô hình SIMD

- Vector Computer
- Array processor
- iv. MISD (đa bộ xử lý 1 luồng dữ liệu)
  - Một luồng dữ liệu cùng được truyền đến một tập các bộ xử lý
  - Mỗi bộ xử lý thực hiện một dãy lệnh khác nhau.
  - Chưa tồn tại máy tính thực tế
  - Có thể có trong tương lai
- v. MIMD (đa bộ xử lý đa luồng dữ liệu)

- Tập các bộ xử lý
- Các bộ xử lý đồng thời thực hiện các dãy lệnh khác nhau trên các dữ liệu khác nhau
- Các mô hình MIMD
  - Multiprocessors (Shared Memory)
  - Multicomputers (Distributed Memory)
- 2. MIMD-Shared Memory

Đa xử lý bộ nhớ dùng chung (shared memory mutiprocessors)



3. MIMD Distributed Memory

Đa xử lý bộ nhớ phân tán (distributed memory mutiprocessors or multicomputers)



a. b.

### b. Phân loại các kỹ thuật song song

- i. Song song mức lệnh
  - 1. Pipeline
  - 2. Superscalar
- ii. Song song mức dữ liệu: SIMD
- iii. Song song mức luồng: MIMD
- iv. Song song mức yêu cầu: Cloud computing

### c. Đa xử lý bộ nhớ dùng chung

- i. Gồm:
  - 1. Hệ thống đa xử lý đối xứng SMP
  - 2. Hệ thống đa xử lý không đối xứng NUMA
  - 3. Bộ xử lý đa lõi
- ii. SMP (UMA)



- Một máy tính có n >= 2 bộ xử lý giống nhau
- Các bộ xử lý dùng chung bộ nhớ và hệ thống vào-ra
- Thời gian truy cập bộ nhớ là bằng nhau với các bộ xử lý
- Các bộ xử lý có thể thực hiện chức năng giống nhau
- Hệ thống được điều khiển bởi một hệ điều hành phân tán
- Hiệu năng: Các công việc có thể thực hiện song song
- Khả năng chịu lỗi

2. 3.

#### iii. NUMA



- Có một không gian địa chỉ chung cho tất cả CPU
- Mỗi CPU có thể truy cập từ xa sang bộ nhớ của CPU khác
- Truy nhập bộ nhớ từ xa chậm hơn truy nhập bộ nhớ cục bộ

1. 2.

- iv. Bộ xử lý đa lõi
  - 1. Các thay đổi của bộ xử lý:
    - a. Tuần tự
    - b. Pipline
    - c. Siêu vô hướng
    - d. Đa luồng
    - e. Đa lõi: nhiều CPU trên 1 chip
- v. Đa bọ xử lý bộ nhớ phân tán
  - 1. Máy tính quy mô lớn

- Hệ thống qui mô lớn
- Đắt tiền: nhiều triệu USD
- Dùng cho tính toán khoa học và các bài toán có số phép toán và dữ liệu rất lớn
- Siêu máy tính

a. b.

2. Máy tính cụm (Cluster)

Nhiều máy tính được kết nối với nhau bằng mạng liên kết tốc độ cao (~ Gbps)

Mỗi máy tính có thể làm việc độc lập (PC hoặc SMP)

Mỗi máy tính được gọi là một node Các máy tính có thể được quản lý làm việc song song theo nhóm (cluster)

Toàn bộ hệ thống có thể coi như là một máy tính song song

Tính sẵn sàng cao

Khả năng chịu lỗi lớn

3

- vi. Bộ xử lý đồ họa đa dụng
  - 1. SIMD
  - 2. GPGPU
  - 3. Hệ thống lai CPU/GPGPU
    - a. CPU là host: tuần tự
    - b. GPGPU: song song

4.

## 5.Bài tập:

- a. Bus địa chỉ => 2^n
  - Ví du:
    - Máy tính sử dụng bus địa chỉ 32-bit (A<sub>31</sub>-A<sub>0</sub>), bộ nhớ chính được đánh địa chỉ cho từng byte
      - → Có khả năng đánh địa chỉ cho 2<sup>32</sup> bytes nhớ = 4GiB
- b. Bus dữ liêu => chia 8
  - Ví dụ:
    - Máy tính có bus dữ liệu kết nối CPU với bộ nhớ là 64-bit
    - → Có thể trao đổi 8 byte nhớ ở một thời điểm
- c. BT chương 1:
  - i. Dang 1:
    - 1. Viết tắt:
      - a. P: Hiệu năng
      - b. t: thời gian thực hiện
      - c. T0: Chu kỳ xung nhịp
      - d. F0: Tốc độ xung nhịp
      - e. N: số chu kỳ xung nhịp
      - f. tCPU: Thời gian thực hiện của CPU
    - 2. Công thức:
      - a. P = 1/t
      - b. F0 = 1/T0

$$t_{CPU} = n \times T_0 = \frac{n}{f_0}$$

- 3. 4. Ví dụ:

# "Máy tính A nhanh hơn máy B k lần"

$$P_A/P_B = t_B/t_A = k$$

- Ví dụ: Thời gian chạy chương trình:
  - 10s trên máy A, 15s trên máy B
  - $t_B/t_A = 15s/10s = 1.5$
  - Vậy máy A nhanh hơn máy B 1.5 lần

a. b.

# Hiệu năng được tăng lên bằng cách:

- Giảm số chu kỳ xung nhịp n
- Tăng tốc độ xung nhịp f<sub>0</sub>

C.

- Hai máy tính A và B cùng chạy một chương trình
- Máy tính A:
  - Tốc độ xung nhịp của CPU: f<sub>A</sub> = 2GHz
  - Thời gian CPU thực hiện chương trình: t<sub>A</sub> = 10s
- Máy tính B:
  - Thời gian CPU thực hiện chương trình: t<sub>B</sub> = 6s
  - Số chu kỳ xung nhịp khi chạy chương trình trên máy B  $(n_B)$  nhiều hơn 1.2 lần số chu kỳ xung nhịp khi chạy chương trình trên máy A  $(n_\Delta)$
- Hãy xác định tốc độ xung nhịp cần thiết cho máy B (f<sub>B</sub>)?

d

Ta có: 
$$t = \frac{n}{f}$$

Số chu kỳ xung nhịp khi chạy chương trình trên máy A:

$$n_A = t_A \times f_A = 10s \times 2GHz = 20 \times 10^9$$

Số chu kỳ xung nhịp khi chạy chương trình trên máy B:

$$n_B = 1.2 \times n_A = 24 \times 10^9$$

Tốc độ xung nhịp cần thiết cho máy B:

$$f_B = \frac{n_B}{t_B} = \frac{24 \times 10^9}{6} = 4 \times 10^9 Hz = 4GHz$$

- ii. Dạng 2:
  - 1. Viết tắt:
    - a. IC-số lệnh của chương trình (Instruction Count)
    - b. CPI -số chu kỳ trên một lệnh (Cycles per Instruction)
  - 2. Công thức:

Vậy thời gian thực hiện của CPU:

$$t_{CPU} = IC \times CPI \times T_0 = \frac{IC \times CPI}{f_0}$$

Nếu loại lệnh khác nhau có số chu kỳ khác nhau, ta có tổng số chu kỳ:

$$n = \sum_{i=1}^{K} (CPI_i \times IC_i)$$

CPI trung bình:

$$CPI_{TB} = \frac{n}{IC} = \frac{1}{IC} \sum_{i=1}^{K} (CPI_i \times IC_i)$$

$$CPU Time = \frac{Instructions}{Program} \times \frac{Clock \ cycles}{Instruction} \times \frac{Seconds}{Clock \ cycle}$$

Thời gian CPU = Số lệnh của chương trình x Số chu kỳ/lệnh x Số giây của một chu kỳ

$$t_{CPU} = IC \times CPI \times T_0 = \frac{IC \times CPI}{f_0}$$

- Hiệu năng phụ thuộc vào:
  - Thuật giải
  - Ngôn ngữ lập trình
  - Chương trình dịch
  - Kiến trúc tập lệnh
  - Phần cứng



# MIPS như là thước đo hiệu năng

 MIPS: Millions of Instructions Per Second (Số triệu lệnh trên 1 giây)

$$MIPS = \frac{Instruction \, count}{Execution \, time \times 10^6} = \frac{Instruction \, count}{\underbrace{Instruction \, count \times CPI}_{Clock \, rate}} \times 10^6 = \frac{Clock \, rate}{CPI \times 10^6}$$

$$MIPS = \frac{f_0}{CPI \times 10^6}$$

$$CPI = \frac{f_0}{MIPS \times 10^6}$$



## MFLOPS

- Sử dụng cho các hệ thống tính toán lớn
- Millions of Floating Point Operations per Second
- Số triệu phép toán số dấu phẩy động trên một giây

$$MFLOPS = \frac{Executed floating point operations}{Execution time \times 10^6}$$

GFLOPS(10<sup>9</sup>)

TFLOPS (10<sup>12</sup>)

PFLOPS (10<sup>15</sup>)

3. Ví du

a.

b.

Ta có: 
$$t_{CPU} = IC \times CPI_{TB} \times T_0$$

Hai máy cùng kiến trúc tập lệnh, vì vậy số lệnh của cùng một chương trình trên hai máy là bằng nhau:

$$IC_A = IC_B = IC$$

Thời gian thực hiện chương trình đó trên máy A và máy B:

$$t_A = IC_A \times CPI_A \times T_A = IC \times 2.0 \times 250 \, ps = IC \times 500 \, ps$$
  
 $t_B = IC_B \times CPI_B \times T_B = IC \times 1.2 \times 500 \, ps = IC \times 600 \, ps$ 

Từ đó ta có: 
$$\frac{t_B}{t_A} = \frac{IC \times 600 \, ps}{IC \times 500 \, ps} = 1.2$$

- c. Kết luận: máy A nhanh hơn máy B 1.2 lần
  - Hai máy tính A và B có cùng kiến trúc tập lệnh
  - Máy tính A có:
    - Chu kỳ xung nhịp: T<sub>A</sub> = 250ps
    - Số chu kỳ/ lệnh trung bình: CPI<sub>A</sub> = 2.0
  - Máy tính B:
    - Chu kỳ xung nhịp: T<sub>B</sub> = 500ps
    - Số chu kỳ/ lệnh trung bình: CPI<sub>B</sub> = 1.2
  - Hãy xác định máy nào nhanh hơn và nhanh hơn bao nhiêu ?

d.

Cho bảng chỉ ra các dãy lệnh sử dụng các lệnh thuộc các loại A, B, C. Tính CPI trung bình?

| Loại lệnh           | Α  | В  | С  |
|---------------------|----|----|----|
| CPI theo loại lệnh  | 1  | 2  | 3  |
| IC trong dãy lệnh 1 | 20 | 10 | 20 |
| IC trong dãy lệnh 2 | 40 | 10 | 10 |

e.

- Dãy lệnh 1: Số lệnh = 50
  - Số chu kỳ =
  - = 1x20 + 2x10 + 3x20 = 100
  - CPI<sub>TB</sub> = 100/50 = 2.0
- Dãy lệnh 2: Số lệnh = 60
  - Số chu kỳ =
  - = 1x40 + 2x10 + 3x10 = 90
  - CPI<sub>TB</sub> = 90/60 = 1.5

Tính MIPS của bộ xử lý với:

clock rate = 2GHz và CPI = 4



- Chu kỳ  $T_0 = 1/(2x10^9) = 0.5ns$
- CPI = 4 → thời gian thực hiện 1 lệnh = 4 x 0.5ns = 2ns
- Số lệnh thực hiện trong  $1s = (10^9 \text{ns})/(2 \text{ns}) = 5 \text{x} 10^8 \text{ lệnh}$
- Vậy bộ xử lý thực hiện được 500 MIPS

g. \_

Tính CPI của bộ xử lý với: clock rate = 1GHz và 400 MIPS



- Chu kỳ  $T_0 = 1/10^9 = 1$ ns
- Số lệnh thực hiện trong 1 s là 400MIPS = 4x108 lệnh
- Thời gian thực hiện 1 lệnh =  $1/(4x10^8)$ s = 2.5ns
- Vậy ta có: CPI = 2.5

h.

- d. BT chương2
  - i. Dạng 1
    - 1. Đường địa chỉ = n
    - 2. Đường dữ liệu = m
    - 3. Dung lượng chip nhớ = 2<sup>n</sup> \* m bit (CẨN THẬN ĐỀ LÙA LÀ DRAM thì phải 2^(2n) \*m bit)

# Tăng độ dài từ nhớ

### VD1:

- Cho chip nhớ SRAM 4K x 4 bit
- Thiết kế mô-đun nhớ 4K x 8 bit Giải:
- Dung lượng chip nhớ = 2<sup>12</sup> x 4 bit
- chip nhớ có:
  - 12 chân địa chỉ
  - 4 chân dữ liệu
- mô-đun nhớ cần có:
  - 12 chân địa chỉ
  - 8 chân dữ liệu
- Giải thích:
  - $\circ$  1k = 1024
    - $=> 4k = 4*1024 = 2^12}$
    - => đánh được cho 12 chân địa chỉ
    - => có 2^12 địa chỉ
  - o ở chip nhớ 1 địa chỉ đánh được 4 bit (từ đề bài)
    - => có 4 chân dữ liêu
  - Áp dụng CT với bit nhớ
    - => dung lượng: 2^12 \* 4 (bit)
  - Tương tự với module
- Bonus: 4k x 4 bit kia cũng là dung lượng từ nhớ (tương đương với cái dung lượng nhớ đc của cache)
  - 4. Vd2:

# VD2:

- Cho chip nhớ SRAM 4K x 8 bit
- Thiết kế mô-đun nhớ 8K x 8 bit

## Giải:

- Dung lượng chip nhớ = 2<sup>12</sup> x 8 bit
- chip nhớ có:
  - 12 chân địa chỉ
  - 8 chân dữ liệu
- Dung lượng mô-đun nhớ = 2<sup>13</sup> x 8 bit
  - 13 chân địa chỉ
  - 8 chân dữ liệu
    - ii. Dạng 2 (hên xui): Mấy cái mạch vẽ các thứ (chịu)
    - iii. Dang 3

# m = 32bit → bốn băng nhớ đan xen



iv.

.

vi. Kiểu kiểu này:

Cho địa chỉ 127 chẳng hạn
 M = 32 bit
 cái địa chỉ 127 thuộc băng nhớ nào?

- 2. Giải:
  - a. 32 bit => Có 4 băng nhớ
  - b. Lấy 127 chia 4 dư 3 => Băng nhớ thứ 3 (kết quả)
- vii. Bài tập phần Cache (Cộng trừ nhân chia thôi)

Giả sử máy tính đánh địa chỉ cho từng byte Không gian địa chỉ bộ nhớ chính = 4GiB Dung lượng bộ nhớ *cache* là 256KiB Kích thước *Line* (*Block*) = 32byte.

Xác định số bit của các trường địa chỉ cho ba trường hợp tổ chức:

- Ánh xạ trực tiếp
- Ánh xạ liên kết toàn phần
- Ánh xạ liên kết tập hợp 4 đường

### Với ánh xạ trực tiếp

Bộ nhớ chính =  $4GiB = 2^{32}$  byte  $\rightarrow$  Số bit địa chỉ của bộ nhớ chính là: N = 32 bit

Cache = 256 KiB =  $2^{18}$  byte

Kích thước *Line* = 32 byte =  $2^5$  byte  $\rightarrow$  số bit địa chỉ của trường Word là: W = 5 bit

Số Line trong cache =  $2^{18}/2^5 = 2^{13}$  Line  $\rightarrow$  số bit địa chỉ trường Line là: L = 13 bit

Số bit địa chỉ của trường Tag là:

$$T = 32 - (13 + 5) = 14 \text{ bit}$$

| Tag    | Line   | Word  |
|--------|--------|-------|
| 14 bit | 13 bit | 5 bit |

1

2.

## Với ánh xạ liên kết toàn phần

Bộ nhớ chính =  $4GiB = 2^{32}$  byte  $\rightarrow$  số bit địa chỉ của bộ nhớ chính là: N = 32 bit

Kích thước *Line* = 32 byte =  $2^5$  byte  $\rightarrow$  số bit địa chỉ của trường Word là: W = 5 bit

Số bit địa chỉ của trường Tag là:

$$T = 32 - 5 = 27$$
 bit

|    | Tag    |       |
|----|--------|-------|
| 3. | 27 bit | 5 bit |

# Với ánh xạ liên kết tập hợp 4 đường

- Bộ nhớ chính = 4GiB = 2<sup>32</sup> byte → số bit địa chỉ của bộ nhớ chính là: N = 32 bit
- Kích thước Line = 32 byte = 2<sup>5</sup> byte → số bit địa chỉ của trường Word là: W = 5 bit
- Số Line trong cache = 2<sup>18</sup>/ 2<sup>5</sup> = 2<sup>13</sup> Line
- Một Set có 4 Line = 2<sup>2</sup> Line
- $\rightarrow$  số Set trong cache =  $2^{13}/2^2 = 2^{11}$  Set
- → số bit địa chỉ của trường Set là: S = 11 bit
- Số bit địa chỉ của trường Tag là:

$$T = 32 - (11 + 5) = 16$$
 bit

| Tag    | Set Activate        | Word                 |
|--------|---------------------|----------------------|
| 16 bit | 11 bit Go to Settir | ngs to activate Wind |

### viii. Bài tập RAID

- raid 0 thì ko có hồi phục nên = tổng dung lượng các
   đĩa
- 2. raid 1 là mirror nên = tổng dung lượng chia đôi
- 3. raid từ 3 -> 5 thì = dung lượng của đĩa nhỏ nhất \* (số đĩa 1)
- 4. raid 6 = dung lượng của đĩa nhỏ nhất \* (số đĩa -2)

#### Ví dụ:

| #7ad73f                                                                                                                                                               |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 1/1 point (graded)                                                                                                                                                    |
| Một hệ thống RAID gồm 4 ổ đĩa cứng HDD 2 Terabyte, ghép với nhau để tạo thành 1 hệ thống lưu trữ với dung lượng tối đa 4 Terabyte. Hỏi loại RAID nào đã được áp dụng? |
| ○ RAID 6                                                                                                                                                              |
| ○ RAID 4                                                                                                                                                              |
| ○ RAID 5                                                                                                                                                              |
| RAID 1                                                                                                                                                                |
|                                                                                                                                                                       |

4 ổ đĩa cứng x 2 Terabyte => Nó có 8 Terabyte. Hệ thống lưu trữ với dung lượng 4 Terabyte => Gấp đôi (Vì 8/4 = 2)

NHƯNG MÀ dung lượng \* (số đĩa -2) = 2\*(4-2) = 4 (cũng bằng cái dung lượng hệ thống kia) => CŨNG LÀ RAID 6 chứ nhỉ????

### BÀI TẬP SƠ ĐỒ MẠCH



A: Số từ nhớ

D: Kích thước

=> Thấy 1 dây A mà 2 dây D nên là số lượng không đổi nhưng kích thước tăng ы

## BÀI TẬP THÊM (Đợi 1 xíu)

- 1. Chip nhớ có 10 đường địa chỉ, 8 đường dữ liệu. Modun nhớ có 11 đường địa chỉ, 16 đường dữ liệu. Cần bao nhiêu chip nhớ để thiết kế modun nhớ này?
  - a. CTTQ:
    - i. Coi n là đường địa chỉ, m là đường dữ liệu
    - ii. 2<sup>n</sup> m của modun / 2<sup>n</sup> m của chip nhớ
    - iii. =>  $2^11 * 16 / (2^10 * 8) = 4$
    - iv. Đáp án là 4
  - b. Giải thích kỹ hơn:
    - i. Do đường địa chỉ của modun nhiều hơn đường địa chỉ của chip nhớ => Có ghép song song
    - ii. Ban đầu phải ghép nối tiếp 2 thẳng chip nhớ kia để ra 1 cái 16 đường dữ liệu, sau đó phải ghép song song thêm 1 cục (có 2 thẳng chip nhớ) tương tự để tăng đường địa chỉ lên 11 => Có 2\*2 = 4
  - c. Trường hợp nối tiếp only thì đường địa chỉ modun và chip nhớ sẽ bằng nhau => Lấy thương của đường dữ liệu thôi (Nhưng mà cứ áp dụng CTTQ vẫn đúng cho mọi trường hợp)
- 2. Chương trình gì đó viết bằng Java,
  - a. có 6 lênh
  - b. biên dịch thành 180 lênh mã máy
  - c. CPI trung binh = 2
  - d. CPU có tốc độ 1.5GiHz
  - e. Hỏi thời gian thực hiện phần mềm?
  - f. Giải:
    - i. Lệnh bình thường => Khum quan tâm (Cẩn thận bị lừa nha)
    - ii. Quan tâm lệnh mã máy thôi => IC = 180
    - iii. CPI trung bình = 2
    - iv. Thấy Hz kia => f= 1.5 GiHz
    - v. Time thực hiện = IC \* CPI \* T = IC \* CPI /f = ....
- Note: Cùng cấu trúc tập lệnh => Mặc định 2 IC bằng nhau (hay cho trong bài toán so sánh máy nào chạy nhanh hơn và mình phải dùng CT time = IC \* CPI \*T )
- 4. Bài tập kiểu dữ liệu số nguyên
  - a. 511 là số nguyên KHÔNG DẤU lớn nhất trong phạm vi biểu diễn

- i. Có 9 bit vì  $2^9 = 512$
- b. 511 là số nguyên CÓ DÂU lớn nhất trong phạm vi biểu diễn
   i. Có 10 bit vì 2<sup>(10-1)</sup> =512
- 5. Bài tập về băng nhớ
  - a. Họ cho 2 ngăn nhớ liên tiếp nằm ở băng nhớ số 7 và số 0
  - b. => Có 8 băng nhớ
  - c. => Bus dữ liệu có độ rộng 8\*8 =64 bit
- 6. Bộ xử lý X có bus dữ liệu 16bit, bus địa chỉ 26 bit, quản lý bộ nhớ theo byte. Hỏi X có thể ghép với RAM tối đa là bao nhiêu
  - a. Cẩn thận bị lừa chỗ RAM nhé, vì đề có thể hỏi 2 kiểu
  - b. Nếu là RAM, thì sẽ chỉ tính qua bus địa chỉ thôi
    - i. => Dung lượng = 2^26 = 64MiB
    - ii. => Chọn đáp án 64MiB
  - c. Nếu thay RAM bằng chip nhớ thì sẽ dùng công thức như slide
    - i. Dung  $luong = 2^26 *16$
- 7. Bus hệ thống của máy tính có đường bus địa chỉ = 34 bit. Máy tính đã cắm 1 thanh RAM 4GiB. Hỏi máy có thể lắp 1 thanh RAM có kích thước lớn nhất bằng bao nhiêu và không bị thừa (máy tính không có cổng vào ra)
  - a. Dung lượng = 2^34 = 16 GiB
  - b. Đã lắp 4GiB => Còn 12GiB
  - c. Đừng chọn 12GiB nha vì chả ai lắp RAM 12GiB vì RAM chỉ có những loại kiểu 4 / 8 / 16 thôi
  - d. => Lắp 8 GiB
- 8. Máy tính bus địa chỉ 12bit, bus dữ liệu 32 bit. Hỏi ngăn nhớ ở địa chỉ 0x12345A thuộc băng nhớ nào
  - a. Khum cần quan tâm bus địa chỉ khi làm về băng nhớ
  - b. Bus dữ liệu 32 bit => Có 32 / 8 = 4 băng nhớ
  - c. Bình thường thì phải đổi 0x12345A ra thập phân rồi chia 4 lấy dư NHƯNG DÀI NÊN ĐỪNG LÀM
  - d. Cách làm: Vì nếu đổi 0x12345A ra thập phân thì nguyên đoạn 0x12345 nó sẽ phải nhân với 1 số mũ của 8 nên luôn chia hết cho 4 r => CHỉ XÉT SỐ CUỐI THÔI
  - e. Xét A => A = 10 chia 4 dư 2
  - f. => Ở ngăn nhớ thứ 2