Raport PBL

> Christopher Lozinski Paweł Orszulik Łukasz Fuss

1. Projektem realizowanym w ramach PBL było stworzenie modelu procesora opierającego się na instrucjach podanych w normie:

IEC 61131-3: Programming Industrial Automation Systems.

Oraz przeprowadzenie jego syntezy oraz przetestowanie jego działania na DE1-SoC.

- 2. Założenia projektowe:
  - instrukcje są trójargumentowe
  - zaprojektowany procesor ma być jednocyklowy jeśli ogranicznia technologiczne na to pozwolą

# 3. Lista instrukcji zaprojektowanego procesora:

| op_code | Instruction | arg1 (source1) 8bit | arg2(source2) 8 bits | arg3(destination) 8bits | 2 free bits | Source1_choice 2bits | Source2_choice 2bits | Destination_choice 2 bits |
|---------|-------------|---------------------|----------------------|-------------------------|-------------|----------------------|----------------------|---------------------------|
| 8'h00   | AND         | arg1 (source1) 8bit | arg2(source2) 8 bits | arg3(destination) 8bits | 2 free bits | Source1_choice 2bits | Source2_choice 2bits | Destination_choice 2 bits |
| 8'h01   | ANDN        | arg1 (source1) 8bit | arg2(source2) 8 bits | arg3(destination) 8bits | 2 free bits | Source1_choice 2bits | Source2_choice 2bits | Destination_choice 2 bits |
| 8'h02   | OR          | arg1 (source1) 8bit | arg2(source2) 8 bits | arg3(destination) 8bits | 2 free bits | Source1_choice 2bits | Source2_choice 2bits | Destination_choice 2 bits |
| 8'h03   | ORN         | arg1 (source1) 8bit | arg2(source2) 8 bits | arg3(destination) 8bits | 2 free bits | Source1_choice 2bits | Source2_choice 2bits | Destination_choice 2 bits |
| 8'h04   | XOR         | arg1 (source1) 8bit | arg2(source2) 8 bits | arg3(destination) 8bits | 2 free bits | Source1_choice 2bits | Source2_choice 2bits | Destination_choice 2 bits |
| 8'h05   | XORN        | arg1 (source1) 8bit | arg2(source2) 8 bits | arg3(destination) 8bits | 2 free bits | Source1_choice 2bits | Source2_choice 2bits | Destination_choice 2 bits |
| 8'h06   | NOT         | arg1 (source1) 8bit | =                    | arg3(destination) 8bits | 2 free bits | Source1_choice 2bits | -                    | Destination_choice 2 bits |
| 8'h07   | ADD         | arg1 (source1) 8bit | arg2(source2) 8 bits | arg3(destination) 8bits | 2 free bits | Source1_choice 2bits | Source2_choice 2bits | Destination_choice 2 bits |
| 8'h08   | SUB         | arg1 (source1) 8bit | arg2(source2) 8 bits | arg3(destination) 8bits | 2 free bits | Source1_choice 2bits | Source2_choice 2bits | Destination_choice 2 bits |
| 8'h09   | MUL         | arg1 (source1) 8bit | arg2(source2) 8 bits | arg3(destination) 8bits | 2 free bits | Source1_choice 2bits | Source2_choice 2bits | Destination_choice 2 bits |
| 8'h0A   | DIV         | arg1 (source1) 8bit | arg2(source2) 8 bits | arg3(destination) 8bits | 2 free bits | Source1_choice 2bits | Source2_choice 2bits | Destination_choice 2 bits |
| 8'h0B   | MOD         | arg1 (source1) 8bit | arg2(source2) 8 bits | arg3(destination) 8bits | 2 free bits | Source1_choice 2bits | Source2_choice 2bits | Destination_choice 2 bits |
| 8'h0C   | GT          | arg1 (source1) 8bit | arg2(source2) 8 bits | arg3(destination) 8bits | 2 free bits | Source1_choice 2bits | Source2_choice 2bits | Destination_choice 2 bits |
| 8'h0D   | GE          | arg1 (source1) 8bit | arg2(source2) 8 bits | arg3(destination) 8bits | 2 free bits | Source1_choice 2bits | Source2_choice 2bits | Destination_choice 2 bits |
| 8'h0E   | EQ          | arg1 (source1) 8bit | arg2(source2) 8 bits | arg3(destination) 8bits | 2 free bits | Source1_choice 2bits | Source2_choice 2bits | Destination_choice 2 bits |
| 8'h0F   | NE          | arg1 (source1) 8bit | arg2(source2) 8 bits | arg3(destination) 8bits | 2 free bits | Source1_choice 2bits | Source2_choice 2bits | Destination_choice 2 bits |
| 8'h10   | LE          | arg1 (source1) 8bit | arg2(source2) 8 bits | arg3(destination) 8bits | 2 free bits | Source1_choice 2bits | Source2_choice 2bits | Destination_choice 2 bits |
| 8'h11   | LT          | arg1 (source1) 8bit | arg2(source2) 8 bits | arg3(destination) 8bits | 2 free bits | Source1_choice 2bits | Source2_choice 2bits | Destination_choice 2 bits |
| 8'h12   | JMP         | jmp_addr            | =                    | -                       | 2 free bits | -                    | -                    | -                         |
| 8'h13   | JMP0        | jmp_addr            | -                    | -                       | 2 free bits | -                    | -                    | -                         |
| 8'h14   | JMP1        | jmp_addr            | =                    | -                       | 2 free bits | -                    | -                    | -                         |
| 8'h15   | CAL         | jmp_addr            | =                    | -                       | 2 free bits | -                    | -                    | -                         |
| 8'h16   | CAL0        | jmp_addr            | =                    | -                       | 2 free bits | -                    | -                    | -                         |
| 8'h17   | CAL1        | jmp_addr            | =                    | -                       | 2 free bits | -                    | -                    | -                         |
| 8'h18   | RET         | =                   | =                    | -                       | 2 free bits | -                    | -                    | -                         |
| 8'h19   | RET0        | -                   | =                    | -                       | 2 free bits | -                    | -                    | -                         |
| 8'h1A   | RET1        | =                   | =                    | -                       | 2 free bits | -                    | -                    | -                         |
| 8'h1B   | s           | -                   | =                    | arg3(destination) 8bits | 2 free bits | -                    | -                    | Destination_choice 2 bits |
| 8'h1C   | R           | -                   | =                    | arg3(destination) 8bits | 2 free bits | -                    | -                    | Destination_choice 2 bits |
| 8'h1D   | ST          | -                   | -                    | arg3(destination) 8bits | 2 free bits | -                    | -                    | Destination_choice 2 bits |
| 8'h1E   | STN         | -                   | -                    | arg3(destination) 8bits | 2 free bits | -                    | -                    | Destination_choice 2 bits |
| 8'h1F   | LD          | arg1 (source1) 8bit | -                    | - '                     | 2 free bits | Source1_choice 2bits | -                    |                           |
| 8'h20   | LDN         | arg1 (source1) 8bit | -                    | -                       | 2 free bits | Source1_choice 2bits | -                    | -                         |
| 9'h21   | NOP         | - · · · · ·         | <u>=</u>             | _                       | 2 free bits | -                    | _                    | -                         |

## Struktura 40 bitowej intrukcji:



- 8 bitowy kod operacji
- 8 bitowy adres pamięci, rejestru lub wartość danej natychmiastowej (źródło 1)

- 8 bitowy adres pamięci, rejestru lub wartość danej natychmiastowej (źródło 2)
- 8 bitowy adres pamięci lub rejestru (adres zapisu wyniku oparacji)
- 2 wolne bity
- 2 bity kodujące miejsce odczytu żródła 1
- 2 bity kodujące miejsce odczytu żródła 2
- 2 bity kodujące miejsce zapisu wyniku operacji

#### Możliwe kody miejsca odczytu lub zapisu:

- 00 rejestry
- 01 pamięć bitowa
- 10 pamięć słów
- 11 dana natychmiastowa (tylko w przypadku odczytu)

#### 4. Schemat procesora:



# 5. Opis poszczególnych modułów:

## $\label{lem:constraint} \textbf{Jednostka arytmetyczno-logiczna} - \textbf{ALU}$

Zadaniem tego układu kombinacyjnego jest wykonywanie operacji arytmetycznych, logicznych i zarządzania pamięcią RAM. Wewnętrzna logika wypracowuje odpowiedni wynik dla dwóch argumentów wejściowych i wybranej operacji(przez sygnał op\_code). ALU przesyła stan flag Carry(C) i Borrow(B) do rejestru flag. Wartym podkreślenia jest sposób wyboru źródła argumentów wejściowych, dla wejścia in\_a i in\_b możemy odczytać wartość zmiennej z czterech źródeł zależnie od sygnałów source1\_choice i source2\_choice. Poniżej opisana jest zależność między sygnałem sourceX\_chioce(X może być równe 1 albo 2) a źródłem zmiennej:

|                | ,              |  |  |
|----------------|----------------|--|--|
| sourceX_choice | Źródło         |  |  |
| 00             | Rejestry       |  |  |
| 01             | Pamięć RAM Bit |  |  |
| 10             | Pamięć RAM     |  |  |
| 10             | Word           |  |  |
| 11             | Zmienna        |  |  |
| 11             | natychmiastowa |  |  |

#### Rejestr Flag – Flag Reg

W tym rejestrze zatrzaskiwany jest stan flag Zero(Z), Carry(C) i Borrow(B).

Flaga Z informuje o wystąpieniu zera w rejestrze R2. Zatrzaskiwanie stanu flagi Z przy opadającym zboczu zegara pozwala na zaktualizowanie stanu flagi pół cyklu zegara wcześniej. Reszta układu jest zsynchronizowana z narastającym zboczem. Takie rozwiązanie jest konieczne do realizacji skoków w programie opartych o zawartość akumulatora(rejestr R2) w mikroprocesorze jednocyklowym.

W naszym mikroprocesorze każda instrukcja potrzebuje dokładnie jednego taktu zegara do poprawnego wykonania się. Na przykład instrukcja IF0JUMP wykona skok do podanego adresu kiedy flaga Z jest równa 1 - zero w akumulatorze. Pod uwagę brany jest stan flagi Z przed narastającym zboczem z zachowaniem czasów setup i hold. Jeśli w instrukcji poprzedzającej IF0JUMP doszło do zmiany stanu flagi Z to stan tej flagi w rejestrze flag zostanie odpowiednio szybko zaktualizowany tylko wtedy, kiedy rejestr flag jest zsynchronizowanym z opadającym zboczem. Użycie narastającego zbocza wymagało by odczekania jednego taktu zegara w celu odczytania przez IF0JUMP oczekiwanej przez programistę wartości flagi Z.

Flagi C i B są aktualizowane tylko jeśli ALU wysteruje sygnał flag\_cb\_valid i wystąpi narastające zbocze zegara. Pozwala to na podtrzymanie stanu flag C i B na czas dłuższy niż jeden takt zegara.

Wszystkie flagi można wyzerować sygnałem flag\_rst.

## Pamięć operacyjna bitowa - RAM Bit

Pamięć operacyjna bitowa została dodana do naszego mikroprocesora w celu realizacji obsługi wejść i wyjść. Rozmiar pamięci to 256 bitów. Posiada dwie bramy pozwalające na odczyt pamięci i jedną bramę pozwalającą na zapis. W symulacji używany jest model tej pamięci napisany w Verilogu. Do syntezy użyto dedykowanej, dla układu FPGA Intel Altera Cyclone V, pamięci RAM z katalogu IP

Core. Ta pamięć bazuje na blokach pamięci MLAB, które znajdują się fizycznie w układzie FPGA. Niestety w katalogu IP Core Intela nie występuje wersja trójbramowa pamięci RAM. Dlatego do skonstruowania jednej pamięci RAM z dwoma bramami czytającymi i jedną zapisującą, użyto dwóch bloków pamięci MLAB. W celu zapewnienia spójności danych, do obu bloków wykonywany jest jednoczesny zapis.

Zewnętrzny układ jest odpowiedzialny za odczyt stanu wejść fizycznych i zapisanie tych stanów w konkretnych adresach pamięci RAM Bit. Drugim zadaniem tego układu jest odczytanie stanu komórek pamięci RAM Bit, przeznaczonych do ustawiania stanu wyjść przez mikroprocesor, i ustawienie wyjść fizycznych zgodnie ze stanem tych komórek.

#### Pamięć operacyjna(8-bit) - RAM Word

Pamięć operacyjna przechowująca zmienne o szerokości 8 bitów. Rozmiar pamięci to 256 8-bitowych słów. Została tak samo skonstruowana jak pamięć RAM Bit, także posiada dwie bramy czytające i jedną bramę zapisującą zmienną do pamięci.

#### **Rejestry - Register File**

Jest to zbiór rejestrów operacyjnych. Rejestrów jest 11, każdy o szerokości 8 bitów, z czego programista ma pełny dostęp tylko do 9 z nich. Rejestr R0 na stałe jest równy 8'h00 i pozwala tylko na odczyt tej wartości. Rejestr R1 na stałe przechowuje 8'h11 i zachowuje się jak R0. Rejestr R2 to akumulator(ACC, CR – Current Result), na jego podstawie ustawiana jest flaga Z. W celu spełnienia jednocyklowości tego mikroprocesora, koniecznym było wprowadzenie przewidywania kolejnego stanu flagi Z. Dzieje się to przez analizę czy dana, która przyszła do rejestrów będzie zapisana do R2 i czy jest równa 8'h00. Jeśli tak jest to flaga Z jest ustawiana w stan wysoki mimo, że w R2 może jeszcze nie znajdować się wartość 8'h00. Tym sposobem udało się uniknąć konieczności czekania jednego taktu zegara po zmianie stanu flagi Z jeśli programista chciał wykonać instrukcję np. IF0JUMP. Układ ten posiada także zaimplementowany stos.

Rejestry R3-R10 są ogólnego przeznaczenia. Zbiór rejestrów posiada dwie bramy do odczytywania poszczególnego rejestru i jedną bramę do zapisu do konkretnego rejestru(poza R0 i R1). Wybór konkretnego rejestru odbywa się przez podanie jego adresu(adresy dostępne: 0 - 11 przy odczycie, 2 - 11 przy zapisie)

#### Licznik programu:

Licznik programów to rejestr procesora zawierający adres następnej instrucji. Moduł posiada możliwość resetu licznika, skoku na zadany adres instrukcji (adres bezpośredni) oraz skoku na adres powrotu.

#### **ROM** (memory moduł):

Moduł zawierający instrukcje procesora realizujące zadany program. Instrukcje są zapisany w pliku .hex i odczytywane w czsie kompilacji modułu.

#### Dekoder

Moduł dekodujący instrukcje i sterujący skokami warunkowymi jak i bezwarunkowymi oraz skokiem na adres powrotu. Moduł steruje również stosem zapisując stan rejestrów w przypadku skoku z śladem. Ponadto ważną funckcją dekodera jest zdekodowanie instrukcji na kod oparacji, argumenty oraz kody miejsc odczytu żródeł oraz zapisu.

#### Stos (do zapisu adresów powrotu)

Stos zachowujący adres powrotu w przypadku wykonania instrukcji call.

```
6. Kod programu testowego
// assemby code for PBL
// compilator ommits empty lines
// to comment line add "//" in front !!IMPORTANT!! NO SPACES BEFORE "//"
     to add comment at the end of line add "//" followed by your comment
//
// use def keyword followed by name followed by value
// it works like defines in C so for example:
// def start 00
// AND start 00 02 300
// start in AND operation will be replaced in compilation by 00
// r_ prefix register addr
// b_ prefix bit memory addr
// w_ prefix word memory addr
// i data imidiate value in hex
```

```
def reg_1
                  01
                 02 // reg addr of acc
def r acc
def b_start 00 // mem bit addr
def b stop
           01 // mem bit addr ~b_stop resets lamp and timer
def b max 02 // mem bit addr
def b_lamp
                  03 // mem bit addr lamp
def b motor
                  04 // mem bit addr motor
def b_ack
                  05 // ack motor started 3 times
                 00 // mem word addr
def w_pressure
def w_timer
              01 // timer register
                  02 // counter for counting down motor tests
def w_cnt
def w_temp
              03 // addr temp
def w_pres_cond 04 // addr checking pressure condition
                  05 // addr for substraction from timer
def w_sub
def w_sub2
                 06 // addr for substraction fron counter
def i 80
                  50 // data imidiate 80%
def i_wait_time 02 // time in clk cycles to count
def i 75
                  4B // data imidiate 75%
RST b_ack
                        1
                                   //set ack to 0
RST b_lamp
                        1
                                   //set initial lamp value to 0
SET b_start
                                    //set start button to 1
                        1
                                   //set stop value to 1 (active state = 0)
SET b_stop
                        1
                                   //set max value to 1 (active state = 0)
SET b max
                        1
RST b motor
                        1
                                    //set motor driver to 0
```

def reg\_0

00

```
OR
                i_wait_time w_timer
     reg_0
                                       032 //set timer = wait time
OR
     reg_0
                i 80
                            w_pressure 032 //set pressure to i_80%
                02
OR
     reg 0
                            w timer
                                       032 //set timer for to cycles
                03
OR
     reg_0
                                       032 //set motor startup counter to 3 times
                            w cnt
RST w_temp
                2
                            //reset registers
RST r_acc
                0
                            //reset registers
AND b_stop
                b_max
                                            //Evaluate reset condition
                            r_acc
                                       110
                                       00
NOT r acc
                                            //Evaluate reset condition
                r acc
LT
     w_pressure i_75
                                            232
                            w_pres_cond
OR
                                            020
     r_acc
                w_pres_cond
                                 r_acc
OR
     b lamp
                      b start
                                 b lamp
                                            111 //if start pressed set lamp to 1
                           b_lamp 101 //if reset codition met then set lamp to 0
ANDN
           b lamp
                   r acc
LD
           b_lamp
                      1
                                       //if lamp not active reset timer
IF1JUMP 16
OR
           reg_0
                      i wait time w timer
                                                  032
LD
           w_timer
                                                  2
IF0JUMP
                //if timer is zero jump over decrementation and set motor to 1
           1A
SUB w_timer
                b lamp
                            w timer
                                       212
                                                  //decrement timer
JUMP
           0B
                //start new cycle
SET b motor
                                                        1
RST w_sub2
                2
                      // reset memory to avoid accidental usage of wrong data
                0
                      // reset acc for same reason as above
RST r_acc
XOR b_motor
                                       122
                                             // check for edge
                w_temp
                            w_sub2
                b motor
                                            // check for posegde
AND w_sub2
                            w_sub2
                                       212
OR
     b motor
                reg_0
                            w temp
                                       102
                                             // save previous motor state for
egde detection
LD
     b ack
                1
```

IF0JUMP 23 //
OR reg\_0 03 w\_cnt 032 // if ack is 1 then reset counter
LD w\_cnt 2
IF0JUMP 26 // if count is not 0 decrement
SUB w\_cnt w\_sub2 w\_cnt 222 // decrement couter
LD w\_cnt 2

IF1JUMP 0B // if couter not 0 then start new cycle

SET b\_max 1 // if counter 0 set max to 1

JUMP 0B // start new cycle

## Decentralized Design.

An alternative decentralized design was also written. All of the opcodes were the same between the two designs. Most of the modules were also the same. In this approach, rather than a centralized controller, logic was devolved to the specific modules. Those modules received copies of the opCode, and were responsible for figuring out how to respond to it. They are described here.

Stack responded to RET, CALL and RST opcodes.

Parser only parses the input instructions and does not operate on the input.

Program Counter responds to RET, CALL, JMP, IF0JUMP, IF1JUMP and RST q

This design also supports iteration by incrementing a register as the memory address. The instruction layout is presented below.



Basically the first two bits on the left, and bit [6] from the right determined if the memory address should be taken from a register. If arg 1 register is TRUE, then the address for argument 1 comes from register [5]. If the arg 2 register is TRUE, then the address for argument 2 comes from register [6]. If the aout register is TRUE, then the result is wrtten to the address given in register [7]. It turns out that the final project did not need this functionality.

# **Milestones**

### Mon Jan 1 10:15:21 2024 +0100

Integrated a complete CPU with Orszo's PBLcpu. He did such a great job. We had a nice demo. It set the bit memories, set the word memories, then iterate through them, the product shows up in the next clock cycle.

| ADDRES 0 1 2 3 4 5 6 7                  | SS DATA<br>1<br>1<br>0<br>1<br>1<br>0<br>1    |       | MEMORY   |
|-----------------------------------------|-----------------------------------------------|-------|----------|
|                                         | ALIZING<br>SS DATA                            |       | O MEMORY |
| BitA<br>1<br>1<br>0<br>1<br>1<br>0<br>1 | WordB<br>0<br>1<br>2<br>3<br>4<br>5<br>6<br>7 | Produ | uct      |

#### Mon Jan 22 09:39:01 2024 +0100

Integrated with Lukasz's work. His assembler is essential for this type of work. Here we have the text file, and the resulting assembler.

```
LD
   1 2
          030
                //Load a 1 into register 2 the accumulator
   1 3
          030
                //Load a 1 into register 3
LD
LD
   1 1
          031
                //Load a 1 into bitMemory addr 1
LD
   1 1
          032
                //Load a 1 into wordMemory addr 1
MUL 1 1 2 120
                //Multiply bit memory 4 by word memory 6 into reg
2 accumulator
LD
   2 2
          030
                //Load a 2 into register 2 the accumulator
LD 2 3
          030
                //Load a 2 into register 3
LD
   1 1
          031
                //Load a 1 into bitMemory addr 1
LD
   2 1
          032
                //Load a 2 into wordMemory addr
MUL 2 2 2 120
                //Multiply bit memory 4 by word memory 6 into req
2 accumulator
LD 3 2
                //Load a 3 into register 2 the accumulator
          030
LD 3 3
          030
                //Load a 3 into register 3
LD 0 1
          031
                //Load a 1 into bitMemory addr 1
                //Load a 3 into wordMemory addr 1
LD 3 1
          032
MUL 3 3 2 120
                //Multiply bit memory 4 by word memory 6 into req
2 accumulator
1F0001020C
1F0001030C
1F0001010D
1F0001010E
0901010218
1F0002020C
1F0002030C
1F0001010D
1F0002010E
0902020218
1F0003020C
1F0003030C
1F0000010D
1F0003010E
0903030218
```

The newest version of his assembler is even better. I may use it in the future.