<u>目次</u> 2

# 目次

| 1 | 実験の目的         | 3  |
|---|---------------|----|
| 2 | 実習4           | 3  |
| 3 | 実習 5          | 5  |
| 4 | 演習 4          | 15 |
| 5 | JAL と JR について | 16 |
| 6 | 参考文献          | 17 |

2 実習4 3

#### 1 実験の目的

コンピュータで扱う数値の表現方法、CPU の動作、各マシン命令の機能、アセンブリ言語とマシン語の関係。およびアドレッシングモードなどを理解する。

#### 2 実習4

掛け算を以下の図 1 のように実装した。まず、掛け算  $(z \leftarrow x \times y)$  の命令コードを 70h とし、x,y,z を続く 3 つの連続する数値とする。例えば

1000: 70 3 4 0

としたとき、 $3\times 4$  が実行され、0 の領域に計算結果 (=Ch) が代入されるようにした。まず、x の値を pc の値の番地のメモリの値とし、y も同様に pc を +1 した pc の値の番地のメモリの値を格納する。計算結果の z を 0 に初期化し、一次保存する値 tmp も初期化する。掛け算は各ビットを見て 1 ならばその桁数個左にシフトする事で計算ができる。例えば、左に 1、2, 3 回シフトしたとき、その値は 2、4, 8 倍となる。このことを利用して  $y=k_02^0+k_12^1+k_22^2+k_32^3$  のとき  $x\times y=x(k_02^0+k_12^1+k_22^2+k_32^3)$  となる。つまりx に 1、2、4, 8 倍した値を足し合わせることで  $x\times y$  の計算を行うことができる。ここから以下のアルゴリズムをつくることができる。

まずyの各ビットが1かどうか判定し、1ならばxをその桁分左にシフトさせた値を実行結果の値に足す。そして、次の桁のビッチも同様に判定して処理を行っていく。最大桁4まで見たときの実行結果の値をzとする

yの各ビットが1かどうか判定することを論理積で表すと

if y&0b0001 == 0b0001
if y&0b0010 == 0b0010
if y&0b0100 == 0b0100
if y&0b1000 == 0b1000

で見ることができる。またxをその桁分左にシフトさせることをシフト演算を用いると

tmp = x << 1 //right shift 1
tmp = x << 2 //right shift 2
tmp = x << 3 //right shift 3</pre>

となる。

ここから発展させ、シフト演算を SLA、SLL を用いて表すことができると考えた。(図 2) 先ほどの実装では、シフト演算を以下のように行っていた。

2 実習4 4 4

```
case 0x70:
1
                x = cpub - pc++;
2
3
                z = 0;
4
                tmp = 0;
5
                if((y\&0b1) == 0b1){
6
7
                      z += x;
                }
8
                if((y\&0b10) == 0b10){
9
10
                      tmp = x << 1;
11
                      z += tmp;
12
                if((y\&0b100) == 0b100){
13
14
                       tmp = x << 2;
                      z += tmp;
15
16
                if((y\&0b1000) == 0b1000)
17
                       tmp = x << 3;
18
                      z += tmp;
19
20
21
                cpub->mem[cpub->pc++] = z;
                break;
22
```

図1: 実習4における掛け算の実装

```
tmp1 = x << 1

tmp2 = x << 2
```

これを自作関数 SLA を用いると

```
tmp = x
SLA(cpub,&tmp) //tmp1 = x << 1
SLA(cpub,&tmp) //tmp2 = x << 2</pre>
```

で書き換え可能となる。さらに、SLA を自作関数 SLL に置き換えることで算術シフトだけでなく、論術シフトも可能となる。 (図 3)。そして if 文の部分で各桁比べているがこれを変数 num とおいて siht したものを用いることで、if 文ではなく while のループを用いて実装することができる。 (図 4)

つぎにこのコードをアセンブリ言語で表してみると図 5 のようになる。これらの説明をしていく。x の番地を 100H,y の番地を 101H,z の番地を 102 番地,tmp の番地を 103H とする。

```
LD ACC, (00H)
LD IX, (01H)
ST ACC, (03H)
```

ある桁のビットが1のとき、tmp にxを左シフトしたものをコピーしておき、z に加える作業を考える。左シフトしたものは SLL を用いることができるので、一桁目が1のとき、tmp の 103H 番地にコピーする。その値をz の 102H 番地に格納する。

LD ACC, (03H)
ADD ACC, (02H)
ST ACC, (02H)

2、3、4桁目が1のときは、tmp の103H にある値を SLL で左シフトし tmp の103H 値を SLL して tmp に入れ、zの102H に tmp の値を加えてやる。

LD ACC,(03H)
SLL ACC
ADD ACC,(02H)
ST ACC,(02H)

また、y の各桁のビットを1か0か確認するとき、フラグを用いて確認する。たとえば、最下位ビットが1の 時、cf が1で0のとき cf が0となる SRL を用いることができる。また、SRL を4回実行することで、4桁 のビットを確認することができる。SRL を用いると各ビットの1が最大1つずつ減少する。このy が0となるとき y に関して各ビットがすべて0となることを意味するので、y が0となったときをループの終了条件とする。

LOOP: SRL IX

•••

BNZ LOOP

HLT

#### 3 実習5

掛け算  $(z \leftarrow x \times y)$  の命令コードを 70h を実行したときの結果を確認してみる。(図 6)「70 3 4 0」を実行したとき、これは  $3 \times 4$  が実行され、0 のところに Ch(=12) が格納されることが予想できる。pc=0 で i 実行したとき、pc=4 にインクリメントされ、0 のところ(0x03 番地)に 0c が格納されていることが分かる。また、続けて、「70 5 6 0」を実行したところ pc=8 にインクリメントされ、0 のところ(0x07 番地)に 1e が格納されていることが分かる。1eh=16+14=30 より確かに  $5 \times 6=30$  が実行され、連続した番地に格納されていることが分かる。

```
case 0x70:
 1
 2
                  x = cpub - mem[cpub - pc++];
 3
                  y = cpub - mem[cpub - pc++];
                  z = 0;
 4
                  tmp = x;
 5
                  if((y\&0b1) == 0b1){
 6
 7
                         z += x;
                  }
 8
                  SLA(cpub,&tmp);
9
                  if((y\&0b10) == 0b10){
10
11
                         z += tmp;
12
                  SLA(cpub,&tmp);
13
14
                  if((y\&0b100) == 0b100){
                         z += tmp;
15
16
                  SLA(cpub,\&tmp);
17
                  if((y\&0b1000) == 0b1000){
18
19
                         z += tmp;
                  }
20
21
                  cpub->mem[cpub->pc++] = z;
                  break;
22
```

図 2: 実習 4 における SLA を用いた掛け算の実装

```
prog.txt>
70\ 3\ 4\ 0
70 5 6 0
{\rm Console}{>}
CPU0,PC=0x0> r prog.txt
CPU0,PC=0x0>m
| 000: 70 03 04 00 70 05 06 00 | 008: 00 00 00 00 00 00 00 00
\mid 010:\ 00\ 00\ 00\ 00\ 00\ 00\ 00\ \mid 018:\ 00\ 00\ 00\ 00\ 00\ 00\ 00
CPU0,PC=0x0>i
Program Halted.
CPU0,PC=0x4> m
\mid 000: 70\ 03\ 04\ 0c\ 70\ 05\ 06\ 00\ \mid 008: 00\ 00\ 00\ 00\ 00\ 00\ 00\ 00
CPU0,PC=0x4>i
Program Halted.
_{\rm CPU0,PC=0x8>\ m}
| 000: 70 03 04 0c 70 05 06 1e | 008: 00 00 00 00 00 00 00 00
```

図 6: 実習 5 における prog.txt と Console 結果

```
case 0x71:
 1
 2
                  x = cpub - pc + cpub - pc + cpub;
                  y = cpub->mem[cpub->pc++];
3
                  z = 0;
4
 5
                  //tmp = 0;
                  tmp = x;
6
                  if((y\&0b1) == 0b1){
 7
 8
                         z += x;
9
                  SLL(cpub,&tmp);
10
                  if((y\&0b10) == 0b10){
11
                         //tmp = x << 1;
12
13
                          z += tmp;
14
                  SLL(cpub,&tmp);
15
                  if((y\&0b100) == 0b100){
16
                         //tmp = x << 2;
17
18
                         z += tmp;
19
                  SLL(cpub,&tmp);
20
                  if((y\&0b1000) == 0b1000){
21
                         //tmp = x << 3;
22
23
                         z += tmp;
^{24}
25
                  cpub-{>}mem[cpub-{>}pc++]=z;
                  break;
26
```

図 3: 実習 4 における SLL を用いた掛け算の実装

```
case 70:
1
      Uword num =1;
2
3
      while(num \leq 8)
       if((y\&num) == num){
4
         z += x*num;
5
6
       SLA(cpub,&num);
7
8
      cpub->mem[cpub->pc++] = z;
9
     break;
10
```

図 4: 実習 4 におけるループを用いた掛け算の実装

```
START:LD ACC,(00H) 65 00
1
          LD IX,(01H) 6D 01
2
3
          ST ACC,(03H) 75 03
      LOOP: SRL IX 48
4
          BNC goto 35 E
5
          LD ACC,(03H) 65 03
6
          ADD ACC,(02H) B5 02
7
          ST ACC,(02H) 75 02
8
      goto: LD ACC,(03H) 65 03
9
          SLL\ ACC\ 43
10
          ST ACC,(03H) 75 03
11
12
          AND IX,0 EC 0
          BNZ LOOP 31
13
          HLT 0F
14
```

図 5: 実習 4 におけるアセンブリ言語の掛け算の実装

そして、図 5 のコードを実行した結果についてみてみる。仮に  $5\times3$  の計算をしてみる。まず、prog.txt を 読み込み、100H 番地に 5 を 101H 番地に 3 を格納する。PC 0 から 5 番まで実行すると、acc に 5 、ix に 3 、103H に 5 が格納されていることが分かる。

次に、IX の値を SRL する。IX は 0011(3) なので最下位ビットは1。よって c f は1にセットされる。なので、BNC では cf は0 でないので、goto にいかず、pc が9となる。そのあと、103H の値(05)が ACC に格納される。そして、ACC(05) と 02H の値(0)の和が ACC に格納され、ACC は 05 となる。この ACC の値を 02H 番地に格納される。実行してみると、確かに、

```
CPU0,PC=0x6> i
Program Halted.
CPU0,PC=0x7> d
   acc=0x05(5,5)   ix=0x03(3,3)   cf=1 vf=0 nf=0 zf=0
   ibuf=0:0x00(0,0)   obuf=0:0x00(0,0)
CPU0,PC=0x7> i
Program Halted.
CPU0,PC=0x9> i
CPU0,PC=0xb> i
Program Halted.
```

```
CPUO,PC=0xd> i
Program Halted.
CPUO,PC=0xd> d
  acc=0x05(5,5)     ix=0x03(3,3)     cf=1 vf=0 nf=0 zf=0
  ibuf=0:0x00(0,0)     obuf=0:0x00(0,0)
```

そのあと、03H の値(05)を ACC にコピーし、ACC(0101)を SLL で左シフトする。その値 (1010)を 103H 番地に格納する。そして、IX が0かどうか確認する。IX は 0011(3) なので、0でないため、6に移動することが予想される。実行結果を見てみると確かに、6に移動されていることが分かる。

```
CPUO,PC=0x12> i Program Halted.
CPUO,PC=0x14> i Program Halted.
CPUO,PC=0x16> i Program Halted.
CPUO,PC=0x6>
```

以下、LOOP を繰り返していく。yの 3 は 0011 だから、2 個の桁で1 のビットがある。つまり、x の 5 を 2 回左シフトして足し合わせることになる。ループは 2 回で終わることが予想される。そして、実行が終了したとき、z の 102 番地に  $5 \times 3$  の値(0f)が格納されることが期待される。図 8 は全体の結果を表したものである。ループは pc が 6 から 16 までのときである。p c が 1 1 を 1 のときである。1 で 1 を 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で 1 で

```
CPUO,PC=0x18> m
| 100: 05 03 0f 14 00 00 00 00 | 108: 00 00 00 00 00 00 00
```

となっている。 z の値である 102 番地には 0f(15) が格納されており、確かに  $3 \times 15$  が実行されたことが確認できる。

```
prog.txt>
65 00
6D 01
75 03
48
35 0F
65 03
B5 02
75 02
65 03
43
75 03
EC 0
31
0F
```

図 7: 実習 5 におけるアセンブリ言語の prog.txt

```
Console>
CPU0,PC=0x0> i Program Halted.
CPU0,PC=0x2> i Program Halted.
CPU0,PC=0x4> i Program Halted.
CPU0,PC=0x6> i Program Halted.
CPU0,PC=0x7> i Program Halted.
CPU0,PC=0x9> i Program Halted.
CPU0,PC=0xb> i Program Halted.
CPU0,PC=0xd> i Program Halted.
CPU0,PC=0xf> i Program Halted.
CPU0,PC=0x11> i Program Halted.
CPU0,PC=0x12> i Program Halted.
CPU0,PC=0x14>i Program Halted.
CPU0,PC=0x16> i Program Halted.
CPU0,PC=0x6>d
   acc=0x0a(10,10) ix=0x01(1,1) cf=0 vf=0 nf=0 zf=0
   ibuf=0:0x00(0,0) obuf=0:0x00(0,0)
CPU0,PC=0x6> i Program Halted.
CPU0,PC=0x7> i Program Halted.
CPU0,PC=0x9> i Program Halted.
CPU0,PC=0x11> i Program Halted.
CPU0,PC=0x12> i Program Halted.
CPU0,PC=0x14> i Program Halted.
CPU0,PC=0x16> i Program Halted.
CPU0,PC=0x18> m
| 100: 05 03 0f 14 00 00 00 00 | 108: 00 00 00 00 00 00 00 00
CPU0,PC=0x18>i
```

図 8: 実習 5 におけるアセンブリ言語の Console 結果

さらに発展として、他の演算と同様なアドレッシングモードを用いた掛け算を実装することは可能であると 考えた。(図 9)

まず、まだ命令コードで使われていない 0x50 番台を掛け算の演算を行う命令コードとした。そして、ADD 関数と同様に MLT 関数を作った。これは実習 4 で作った掛け算の実行とアルゴリズムは同じである。抽象度を上げるため、関数化とし、値はポインタを通じて変更した。

```
// In switch(cpub->ir)
 1
 2
       case 0x50 \dots 0x5F: //MLT
 3
                  MLT(cpub,opa,opb);
                  break;
 4
 5
       // In Step Function
 6
       void MLT(Cpub *cpub,Uword *a, Uword *b){
 7
           Uword c = 0;
 8
           Uword tmp = *a;
9
10
           if(((*b)\&0b1) == 0b1){
                  c += *a;
11
           }
12
           SLL(cpub,&tmp);
13
           if(((*b)\&0b10) == 0b10){
14
                  c += tmp;
15
16
           SLL(cpub,&tmp);
17
           if(((*b)\&0b100) == 0b100){
18
19
                  c += tmp;
           }
20
21
           SLL(cpub,&tmp);
           if(((*b)\&0b1000) == 0b1000){
22
23
                  c += tmp;
           }
^{24}
           *a = c;
25
26
       }
```

図 9: 実習 5 における MLT の実装

```
prog.txt>
50 //acc * acc
51 //acc * ix
52 2 //acc * 2
54 7 //acc * mem[007]
55 4 //acc * mem[107]
56 5 //acc * mem[007 + ix]
57 6 //acc * mem[106 + ix]
```

図 10: 実習 5 における prog.txt

確認として図 10 のように prog.txt を書いた。まず、命令コード 50 が実行できたか確認する。prog.txt を読み込み、acc を 2 にセットする。50 は acc\*acc の値を acc に格納するを意味するので 2\*2 が実行され acc に 4 がはいることが予想される。実行結果は図 11 のようになり、acc が 4 が格納されていることが分かる。つまり 50 は実行された。

```
 \begin{array}{l} {\rm CPU0,PC=0x0} > {\rm r~prog.txt} \\ {\rm CPU0,PC=0x0} > {\rm s~acc~2} \\ {\rm acc=0x02(2,2)~ix=0x00(0,0)~cf=0~vf=0~nf=0~zf=0} \\ {\rm ibuf=0:0x00(0,0)~obuf=0:0x00(0,0)} \\ {\rm CPU0,PC=0x0} > {\rm i} \\ {\rm Program~Halted.} \\ {\rm CPU0,PC=0x1} > {\rm d} \\ {\rm acc=0x04(4,4)~ix=0x00(0,0)~cf=0~vf=0~nf=0~zf=0} \\ {\rm ibuf=0:0x00(0,0)~obuf=0:0x00(0,0)} \\ \end{array}
```

図 11: 実習 5 における命令コード 51 の結果

次に、命令コード 51 が実行されたか確認する。ix を 3 にセットする。51 は acc\*ix の値を acc に格納する を意味するので、4\*3 が実行され acc に 0ch(12) がはいることが予想される。実行結果は図 12 のようになり、acc が 0ch(12) が格納されていることが分かる。つまり 51 は実行された。

```
\label{eq:cpu0pc} \begin{split} \text{CPU0,PC=0x1} > s \text{ is } 3 \\ & \text{acc=0x04}(4,4) \text{ ix=0x03}(3,3) \text{ cf=0 vf=0 nf=0 zf=0} \\ & \text{ibuf=0:0x00}(0,0) \text{ obuf=0:0x00}(0,0) \\ \text{CPU0,PC=0x1} > \text{ i} \\ \text{Program Halted.} \\ \text{CPU0,PC=0x2} > \text{ d} \\ & \text{acc=0x0c}(12,12) \text{ ix=0x03}(3,3) \text{ cf=0 vf=0 nf=0 zf=0} \\ & \text{ibuf=0:0x00}(0,0) \text{ obuf=0:0x00}(0,0) \end{split}
```

図 12: 実習 5 における命令コード 51 の結果

次に、命令コード [52 2] が実行されたか確認する。acc は 0ch(12) が格納されており即値 2 がある。52 は acc\*即値の値が acc に格納されるを意味するので、0ch\*2 = 12\*2 = 18h(24) が acc に格納されることが予想される。実行結果は図 13 のようになり、acc が 18h(24) が格納されていることが分かる。つまり 52 2 は実行された。

```
CPU0,PC=0x2> i
Program Halted.
CPU0,PC=0x4> d
acc=0x18(24,24) ix=0x03(3,3) cf=0 vf=0 nf=1 zf=0
ibuf=0:0x00(0,0) obuf=0:0x00(0,0)
```

図 13: 実習 5 における命令コード 52 の結果

次に、命令コード [54 7] が実行されたか確認する。acc は 18h(24) が格納されており prog 領域の 7 番地

には 04 が格納されている。54 は  $acc^*prog$  領域の絶対値アドレスの値が acc に格納されるを意味するので、  $18h^*4=24^*4=60h(96)$  が acc に格納されることが予想される。実行結果は図 14 のようになり、acc が 60h(96) が格納されていることが分かる。つまり 54 7 は実行された。

```
CPU0,PC=0x4>m\\ \mid 000:\ 50\ 51\ 52\ 02\ 54\ 07\ 55\ 04\mid 008:\ 56\ 05\ 57\ 06\ 00\ 00\ 00\ 00\\ CPU0,PC=0x4>i\\ Program\ Halted.\\ CPU0,PC=0x6>d\\ acc=0x60(96,96)\ ix=0x03(3,3)\ cf=0\ vf=0\ nf=1\ zf=0\\ ibuf=0:0x00(0,0)\ obuf=0:0x00(0,0)
```

図 14: 実習 5 における命令コード 54 の結果

次に、命令コード [55 4] が実行されたか確認する。acc に 3 を格納し data 領域の 4 番地に 05 を格納する。55 は acc\*data 領域の絶対値アドレスの値が acc に格納されるを意味するので、3\*5 = 0 fh(15) が acc に格納されることが予想される。実行結果は図 15 のようになり、acc が 0 fh(15) が格納されていることが分かる。つまり 55 4 は実行された。

```
\label{eq:cpu0pc} \begin{split} \text{CPU0,PC=0x6> s acc 3} \\ &\text{acc=0x03(3,3) ix=0x03(3,3) cf=0 vf=0 nf=1 zf=0} \\ &\text{ibuf=0:0x00(0,0) obuf=0:0x00(0,0)} \\ \text{CPU0,PC=0x6> w 104 5} \\ &\mid 100:\ 00\ 00\ 00\ 00\ 05\ 00\ 00\ 00\ \mid 108:\ 00\ 00\ 00\ 00\ 00\ 00\ 00\ 00\ 00 \\ \text{CPU0,PC=0x6> i} \\ \text{Program Halted.} \\ \text{CPU0,PC=0x8> d} \\ &\text{acc=0x0f(15,15) ix=0x03(3,3) cf=0 vf=0 nf=0 zf=0} \\ &\text{ibuf=0:0x00(0,0) obuf=0:0x00(0,0)} \end{split}
```

図 15: 実習 5 における命令コード 55 の結果

次に、命令コード [56 5] が実行されたか確認する。acc に 0fh が格納されており prog 領域の 7 番地に 4 が格納されている。56 5 は 5 と ix の和の値と等しい prog 領域のメモリ番地のデータ\*acc の値を acc に格納されるを意味する。ix は 2 だから prog 領域の 7 番地のデータと acc の積を acc に格納する。 7 番地には 4 があるので 0fh\*4 = 15\*4 = 3ch(60) が acc に格納されることが予想される。実行結果は図 16 のようになり、acc が 3ch(60) が格納されていることが分かる。つまり 56 5 は実行された。

4 演習 4 15

図 16: 実習 5 における命令コード 56 の結果

次に命令コード [57 6] が実行されたかどうか確認する。acc に 3ch(60) が格納されており、data 領域 8 に 2 を格納したととする。[57 6] は 6 と ix の綿の値と等しい data 領域のメモリ番地のデータ\*acc の値を格納 する。ix には 2 があるので 108 番地に注目する。108 番地には 2 があるので、3ch\*2 = 60 \* 2 = 78h(120) が acc に格納されることが予想される。実行結果は図 17 のようになり、acc が 78h(120) が格納されていること が分かる。つまり 57 2 は実行された。

図 17: 実習 5 における命令コード 57 の結果

#### 4 演習4

JAL と JR 命令を実行するとき、PC 付近に新たに sel の追加と pc に 2 インクリメントする生成器をつくる必要がある。JAL は  $PC+2 \Rightarrow ACC$  と  $B' \Rightarrow PC$  を実行する命令である。元のブロック図は PC と MAR が一直線につながっているので PC に+2 インクリメントする生成器を創る必要がある。また、JR は ACC  $\Rightarrow$  PC を実行する命令である。元のブロック図では ACC から PC につながる経路がないので、PC につながる経路をつくる必要がある。(図 18)また命令フェーズの表は表 1 のようになる。

次に各フェーズの動きをみてみる。JAL はまず、P Oでは命令フェッチで PC から実行する命令のアドレ

5 JAL と JR について 16



図 18: 演習 4 におけるブロック図

|   |     | P0                         | P1                             | P2                                  | P3                              | P4                             |
|---|-----|----------------------------|--------------------------------|-------------------------------------|---------------------------------|--------------------------------|
|   | JAL | $PC \rightarrow MAR, PC++$ | $\mathrm{Mem} \to \mathrm{IR}$ | $PC \rightarrow +2 \rightarrow MAR$ | $\mathrm{MEM} \to \mathrm{ACC}$ | $\mathrm{Mem} \to \mathrm{PC}$ |
| ſ | JR  | $PC \rightarrow MAR PC++$  | $Mem \rightarrow IR$           | $ACC \rightarrow PC$                |                                 |                                |

表 1: 演習 4 命令実行フェーズ

スを MAR にコピーする。そして PC をインクリメントする。P 1 では MAR にコピーしたアドレスのメモリのデータを読み出し IR に格納する。P2 では PC の値を+2 インクリメントする生成器を通過し、MAR に格納する。PC に2 インクリメントされた番地のメモリのデータを ACC に格納する。P4 では次実行する命令の番地の値を Mem を通って PC に代入する。(図 19)

JR は JAL と P0 と P 1 は同じである。P 0 では命令フェッチで PC から実行する命令のアドレスを MAR にコピーする。そして PC をインクリメントする。P 1 では MAR にコピーしたアドレスのメモリのデータ を読み出し IR に格納する。P 2 では acc の値を新たに作った PC の経路を通って PC に格納される。acc から ALU を通る。その後、PC へ通る。(図 20)

#### 5 JAL と JR について

JAL は Jump And Link である。現在の命令の次の命令をレジスタ acc にコピーして、指定された場所へ pc を移動する命令である。JAL の命令語は 2 語目 B'があるので、次の命令は PC+ 1 ではなく PC + 2 となる。JR は Register Jump である。指定されたレジスタの値が次実行する命令のアドレスとなる。この JAL と JR は組み合わせて使われる。まず、JAL で次命令するアドレス

参考文献 17



図 19: 演習 4 における JAL のブロック図



図 20: 演習 4 における JR のブロック図

### 6 参考文献

## 参考文献

- [1] コンピュータアーキテクチャの基礎, 柴山潔 著, 2.2 基本命令セットアーキテクチャ, p43
- [2] https://brain.cc.kogakuin.ac.jp/kanamaru/lecture/MP/final/part06/node3.html