# 110521167 PA5 Report

# Q1.

| clock clk (rise edge)<br>clock network delay (ideal)<br>output external delay<br>data required time | 1.00<br>0.00<br>0.00 | 1.00<br>1.00<br>1.00<br>1.00 |
|-----------------------------------------------------------------------------------------------------|----------------------|------------------------------|
| data required time<br>data arrival time                                                             |                      | 1.00<br>-1.19                |
| slack (VIOLATED)                                                                                    |                      | -0.19                        |

| data required time | data arrival time | slack (VIOLATED) |
|--------------------|-------------------|------------------|
| 1.00               | -1.19             | -0.19            |

## Q2.

| clock clk (rise edge)<br>clock network delay (ideal)<br>output external delay<br>data required time | 2.00<br>0.00<br>0.00 | 2.00<br>2.00<br>2.00<br>2.00 |
|-----------------------------------------------------------------------------------------------------|----------------------|------------------------------|
| data required time<br>data arrival time<br>slack (MET)                                              |                      | 2.00<br>-2.00                |

#### 設定參數值

| period | rising | falling |
|--------|--------|---------|
| 2.00   | 0      | 1       |

| data required time | data arrival time | slack (VIOLATED) |
|--------------------|-------------------|------------------|
| 2.00               | -2.00             | 0.00             |

```
Number of ports:
                                           881
Number of nets:
                                          7218
Number of cells:
                                          6290
Number of combinational cells:
                                          6274
Number of sequential cells:
                                             0
Number of macros/black boxes:
                                             0
Number of buf/inv:
                                          1180
Number of references:
                                            16
Combinational area:
                                   7459.704008
Buf/Inv area:
                                    635.208005
Noncombinational area:
                                      0.000000
Macro/Black Box area:
                                      0.000000
Net Interconnect area:
                            undefined (Wire load has zero net area)
Total cell area:
                                   7459.704008
Total area:
                             undefined
```

Total cell area = 7459.704008

#### Q4.

#### 1. A full view.

2. Critical path is from B[110] to Y[104].





## Q5.



#### Q6.

Q5 的視窗裡面放大看也只有一塊塊並排的 ALU,但是在 Q6 的視窗放大看可以看到許多 io\_vss、io\_vdd、core\_vss、core\_vdd 的小方塊,然後四周出現了 CORNER.FRAM。



#### Q7.

```
icc_shell> derive_pg_connection -power_net {VDD} -ground_net {VSS} -power_pin {VDD} -ground_pin {VSS}
Information: connected 6278 power ports and 6278 ground ports
1
```

| power ports | ground ports |
|-------------|--------------|
| 6278        | 6278         |



#### IR drop:

I 是指電流 R 是指電阻,當電壓從四周的 VSS、VDD 流過導線,會因為導線本身具有電阻導致送到 cell 時的電壓下降,嚴重的 IR drop 可能會讓 cell 的 邏輯錯誤,在這一張 IR drop map 中四周較靠近電源 IR drop 較不明顯,但中心的紅色部分的 IR drop 約為 2mV。

### Q9.



## Q10.

| data arrival time                                                                                   |                      | 1.44                         |
|-----------------------------------------------------------------------------------------------------|----------------------|------------------------------|
| clock clk (rise edge)<br>clock network delay (ideal)<br>output external delay<br>data required time | 2.00<br>0.00<br>0.00 | 2.00<br>2.00<br>2.00<br>2.00 |
| data required time<br>data arrival time                                                             |                      | 2.00<br>-1.44                |
| slack (MET)                                                                                         |                      | 0.56                         |

| data required time | data arrival time | slack (VIOLATED) |
|--------------------|-------------------|------------------|
| 2.00               | -1.44             | 0.56             |

# Q11.

| data arrival time                                                                                   |                      | 2.00                         |
|-----------------------------------------------------------------------------------------------------|----------------------|------------------------------|
| clock clk (rise edge)<br>clock network delay (ideal)<br>output external delay<br>data required time | 2.00<br>0.00<br>0.00 | 2.00<br>2.00<br>2.00<br>2.00 |
| data required time<br>data arrival time                                                             |                      | 2.00<br>-2.00                |
| slack (MET)                                                                                         |                      | 0.00                         |

| data required time | data arrival time | slack (VIOLATED) |
|--------------------|-------------------|------------------|
| 2.00               | -2.00             | 0.00             |

# Q12.

| Power Group<br>( % ) A      | ttrs          | Switching<br>Power | Leakage<br>Power | Total<br>Power |
|-----------------------------|---------------|--------------------|------------------|----------------|
|                             |               |                    |                  |                |
| io_pad<br>( 0.00%)          | 0.0000        | 0.0000             | 0.0000           | 0.0000         |
| memory<br>( 0.00%)          | 0.0000        | 0.0000             | 0.0000           | 0.0000         |
| black_box ( 0.00%)          | 0.0000        | 0.0000             | 0.0000           | 0.0000         |
| clock_network<br>( 0.00%)   | 0.0000        | 0.0000             | 0.0000           | 0.0000         |
| register<br>( 0.00%)        | 0.0000        | 0.0000             | 0.0000           | 0.0000         |
| sequential<br>( 0.00%)      | 0.0000        | 0.0000             | 0.0000           | 0.0000         |
| combinational<br>( 100.00%) | 1.1320e+03    | 1.1941e+03         | 1.7307e+05       | 2.4992e+03     |
|                             |               |                    |                  |                |
| Total<br>uW                 | 1.1320e+03 uW | 1.1941e+03 uW      | 1.7307e+05 nW    | 2.4992e+03     |

| Internal power | Switching power | Leakage power |
|----------------|-----------------|---------------|
| 1.132 mW       | 1.1941 mW       | 173.0678 uW   |

# Q13.

| data arrival time                                                                                   |                      | 2.00                         |
|-----------------------------------------------------------------------------------------------------|----------------------|------------------------------|
| clock clk (rise edge)<br>clock network delay (ideal)<br>output external delay<br>data required time | 2.00<br>0.00<br>0.00 | 2.00<br>2.00<br>2.00<br>2.00 |
| data required time<br>data arrival time                                                             |                      | 2.00<br>-2.00                |
| slack (MET)                                                                                         |                      | 0.00                         |

| data required time | data arrival time | slack (VIOLATED) |
|--------------------|-------------------|------------------|
| 2.00               | -2.00             | 0.00             |

## Q14.

| Power Group<br>( % ) A      | Internal<br>Power<br>ttrs | Switching<br>Power | Leakage<br>Power | Total<br>Power |
|-----------------------------|---------------------------|--------------------|------------------|----------------|
|                             |                           |                    |                  |                |
| io_pad ( 0.00%)             | 0.0000                    | 0.0000             | 0.0000           | 0.0000         |
| memory ( 0.00%)             | 0.0000                    | 0.0000             | 0.0000           | 0.0000         |
| black_box<br>( 0.00%)       | 0.0000                    | 0.0000             | 0.0000           | 0.0000         |
| clock_network<br>( 0.00%)   | 0.0000                    | 0.0000             | 0.0000           | 0.0000         |
| register<br>( 0.00%)        | 0.0000                    | 0.0000             | 0.0000           | 0.0000         |
| sequential<br>( 0.00%)      | 0.0000                    | 0.0000             | 0.0000           | 0.0000         |
| combinational<br>( 100.00%) | 1.1670e+03                | 1.7483e+03         | 1.7363e+05       | 3.0889e+03     |
|                             |                           |                    |                  |                |
| Total<br>uW                 | 1.1670e+03 uW             | 1.7483e+03 uW      | 1.7363e+05 nW    | 3.0889e+03     |

| Internal power | Switching power | Leakage power |
|----------------|-----------------|---------------|
| 1.167 mW       | 1.7483 mW       | 173.6294 uW   |

看步驟上應該是對 power 進行優化,不過和 Q12 比較 Q14 的 total power 反而更多,為什麼會這樣我不是很清楚...

#### Q15.

沒有 Error,但是出現了 layer mis-match 之類的 Warning。





在 route 過程中我觀察到會先跑 global router,這一個階段會有幾個 phase,接著是 detail router,這一個階段會跑好幾個 iteration,每一次都會讓 parts 更小一些,整個過程大概花了一個小時...

### The difficulties you encountered and how you solve

#### the problems

這次 assignment 中遇到最大的困難大概是當網路不穩或是其他原因導致 tool crash 時,reload 不見得會成功,像是做到 design planning 這一步時 crash,但是重開後 open desing->design\_planning 並沒有回到那一步,也找不出原因和 reload 的方法,最後只好把整個 icc\_lab 砍掉重做。

後來在 route 部分又發生 crash,這一次再打開 cts 就有成功回到那一步,可以直接接著重做 route。為什麼一次可以一次不行我還不知道原因,或許之後熟悉 tool 後可以知道更好的方法去解決 crash 後 reload 的方法。

#### What I Learn from this assignment.

我覺得能實際跑一次流程還蠻有意思的,以前在其它堂課寫 floorplanner、standard cell legalizationer、router 時,只會產生紀錄座標之類的 output file,這次看到商用的 tool 把這些參數圖像化感覺很酷,能實際看到了這些東西對電路進行了甚麼動作,還有電路產生的變化,放大視窗還能看到一個個的 cell、wire,如果之後要從事電路設計想必還會看到很多次這些東西。

第二個是在整個過程中 tool 執行時間最久的是 route 的部分,這麼小的一個電路也需要跑這麼久的話,如果未來從事電路設計相關,想必有機會再看到這些畫面很多次而且 runtime 也會更久,希望到時候也還能趁這時候忙裡偷閒,當一下薪水小偷 XD

## Suggestions of this assignment

我覺得可以在教材中補充一些關於 crash 後補救的方法,在這次的 assignment 中許多同學都遇到了 tool crashed 的問題,但是在後續 reload 的部分只能靠自己摸索,如果這一部份也有提供一些對策可以省去許多從頭來過的時間。