

## GW1NR 系列 FPGA 产品 **封装与管脚手册**

UG119-1.5, 2021-02-02

#### 版权所有©2021 广东高云半导体科技股份有限公司

未经本公司书面许可,任何单位和个人都不得擅自摘抄、复制、翻译本文档内容的部分或全部,并不得以任何形式传播。

#### 免责声明

本文档并未授予任何知识产权的许可,并未以明示或暗示,或以禁止发言或其它方式授予任何知识产权许可。除高云半导体在其产品的销售条款和条件中声明的责任之外,高云半导体概不承担任何法律或非法律责任。高云半导体对高云半导体产品的销售和/或使用不作任何明示或暗示的担保,包括对产品的特定用途适用性、适销性或对任何专利权、版权或其它知识产权的侵权责任等,均不作担保。高云半导体对文档中包含的文字、图片及其它内容的准确性和完整性不承担任何法律或非法律责任,高云半导体保留修改文档中任何内容的权利,恕不另行通知。高云半导体不承诺对这些文档进行适时的更新。

## 版本信息

| 日期              | 版本    | 说明                                                    |  |  |
|-----------------|-------|-------------------------------------------------------|--|--|
| 2017/03/14      | 1.00  | 初始版本。                                                 |  |  |
| 2017/04/25 1.01 |       | ● 修改表 2-4 GW1NR-4 器件管脚数目列表;                           |  |  |
|                 |       | ● 修改 GW1NR-4 QN88 封装的引脚图。                             |  |  |
| 2017/09/01      | 1.02  | ● 增加 GW1NR-9 QN88 封装的信息;                              |  |  |
|                 |       | ● 增加 GW1NR-9 LQ144 封装的信息。                             |  |  |
| 2017/12/04      | 1.03  | ● 增加最大用户 I/O 信息说明;                                    |  |  |
| 2017/12/04      | 1.03  | ● 更新多功能管脚定义: GCLK[n]_[x] / RPLL_[n]_fb / RPLL_[n]_in。 |  |  |
| 2018/04/02      | 1.04  | 修改最大用户 I/O 信息。                                        |  |  |
| 2018/06/22      | 1.05  | ● MODE 管脚不再作为专用管脚,可以复用为 GPIO;                         |  |  |
| 2018/06/22      | 1.05  | ● 增加 MG81 封装信息。                                       |  |  |
| 2018/09/08      | 1.06  | 增加 MG81 管脚分布示意图。                                      |  |  |
| 2018/11/22      | 1.07  | ● 在表 2-1 添加 LVDS 对数;                                  |  |  |
| 2010/11/22 1.07 |       | ● 添加 PSRAM 的封装信息。                                     |  |  |
| 2019/01/09 1.08 |       | ● 添加 GW1NR4 新封装 QN88 内嵌 PSRAM 封装信息;                   |  |  |
| 2019/01/09      | 1.00  | ● 更新管脚分布示意图和 I/O bank 说明。                             |  |  |
| 2019/07/02      | 1.09  | 增加 GW1NR-9 MG100 封装信息。                                |  |  |
| 2020/04/16      | 1.1   | 增加 GW1NR-9 器件信息。                                      |  |  |
| 2020/05/18      | 1.1.1 | 增加 GW1NR-9 MG100PF 封装信息。                              |  |  |
| 2020/06/12      | 1.1.2 | GW1NR-9C 更正为 GW1NR-9。                                 |  |  |
| 2020/06/30      | 1.2   | 新增 GW1NR-1 器件信息。                                      |  |  |
| 2020/07/28      | 1.3   | 新增 GW1NR-9 MG100PD 封装信息。                              |  |  |
| 2020/09/21      |       | ● 新增 GW1NR-9 MG100PA, MG100PT,MG100PS 封装              |  |  |
|                 | 1.4   | 信息;                                                   |  |  |
|                 |       | ● 删除 GW1NR-9 MG100PD 封装信息。                            |  |  |
| 2021/02/02      | 1.5   | 新增 GW1NR-2 器件,支持 MG49P, MG49PG, MG49G 封装。             |  |  |

i

## 目录

| 目录                                   | i   |
|--------------------------------------|-----|
| 图目录                                  | iii |
| 表目录                                  | iv  |
| 1 关于本手册                              | 1   |
| 1.1 手册内容                             | 1   |
| 1.2 相关文档                             | 1   |
| 1.3 术语、缩略语                           | 1   |
| 1.4 技术支持与反馈                          | 2   |
| 2 概述                                 | 3   |
| 2.1 无铅封装                             | 3   |
| 2.2 封装和最大 I/O 信息、LVDS 对数             | 3   |
| 2.3 电源管脚                             | 4   |
| 2.4 管脚数目                             | 4   |
| 2.4.1 GW1NR-1 器件管脚数目                 | 4   |
| 2.4.2 GW1NR-2 器件管脚数目                 | 5   |
| 2.4.3 GW1NR-4 器件管脚数目                 | 6   |
| 2.4.4 GW1NR-9 器件管脚数目                 | 8   |
| 2.5 管脚定义说明                           | 9   |
| 2.6 I/O BANK 说明                      | 12  |
| 3 管脚分布示意图                            | 13  |
| 3.1 GW1NR-1 器件管脚分布示意图                | 13  |
| 3.1.1 FN32G 管脚分布示意图                  | 13  |
| 3.2 GW1NR-2 器件管脚分布示意图                | 14  |
| 3.2.1 MG49P 管脚分布示意图(内嵌 PSRAM)        | 14  |
| 3.2.2 MG49PG 管脚分布示意图(内嵌 PSRAM、Flash) | 15  |
| 3.2.3 MG49G 管脚分布示意图(内嵌 Flash)        | 16  |
| 3.3 GW1NR-4 器件管脚分布示意图                | 17  |
| 3.3.1 MG81P 管脚分布示意图                  | 17  |
| G119-1.5                             |     |

|   | 3.3.2 QN88P 管脚分布示意图(内嵌 PSRAM)                                | 18 |
|---|--------------------------------------------------------------|----|
|   | 3.3.3 QN88 管脚分布示意图(内嵌 SDRAM)                                 | 19 |
|   | 3.4 GW1NR-9 器件管脚分布示意图                                        | 20 |
|   | 3.4.1 QN88 管脚分布示意图                                           | 20 |
|   | 3.4.2 QN88P 管脚分布示意图                                          | 21 |
|   | 3.4.3 MG100P 管脚分布示意图                                         | 22 |
|   | 3.4.4 MG100PF 管脚分布示意图                                        | 23 |
|   | 3.4.5 LQ144P 管脚分布示意图                                         | 24 |
|   | 3.4.6 MG100PA 管脚分布示意图                                        | 25 |
|   | 3.4.7 MG100PS 脚分布示意图                                         | 26 |
|   | 3.4.8 MG100PT 脚分布示意图                                         | 27 |
| 4 | 封装尺寸                                                         | 28 |
|   | 4.1 封装尺寸 QN88/QN88P (10mm x 10mm)                            | 29 |
|   | 4.2 封装尺寸 LQ144/LQ144P (20mm x 20mm)                          | 30 |
|   | 4.3 封装尺寸 MG49P/ MG49PG/MG49G (3.8mm x 3.8mm)                 | 31 |
|   | 4.4 封装尺寸 MG81P (4.5mm x 4.5mm)                               | 32 |
|   | 4.5 封装尺寸 MG100P/MG100PF/MG100PA/ MG100PT/MG100PS (5mm x 5mm) | 33 |
|   | 4.6 封装尺寸 FN32G (4mm x 4mm)                                   | 34 |

## 图目录

| 图 3-1 GW1NR-1 器件 FN32G 封装管脚分布示意图(顶视图)              | 13 |
|----------------------------------------------------|----|
| 图 3-2 GW1NR-2 器件 MG49P 封装管脚分布示意图(顶视图)              | 14 |
| 图 3-3 GW1NR-2 器件 MG49PG 封装管脚分布示意图(顶视图)             | 15 |
| 图 3-4 GW1NR-2 器件 MG49G 封装管脚分布示意图(顶视图)              | 16 |
| 图 3-5 GW1NR-4 器件 MG81P 封装管脚分布示意图(顶视图,内嵌 PSRAM)     | 17 |
| 图 3-6 GW1NR-4 器件 QN88P 封装管脚分布示意图(顶视图,内嵌 PSRAM)     | 18 |
| 图 3-7 GW1NR-4 器件 QN88 封装管脚分布示意图(顶视图,内嵌 SDRAM)      | 19 |
| 图 3-8 GW1NR-9 器件 QN88 封装管脚分布示意图(顶视图)               | 20 |
| 图 3-9 GW1NR-9 器件 QN88P 封装管脚分布示意图(顶视图)              | 21 |
| 图 3-10 GW1NR-9 器件 MG100P 封装管脚分布示意图(顶视图)            | 22 |
| 图 3-11 GW1NR-9 器件 MG100PF 封装管脚分布示意图(顶视图)           | 23 |
| 图 3-12 GW1NR-9 器件 LQ144P 封装管脚分布示意图(顶视图)            | 24 |
| 图 3-13 GW1NR-9 器件 MG100PA 封装管脚分布示意图(顶视图)           | 25 |
| 图 3-14 GW1NR-9 器件 MG100PS 装管脚分布示意图(顶视图)            | 26 |
| 图 3-15 GW1NR-9 器件 MG100PT 装管脚分布示意图(顶视图)            | 27 |
| 图 4-1 封装尺寸 QN88/QN88P                              | 29 |
| 图 4-2 封装尺寸 LQ144/LQ144P                            | 30 |
| 图 4-3 封装尺寸 MG49P/ MG49PG/MG49G                     | 31 |
| 图 4-4 封装尺寸 MG81P                                   | 32 |
| 图 4-5 封装尺寸 MG100P/MG100PF/MG100PA/ MG100PT/MG100PS | 33 |
| 图 4-6 封装尺寸 FN32G                                   | 34 |

UG119-1.5 iii

## 表目录

| 表 1-1 术语、缩 <b>略</b> 语                  | . 1  |
|----------------------------------------|------|
| 表 2-1 封装和最大 I/O 信息、LVDS 对数             | . 3  |
| 表 2-2 GW1NR 其他管脚                       | . 4  |
| 表 2-3 GW1NR-1 内嵌 SDRAM 器件管脚数目列表        | . 4  |
| 表 2-4 GW1NR-2 器件管脚数目列表                 | . 5  |
| 表 2-5 GW1NR-4 内嵌 SDRAM 器件管脚数目列表        | . 6  |
| 表 2-6 GW1NR-4 内嵌 PSRAM 器件管脚数目列表        | . 6  |
| 表 2-7 GW1NR-9 器件管脚数目列表                 | . 8  |
| 表 2-8 GW1NR 系列 FPGA 产品管脚定义说明           | . 9  |
| 表 3-1 GW1NR-1 器件 FN32G 其他管脚            | . 13 |
| 表 3-2 GW1NR-2 器件 MG49P 其他管脚            | . 14 |
| 表 3-3 GW1NR-2 器件 MG49PG 其他管脚           | . 15 |
| 表 3-4 GW1NR-2 器件 MG49G 其他管脚            | . 16 |
| 表 3-5 GW1NR-4 器件 MG81P 其他管脚 (内嵌 PSRAM) | . 17 |
| 表 3-6 GW1NR-4 器件 QN88P 其他管脚 (内嵌 PSRAM) | . 18 |
| 表 3-7 GW1NR-4 器件 QN88 其他管脚 (内嵌 SDRAM)  | . 19 |
| 表 3-8 GW1NR-9 器件 QN88 其他管脚             | . 20 |
| 表 3-9 GW1NR-9 器件 QN88P 其他管脚            | . 21 |
| 表 3-10 GW1NR-9 器件 MG100P 其他管脚          | . 22 |
| 表 3-11 GW1NR-9 器件 MG100PF 其他管脚         | . 23 |
| 表 3-12 GW1NR-9 器件 LQ144P 其他管脚          | . 24 |
| 表 3-13 GW1NR-9 器件 MG100PA 其他管脚         | . 25 |
| 表 3-14 GW1NR-9 器件 MG100PS 他管脚          | . 26 |
| 表 3-15 GW1NR-9 器件 MG100PT 他管脚          | 27   |

UG119-1.5 iv

1 关于本手册 1.1 手册内容

## 

### 1.1 手册内容

GW1NR 系列 FPGA 产品封装与管脚手册主要包括高云半导体 GW1NR 系列 FPGA 产品的封装介绍、管脚定义说明、管脚数目列表、管脚分布示意图以及封装尺寸图。

## 1.2 相关文档

通过登录高云半导体网站 <u>www.gowinsemi.com.cn</u>可以下载、查看以下相关文档:

- 1. DS117, GW1NR 系列 FPGA 产品数据手册
- 2. UG119, GW1NR 系列 FPGA 产品封装与管脚手册
- 3. UG805, GW1NR-2 器件 Pinout 手册
- 4. UG116, GW1NR-4 器件 Pinout 手册
- 5. UG803, GW1NR-9 器件 Pinout 手册
- 6. UG290, Gowin FPGA 产品编程配置手册

## 1.3 术语、缩略语

表 1-1 中列出了本手册中出现的相关术语、缩略语及相关释义。

#### 表 1-1 术语、缩略语

| 术语、缩略语 | 全称                                    | 含义        |
|--------|---------------------------------------|-----------|
| FPGA   | Field Programmable Gate Array         | 现场可编程门阵列  |
| SIP    | System in Package                     | 系统级封装     |
| SDRAM  | Synchronous Dynamic RAM               | 同步动态随机存储器 |
| PSRAM  | Pseudo Static Random Access<br>Memory | 伪静态随机存储器  |
| GPIO   | Gowin Programmable IO                 | 高云可编程通用管脚 |
| FN32G  | QFN32G                                | QFN32G 封装 |
| QN88   | QFN88                                 | QFN88 封装  |

UG119-1.5

1.4 技术支持与反馈

| 术语、缩略语  | 全称        | 含义           |
|---------|-----------|--------------|
| MG49P   | MBGA 49P  | MBGA 49P 封装  |
| MG49PG  | MBGA 49PG | MBGA 49PG 封装 |
| MG49G   | MBGA 49G  | MBGA 49G 封装  |
| MG81    | MBGA81    | MBGA81 封装    |
| MG100P  | MBGA100P  | MBGA100P 封装  |
| MG100PF | MBGA100PF | MBGA100PF 封装 |
| MG100PT | MBGA100PT | MBGA100PT 封装 |
| MG100PA | MBGA100PA | MBGA100PA 封装 |
| MG100PS | MBGA100PS | MBGA100PS 封装 |
| LQ144   | LQFP144   | LQFP144 封装   |

## 1.4 技术支持与反馈

高云半导体提供全方位技术支持,在使用过程中如有任何疑问或建议,可直接与公司联系:

网址: www.gowinsemi.com.cn

E-mail: <a href="mailto:support@gowinsemi.com">support@gowinsemi.com</a>

Tel: +86 755 8262 0391

UG119-1.5 2(34)

2 概述 2.1 无铅封装

2概述

高云半导体 GW1NR 系列 FPGA 产品是高云半导体小蜜蜂 ®(LittleBee®)家族 FPGA 第一代产品,封装类型丰富,不同型号器件 I/O 兼容性强,使用方便灵活。

## 2.1 无铅封装

GW1NR 系列 FPGA 产品采用无铅工艺封装,绿色环保,符合欧盟的 RoHS 指令。GW1NR 系列 FPGA 产品物质成分信息符合 IPC-1752 标准文件。

## 2.2 封装和最大 I/O 信息、LVDS 对数

表 2-1 封装和最大 I/O 信息、LVDS 对数

| 封装                     | 间距(mm) | 尺寸(mm)    | GW1NR-1 | GW1NR-2 | GW1NR-4 | GW1NR-9  |
|------------------------|--------|-----------|---------|---------|---------|----------|
| FN32G                  | 0.4    | 4 x 4     | 26      | -       | _       | _        |
| MG49P                  | 0.5    | 3.8 x 3.8 | _       | 30 (8)  | -       | _        |
| MG49PG                 | 0.5    | 3.8 x 3.8 | _       | 30 (8)  | -       | _        |
| MG49G                  | 0.5    | 3.8 x 3.8 | _       | 30 (8)  | -       | _        |
| QN88                   | 0.4    | 10 x 10   | _       |         | 70(11)  | 70 (19)  |
| QN88P                  | 0.4    | 10 x 10   | _       |         | 70(11)  | 70 (18)  |
| MG81P                  | 0.5    | 4.5 x 4.5 | _       |         | 68(10)  | -        |
| MG100P                 | 0.5    | 5 x 5     | _       |         | -       | 87 (16)  |
| MG100PF <sup>[1]</sup> | 0.5    | 5 x 5     | _       |         | _       | 87 (16)  |
| MG100PA                | 0.5    | 5 x 5     | _       |         | _       | 87 (17)  |
| MG100PT                | 0.5    | 5 x 5     | _       |         | -       | 87 (17)  |
| MG100PS                | 0.5    | 5 x 5     | _       |         | -       | 87 (17)  |
| LQ144P                 | 0.5    | 20 x 20   | _       |         | _       | 120 (20) |

注!

• [1] MG100PF 在封装 MG100P 的基础上调整了球 C1/C2/D2/F1/F9/A7/A6 的 pinout;

UG119-1.5 3(34)

2 概述 2.3 电源管脚

- 本手册中 GW1NR 系列 FPGA 产品封装命名采用缩写的方式,详细信息请参考 1.3 术语、缩略语;
- 详细信息请参考 GW1NR 系列 FPGA 产品相关 Pinout 手册;

● JTAGSEL\_N 和 JTAG 管脚是互斥管脚, JTAGSEL\_N 引脚和 JTAG 下载的 4 个引脚(TCK、TDI、TDO、TMS)不可同时复用为 I/O,此表格的数据为 JTAG 下载的 4 个引脚复用为 I/O 时的情况。当 mode[2:0]=001 时, JTAGSEL\_N 管脚与 JTAG配置的 4 个管脚(TCK、TMS、TDI、TDO)可以同时设置为 GPIO,此时最大用户 I/O 数加 1。

### 2.3 电源管脚

#### 表 2-2 GW1NR 其他管脚

| VCC   | VCCO0 | VCCO1 | VCCO2 |
|-------|-------|-------|-------|
| VCCO3 | VCCX  | VSS   | NC    |

### 2.4 管脚数目

#### 2.4.1 GW1NR-1 器件管脚数目

#### 表 2-3 GW1NR-1 内嵌 SDRAM 器件管脚数目列表

| 管脚类型                       |       | GW1NR-1 |
|----------------------------|-------|---------|
|                            |       | FN32G   |
|                            | BANK0 | 8/4     |
| I/O 单端/差分对 <sup>[1]</sup>  | BANK1 | 5/2     |
| 1/0 车端/左方列                 | BANK2 | 6/2     |
|                            | BANK3 | 8/3     |
| 最大用户 I/O 总数 <sup>[2]</sup> |       | 27      |
| 差分对                        |       | 11      |
| VCC                        |       | 1       |
| VCCO2                      |       | 1       |
| VCCO3                      |       | 1       |
| VCCO0/VCCO1 <sup>[3]</sup> |       | 1       |
| VSS                        |       | 1       |
| MODE0                      |       | 0       |
| MODE1                      |       | 0       |
| MODE2                      |       | 0       |
| JTAGSEL_N                  |       | 0       |

#### 注!

- [1]单端/差分 I/O 的数目包含 CLK 管脚、下载管脚;
- [2]JTAGSEL\_N 和 JTAG 管脚是互斥管脚, JTAGSEL\_N 引脚和 JTAG 下载的 4 个 引脚(TCK、TDI、TDO、TMS) 不可同时复用为 I/O, 此表格的数据为 JTAG 下载的 4 个引脚复用为 I/O 时的情况。

● [3]引脚复用。

UG119-1.5 4(34)

## 2.4.2 GW1NR-2 器件管脚数目

表 2-4 GW1NR-2 器件管脚数目列表

| <b>发 III 米 III</b>   |                                | GW1NR-2 |        |        |  |
|----------------------|--------------------------------|---------|--------|--------|--|
| 管脚类型                 |                                | MG49P   | MG49PG | MG49G  |  |
|                      | BANK0                          | 14/7/4  | 14/7/4 | 14/7/4 |  |
|                      | BANK1                          | 0/0/0   | 0/0/0  | 0/0/0  |  |
| I/O 单端               | BANK2                          | 8/4/2   | 8/4/2  | 8/4/2  |  |
| /差分对                 | BANK3                          | 4/2/1   | 4/2/1  | 4/2/1  |  |
| /LVDS <sup>[1]</sup> | BANK4                          | 4/2/1   | 4/2/1  | 4/2/1  |  |
|                      | BANK5                          | 0/0/0   | 0/0/0  | 0/0/0  |  |
|                      | BANK6                          | 10/5/0  | 10/5/0 | 10/5/0 |  |
| 最大用户                 | I/O 总数 <sup>[2]</sup>          | 40      | 40     | 40     |  |
| 差分对                  |                                | 20      | 20     | 20     |  |
| True LVD             | S输出                            | 8       | 8      | 8      |  |
| VCC                  |                                | 1       | 1      | 1      |  |
| VCCX                 |                                | 1       | 1      | 1      |  |
| VCCO0                |                                | 1       | 1      | 1      |  |
| VCCO1                |                                | 1       | 1      | 1      |  |
| VCCO2/\<br>CCO4/VC   | /CCO3/V<br>CCO5 <sup>[3]</sup> | 1       | 1      | 1      |  |
| VCCD                 |                                | 1       | 1      | 1      |  |
| VCCOD                |                                | 1       | 1      | 1      |  |
| VSS                  |                                | 2       | 2      | 2      |  |
| MODE0                |                                | 0       | 0      | 0      |  |
| MODE1                |                                | 0       | 0      | 0      |  |
| MODE2                |                                | 0       | 0      | 0      |  |
| JTAGSEL              | _N                             | 0       | 0      | 0      |  |

#### 注!

- [1]单端/差分/LVDS I/O 的数目包含 CLK 管脚、下载管脚;
- [2]JTAGSEL\_N 和 JTAG 管脚是互斥管脚,JTAGSEL\_N 引脚和 JTAG 下载的 4 个 引脚(TCK、TDI、TDO、TMS)不可同时复用为 I/O,此表格的数据为 JTAG 下载的 4 个引脚复用为 I/O 时的情况。

[3]引脚复用。

UG119-1.5 5(34)

## 2.4.3 GW1NR-4 器件管脚数目

表 2-5 GW1NR-4 内嵌 SDRAM 器件管脚数目列表

| 管脚类型                       |       | GW1NR-4 |  |
|----------------------------|-------|---------|--|
|                            |       | QN88    |  |
|                            | BANK0 | 18/5/0  |  |
| I/O 单端/差分对                 | BANK1 | 15/6/2  |  |
| /LVDS <sup>[1]</sup>       | BANK2 | 23/9/7  |  |
|                            | BANK3 | 12/4/2  |  |
| 最大用户 I/O 总数 <sup>[2]</sup> |       | 70      |  |
| 差分对                        |       | 24      |  |
| True LVDS 输出               |       | 11      |  |
| VCC                        |       | 4       |  |
| VCCX                       |       | 0       |  |
| VCCO0                      |       | 0       |  |
| VCCO1                      |       | 1       |  |
| VCCO2                      |       | 2       |  |
| VCCO3                      |       | 1       |  |
| VCCX/VCCO0 <sup>[3]</sup>  |       | 3       |  |
| VSS                        |       | 6       |  |
| MODE0                      |       | 1       |  |
| MODE1                      |       | 1       |  |
| MODE2                      |       | 0       |  |
| JTAGSEL_N                  |       | 1       |  |

#### 表 2-6 GW1NR-4 内嵌 PSRAM 器件管脚数目列表

| 管脚类型 -                     |       | GW1NR-4  |        |
|----------------------------|-------|----------|--------|
|                            |       | MG81P    | QN88P  |
|                            | BANK0 | 13/6/0   | 18/5/0 |
| I/O 单端/差分对                 | BANK1 | 17/3/0   | 15/6/2 |
| /LVDS <sup>[1]</sup>       | BANK2 | 21/10/10 | 23/9/7 |
|                            | BANK3 | 17/2/0   | 12/4/2 |
| 最大用户 I/O 总数 <sup>[2]</sup> |       | 68       | 70     |
| 差分对                        |       | 21       | 24     |
| True LVDS 输出               |       | 10       | 11     |
| VCC                        |       | 3        | 4      |
| VCCX                       |       | 1        | 0      |
| VCCO0                      |       | 1        | 0      |
| VCCO1                      |       | 1        | 1      |
| VCCO2                      |       | 1        | 2      |

UG119-1.5 6(34)

| 管脚类型                      | GW1NR-4 |       |  |
|---------------------------|---------|-------|--|
| <b>自脚矢</b> 笙              | MG81P   | QN88P |  |
| VCCO3                     | 1       | 1     |  |
| VCCX/VCCO0 <sup>[3]</sup> | 0       | 3     |  |
| VSS                       | 4       | 6     |  |
| MODE0                     | 0       | 1     |  |
| MODE1                     | 1       | 1     |  |
| MODE2                     | 0       | 0     |  |
| JTAGSEL_N                 | 1       | 1     |  |

#### 注!

- [1]单端/差分/LVDS I/O 的数目包含 CLK 管脚、下载管脚;
- [2]JTAGSEL\_N 和 JTAG 管脚是互斥管脚,JTAGSEL\_N 引脚和 JTAG 下载的 4 个 引脚(TCK、TDI、TDO、TMS)不可同时复用为 I/O,此表格的数据为 JTAG 下载的 4 个引脚复用为 I/O 时的情况。
- [3]引脚复用。

UG119-1.5 7(34)

## 2.4.4 GW1NR-9 器件管脚数目

表 2-7 GW1NR-9 器件管脚数目列表

|                             |                      | GW1NR-       | .9           |              |              |              |              |              |              |
|-----------------------------|----------------------|--------------|--------------|--------------|--------------|--------------|--------------|--------------|--------------|
| 管脚类型                        |                      | QN88         | QN88P        | LQ144<br>P   | MG100<br>P   | MG100<br>PF  | MG100<br>PA  | MG100<br>PT  | MG100<br>PS  |
|                             | BANK0                | 0/0/0        | 0/0/0        | 18/9/0       | 12/6/0       | 12/6/0       | 12/6/0       | 12/6/0       | 12/6/0       |
| I/O 单端/                     | BANK1                | 25/11/4      | 25/11/4      | 32/12/4      | 22/5/1       | 22/6/1       | 22/6/1       | 22/5/1       | 22/6/1       |
| 差分对<br>/LVDS <sup>[1]</sup> | BANK2                | 23/11/1<br>1 | 23/11/1<br>1 | 40/19/1<br>4 | 32/15/1<br>4 | 32/15/1<br>4 | 32/15/1<br>4 | 32/15/1<br>4 | 32/15/1<br>4 |
|                             | BANK3                | 22/8/4       | 22/6/3       | 30/8/2       | 21/4/1       | 21/6/1       | 21/6/2       | 21/4/2       | 21/6/2       |
| 最大用户L                       | /O 总数 <sup>[2]</sup> | 70           | 70           | 120          | 87           | 87           | 87           | 87           | 87           |
| 差分对                         |                      | 30           | 28           | 48           | 30           | 33           | 33           | 30           | 33           |
| True LVDS                   | 输出                   | 19           | 18           | 20           | 16           | 16           | 17           | 17           | 17           |
| VCC                         |                      | 4            | 4            | 4            | 3            | 3            | 3            | 3            | 3            |
| VCCX                        |                      | 0            | 0            | 2            | 1            | 1            | 1            | 1            | 1            |
| VCCO0                       |                      | 0            | 0            | 2            | 1            | 1            | 1            | 1            | 1            |
| VCCO1                       |                      | 1            | 1            | 2            | 1            | 1            | 1            | 1            | 1            |
| VCCO2                       |                      | 2            | 2            | 2            | 1            | 1            | 1            | 1            | 1            |
| VCCO3                       |                      | 1            | 1            | 2            | 1            | 1            | 1            | 1            | 1            |
| VCCX/VC                     | CO0 <sup>[3]</sup>   | 3            | 3            | 0            | 0            | 0            | 0            | 0            | 0            |
| VSS                         |                      | 6            | 6            | 9            | 4            | 4            | 4            | 4            | 4            |
| MODE0                       |                      | 1            | 1            | 1            | 0            | 0            | 0            | 0            | 0            |
| MODE1                       |                      | 1            | 1            | 1            | 1            | 1            | 1            | 1            | 1            |
| MODE2                       |                      | 0            | 0            | 0            | 0            | 0            | 0            | 0            | 0            |
| JTAGSEL_                    | _N                   | 1            | 1            | 1            | 1            | 1            | 1            | 1            | 1            |

#### 注!

- [1]单端/差分/LVDS I/O 的数目包含 CLK 管脚、下载管脚;
- [2]JTAGSEL\_N 和 JTAG 管脚是互斥管脚,JTAGSEL\_N 引脚和 JTAG 下载的 4 个 引脚(TCK、TDI、TDO、TMS)不可同时复用为 I/O,此表格的数据为 JTAG 下载的 4 个引脚复用为 I/O 时的情况。

● [3]引脚复用。

UG119-1.5 8(34)

2.5 管脚定义说明

## 2.5 管脚定义说明

GW1NR 系列 FPGA 产品的管脚在不同的封装中对应不同的位置。

表 2-8 中对普通用户 I/O 的管脚定义、具有多功能的管脚定义、专用管脚的定义以及其他管脚定义进行了详细说明。

#### 表 2-8 GW1NR 系列 FPGA 产品管脚定义说明

| 管脚名称                                    | 方向       | 说明                                                                                                                                                                                                       |
|-----------------------------------------|----------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 用户 I/O 管脚                               |          |                                                                                                                                                                                                          |
| IO[End][Row/Column<br>Number][A/B]      | I/O      | [End]提供管脚在器件中的位置信息,包括 L(left) R(right) B(bottom) T(top) [Row/Column Number]提供管脚在器件中的具体行列位置信息,若[End]为 T(top)或 B(bottom),则提供列信息,即管脚对应的 CFU 列数。若[End]为 L(left)或 R(right),则提供行信息,即管脚对应的 CFU 行数[A/B]提供差分信号对信息 |
| 多功能管脚                                   |          |                                                                                                                                                                                                          |
| IO [End][Row/Column<br>Number][A/B]/MMM |          | 多功能管脚定义,/MMM 表示在用户 I/O 功能的基础上有另外的一种或多种功能。当这些功能不使用的时候,这些管脚可以用作用户 I/O                                                                                                                                      |
| D0                                      | I/O      | CPU 模式下的数据端口 D0                                                                                                                                                                                          |
| D1                                      | I/O      | CPU 模式下的数据端口 D1                                                                                                                                                                                          |
| D2                                      | I/O      | CPU 模式下的数据端口 D2                                                                                                                                                                                          |
| D3                                      | I/O      | CPU 模式下的数据端口 D3                                                                                                                                                                                          |
| D4                                      | I/O      | CPU 模式下的数据端口 D4                                                                                                                                                                                          |
| D5                                      | I/O      | CPU 模式下的数据端口 D5                                                                                                                                                                                          |
| D6                                      | I/O      | CPU 模式下的数据端口 D6                                                                                                                                                                                          |
| D7                                      | I/O      | CPU 模式下的数据端口 D7                                                                                                                                                                                          |
| RECONFIG_N                              | I, 内部弱上拉 | 低电平脉冲开始新的 GowinCONFIG 配置                                                                                                                                                                                 |
| READY                                   | I/O      | 高电平表示当前可以对器件进行编程配置<br>低电平表示无法对器件进行编程配置                                                                                                                                                                   |
| DONE                                    | I/O      | 高电平表示成功完成编程配置<br>低电平表示未完成编程配置或编程配置失败                                                                                                                                                                     |
| FASTRD_N                                | I/O      | MSPI 模式下 Flash 访问速度选择端口 FASTRD_N,低电平表示使用高速 Flash 访问模式,高电平表示使用普通 Flash 访问模式                                                                                                                               |
| MCLK                                    | I/O      | MSPI 模式下时钟输出 MCLK                                                                                                                                                                                        |
| MCS_N                                   | I/O      | MSPI 模式下的使能信号 MCS_N,低电平有效                                                                                                                                                                                |
| MI                                      | I/O      | MSPI 模式下 MI                                                                                                                                                                                              |
| MO                                      | I/O      | MSPI 模式下 MO                                                                                                                                                                                              |
| SSPI_CS_N                               | I/O      | SSPI 模式下的使能信号 SSPI_CS_N, 低电平有效, 内部弱上拉                                                                                                                                                                    |
| SO                                      | I/O      | SSPI 模式下 SO                                                                                                                                                                                              |
| SI                                      | I/O      | SSPI 模式下 SI                                                                                                                                                                                              |
| TMS                                     | I,内部弱上拉  | JTAG 模式串行模式输入                                                                                                                                                                                            |

UG119-1.5 9(34)

2.5 管脚定义说明

| 管脚名称                | 方向                 | 说明                                                                             |
|---------------------|--------------------|--------------------------------------------------------------------------------|
| тск                 | I                  | JTAG 模式串行时钟输入,需要再 PCB 上连接 4.7K 下拉电阻                                            |
| TDI                 | I,内部弱上拉            | JTAG 模式串行数据输入                                                                  |
| TDO                 | 0                  | JTAG 模式串行数据输出                                                                  |
| JTAGSEL_N           | I,内部弱上拉            | JTAG 模式选择信号,低电平有效。                                                             |
| SCLK                | I                  | SSPI,SERIAL,CPU 模式下的时钟输入                                                       |
| DIN                 | I,内部弱上拉            | SERIAL 模式下的数据输入                                                                |
| DOUT                | 0                  | SERIAL 模式下的数据输出                                                                |
| CLKHOLD_N           | I,内部弱上拉            | 高电平表示 SSPI 模式和 CPU 模式操作有效<br>低电平表示 SSPI 模式和 CPU 模式操作无效                         |
| WE_N                | 1                  | CPU 模式下选择 D[7: 0]的数据输入输出方向                                                     |
| GCLKT_[x]           | 1                  | 全局时钟输入管脚,T(True) , [x]: 全局时钟序号                                                 |
| GCLKC_[x]           | 1                  | <b>GCLKT_[x]</b> 的差分对比输入管脚, <b>C(Comp)</b> , <b>[x]</b> 是全局时钟序号 <sup>[1]</sup> |
| LPLL_T_fb/RPLL_T_fb | 1                  | 左边/右边 PLL 反馈输入管脚, T(True)                                                      |
| LPLL_C_fb/RPLL_C_fb | 1                  | 左边/右边 PLL 反馈输入管脚, C(Comp)                                                      |
| LPLL_T_in/RPLL_T_in | 1                  | 左边/右边 PLL 时钟输入管脚,T(True)                                                       |
| LPLL_C_in/RPLL_C_in | 1                  | 左边/右边 PLL 时钟输入管脚, C(Comp)                                                      |
| MODE2               | I, 内部弱上拉           | GowinCONFIG 配置模式选择信号端口; 若该管脚未被封装出来, 内部接地                                       |
| MODE1               | I,内部弱上拉            | GowinCONFIG 配置模式选择信号端口; 若该管脚未被封装出来, 内部接地                                       |
| MODE0               | I,内部弱上拉            | GowinCONFIG 配置模式选择信号端口; 若该管脚未被封装出来, 内部接地                                       |
| SDA                 | I/O                | I2C 串行数据线                                                                      |
| SCL                 | 1                  | I2C 串行时钟线                                                                      |
| 其他管脚                |                    |                                                                                |
| CKP                 | DIO <sup>[2]</sup> | MIPI_DPHY_RX 的时钟通道输入管脚,T(True)                                                 |
| CKN                 | DIO <sup>[2]</sup> | MIPI_DPHY_RX 的时钟通道差分比对输入管脚, C(Comp)                                            |
| RX0P                | DIO <sup>[2]</sup> | MIPI_DPHY_RX 的数据通道 0 输入管脚,T(True)                                              |
| RX0N                | DIO <sup>[2]</sup> | MIPI_DPHY_RX 的数据通道 0 差分比对输入管脚, C(Comp)                                         |
| RX1P                | DIO <sup>[2]</sup> | MIPI_DPHY_RX 的数据通道 1 输入管脚,T(True)                                              |
| RX1N                | DIO <sup>[2]</sup> | MIPI_DPHY_RX 的数据通道 1 差分比对输入管脚, C(Comp)                                         |
| RX2P                | DIO <sup>[2]</sup> | MIPI_DPHY_RX 的数据通道 2 输入管脚, T(True)                                             |
| RX2N                | DIO <sup>[2]</sup> | MIPI_DPHY_RX 的数据通道 2 差分比对输入管脚, C(Comp)                                         |
| RX3P                | DIO <sup>[2]</sup> | MIPI_DPHY_RX 的数据通道 3 输入管脚, T(True)                                             |
| RX3N                | DIO <sup>[2]</sup> | MIPI_DPHY_RX 的数据通道 3 差分比对输入管脚, C(Comp)                                         |
| NC                  | NA                 | 预留未使用                                                                          |
| VSS                 | NA                 | Ground 管脚                                                                      |

UG119-1.5

2.5 管脚定义说明

| 管脚名称  | 方向 | 说明                    |
|-------|----|-----------------------|
| VCC   | NA | 核电压供电管脚               |
| VCCO# | NA | I/O BANK#的 I/O 电压供电管脚 |
| VCCX  | NA | 辅助电压供电管脚              |

#### 注!

- [1] 当输入是单端时,GLKC\_[x]所在管脚不是全局时钟管脚。
- [2] DIO 为专用管脚。

UG119-1.5 11(34)

2 概述 2.6I/O BANK 说明

## 2.6 I/O BANK 说明

GW1NR-1/4/9 包括 4 个 I/O Bank。

GW1NR-2 MG49P/MG49PG/MG49G 封装包括 7 个 I/O Bank。

详细的 Bank 分布示意图请参考 <u>DS117</u>, <u>GW1NR 系列 FPGA 产品数</u>据手册 > 3.3 输入输出模块。

本手册列举了 GW1N 系列 FPGA 产品每种封装的管脚分布示意图,详细信息请参考 3 管脚分布示意图。GW1NR 系列 FPGA 产品的不同 BANK 用不同颜色区分。

用户 I/O、电源、地使用不同的符号来区分。GW1NR 系列 FPGA 产品管脚示意图中管脚定义如下所示:

- "<sup>•</sup>"表示 BANK0 中的 I/O。
- "<sup>▶</sup>"表示 BANK1 中的 I/O。
- "<mark>●</mark>"表示 BANK2 中的 I/O。
- "**▶**"表示 BANK3 中的 I/O。
- "<sup>▶</sup>"表示 BANK4 中的 I/O。
- "**●**"表示 BANK5 中的 I/O。
- "**⑤**"表示 BANK6 中的 I/O。
- "➡"表示 VCC、VCCX、VCCO,填充颜色不变。
- "壹"表示 VSS,填充颜色不变。
- " <sup>▶</sup> "表示 NC。

UG119-1.5 12(34)

# 3 管脚分布示意图

## 3.1 GW1NR-1 器件管脚分布示意图

#### 3.1.1 FN32G 管脚分布示意图

图 3-1 GW1NR-1 器件 FN32G 封装管脚分布示意图(顶视图)



表 3-1 GW1NR-1 器件 FN32G 其他管脚

| VCC         | 9  |
|-------------|----|
| VCCO0/VCCO1 | 13 |
| VCCO2       | 5  |
| VCCO3       | 4  |
| VSS         | 10 |

UG119-1.5 13(34)

## 3.2 GW1NR-2 器件管脚分布示意图

## 3.2.1 MG49P 管脚分布示意图(内嵌 PSRAM)

图 3-2 GW1NR-2 器件 MG49P 封装管脚分布示意图(顶视图)



表 3-2 GW1NR-2 器件 MG49P 其他管脚

| VCC                         | C3    |
|-----------------------------|-------|
| VCCD                        | E4    |
| VCCOD                       | E5    |
| VCCO0                       | C5    |
| VCCO1                       | D5    |
| VCCO2/VCCO3/V<br>CCO4/VCCO5 | D3    |
| VCCX                        | E3    |
| VSS                         | C4,D4 |

UG119-1.5 14(34)

## 3.2.2 MG49PG 管脚分布示意图(内嵌 PSRAM、Flash)

图 3-3 GW1NR-2 器件 MG49PG 封装管脚分布示意图(顶视图)



表 3-3 GW1NR-2 器件 MG49PG 其他管脚

| VCC                         | C3    |
|-----------------------------|-------|
| VCCD                        | E4    |
| VCCOD                       | E5    |
| VCCO0                       | C5    |
| VCCO1                       | D5    |
| VCCO2/VCCO3/V<br>CCO4/VCCO5 | D3    |
| VCCX                        | E3    |
| VSS                         | C4,D4 |

UG119-1.5 15(34)

## 3.2.3 MG49G 管脚分布示意图(内嵌 Flash)

#### 图 3-4 GW1NR-2 器件 MG49G 封装管脚分布示意图(顶视图)



#### 表 3-4 GW1NR-2 器件 MG49G 其他管脚

| VCC                         | C3    |
|-----------------------------|-------|
| VCCD                        | E4    |
| VCCOD                       | E5    |
| VCCO0                       | C5    |
| VCCO1                       | D5    |
| VCCO2/VCCO3/V<br>CCO4/VCCO5 | D3    |
| VCCX                        | E3    |
| VSS                         | C4,D4 |

UG119-1.5 16(34)

## 3.3 GW1NR-4 器件管脚分布示意图

#### 3.3.1 MG81P 管脚分布示意图

图 3-5 GW1NR-4 器件 MG81P 封装管脚分布示意图(顶视图,内嵌 PSRAM)



表 3-5 GW1NR-4 器件 MG81P 其他管脚 (内嵌 PSRAM)

| VCC   | A2, A8, J2     |
|-------|----------------|
| VCCX  | J8             |
| VCCO0 | A5             |
| VCCO1 | E9             |
| VCCO2 | J5             |
| VCCO3 | E1             |
| VSS   | A1, A9, J1, J9 |

UG119-1.5 17(34)

#### 3.3.2 QN88P 管脚分布示意图(内嵌 PSRAM)

图 3-6 GW1NR-4 器件 QN88P 封装管脚分布示意图(顶视图,内嵌 PSRAM)



#### 表 3-6 GW1NR-4 器件 QN88P 其他管脚 (内嵌 PSRAM)

| VCC        | 1, 22, 45, 66         |
|------------|-----------------------|
| VCCX/VCCO0 | 64, 67, 78            |
| VCCO1      | 58                    |
| VCCO2      | 23, 44                |
| VCCO3      | 12                    |
| VSS        | 2, 21, 24, 43, 46, 65 |

UG119-1.5 18(34)

#### 3.3.3 QN88 管脚分布示意图(内嵌 SDRAM)

图 3-7 GW1NR-4 器件 QN88 封装管脚分布示意图(顶视图,内嵌 SDRAM)



表 3-7 GW1NR-4 器件 QN88 其他管脚 (内嵌 SDRAM)

| VCC              | 1, 22, 45, 66         |
|------------------|-----------------------|
| VCCX/VCCO0/VCCO2 | 23, 44, 64, 67, 78    |
| VCCO1            | 58                    |
| VCCO3            | 12                    |
| VSS              | 2, 21, 24, 43, 46, 65 |

UG119-1.5 19(34)

## 3.4 GW1NR-9 器件管脚分布示意图

#### 3.4.1 QN88 管脚分布示意图

图 3-8 GW1NR-9 器件 QN88 封装管脚分布示意图(顶视图)



表 3-8 GW1NR-9 器件 QN88 其他管脚

| VCC        | 1, 22, 45, 66         |
|------------|-----------------------|
| VCCX/VCCO0 | 64, 67, 78            |
| VCCO1      | 58                    |
| VCCO2      | 23, 44                |
| VCCO3      | 12                    |
| MODE       | 87, 88                |
| VSS        | 2, 21, 24, 43, 46, 65 |

UG119-1.5 20(34)

#### 3.4.2 QN88P 管脚分布示意图

#### 图 3-9 GW1NR-9 器件 QN88P 封装管脚分布示意图(顶视图)



#### 表 3-9 GW1NR-9 器件 QN88P 其他管脚

| VCC        | 1, 22, 45, 66         |
|------------|-----------------------|
| VCCX/VCCO0 | 64, 67, 78            |
| VCCO1      | 58                    |
| VCCO2      | 23, 44                |
| VCCO3      | 12                    |
| MODE       | 87, 88                |
| VSS        | 2, 21, 24, 43, 46, 65 |

UG119-1.5 21(34)

#### 3.4.3 MG100P 管脚分布示意图

#### 图 3-10 GW1NR-9 器件 MG100P 封装管脚分布示意图(顶视图)



#### 表 3-10 GW1NR-9 器件 MG100P 其他管脚

| VCC   | A2,J2,A8    |
|-------|-------------|
| VCCO0 | A5          |
| VCCO1 | E9          |
| VCCO2 | J5          |
| VCCO3 | E1          |
| VCCX  | J8          |
| MODE  | D4          |
| VSS   | A1,A9,J1,J9 |

UG119-1.5 22(34)

## 3.4.4 MG100PF 管脚分布示意图

#### 图 3-11 GW1NR-9 器件 MG100PF 封装管脚分布示意图(顶视图)



#### 表 3-11 GW1NR-9 器件 MG100PF 其他管脚

| VCC   | A2,J2,A8    |
|-------|-------------|
| VCCO0 | A5          |
| VCCO1 | E9          |
| VCCO2 | J5          |
| VCCO3 | E1          |
| VCCX  | J8          |
| MODE  | D4          |
| VSS   | A1,A9,J1,J9 |

UG119-1.5 23(34)

## 3.4.5 LQ144P 管脚分布示意图

#### 图 3-12 GW1NR-9 器件 LQ144P 封装管脚分布示意图(顶视图)



#### 表 3-12 GW1NR-9 器件 LQ144P 其他管脚

| VCC   | 1, 36, 73, 108                      |
|-------|-------------------------------------|
| VCCO0 | 109, 127                            |
| VCCO1 | 91, 103                             |
| VCCO2 | 37, 55                              |
| VCCO3 | 9, 19                               |
| VCCX  | 31, 77                              |
| MODE  | 143, 144                            |
| VSS   | 2, 17, 33, 35, 53, 74, 89, 105, 107 |

UG119-1.5 24(34)

#### 3.4.6 MG100PA 管脚分布示意图

图 3-13 GW1NR-9 器件 MG100PA 封装管脚分布示意图(顶视图)



表 3-13 GW1NR-9 器件 MG100PA 其他管脚

| VCC   | A2,J2,A8    |
|-------|-------------|
| VCCO0 | A5          |
| VCCO1 | E9          |
| VCCO2 | J5          |
| VCCO3 | E1          |
| VCCX  | J8          |
| MODE  | D4          |
| VSS   | A1,A9,J1,J9 |

UG119-1.5 25(34)

#### 3.4.7 MG100PS 脚分布示意图

图 3-14 GW1NR-9 器件 MG100PS 装管脚分布示意图 (顶视图)



表 3-14 GW1NR-9 器件 MG100PS 他管脚

| VCC   | A2,A8,J2    |
|-------|-------------|
| VCCO0 | A5          |
| VCCO1 | E9          |
| VCCO2 | J5          |
| VCCO3 | E1          |
| VCCX  | J8          |
| MODE  | D4          |
| VSS   | A1,A9,J1,J9 |

UG119-1.5 26(34)

#### 3.4.8 MG100PT 脚分布示意图

图 3-15 GW1NR-9 器件 MG100PT 装管脚分布示意图(顶视图)



#### 表 3-15 GW1NR-9 器件 MG100PT 他管脚

| VCC   | A2,A8,J2    |
|-------|-------------|
| VCCO0 | A5          |
| VCCO1 | E9          |
| VCCO2 | J5          |
| VCCO3 | E1          |
| VCCX  | J8          |
| MODE  | D4          |
| VSS   | A1,A9,J1,J9 |

UG119-1.5 27(34)

## 4封装尺寸

UG119-1.5 28(34)

## 4.1 封装尺寸 QN88/QN88P (10mm x 10mm)

图 4-1 封装尺寸 QN88/QN88P



UG119-1.5 29(34)

## 4.2 封装尺寸 LQ144/LQ144P (20mm x 20mm)

图 4-2 封装尺寸 LQ144/LQ144P





| SYMBOL     | MILLIMETER |       |       |
|------------|------------|-------|-------|
|            | MIN        | MOM   | MAX   |
| A          | _          | _     | 1.60  |
| <b>A</b> 1 | 0.05       | ł     | 0.15  |
| A2         | 1.35       | 1.40  | 1.45  |
| A3         | 0.59       | 0.64  | 0.69  |
| ъ          | 0.18       | -     | 0.26  |
| ъ1         | 0.17       | 0.20  | 0.23  |
| c          | 0.13       | _     | 0.17  |
| c1         | 0.12       | 0.13  | 0.14  |
| D          | 21.80      | 22.00 | 22,20 |
| D1         | 19.90      | 20.00 | 20.10 |
| E          | 21.80      | 22.00 | 22.20 |
| <b>E</b> 1 | 19.90      | 20.00 | 20.10 |
| e          | 0.50BSC    |       |       |
| L          | 0.45       | -     | 0.75  |
| <b>L</b> 1 | 1.00REF    |       |       |
| θ          | 0          | _     | プ     |
|            |            |       |       |

UG119-1.5 30(34)

## 4.3 封装尺寸 MG49P/ MG49PG/MG49G (3.8mm x 3.8mm)

#### 图 4-3 封装尺寸 MG49P/ MG49PG/MG49G



DETAIL A(2:1)



| SYMBOL | MILLIMETER |          |      |
|--------|------------|----------|------|
|        | MIN        | МОИ      | MAX  |
| A      | 0.71       | 0.79     | 0.87 |
| A1     | 0.11       | 0.16     | 0.21 |
| A2     | 0.58       | 0.63     | 0.68 |
| A3     | 0          | .45 BASI | 0    |
| С      | 0.15       | 0.18     | 0.21 |
| D      | 3.70       | 3.80     | 3.90 |
| D1     | 3          | .00 BASI | С    |
| E      | 3.70       | 3.80     | 3.90 |
| E1     | 3.00 BASIC |          |      |
| е      | 0          | .50 BASI | 0    |
| b      | 0.18       | 0.23     | 0.28 |
| h1     | 0.285 REF  |          |      |
| aaa    | 0.10       |          |      |
| ccc    | 0.08       |          |      |
| ddd    | 0.08       |          |      |
| eee    | 0.15       |          |      |
| fff    | 0.05       |          |      |

UG119-1.5 31(34)

## 4.4 封装尺寸 MG81P (4.5mm x 4.5mm)

#### 图 4-4 封装尺寸 MG81P



| SYMBOL | MILLIMETER |         |      |
|--------|------------|---------|------|
|        | MIN        | NOM     | MAX  |
| Α      |            | 0.84    | 0.90 |
| A1     | 0.11       | 0.16    | 0.21 |
| A2     | 0.63       | 0.68    | 0.73 |
| A3     | 0          | .50 BAS | iC   |
| C      | 0.15       | 0.18    | 0.21 |
| D      | 4.40       | 4.50    | 4.60 |
| D1     | 4.00 BASIC |         |      |
| E      | 4.40       | 4.50    | 4.60 |
| E1     | 4.00 BASIC |         |      |
| е      | 0.50 BASIC |         |      |
| b      | 0.18       | 0.23    | 0.28 |
| L      | 0.135 TYP  |         |      |
| aaa    | 0.10       |         |      |
| ccc    | 0.15       |         |      |
| ddd    | 0.10       |         |      |
| eee    | 0.15       |         |      |
| fff    | 0.05       |         |      |
|        |            |         |      |

UG119-1.5 32(34)

## 4.5 封装尺寸 MG100P/MG100PF/MG100PA/ MG100PT/MG100PS (5mm x 5mm)

图 4-5 封装尺寸 MG100P/MG100PF/MG100PA/ MG100PT/MG100PS













| SYMBOL | MILLIMETER |      |      |  |  |
|--------|------------|------|------|--|--|
|        | MIN        | NOM  | MAX  |  |  |
| A      |            | 0.94 | 1.00 |  |  |
| A1     | 0.11       | 0.16 | 0.21 |  |  |
| A2     | 0.73       | 0.78 | 0.83 |  |  |
| A3     | 0.60 BASIC |      |      |  |  |
| С      | 0.15       | 0.18 | 0.21 |  |  |
| D      | 4.90       | 5.00 | 5.10 |  |  |
| D1     | 4.50 BASIC |      |      |  |  |
| Ε      | 4.90       | 5.00 | 5.10 |  |  |
| E1     | 4.50 BASIC |      |      |  |  |
| e      | 0.50 BASIC |      |      |  |  |
| b      | 0.18       | 0.23 | 0.28 |  |  |
| L1     | 0.135 REF  |      |      |  |  |
| 000    | 0.15       |      |      |  |  |
| ccc    | 0.15       |      |      |  |  |
| ddd    | 0.10       |      |      |  |  |
| eee    | 0.15       |      |      |  |  |
| fff    | 0.05       |      |      |  |  |

UG119-1.5 33(34)

## 4.6 封装尺寸 FN32G (4mm x 4mm)

#### 图 4-6 封装尺寸 FN32G





SIDE VIEV

| SYMBOL     | MILLIMETER |       |       |
|------------|------------|-------|-------|
| 31 MBOL    | MIN        | NOM   | MAX   |
| A          | 0.70       | 0.75  | 0.80  |
| A1         | 0          | 0.02  | 0.05  |
| b          | 0. 15      | 0.20  | 0. 25 |
| c          | 0.18       | 0.20  | 0. 25 |
| D          | 3. 90      | 4.00  | 4. 10 |
| D2         | 2. 70      | 2. 80 | 2. 90 |
| e          | 0. 40BSC   |       |       |
| Ne         | 2.80BSC    |       |       |
| Nd         | 2.80BSC    |       |       |
| Е          | 3. 90      | 4.00  | 4. 10 |
| <b>E</b> 2 | 2. 70      | 2.80  | 2. 90 |
| L          | 0. 25      | 0.30  | 0.35  |
| h          | 0.30       | 0. 35 | 0.40  |
| L/F载体尺寸    | 122X122    |       |       |

UG119-1.5 34(34)

