## TMS320F28335, TMS320F28334, TMS320F28332 TMS320F28235, TMS320F28234, TMS320F28232 数字信号控制器 (DSC)

## **Data Manual**



PRODUCTION DATA information is current as of publication date. Products conform to specifications per the terms of the Texas Instruments standard warranty. Production processing does not necessarily include testing of all parameters.

Literature Number: ZHCS889M June 2007—Revised August 2012





## 内容

|                          |                        | 3x, TMS320F2823x DSC                |
|--------------------------|------------------------|-------------------------------------|
| 1.1                      | 特性                     |                                     |
| 1.2                      |                        | ]                                   |
| 简介                       |                        |                                     |
| 2.1                      | 引脚分配                   | 1                                   |
| 2.2                      | 信号说明                   | ]                                   |
| 功能材                      | 既述                     |                                     |
| 3.1                      | 内存映射                   | †                                   |
| 3.2                      | 简要说明                   |                                     |
|                          | 3.2.1                  | C28x CPU                            |
|                          | 3.2.2                  | 内存总线(哈弗总线架构)                        |
|                          | 3.2.3                  | 外设总线                                |
|                          | 3.2.4                  | 实时 JTAG 和分析                         |
|                          | 3.2.5                  | 外部接口(XINTF)                         |
|                          | 3.2.6                  | 闪存                                  |
|                          | 3.2.7                  | M0, M1 SARAM                        |
|                          | 3.2.8                  | L0, L1, L2, L3, L4, L5, L6, L7SARAM |
|                          | 3.2.9                  | 引导 ROM                              |
|                          | 0.2.0                  | 3.2.9.1 引导加载器使用的外设引脚                |
|                          | 3.2.10                 | 安全性                                 |
|                          | 3.2.10                 | タ主は                                 |
|                          |                        | 外部中断 (XINT1-XINT7, XNMI)            |
|                          | 3.2.12                 | <b> </b>                            |
|                          | 3.2.13                 | 振汤奋和钡相坏 (PLL)                       |
|                          |                        |                                     |
|                          | 3.2.15                 | 外设时钟                                |
|                          |                        | 低功率模式                               |
|                          | 3.2.17                 | 外设帧 0,1,2,3 (PFn)                   |
|                          |                        | 通用输入/输出 (GPIO) 复用器                  |
|                          |                        | 32 位 CPU 定时器 (0, 1, 2)              |
|                          | 3.2.20                 | 控制外设                                |
|                          | 3.2.21                 | 串行端口外设                              |
| 3.3                      |                        | 射                                   |
| 3.4                      |                        | [寄存器                                |
| 3.5                      | 中断                     |                                     |
|                          | 3.5.1                  | 外部中断                                |
| 3.6                      | 系统控制                   | ı                                   |
|                          | 3.6.1                  | OSC 和 PLL 块                         |
|                          |                        | 3.6.1.1 外部基准振荡器时钟选项                 |
|                          |                        | 3.6.1.2 基于 PLL 的时钟模块                |
|                          |                        | 3.6.1.3 输入时钟损失                      |
|                          | 3.6.2                  | 安全装置块                               |
| 3.7                      | 低功率橕                   | 5式块                                 |
| 外设                       |                        |                                     |
| 4.1                      | DMA 概:                 | 述                                   |
| 4. I                     |                        | PU 定时器 0,CPU 定时器 1,CPU 定时器 2        |
|                          |                        | PWM 模块                              |
| 4.2                      | 增强型 F                  | ····· //>/>                         |
| 4.2<br>4.3               |                        | PWM (HRPWM)                         |
| 4.2<br>4.3<br>4.4        | 高分辨率                   | 『PWM (HRPWM)                        |
| 4.2<br>4.3<br>4.4<br>4.5 | 高分辨率<br>增强型 <b>C</b>   | CAP 模块                              |
| 4.2<br>4.3<br>4.4        | 高分辨率<br>增强型 C<br>增强型 C |                                     |



ZHCS889M -JUNE 2007-REVISED AUGUST 2012

|   |      | 4.7.2         | ADC 寄存器                           | . <u>82</u> |
|---|------|---------------|-----------------------------------|-------------|
|   |      | 4.7.3         | ADC 校准                            | . <u>83</u> |
|   | 4.8  | 多通道缓          | 爰冲串行端口 (McBSP) 模块                 | . <u>83</u> |
|   | 4.9  | 增强型挡          | 控制器局域网 (eCAN) 模块(eCAN-A 和 eCAN-B) | . <u>86</u> |
|   | 4.10 | 串行通信          | F接口 (SCI) 模块 (SCI-A,SCI-B,SCI-C)  | . 91        |
|   | 4.11 | 串行外设          | と接口 (SPI) 模块 (SPI-A)              | . 95        |
|   | 4.12 |               | 文电路 (I2C)                         |             |
|   | 4.13 |               | UX                                |             |
|   | 4.14 |               | 1 (XINTF)                         |             |
| 5 |      |               |                                   |             |
|   | 5.1  |               | F发支持工具命名规则                        |             |
|   | 5.2  |               | E                                 |             |
|   | 5.3  |               | ·<br>5                            |             |
| 6 |      |               |                                   |             |
| • | 6.1  |               | <b> </b>                          |             |
|   | 6.2  |               | 5 行条件                             |             |
|   | 6.3  |               |                                   |             |
|   | 6.4  |               |                                   |             |
|   | 0.4  | 6.4.1         | 减少流耗                              | _           |
|   |      | 6.4.2         | 流耗图                               | _           |
|   |      | 6.4.3         | 散热设计考虑                            |             |
|   | 6.5  |               | 以然以19总                            |             |
|   | 6.6  |               | 故符号安排                             |             |
|   | 0.0  | 6.6.1         | 定时参数的通用注释                         |             |
|   |      | 6.6.2         | 测试负载电路                            |             |
|   |      | 6.6.3         | 器件时钟表                             |             |
|   | 6.7  |               | ☆ Fru fr 衣                        |             |
|   | 6.8  |               | マル付注<br>                          |             |
|   | 0.0  | 电 <i>振</i> 升力 | 电源管理和监控电路解决方案                     |             |
|   | 6.9  |               | · 电磁音连型晶柱电路解伏刀泵                   |             |
|   | 6.9  | 週用和ハ<br>6.9.1 | O細市 (GPIO)                        |             |
|   |      | 6.9.2         | GPIO - 输入时序                       |             |
|   |      | 6.9.3         | 针对输入信号的采样窗口宽度                     | _           |
|   |      | 6.9.4         | 低功耗模式唤醒时序                         | _           |
|   | 6.40 |               | 低切耗候式唤醒的厅<br>控制外设                 |             |
|   | 6.10 |               | 增强型脉宽调制器 (ePWM) 时序                | _           |
|   |      | 6.10.1        | 增强至脉克鸠型器 (ePWM) 可分                | _           |
|   |      |               | 高分辨率 PWM 时序                       |             |
|   |      | 6.10.3        |                                   |             |
|   |      | 6.10.4        | 增强型捕捉 (eCAP) 时序                   |             |
|   |      | 6.10.5        |                                   |             |
|   | 0.44 |               | <b>ADC</b> 转换开始时序                 |             |
|   | 6.11 |               | 所时序                               |             |
|   | 6.12 |               | [特性和时序                            |             |
|   | 6.13 |               | 及接口 (SPI) 模块                      |             |
|   |      | 6.13.1        | 主模式时序                             |             |
|   |      |               | SPI 受控模式时序                        |             |
|   | 6.14 |               | 1 (XINTF) 时序                      | _           |
|   |      |               | USEREADY = 0                      | _           |
|   |      |               | 同步模式 (USEREADY=1,READYMODE=0)     |             |
|   |      | 6.14.3        | 异步模式 (USEREADY=1,READYMODE=1)     |             |
|   |      | 6.14.4        | XINTF 信号与 XCLKOUT 一致              |             |
|   |      | 6.14.5        | 外部接口读取时序                          |             |
|   |      | 6.14.6        | 外部接口写入时序                          | <u>158</u>  |
|   |      |               |                                   |             |

# $\begin{array}{l} {\sf TMS320F28335,\,TMS320F28334,\,TMS320F28332}\\ {\sf TMS320F28235,\,TMS320F28234,\,TMS320F28232} \end{array}$



#### ZHCS889M – JUNE 2007 – REVISED AUGUST 2012

www.ti.com.cn

| 160 |
|-----|
|     |
| 163 |
| 166 |
| 169 |
| 170 |
| 17  |
| 172 |
| 17: |
| 174 |
| 17  |
| 17  |
| 178 |
| 182 |
| 184 |
| 18  |
| 180 |
| 187 |
|     |

ZHCS889M -JUNE 2007-REVISED AUGUST 2012



www.ti.com.cn

## 图片列表

| 2-1  | F2833x,F2823x 176 引脚 PGF/PTP 溥型四万扁平封袭 (LQFP)(贝视图)    | 14        |
|------|------------------------------------------------------|-----------|
| 2-2  | F2833x,F2823x 179 焊球 ZHH MicroStar BGA™ (左上象限) (底视图) | 16        |
| 2-3  | F2833x,F2823x 179 焊球 ZHH MicroStar BGA™ (右上象限)(底视图)  | 17        |
| 2-4  | F2833x, F2823x 179 焊球 ZHH MicroStar BGA™ (左下象限)(底视图) | 18        |
| 2-5  | F2833x,F2823x 179 焊球 ZHH MicroStar BGA ™(右下象限)(底视图)  | 19        |
| 2-6  | F2833x,F2823x 176 焊球 ZJZ 塑料 BGA (左上象限)(底视图)          | 20        |
| 2-7  | F2833x,F2823x 176 焊球 ZJZ 塑料 BGA (右上象限)(底视图)          | 21        |
| 2-8  | F2833x,F2823x 176 焊球 ZJZ 塑料 BGA (左下象限)(底视图)          | 22        |
| 2-9  | F2833x,F2823x 176 焊球 ZJZ 塑料 BGA (右上象限)(底视图)          |           |
| 3-1  | 功能方框图                                                | 34        |
| 3-2  | F28335,F28235 内存映射                                   | 36        |
| 3-3  | F28334,F28234 内存映射                                   | 37        |
| 3-4  | F28332,F28232 内存映射                                   |           |
| 3-5  | 外部和 PIE 中断源                                          | 53        |
| 3-6  | 外部中断                                                 | 53        |
| 3-7  | 使用 PIE 块的中断复用                                        | 54        |
| 3-8  | 时钟和复位域                                               | 57        |
| 3-9  | OSC 和 PLL 块方框图                                       | 58        |
| 3-10 | 使用一个 3.3V 外部振荡器                                      | 59        |
| 3-11 | 使用一个1.9V外部振荡器                                        | <u>59</u> |
| 3-12 | 使用内部振荡器                                              | 59        |
| 3-13 | 安全装置模块                                               | 62        |
| 4-1  | DMA 功能方框图                                            | <u>65</u> |
| 4-2  | CPU 定时器                                              |           |
| 4-3  | CPU 定时器中断信号和输出信号                                     | _         |
| 4-4  | 时基计数器同步方案 3                                          |           |
| 4-5  | ePWM 子模块显示关键内部信号互连                                   |           |
| 4-6  | eCAP 功能方框图                                           |           |
| 4-7  | eQEP 功能方框图                                           |           |
| 4-8  | ADC 模块的方框图                                           |           |
| 4-9  | 带有内部基准的 ADC 引脚连接                                     |           |
| 4-10 | 带有外部基准的 ADC 引脚连接                                     | _         |
| 4-11 | McBSP 模块                                             |           |
| 4-12 | eCAN 方框图和接口电路图                                       | _         |
| 4-13 | eCAN-A 内存映射                                          |           |
| 4-14 | eCAN-B 内存映射                                          |           |
| 4-15 | 串行通信接口 (SCI) 模块方框图                                   |           |
| 4-16 | SPI 模块方框图(受控模式)                                      | _         |
| 4-17 | I2C 外设模块接口                                           |           |
| 4-18 | GPIO MUX 方框图                                         |           |
| 4-19 |                                                      | 105       |
| 4-20 |                                                      | 106       |
| 4-21 |                                                      | 107       |
| 4-22 |                                                      | 107       |
| 5-1  |                                                      | 109       |
| 6-1  | 典型运行电流与频率间的关系(F28335,F28235,F28334,F28234)           |           |
| 6-2  | 典型运行功率与频率间的关系(F28335,F28235,F28334,F28234)           | 122       |

# TMS320F28335, TMS320F28334, TMS320F28332 TMS320F28235, TMS320F28234, TMS320F28232



|  | ZHCS889M - | JUNE 20 | 007-RE\ | <b>VISED</b> | <b>AUGUST</b> | 2012 |
|--|------------|---------|---------|--------------|---------------|------|
|--|------------|---------|---------|--------------|---------------|------|

www.ti.com.cn

| 6-3  | 在没有针对DSP的信号缓冲的情况下,仿真器连接                           | 123        |
|------|---------------------------------------------------|------------|
| 6-4  | 3.3V 测试负载电路                                       | 124        |
| 6-5  | 时钟时序                                              | 127        |
| 6-6  | 加电复位                                              | 129        |
| 6-7  | 热复位                                               | <u>130</u> |
| 6-8  | 写入 PLLCR 寄存器所产生的效果的示例                             | <u>131</u> |
| 6-9  | 通用输出时序                                            | 132        |
| 6-10 | 采样模式                                              | 132        |
| 6-11 | 通用输入时序                                            | 133        |
| 6-12 | IDLE 进入和退出定时                                      | 134        |
| 6-13 | STANDY 进入和退出时序图                                   | 136        |
| 6-14 | 使用 GPIOn 的 HALT 唤醒                                | <u>137</u> |
| 6-15 | PWM Hi-Z 特性                                       | 138        |
| 6-16 | ADCSOCAO或者ADCSOCBO时序                              |            |
| 6-17 | 外部中断时序                                            | <u>141</u> |
| 6-18 | SPI 主控模式外部时序(时钟相位 = 0)                            | <u>144</u> |
| 6-19 | SPI 主控模式外部时序(时钟相位 = 1)                            | <u>146</u> |
| 6-20 | SPI 受控模式外部时序(时钟相位 = 0)                            | 148        |
| 6-21 | SPI 受控模式外部时序(时钟相位 = 1)                            | <u>150</u> |
| 6-22 | XTIMCLK 和 SYSCLKOUT 之间的关系                         | <u>154</u> |
| 6-23 | 示例读取访问                                            | <u>157</u> |
| 6-24 | 示例写入访问                                            | <u>159</u> |
| 6-25 | 使用同步 XREADY 访问读取的样本                               | <u>161</u> |
| 6-26 | 使用异步 XREADY 访问读取的样本                               | 162        |
| 6-27 | 使用同步 XREADY 访问写入                                  | <u>164</u> |
| 6-28 | 使用异步 XREADY 访问写入                                  | <u>165</u> |
| 6-29 | 外部接口保持波形                                          | <u>167</u> |
| 6-30 | XHOLD/XHOLDA时序要求 (XCLKOUT = 1/2 XTIMCLK)          | <u>168</u> |
| 6-31 | ADC 加电控制位时序                                       | <u>170</u> |
| 6-32 | ADC 模拟输入阻抗模型                                      | <u>171</u> |
| 6-33 | 顺序采样模式(单通道)时序                                     | <u>172</u> |
| 6-34 | 同步采样模式时序                                          | <u>173</u> |
| 6-35 | McBSP 接收时序                                        | <u>177</u> |
| 6-36 | McBSP 发送时序                                        | <u>177</u> |
| 6-37 | 作为 SPI 主控或者受控时的 McBSP 时序:CLKSTP=10b,CLKXP=0       | <u>178</u> |
| 6-38 | 作为 SPI 主控或者受控时的 McBSP 时序:CLKSTP= 11b,CLKXP= 0     | <u>179</u> |
| 6-39 | 作为 SPI 主控或者受控时的 McBSP 时序:CLKSTP= 10b,CLKXP= 1     | 180        |
| 6-40 | 作为 SPI 主控或者受控时的 McBSP 时序, CI KSTP= 11b, CI KXP= 1 | 181        |

Instruments



ZHCS889M -JUNE 2007-REVISED AUGUST 2012

## 图表列表

| 2-1  | F2833x 硬件特性                                     | 12          |
|------|-------------------------------------------------|-------------|
| 2-2  | F2823x 硬件特性                                     | 13          |
| 2-3  | 信号说明                                            | 2           |
| 3-1  | F28335, F28235 中闪存扇区的地址                         | 38          |
| 3-2  | F28334,F28234 中闪存扇区的地址                          | 38          |
| 3-3  | F28332, F28232 中闪存扇区的地址                         | 38          |
| 3-4  | 处理安全代码位置                                        | 39          |
| 3-5  | 等待状态                                            | 40          |
| 3-6  | 引导模式选择                                          | 43          |
| 3-7  | 外设引导加载引脚                                        | 4           |
| 3-8  | 外设帧 0 寄存器                                       | 49          |
| 3-9  | 外设帧 1 寄存器                                       | 49          |
| 3-10 | 外设帧 2 寄存器                                       | 50          |
| 3-11 | 外设帧 3 寄存器                                       | 50          |
| 3-12 | 器件仿真寄存器                                         | 5           |
| 3-13 | PIE 外设中断                                        | 54          |
| 3-14 | PIE 配置和控制寄存器                                    | 5           |
| 3-15 | 外部中断寄存器                                         | 5           |
| 3-16 | PLL,时钟,安全装置,和低功率模式寄存器                           | 58          |
| 3-17 | PLL 设置                                          | 60          |
| 3-18 | CLKIN 分频选项                                      | 60          |
| 3-19 | 可能的 PLL 配置模式                                    | 60          |
| 3-20 | 低功率模式                                           | 63          |
| 4-1  | CPU 定时器 0, 1, 2 配置和控制寄存器                        | 6           |
| 4-2  | ePWM 控制和状态寄存器(PF1 中的默认配置)                       | 69          |
| 4-3  | ePWM 控制和状态寄存器(在 PF3 中重新映射的配置-可由 DMA 访问)         | 70          |
| 4-4  | eCAP 控制和状态寄存器                                   | 74          |
| 4-5  | eQEP 控制和状态寄存器                                   | 70          |
| 4-6  | ADC 寄存器                                         | 82          |
| 4-7  | McBSP 寄存器汇总                                     | 8           |
| 4-8  | 3.3V eCAN 收发器                                   | 8           |
| 4-9  | CAN 寄存器映射                                       | 90          |
| 4-10 | SCI-A 寄存器                                       | 92          |
| 4-11 | SCI-B 寄存器                                       | 92          |
| 4-12 | SCI-C 寄存器                                       | 93          |
| 4-13 | SPI-A 寄存器                                       | 90          |
| 4-14 | I2C-A 寄存器                                       | 99          |
| 4-15 | GPIO 寄存器                                        | <u>10</u>   |
| 4-16 | GPIO 复用器外设选择矩阵                                  | 102         |
| 4-17 | GPIO-B 复用器外设选择矩阵                                | 103         |
| 4-18 | GPIO-C 复用器外设选择矩阵                                | 104         |
| 4-19 | XINTF 配置和控制寄存器映射                                | 10          |
| 5-1  | TMS320x2833x,2823x 外设选择指南                       |             |
| 6-1  | SYSCLKOUT 150MHz 时 TMS320F28335/F28235 电源引脚的流耗  | 118         |
| 6-2  | SYSCLKOUT 为 150MHz 时TMS320F28334/F28234 电源引脚的流耗 | 119         |
| 6-3  | 不同外设的典型流耗(在 150MHz 上时)                          | <u>12</u> ( |
| 6-4  | 计时和命名规则(150MHz 器件)                              | 12          |

# TMS320F28335, TMS320F28334, TMS320F28332 TMS320F28235, TMS320F28234, TMS320F28232

ZHCS889M – JUNE 2007 – REVISED AUGUST 2012



www.ti.com.cn

| 6-5  | 计时和命名规则(100MHz 器件)                        |            |
|------|-------------------------------------------|------------|
| 6-6  | 输入时钟频率                                    |            |
| 6-7  | XCLKIN时序要求- PLL 被启用                       |            |
| 6-8  | XCLKIN时序要求- PLL 被禁用                       |            |
| 6-9  | XCLKOUT 开关特性(PLL 旁通或者被禁用)                 |            |
| 6-10 | 电源管理和监控电路解决方案                             |            |
| 6-11 | 复位 (XRS) 序要求                              |            |
| 6-12 | 通用输出开关特性                                  |            |
| 6-13 | 通用输入时序要求                                  |            |
| 6-14 | IDLE 模式时序要求                               |            |
| 6-15 | IDLE 模式开关特性                               |            |
| 6-16 | STANDBY 模式定时要求                            |            |
| 6-17 | STANDBY 模式开关特性                            |            |
| 6-18 | HALT 模式时序要求                               | 137        |
| 6-19 | HALT 模式开关特性                               | 137        |
| 6-20 | ePWM 时序要求                                 | 138        |
| 6-21 | ePWM 开关特性                                 | 138        |
| 6-22 | 可编程控制故障区输入定时要求                            | 138        |
| 6-23 | 在 SYSCLKOUT=(60-150MHz) 时,高分辨率 PWM 特性     | 139        |
| 6-24 | 增强型捕捉 (eCAP) 时序要求                         | 139        |
| 6-25 | eCAP 开关特性                                 | 139        |
| 6-26 | 增强型正交编码器脉冲 (eQEP) 时序要求                    | 140        |
| 6-27 | eQEP 开关特性                                 | 140        |
| 6-28 | 外部 ADC 转换开始开关特性                           | <u>141</u> |
| 6-29 | 外部中断时序要求                                  | 141        |
| 6-30 | 外部中断开关特性                                  | 141        |
| 6-31 | I2C 时序                                    | 142        |
| 6-32 | SPI 主控模式外部时序(时钟相位 = 0)                    | 143        |
| 6-33 | SPI 主控模式外部时序(时钟相位 = 1)                    | 145        |
| 6-34 | SPI 受控模式外部时序(时钟相位 = 0)                    | 147        |
| 6-35 | SPI 受控模式外部时序(时钟相位 = 1)                    | 149        |
| 6-36 | XTIMING 中配置的参数和脉冲持续时间之间的关系                | 151        |
| 6-37 | XINTF 时钟配置对于 SYSCLKOUT=250MHz             | 154        |
| 6-38 | 外部存储器接口读取时序要求                             | 156        |
| 6-39 | 外部内存接口读取开关特性                              | 156        |
| 6-40 | 外部存储器接口写入开关特性                             | 158        |
| 6-41 | 外部接口读取开关特性(读取准备就绪,1个等待状态)                 | 160        |
| 6-42 | 外部接口读取时序要求(读取就绪, 1 个等待状态)                 | 160        |
| 6-43 | 同步 XREADY 时序要求(读取准备就绪,1 个等待状态)            | 160        |
| 6-44 | 异步 XREADY 时序要求(读取准备就绪,1 个等待状态)            | 160        |
| 6-45 | 外部接口写入开关特性(写入准备就绪,1个等待状态)                 |            |
| 6-46 | 同步 XREADY 时序要求(写入准备就绪,1 个等待状态             | 163        |
| 6-47 | 异步 XREADY 时序要求(写入准备就绪,1 个等待状态)            |            |
| 6-48 | XHOLD/XHOLDA时序要求(XCLKOUT = XTIMCLK)       |            |
| 6-49 | XHOLD/XHOLDA 时序要求 (XCLKOUT = 1/2 XTIMCLK) |            |
| 6-50 | ADC 电气特性(在推荐的运行条件下)                       |            |
| 6-51 | ADC 加电延迟                                  |            |
| 6-52 | 不同 ADC 配置的典型电流消耗(在 25MHz ADCCLK 上)        |            |
|      |                                           |            |





ZHCS889M -JUNE 2007-REVISED AUGUST 2012

| 6-53 | 顺序采样模式时序                                          | 172        |
|------|---------------------------------------------------|------------|
| 6-54 | 同步采样模式时序                                          | <u>173</u> |
| 6-55 | McBSP时序时要求                                        | 175        |
| 6-56 | McBSP 开关特性                                        | 176        |
| 6-57 | McBSP 作为 SPI 主控或者受控定时要求 (CLKSTP=10b, CLKXP=0)     | 178        |
| 6-58 | McBSP 作为 SPI 主控或者受控开关特性 (CLKSTP=10b, CLKXP=0)     | 178        |
| 6-59 | SPI 主控或者受控时的 McBSP 定时要求 (CLKSTP=11b, CLKXP=0)     | 179        |
| 6-60 | McBSP 作为 SPI 主控或者受控开关特性 (CLKSTP= 11b,CLKXP= 0)    | 179        |
| 6-61 | McBSP 作为 SPI 主控或者受控定时要求 (CLKSTP= 10b,CLKXP= 1)    | 180        |
| 6-62 | McBSP 作为 SPI 主控或者受控开关特性 (CLKSTP= 10b,CLKXP= 1)    | 180        |
| 6-63 | McBSP 作为 SPI 主控或者受控定时要求 (CLKSTP= 11b,CLKXP= 1)    | 181        |
| 6-64 | McBSP 作为 SPI 主控或者受控时的开关特性 (CLKSTP= 11b, CLKXP= 1) | <u>181</u> |
| 6-65 | 对于 A 和 S 温度材料的闪存耐受度                               | 182        |
| 6-66 | 闪存对于 Q 温度材料的耐受度                                   | 182        |
| 6-67 | 150MHz SYSCLKOUT 上的闪存参数:                          | 182        |
| 6-68 | 闪存 / OTP 访问时序                                     | 182        |
| 6-69 | 闪存数据保持持续时间                                        | 182        |
| 6-70 | 不同频率上所需最小的闪存 / OTP 等待状态                           | 183        |
| 9-1  | 散热模型 176 引脚 PGF 结果                                | 187        |
| 9-2  | 散热模型 176 引脚 PTP 结果                                | 187        |
| 9-3  | 散热模型 179 焊球 ZHH 结果                                | 187        |
| 9-4  | 散热模型 179 焊球 ZJZ 结果                                | 188        |



## 数字信号控制器 (DSC)

查询样品: TMS320F28335, TMS320F28334, TMS320F28332, TMS320F28235, TMS320F28234, TMS320F28232

#### 1 TMS320F2833x, TMS320F2823x DSC

#### 1.1 特性

- 高性能静态 CMOS 技术
  - 高达 150MHz (6.67ns 周期时间)
  - 1.9V/1.8V内核, 3.3V I/O设计
- 高性能 32 位 CPU (TMS320C28x)
  - IEEE-754 单精度浮点单元(FPU)(只在 F2833x 上提供)
  - 16 x 16 和 32 x 32 介质访问控制 (MAC) 运算
  - 16 x 16 双 MAC
  - 哈佛 (Harvard) 总线架构
  - 快速中断响应和处理
  - 统一存储器编程模型
  - 高效代码(使用 C/C++ 和汇编语言)
- 6 通道 DMA 处理器 (用

于ADC, McBSP, ePWM, XINTF 和 SARAM)

- 16 位或 32 位外部接口 (XINTF)
  - 超过 2M × 16 地址范围
- 片载存储器
  - F28335, F28235:

256K×16 闪存, 34K×16 SARAM

- F28334, F28234:
  - 128K×16 闪存,34K×16 SARAM
- F28332, F28232:
  - 64K×16 闪存, 26K×16S ARAM
- 1K x 16 一次性可编程 (OTP) ROM
- 引导 ROM (8K X 16)
  - 支持软件引导模式(通过 SCI, SPI, CAN, I2C, McBSP, XINTF 和并 行 I/O)
  - 标准数学表
- 时钟和系统控制
  - 支持动态锁相环 (PLL) 比率变化
  - 片载振荡器
  - 安全装置定时器模块
- **GPIO0** 到 **GPIO63** 引脚可以连接到八个外部内核中断其中的一个
- 可支持全部58个外设中断的外设中断扩展 (PIE) 块
- 128 位安全密钥/锁
  - 保护闪存 / OTP/RAM 模块
  - 防止固件逆向工程

- 增强型控制外设
  - 多达 18 个脉宽调制 (PWM) 输出
  - 高达 6 个支持 150ps 微边界定位 (MEP) 分辨率 的高分辨率脉宽调制器 (HRPWM) 输出
  - 高达 6 个事件捕捉输入
  - 多达两个正交编码器接口
  - 高达8个32位定时器 (6个eCAP以及2个eQEP)
  - 高达 9 个 32 位定时器 (6 个ePWM 以及 3 个 XINTCTR)
- 三个 32 位 CPU 定时器
- 串行端口外设
  - 多达 2 个控制器局域网 (CAN) 模块
  - 多达 3 个 SCI (UART) 模块
  - 高达 2 个 McBSP 模块(可配置为 SPI)
  - 一个SPI模块
  - 一个内部集成电路 (I2C) 总线
- 12 位模数转换器 (ADC), 16 个通道
  - 80ns 转换率
  - 2 x 8 通道输入复用器
  - 两个采样保持
  - 单一/同步转换
  - 内部或者外部基准
- 多达 88 个具有输入滤波功能可单独编程的多路复用通用输入输出 (GPIO) 引脚
- JTAG 边界扫描支持 <sup>(1)</sup>
- 高级仿真特性
  - 分析和断点功能
  - 借助硬件的实时调试
- 开发支持包括
  - ANSI C/C++ 编译器/汇编语言/连接器
  - Code Composer Studio™ IDE
  - DSP/BIOS™
  - 数字电机控制和数字电源软件库

(1) IEEE 标准 1149.1-1990 标准测试端口和边界扫面架构

Please be aware that an important notice concerning availability, standard warranty, and use in critical applications of Texas Instruments semiconductor products and disclaimers thereto appears at the end of this data sheet.

MicroStar BGA, Code Composer Studio, DSP/BIOS, TMS320C28x, Delfino, PowerPAD, TMS320C54x, TMS320C55x, C28x are trademarks of Texas Instruments.

All other trademarks are the property of their respective owners.

ZHCS889M - JUNE 2007 - REVISED AUGUST 2012

- 低功耗模式和省电模式
  - 支持 IDLE (空闲)、STANDBY (待 机)、HALT(暂停)模式
  - 可禁用独立外设时钟
- 字节序: 小端序
- 封装选项:
  - 无铅,绿色封装
  - 薄型四方扁平封装 (PGF, PTP)
  - MicroStar BGA™ (ZHH)
  - 塑料 BGA 封装 (ZJZ)

#### **1.2** 开始使用

这一部分提供了当为一个 C28x 器件进行首次开发时所采取步骤的简要概括。 有关这些步骤的详细情况,请 参阅:

- 《开始使用 TMS320C28x 数字信号控制器》(文献编号SPRAAMO)。
- C2000 开始使用网站 (http://www.ti.com/c2000getstarted)
- TMS320F28xDSC开发和试验人员套件http://www.ti.com/f28xkits

- A: -40°C 至 85°C (PGF, ZHH, ZJZ)

- S: -40°C 至 125°C (PTP, ZJZ)

- Q: -40°C 至 125°C (PTP, ZJZ)



#### 2 简介

TMS320F28335, TMS320F28334, TMS320F28332, TMS320F28235, TMS320F28234 和 TMS320F28232 器件,是 TMS320C28x™/ Delfino™ DSP/MCU 系列产品成员,它们是针对要求严格的控制应用的高度集成、高性能解决方案。

在本文档中,器件分别被缩写为 F28335, F28334, F28332, F28235, F28234, 和 F28232。表 2-1和表 2-2为每一个器件提供了特性概要。

表 2-1. F2833x 硬件特性

| 特性:                     |                               | 类型 <sup>(1)</sup> | F28335 (150MHz)       | F28334 (150MHz)           | F28332 (100MHz) |
|-------------------------|-------------------------------|-------------------|-----------------------|---------------------------|-----------------|
| 指令周期                    |                               | -                 | 6.67ns                | 6.67ns                    | 10ns            |
| 浮点单元                    |                               | -                 | 支持                    | 支持                        | 支持              |
| 3.3V 片载闪存(16            | 位字)                           | -                 | 256K                  | 128K                      | 64K             |
| 单周期访问 RAM (S            | ARAM)(16 位字)                  | -                 | 34K                   | 34K                       | 26K             |
| 一次性可编程 (OTP)<br>(16 位字) | ) ROM                         | -                 | 1K                    | 1K                        | 1K              |
| 针对片载闪存 / SAR            | AM/OTP 块的代码安全                 | -                 | 支持                    | 支持                        | 支持              |
| 引导 ROM (8K X 16         | )                             | -                 | 支持                    | 支持                        | 支持              |
| 16/32 位外部接口(            | XINTF)                        | 1                 | 支持                    | 支持                        | 支持              |
| 6 通道直接内存存取              | (DMA)                         | 0                 | 支持                    | 支持                        | 支持              |
| PWM 输出                  |                               | 0                 | ePWM1/2/3/4/5/6       | ePWM1/2/3/4/5/6           | ePWM1/2/3/4/5/6 |
| HRPWM 通道                |                               | 0                 | ePWM1A/2A/3A/4A/5A/6A | ePWM1A/2A/3A/4A/5A/<br>6A | ePWM1A/2A/3A/4A |
| 32 位 CAPTURE 输          | 入或者辅助 PWM 输出                  | 0                 | eCAP1/2/3/4/5/6       | eCAP1/2/3/4               | eCAP1/2/3/4     |
| 32 位正交编码器脉冲入/通道)        | 中 (QEP) 通道(四个输                | 0                 | eQEP1/2               | eQEP1/2                   | eQEP1/2         |
| 安全装置定时器                 |                               | -                 | 支持                    | 支持                        | 支持              |
|                         | 通道的数量                         |                   | 16                    | 16                        | 16              |
| 12 位模数转换器<br>(ADC)      | MSPS                          | 2                 | 12.5                  | 12.5                      | 12.5            |
| (100)                   | 转换时间                          |                   | 80ns                  | 80ns                      | 80ns            |
| 32 位 CPU 定时器            |                               | -                 | 3                     | 3                         | 3               |
| 多通道缓冲串行端口               | (McBSP)/ SPI                  | 1                 | 2(A/B)                | 2(A/B)                    | 1(A)            |
| 串行外设接口 (SPI)            |                               | 0                 | 1                     | 1                         | 1               |
| 串行通信接口 (SCI)            |                               | 0                 | 3(A/B/C)              | 3(A/B/C)                  | 2(A/B)          |
| 增强型控制器局域网               | J络 (eCAN)                     | 0                 | 2(A/B)                | 2(A/B)                    | 2(A/B)          |
| 内部集成电路 (I2C)            |                               | 0                 | 1                     | 1                         | 1               |
| 通用 I/O 引脚(共享            | .)                            | -                 | 88                    | 88                        | 88              |
| 外部中断                    |                               | -                 | 8                     | 8                         | 8               |
|                         | 176 引脚 PGF 封装                 | -                 | 支持                    | 支持                        | 支持              |
| ++++                    | 176 引脚 PTP 封装                 | -                 | 支持                    | 支持                        | 支持              |
| 封装                      | 179 焊球 ZHH                    | -                 | 支持                    | 支持                        | 支持              |
|                         | 179 焊球 ZJZ                    | -                 | 支持                    | 支持                        | 支持              |
|                         | A: -40°C 至 85°C               | -                 | (PGF, ZHH, ZJZ)       | (PGF, ZHH, ZJZ)           | (PGF, ZHH, ZJZ) |
| 温度选项                    | S: -40°C 至 125°C              | -                 | (PTP, ZJZ)            | (PTP, ZJZ)                | (PTP, ZJZ)      |
| unt/X KETK              | Q: -40°C 至 125°C<br>(Q100 标准) | _                 | (PTP, ZJZ)            | (PTP, ZJZ)                | (PTP, ZJZ)      |
| 产品状态(2)                 |                               | -                 | TMS                   | TMS                       | TMS             |

<sup>(1)</sup> 一个类型变化代表一个外设模块中的主要功能特性差异。 在一个外设类型内,器件之间会有细微差异,而这些差异不会影响模块的基本功能性。 这些特定器件差异显示在《*TMS320x28xx、28xxx DSP 外设参考手册》*(文献编号SPNU566)列表中和外设参考指南中。

<sup>(2)</sup> 器件级说明,请见节 5.1,器件和开发支持工具命名规则。

#### 表 2-2. F2823x 硬件特性

| 特性:                       |                               | 类型(1) | F28235 (150MHz)       | F28234 (150MHz)       | F28232 (100MHz) |  |
|---------------------------|-------------------------------|-------|-----------------------|-----------------------|-----------------|--|
| 指令周期                      |                               | -     | 6.67ns                | 6.67ns                | 10ns            |  |
| 浮点单元                      |                               | _     | 否                     | 否                     | 否               |  |
| 3.3V 片载闪存(16 位            | 字)                            | -     | 256K                  | 128K                  | 64K             |  |
| 单周期访问 RAM (SAI            | RAM)(16 位字)                   | -     | 34K                   | 34K                   | 26K             |  |
| 一次性可编程 (OTP) F<br>(16 位字) | ROM                           | -     | 1K                    | 1K                    | 1K              |  |
| 针对片载闪存 / SARAI<br>全       | M/OTP 块的代码安                   | -     | 支持                    | 支持                    | 支持              |  |
| 引导 ROM (8K X 16)          |                               | -     | 支持                    | 支持                    | 支持              |  |
| 16/32 位外部接口(XI            | NTF)                          | 1     | 支持                    | 支持                    | 支持              |  |
| 6 通道直接内存存取 ([             | DMA)                          | 0     | 支持                    | 支持                    | 支持              |  |
| PWM 输出                    |                               | 0     | ePWM1/2/3/4/5/6       | ePWM1/2/3/4/5/6       | ePWM1/2/3/4/5/6 |  |
| HRPWM 通道                  |                               | 0     | ePWM1A/2A/3A/4A/5A/6A | ePWM1A/2A/3A/4A/5A/6A | ePWM1A/2A/3A/4A |  |
| 32 位 CAPTURE 输入           | 或者辅助 PWM 输出                   | 0     | eCAP1/2/3/4/5/6       | eCAP1/2/3/4           | eCAP1/2/3/4     |  |
| 32 位正交编码器脉冲<br>入/通道)      | (QEP) 通道(四个输                  | 0     | eQEP1/2               | eQEP1/2               | eQEP1/2         |  |
| 安全装置定时器                   |                               | -     | 支持                    | 支持                    | 支持              |  |
|                           | 通道的数量                         |       | 16                    | 16                    | 16              |  |
| 12 位模数转换器<br>  (ADC)      | MSPS                          | 2     | 12.5                  | 12.5                  | 12.5            |  |
| (120)                     | 转换时间                          |       | 80ns                  | 80ns                  |                 |  |
| 32 位 CPU 定时器              |                               | -     | 3                     | 3                     | 3               |  |
| 多通道缓冲串行端口(                | McBSP)/ SPI                   | 1     | 2(A/B)                | 2(A/B)                | 1(A)            |  |
| 串行外设接口 (SPI)              |                               | 0     | 1                     | 1                     | 1               |  |
| 串行通信接口 (SCI)              |                               | 0     | 3(A/B/C)              | 3(A/B/C)              | 2(A/B)          |  |
| 增强型控制器局域网络                | (eCAN)                        | 0     | 2(A/B)                | 2(A/B)                | 2(A/B)          |  |
| 内部集成电路 (I2C)              |                               | 0     | 1                     | 1                     | 1               |  |
| 通用 I/O 引脚(共享)             |                               | -     | 88                    | 88                    | 88              |  |
| 外部中断                      |                               | -     | 8                     | 8                     | 8               |  |
|                           | 176 引脚 PGF 封装                 | -     | 支持                    | 支持                    | 支持              |  |
| +1 ++                     | 176 引脚 PTP 封装                 | -     | 支持                    | 支持                    | 支持              |  |
| 封装                        | 179 焊球 ZHH                    | -     | 支持                    | 支持                    | 支持              |  |
|                           | 179 焊球 ZJZ                    | -     | 支持                    | 支持                    | 支持              |  |
|                           | A: -40°C 至 85°C               | -     | (PGF, ZHH, ZJZ)       | (PGF, ZHH, ZJZ)       | (PGF, ZHH, ZJZ) |  |
| 温度选项                      | S: -40°C 至 125°C              | -     | (PTP, ZJZ)            | (PTP, ZJZ)            | (PTP, ZJZ)      |  |
| 1000人文人也产兴                | Q: -40°C 至 125°C<br>(Q100 标准) | -     | (PTP, ZJZ) (PTP, ZJZ) |                       | (PTP, ZJZ)      |  |
| 产品状态(2)                   |                               | -     | TMS                   | TMS                   | TMS             |  |

<sup>(1)</sup> 一个类型变化代表一个外设模块中的主要功能特性差异。 在一个外设类型内,器件之间会有细微差异,而这些差异不会影响模块的基本功能性。 这些特定器件差异显示在《*TMS320x28xx,28xxx DSP* 外设参考手册》(文献编号<u>SPNU566</u>)列表中和外设参考指南中。

<sup>(2)</sup> 器件级说明,请见节 5.1,器件和开发支持工具命名规则。



#### 2.1 引脚分配

176 引脚 PGF/PTP 薄型四方扁平封装(LQFP)引脚分配显示在图 2-1中。 179 焊球 ZHH 球状引脚栅格阵列 (BGA) 端子分配将显示在图 2-2至图 2-5。 176 焊球 ZJZ 塑料球状引脚栅格阵列 (PBGA) 端子分配将显示在 图 2-6至图 2-9。表 2-3说明了每个引脚的功能。



图 2-1. F2833x, F2823x 176 引脚 PGF/PTP 薄型四方扁平封装 (LQFP)(顶视图)

注

PTP 封装底部的 PowerPAD 没有连接至芯片的接地 (GND)。 适当的 PowerPAD™ 封装散热 管理需要 PCB(印刷电路板)的相关支持。 需要在 PowerPAD 封装主体正下方的 PCB 表面 上安装内层散热焊盘。 内层散热焊盘的的大小应尽量大以散发要求的热量。 请注意在下方具 有外露散热垫的 PowerPAD 封装必须被焊盘焊接至 PCB。 请参阅《PowerPAD™ 耐热增强型 封装应用报告》(文献编号SLMA002)了解更多关于 PowerPAD 封装使用的信息。

ZHCS889M -JUNE 2007-REVISED AUGUST 2012

|   | 1                                      | 2                                           | 3                                  | 4                                           | 5                                      | 6                                         | 7                                         |                          |
|---|----------------------------------------|---------------------------------------------|------------------------------------|---------------------------------------------|----------------------------------------|-------------------------------------------|-------------------------------------------|--------------------------|
| Р | V <sub>SSAIO</sub>                     | ADCINB0                                     | ADCINB2                            | ADCINB6                                     | ADCREFP                                | V <sub>SS</sub>                           | GPIO21/<br>EQEP1B/<br>MDRA/<br>CANRXB     | P                        |
| N | ADCINA1                                | $V_{ m DDAIO}$                              | ADCINB1                            | ADCINB5                                     | ADCREFM                                | V <sub>DD</sub>                           | GPIO22/<br>EQEP1S/<br>MCLKXA/<br>SCITXDB  | N                        |
| M | ADCINA2                                | ADCLO                                       | ADCINA0                            | ADCINB4                                     | ADCRESEXT                              | V <sub>DD2A18</sub>                       | GPIO23/<br>EQEP1I/<br>MFSXA/<br>SCIRXDB   | M                        |
| L | ADCINA5                                | ADCINA4                                     | ADCINA3                            | ADCINB3                                     | ADCREFIN                               | GPIO18/<br>SPICLKA/<br>SCITXDB/<br>CANRXA | GPIO20/<br>EQEP1A/<br>MDXA/<br>CANTXB     | <br> <br> <br> <br> <br> |
| K | V <sub>SS1AGND</sub>                   | V <sub>DDA2</sub>                           | V <sub>SSA2</sub>                  | ADCINA7                                     | ADCINB7                                | V <sub>SS2AGND</sub>                      | GPIO19/<br>SPISTEA/<br>SCIRXDB/<br>CANTXA | К                        |
| J | GPIO17/<br>SPISOMIA/<br>CANRXB/<br>TZ6 | V <sub>DD</sub>                             | V <sub>SS</sub>                    | V <sub>DD1A18</sub>                         | ADCINA6                                | 6<br>J                                    | 7                                         |                          |
| Н | $V_{DD}$                               | GPIO14/<br>TZ3/XHOLD/<br>SCITXDB/<br>MCLKXB | GPIO13/<br>TZ2/<br>CANRXB/<br>MDRB | GPIO15/<br>TZ4/XHOLDA/<br>SCIRXDB/<br>MFSXB | GPIO16/<br>SPISIMOA/<br>CANTXB/<br>TZ5 | н                                         |                                           |                          |
| 1 | 1                                      |                                             | 3                                  | 44                                          | 5                                      | ı                                         | 00000                                     | 00000000                 |
|   |                                        |                                             |                                    |                                             |                                        |                                           | 00000                                     | 00000                    |

图 2-2. F2833x, F2823x 179 焊球 ZHH MicroStar BGATM (左上象限) (底视图)

ZHCS889M – JUNE 2007 – REVISED AUGUST 2012



|                                                             | 8                                      | 9                                          | 10              | 11                          | 12                         | 13                           | 14                           | _ |
|-------------------------------------------------------------|----------------------------------------|--------------------------------------------|-----------------|-----------------------------|----------------------------|------------------------------|------------------------------|---|
| P                                                           | V <sub>ss</sub>                        | GPIO33/<br>SCLA/<br>EPWMSYNCO/<br>ADCSOCBO | TMS             | TEST2                       | EMU1                       | GPIO48/<br>ECAP5/<br>XD31    | GPIO50/<br>EQEP1A/<br>XD29   | Р |
| N                                                           | GPIO25/<br>ECAP2/<br>EQEP2B/<br>MDRB   | GPIO32/<br>SDAA/<br>EPWMSYNCI/<br>ADCSOCAO | V <sub>SS</sub> | V <sub>SS</sub>             | тск                        | GPIO49/<br>ECAP6/<br>XD30    | V <sub>DDIO</sub>            | N |
| M                                                           | GPIO24/<br>ECAP1/<br>EQEP2A/<br>MDXB   | TDI                                        | TRST            | V <sub>DD3VFL</sub>         | V <sub>SS</sub>            | GPIO51/<br>EQEP1B/<br>XD28   | GPIO52/<br>EQEP1S/<br>XD27   | М |
| L                                                           | V <sub>DDIO</sub>                      | GPIO27/<br>ECAP4/<br>EQEP2S/<br>MFSXB      | XRS             | EMU0                        | GPIO53/<br>EQEP1I/<br>XD26 | GPIO54/<br>SPISIMOA/<br>XD25 | GPIO55/<br>SPISOMIA/<br>XD24 | L |
| K                                                           | GPIO26/<br>ECAP3/<br>EQEP2I/<br>MCLKXB | TDO                                        | TEST1           | GPIO56/<br>SPICLKA/<br>XD23 | GPIO58/<br>MCLKRA/<br>XD21 | GPIO57/<br>SPISTEA/<br>XD22  | V <sub>DD</sub>              | K |
|                                                             | 8                                      | 9                                          |                 |                             |                            |                              |                              |   |
|                                                             |                                        | J                                          | V <sub>SS</sub> | X2                          | V <sub>SS</sub>            | X1                           | XCLKIN                       | J |
|                                                             |                                        | н                                          | V <sub>ss</sub> | V <sub>DDIO</sub>           | V <sub>DD</sub>            | V <sub>SS</sub>              | GPIO59/<br>MFSRA/<br>XD20    | Н |
| 000000000000000000000000000000000000000                     |                                        |                                            | 10              | 11                          | 12                         | 13                           | 14                           | _ |
| 00000<br>00000<br>00000<br>00000<br>00000<br>000000<br>0000 |                                        |                                            |                 |                             |                            |                              |                              |   |

图 2-3. F2833x,F2823x 179 焊球 ZHH MicroStar BGA™ (右上象限) (底视图)

|   | 1                                            | 2                                       | 3                                    | _4                                        | 5                                      |                 |                   | 000000000000000000000000000000000000000 |
|---|----------------------------------------------|-----------------------------------------|--------------------------------------|-------------------------------------------|----------------------------------------|-----------------|-------------------|-----------------------------------------|
|   |                                              |                                         |                                      |                                           |                                        | ٦               | 00000             | 000000000000000000000000000000000000000 |
| G | V <sub>SS</sub>                              | GPIO11/<br>EPWM6B/<br>SCIRXDB/<br>ECAP4 | GPIO12/<br>TZ1/<br>CANTXB/<br>MDXB   | GPIO10/<br>EPWM6A/<br>CANRXB/<br>ADCSOCBO | GPIO9/<br>EPWM5B/<br>SCITXDB/<br>ECAP3 | G               |                   |                                         |
| F | GPIO8/<br>EPWM5A/<br>CANTXB/<br>ADCSOCAO     | GPIO7/<br>EPWM4B/<br>MCLKRA/<br>ECAP2   | $V_{DD}$                             | V <sub>SS</sub>                           | $V_{ m DDIO}$                          | F 6             | 7                 |                                         |
| E | GPIO6/<br>EPWM4A/<br>EPWMSYNCI/<br>EPWMSYNCO | GPIO4/<br>EPWM3A                        | GPIO5/<br>EPWM3B/<br>MFSRA/<br>ECAP1 | GPIO3/<br>EPWM2B/<br>ECAP5/<br>MCLKRB     | GPIO84/<br>XA12                        | GPIO81/<br>XA9  | V <sub>DDIO</sub> | E                                       |
| D | V <sub>SS</sub>                              | GPIO2/<br>EPWM2A                        | GPIO1/<br>EPWM1B/<br>ECAP6/<br>MFSRB | GPIO86/<br>XA14                           | GPIO83/<br>XA11                        | V <sub>SS</sub> | GPIO45/<br>XA5    | <br> <br>  D                            |
| С | GPIO0/<br>EPWM1A                             | GPIO29/<br>SCITXDA/<br>XA19             | V <sub>SS</sub>                      | GPIO85/<br>XA13                           | GPIO82/<br>XA10                        | GPIO80/<br>XA8  | V <sub>SS</sub>   | С                                       |
| В | V <sub>DD</sub>                              | GPIO30/<br>CANRXA/<br>XA18              | GPIO39/<br>XA16                      | V <sub>SS</sub>                           | $V_{DD}$                               | GPIO46/<br>XA6  | GPIO43/<br>XA3    | В                                       |
| А |                                              | GPIO31/<br>CANTXA/<br>XA17              | GPIO87/<br>XA15                      | V <sub>DDIO</sub>                         | V <sub>SS</sub>                        | GPIO47/<br>XA7  | GPIO44/<br>XA4    | A                                       |
|   | 1                                            | 2                                       | 3                                    | 4                                         | 5                                      | 6               | 7                 | 1                                       |

图 2-4. F2833x, F2823x 179 焊球 ZHH MicroStar BGA™ (左下象限) (底视图)





图 2-5. F2833x, F2823x 179 焊球 ZHH MicroStar BGA ™ (右下象限) (底视图)

18

ZHCS889M -JUNE 2007-REVISED AUGUST 2012



NSTRUMENTS

|   | 1                                           | 2                                      | 3                                           | 4                   | 5                   | 6                   | 7               |                     |
|---|---------------------------------------------|----------------------------------------|---------------------------------------------|---------------------|---------------------|---------------------|-----------------|---------------------|
| Ρ | V <sub>SSA2</sub>                           | V <sub>SS2AGND</sub>                   | ADCINB0                                     | ADCREFM             | ADCREFP             | ADCRESEXT           | ADCREFIN        | <br>                |
| N | V <sub>SSAIO</sub>                          | ADCLO                                  | ADCINB1                                     | ADCINB3             | ADCINB5             | ADCINB7             | EMU0            |                     |
| M | ADCINA2                                     | ADCINA1                                | ADCINA0                                     | ADCINB2             | ADCINB4             | ADCINB6             | TEST1           |                     |
| L | ADCINA5                                     | ADCINA4                                | ADCINA3                                     | $V_{	ext{SS1AGND}}$ | $V_{	exttt{DDAIO}}$ | V <sub>DD2A18</sub> | TEST2           | <br> <br> <br> <br> |
| K | ADCINA7                                     | ADCINA6                                | V <sub>DD1A18</sub>                         | $V_{DDA2}$          |                     |                     |                 |                     |
| J | GPIO15/<br>TZ4/XHOLDA/<br>SCIRXDB/<br>MFSXB | GPIO16/<br>SPISIMOA/<br>CANTXB/<br>TZ5 | GPIO17/<br>SPISOMIA/<br>CANRXB/<br>TZ6      | $V_{	extsf{DD}}$    |                     | V <sub>ss</sub>     | V <sub>ss</sub> |                     |
| Н | GPIO12/<br>TZ1/<br>CANTXB/<br>MDXB          | GPIO13/<br>TZ2/<br>CANRXB/<br>MDRB     | GPIO14/<br>TZ3/XHOLD/<br>SCITXDB/<br>MCLKXB | $V_{	extsf{DD}}$    |                     | V <sub>ss</sub>     | V <sub>ss</sub> |                     |
|   | ·                                           |                                        |                                             |                     | ı                   |                     |                 | 000                 |

图 2-6. F2833x, F2823x 176 焊球 ZJZ 塑料 BGA (左上象限) (底视图)

ZHCS889M – JUNE 2007 – REVISED AUGUST 2012



|   | 8                                         | 9                                        | 10                                      | 11                                        | 12                                         | 13                           | 14                           |   |
|---|-------------------------------------------|------------------------------------------|-----------------------------------------|-------------------------------------------|--------------------------------------------|------------------------------|------------------------------|---|
|   | EMU1                                      | GPIO20/<br>EQEP1A/<br>MDXA/<br>CANTXB    | GPIO23/<br>EQEP1I/<br>MFSXA/<br>SCIRXDB | GPIO26/<br>ECAP3/<br>EQEP2I/<br>MCLKXB    | GPIO33/<br>SCLA/<br>EPWMSYNCO/<br>ADCSOCBO | $V_{ss}$                     | V <sub>ss</sub>              | Р |
|   | GPIO18/<br>SPICLKA/<br>SCITXDB/<br>CANRXA | GPIO21/<br>EQEP1B/<br>MDRA/<br>CANRXB    | GPIO24/<br>ECAP1/<br>EQEP2A/<br>MDXB    | GPIO27/<br>ECAP4/<br>EQEP2S/<br>MFSXB     | TDI                                        | TDO                          | V <sub>DDIO</sub>            | N |
|   | GPIO19/<br>SPISTEA/<br>SCIRXDB/<br>CANTXA | GPIO22/<br>EQEP1S/<br>MCLKXA/<br>SCITXDB | GPIO25/<br>ECAP2/<br>EQEP2B/<br>MDRB    | GPIO32/<br>SDAA/<br>EPWMSYNCI/<br>ADSOCAO | TMS                                        | XRS                          | тск                          | М |
|   | $V_{DD}$                                  | V <sub>DD3VFL</sub>                      | V <sub>DDIO</sub>                       | TRST                                      | GPIO50/<br>EQEP1A/<br>XD29                 | GPIO49/<br>ECAP6/<br>XD30    | GPIO48/<br>ECAP5/<br>XD31    | L |
| • |                                           |                                          |                                         | V <sub>DD</sub>                           | GPIO53<br>EQEP1I/<br>XD26                  | GPIO52/<br>EQEP1S/<br>XD27   | GPIO51/<br>EQEP1B/<br>XD28   | К |
|   | V <sub>SS</sub>                           | V <sub>ss</sub>                          |                                         | V <sub>DD</sub>                           | GPIO56/<br>SPICLKA/<br>XD23                | GPIO55/<br>SPISOMIA/<br>XD24 | GPIO54/<br>SPISIMOA/<br>XD25 | J |
|   | V <sub>ss</sub>                           | V <sub>SS</sub>                          |                                         | GPIO59/<br>MFSRA/<br>XD20                 | GPIO58/<br>MCLKRA/<br>XD21                 | GPIO57/<br>SPISTEA/<br>XD22  | X2                           | Н |
|   |                                           |                                          |                                         |                                           |                                            |                              |                              | I |
| - |                                           |                                          |                                         |                                           |                                            |                              |                              |   |

图 2-7. F2833x, F2823x 176 焊球 ZJZ 塑料 BGA (右上象限) (底视图)

|   |                                                    |                                           |                                          |                    | ·               |                 |                                |      |
|---|----------------------------------------------------|-------------------------------------------|------------------------------------------|--------------------|-----------------|-----------------|--------------------------------|------|
| G | GPIO9/<br>EPWM5B/<br>SCITXDB/<br>ECAP3             | GPIO10/<br>EPWM6A/<br>CANRXB/<br>ADCSOCBO | GPIO11/<br>EPWM6B/<br>SCIRXDB/<br>ECAP4  | V <sub>DDIO</sub>  |                 | V <sub>ss</sub> | V <sub>ss</sub>                |      |
| F | GPIO6/<br>EPWM4A/<br>EPWMSYNCI/<br>EPWMSYNCO ECAP2 |                                           | GPIO8/<br>EPWM5A/<br>CANTXB/<br>ADCSOCAO | $V_{	exttt{DD}}$   |                 | V <sub>ss</sub> | $V_{ss}$                       |      |
| E | GPIO3/<br>EPWM2B/<br>ECAP5/<br>MCLKRB              | GPIO4/<br>EPWM3A                          | GPIO5/<br>EPWM3B/<br>MFSRA/<br>ECAP1     | $V_{	exttt{DDIO}}$ |                 |                 |                                |      |
| D | GPIO0/<br>EPWM1A                                   | GPIO1/<br>EPWM1B/<br>ECAP6/<br>MFSRB      | GPIO2/<br>EPWM2A                         | $V_{	exttt{DD}}$   | V <sub>DD</sub> | GPIO47/<br>XA7  | $\mathbf{V}_{	ext{	iny DDIO}}$ |      |
| С | GPIO29/<br>SCITXDA/<br>XA19                        | CITXDA/ CANRXA/                           |                                          | GPIO85/<br>XA13    | GPIO82/<br>XA10 | GPIO46/<br>XA6  | GPIO43/<br>XA3                 |      |
| В | V <sub>DDIO</sub>                                  | GPIO31/<br>CANTXA/<br>XA17                | GPIO87/<br>XA15                          | GPIO84/<br>XA12    | GPIO81/<br>XA9  | GPIO45/<br>XA5  | GPIO42/<br>XA2                 |      |
| Α | V <sub>ss</sub>                                    | V <sub>ss</sub>                           | GPIO86/<br>XA14                          | GPIO83/<br>XA11    | GPIO80/<br>XA8  | GPIO44/<br>XA4  | GPIO41/<br>XA1                 | <br> |
|   | 1                                                  | 2                                         | 3                                        | 4                  | 5               | 6               | 7                              | _    |

图 2-8. F2833x, F2823x 176 焊球 ZJZ 塑料 BGA (左下象限) (底视图)





|         | $V_{ss}$                   | V <sub>ss</sub>              |                              | $V_{	ext{DDIO}}$ | GPIO60/<br>MCLKRB/<br>XD19  | XCLKIN                      | X1                        | G |
|---------|----------------------------|------------------------------|------------------------------|------------------|-----------------------------|-----------------------------|---------------------------|---|
|         | $V_{ss}$                   | V <sub>ss</sub>              |                              | V <sub>DD</sub>  | GPIO63/<br>SCITXDC/<br>XD16 | GPIO62/<br>SCIRXDC/<br>XD17 | GPIO61/<br>MFSRB/<br>XD18 | F |
|         |                            |                              |                              | $V_{DD}$         | GPIO66/<br>XD13             | GPIO65/<br>XD14             | GPIO64/<br>XD15           | E |
|         | $V_{DD}$                   | V <sub>DD</sub>              | GPIO28/<br>SCIRXDA/<br>XZCS6 | $V_{	ext{DDIO}}$ | GPIO69/<br>XD10             | GPIO68/<br>XD11             | GPIO67/<br>XD12           | D |
|         | GPIO40/<br>XA0/XWE1        | GPIO36/<br>SCIRXDA/<br>XZCS0 | GPIO38/<br>XWE0              | GPIO78/<br>XD1   | GPIO75/<br>XD4              | GPIO71/<br>XD8              | GPIO70/<br>XD9            | С |
| 1       | GPIO37/<br>ECAP2/<br>XZCS7 | GPIO35/<br>SCITXDA/<br>XR/W  | GPIO79/<br>XD0               | GPIO77/<br>XD2   | GPIO74/<br>XD5              | GPIO72<br>XD7               | V <sub>ss</sub>           | В |
| 1 1 1 1 | XRD                        | GPIO34/<br>ECAP1/<br>XREADY  | XCLKOUT                      | GPIO76/<br>XD3   | GPIO73/<br>XD6              | $V_{	ext{DDIO}}$            | V <sub>ss</sub>           | A |
|         | 8                          | 9                            | 10                           | 11               | 12                          | 13                          | 14                        |   |

图 2-9. F2833x, F2823x 176 焊球 ZJZ 塑料 BGA (右上象限) (底视图)

22



#### 2.2 信号说明

表 2-3对这些信号进行了说明。 GPIO 功能(用粗斜体显示)在复位时为缺省值。 它们下面列出的外设信号是供替代的功能。 有些外设功能并不在所有器件上提供。 详细信息请见表 2-1和表 2-2。 输入不是 5V 耐压。 所有能够产生 XINTF 输出功能的引脚有 8mA(典型)的驱动强度。 即使引脚没有配置 XINTF 功能,也有此驱动能力。 所有其他引脚有一个 4mA 驱动力的驱动典型值(除另有注明外)。 所有 GPIO 引脚为 I/O/Z 且有一个内部上拉电阻器,此内部上拉电阻器可在每个引脚上有选择性的启用/禁用。 这一特性只适用于 GPIO 引脚。 GPIO0-GPIO11 引脚上的上拉电阻器在复位时并不启用。 GPIO12-GPIO87 引脚上的上拉电阻器复位时被启用。

表 2-3. 信号说明

|                     |                      | 引脚编号          | <u>1</u>      | 说明 <sup>(1)</sup>                                                                                                                                                                                                                                                                                                |  |  |  |
|---------------------|----------------------|---------------|---------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|
| 名称                  | PGF,<br>PTP<br>PIN # | ZHH<br>BALL # | ZJZ<br>BALL # |                                                                                                                                                                                                                                                                                                                  |  |  |  |
|                     |                      |               |               | JTAG                                                                                                                                                                                                                                                                                                             |  |  |  |
| TRST                | 78                   | M10           | L11           | 使用内部下拉电阻进行 JTAG 测试复位。 当被驱动为高电平时, $\overline{TRST}$ 使扫描系统获得器件运行的控制权。 如果这个信号未连接或者被驱动至低电平,此器件在功能模式下运转,并且测试复位信号被忽略。 注释: $\overline{TRST}$ 是一个高电平有效测试引脚并且必须在正常器件运行期间一直保持低电平。 在这个引脚上需要一个外部下拉电阻器。 这个电阻器的值应该基于适用于这个设计的调试器推进源代码的驱动强度。 通常一个 $2.2k\Omega$ 电阻器可提供足够的保护。 由于这是应用专用的,建议针对调试器和应用正确运行对每个目标板进行验证。 $(I,\downarrow)$ |  |  |  |
| TCK                 | 87                   | N12           | M14           | 带有内部上拉电阻 (I, ↑) 的 JTAG 测试时钟                                                                                                                                                                                                                                                                                      |  |  |  |
| TMS                 | 79                   | P10           | M12           | 带有内部上拉电阻器的 JTAG 测试模式选择 (TMS)。 这个串行控制输入在 TCK 上升沿上的 TAP 控制器中计时。 ( $I$ , $\uparrow$ )                                                                                                                                                                                                                               |  |  |  |
| TDI                 | 76                   | M9            | N12           | 带有内部上拉电阻的 JTAG 测试数据输入 (TDI)。 TDI 在 TCK 的上升沿上所选择的寄存器(指令或者数据)内计时。 (I, ↑)                                                                                                                                                                                                                                           |  |  |  |
| TDO                 | 77                   | K9            | N13           | JTAG 扫描输出,测试数据输出 (TDO)。 所选寄存器(指令或者数据)的内容被从 TCK 下降沿上的 TDO 移出。 (O/Z 8mA 驱动)                                                                                                                                                                                                                                        |  |  |  |
| EMU0                | 85                   | L11           | N7            | 仿真器引脚 0。当TRST被驱动至高电平时,这个引脚被用作一个到(或者来自)仿真器系统的中断并且在 JTAG 扫面过程中被定义为输入/输出。 这个引脚也被用于将器件置于边界扫面模式中。 在 EMU0 引脚处于逻辑高电平状态并且 EMU1 引脚处于逻辑低电平状态时,TRST引脚的上升沿将把器件锁存在边界扫面模式。(I/O/Z,8mA 驱动强度↑)请注意:建议在这个引脚上连接一个外部上拉电阻器。 这个电阻器的值应该基于适用于这个设计的调试器推进源代码的驱动强度。 通常一个 2.2kΩ 至 4.7kΩ 的电阻器已可以满足要求。 由于这是应用专用的,建议针对调试器和应用正确运行对每个目标板进行验证。      |  |  |  |
| EMU1                | 86                   | P12           | P8            | 仿真器引脚 1。当TRST被驱动至高电平时,这个引脚被用作一个到(或者来自)仿真器系统的中断并且在 JTAG 扫面过程中被定义为输入/输出。 这个引脚也被用于将器件置于边界扫面模式中。 在 EMU0 引脚处于逻辑高电平状态并且 EMU1 引脚处于逻辑低电平状态时,TRST引脚的上升沿将把器件锁存在边界扫面模式。(I/O/Z,8mA 驱动强度↑)请注意:建议在这个引脚上连接一个外部上拉电阻器。 这个电阻器的值应该基于适用于这个设计的调试器推进源代码的驱动强度。 通常一个 2.2kΩ 至 4.7kΩ 的电阻器已可以满足要求。 由于这是应用专用的,建议针对调试器和应用正确运行对每个目标板进行验证。      |  |  |  |
|                     |                      |               |               | 闪存                                                                                                                                                                                                                                                                                                               |  |  |  |
| V <sub>DD3VFL</sub> | 84                   | M11           | L9            | 3.3V 闪存内核电源引脚。 这个引脚应该一直被连接至 3.3V。                                                                                                                                                                                                                                                                                |  |  |  |
| TEST1               | 81                   | K10           | M7            | 测试引脚。 为 TI 预留。 必须被保持为未连接。 (I/O)                                                                                                                                                                                                                                                                                  |  |  |  |
| TEST2               | 82                   | P11           | L7            | 测试引脚。 为 TI 预留。 必须被保持为未连接。 (I/O)                                                                                                                                                                                                                                                                                  |  |  |  |
|                     |                      |               |               | 时钟                                                                                                                                                                                                                                                                                                               |  |  |  |
| XCLKOUT             | 138                  | C11           | A10           | 取自 SYSCLKOUT 的输出时钟。 XCLKOUT 或者与 SYSCLKOUT 的频率一样、或者为其一半,或为其四分之一。 这是由位 18: 16 (XTIMCLK) 和在 XINTCNF2 寄存器中的位 2 (CLKMODE) 控制的。 复位时,XCLKOUT=SYSCLKOUT/4。通过将 XINTCNF2[CLKOFF]设定为 1,XCLKOUT 信号可被关闭。 与其它 GPIO 引脚不同,复位时,不将 XCLKOUT 引脚置于一个高阻抗状态。 (O/Z,8mA 驱动)                                                               |  |  |  |
| XCLKIN              | 105                  | J14           | G13           | 外部振荡器输入。 这个引脚被用于从一个外部 3.3V 振荡器馈入一个时钟。 在这种情况下, X1 引脚必须连接到 GND。 如果使用到了晶振/谐振器(或 1.9V 外部振荡器被用来把时钟馈入 X1 引脚),此引脚必须连接到 GND。 (I)                                                                                                                                                                                         |  |  |  |



|           | 引脚编号                 |               |              |                                                                                                                                                                                                                                                       |  |  |  |  |
|-----------|----------------------|---------------|--------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|
| 名称        | PGF,<br>PTP<br>PIN # | ZHH<br>BALL # | ZJZ<br>BALL# | 说明 <sup>(1)</sup>                                                                                                                                                                                                                                     |  |  |  |  |
| X1        | 104                  | J13           | G14          | 内部/外部振荡器输入。 为了使用这个振荡器,一个石英晶振或者一个陶瓷电容器必须被连接在 X1 和 X2 上。 X1 引脚以 1.9V 内核数字电源为基准。 一个 1.9V 外部振荡器也可被连接至 X1 引脚。 在这种情况下,XCLKIN 引脚必须接地。 如果一个 3.3V 外部振荡器与XCLKIN 引脚一起使用的话,X1 必须接至 GND。 (I)                                                                       |  |  |  |  |
| X2        | 102                  | J11           | H14          | 内部振荡器输出。 可将一个石英晶振或者一个陶瓷电容器连接在 X1 和 X2。 如果 X2 未使用,它必须保持在未连接状态。 (O)                                                                                                                                                                                     |  |  |  |  |
|           | •                    | •             |              | 复位                                                                                                                                                                                                                                                    |  |  |  |  |
| XRS       | 80                   | L10           | M13          | 器件复位(输入)和安全装置复位(输出)。<br>器件复位。 XRS导致器件终止执行。 PC 将指向包含在位置 0x3FFFC0 中的地址。 当XRS<br>被置为高电平时,在 PC 指向的位置开始执行。 当一个安全装置复位发生时,这个引脚被<br>DSC 驱动至低电平。 安全装置复位期间,在 512 个 OSCCLK 周期的安全装置复位持续时间内, XRS引脚被驱动为低电平。 (I/OD,↑)<br>这个引脚的输出缓冲器是一个有内部上拉电阻的开漏器件。 建议由一个开漏器件驱动这个引脚。 |  |  |  |  |
| ADC 信号    |                      |               |              |                                                                                                                                                                                                                                                       |  |  |  |  |
| ADCINA7   | 35                   | K4            | K1           | ADC 组 A,通道 7 输入 (I)                                                                                                                                                                                                                                   |  |  |  |  |
| ADCINA6   | 36                   | J5            | K2           | ADC 组 A,通道 6 输入 (I)                                                                                                                                                                                                                                   |  |  |  |  |
| ADCINA5   | 37                   | L1            | L1           | ADC 组 A,通道 5 输入 (I)                                                                                                                                                                                                                                   |  |  |  |  |
| ADCINA4   | 38                   | L2            | L2           | ADC 组 A,通道 4 输入 (I)                                                                                                                                                                                                                                   |  |  |  |  |
| ADCINA3   | 39                   | L3            | L3           | ADC 组 A,通道 3 输入 (I)                                                                                                                                                                                                                                   |  |  |  |  |
| ADCINA2   | 40                   | M1            | M1           | ADC 组 A,通道 2 输入 (I)                                                                                                                                                                                                                                   |  |  |  |  |
| ADCINA1   | 41                   | N1            | M2           | ADC 组 A,通道 1 输入 (I)                                                                                                                                                                                                                                   |  |  |  |  |
| ADCINA0   | 42                   | М3            | МЗ           | ADC 组 A,通道 0 输入 (I)                                                                                                                                                                                                                                   |  |  |  |  |
| ADCINB7   | 53                   | K5            | N6           | ADC 组 B, 通道 7 输入 (I)                                                                                                                                                                                                                                  |  |  |  |  |
| ADCINB6   | 52                   | P4            | M6           | ADC 组 B, 通道 6 输入 (I)                                                                                                                                                                                                                                  |  |  |  |  |
| ADCINB5   | 51                   | N4            | N5           | ADC 组 B,通道 5 输入 (I)                                                                                                                                                                                                                                   |  |  |  |  |
| ADCINB4   | 50                   | M4            | M5           | ADC 组 B,通道 4 输入 (I)                                                                                                                                                                                                                                   |  |  |  |  |
| ADCINB3   | 49                   | L4            | N4           | ADC 组 B, 通道 3 输入 (I)                                                                                                                                                                                                                                  |  |  |  |  |
| ADCINB2   | 48                   | P3            | M4           | ADC 组 B, 通道 2 输入 (I)                                                                                                                                                                                                                                  |  |  |  |  |
| ADCINB1   | 47                   | N3            | N3           | ADC 组 B,通道 1 输入 (I)                                                                                                                                                                                                                                   |  |  |  |  |
| ADCINB0   | 46                   | P2            | P3           | ADC 组 B, 通道 0 输入 (I)                                                                                                                                                                                                                                  |  |  |  |  |
| ADCLO     | 43                   | M2            | N2           | 低基准(连接至模拟接地)(1)                                                                                                                                                                                                                                       |  |  |  |  |
| ADCRESEXT | 57                   | M5            | P6           | ADC 外部电流偏置电阻器。 将一个 22kΩ 电阻器接至模拟接地。                                                                                                                                                                                                                    |  |  |  |  |
| ADCREFIN  | 54                   | L5            | P7           | 外部基准输入 (I)                                                                                                                                                                                                                                            |  |  |  |  |

24

ZHCS889M – JUNE 2007 – REVISED AUGUST 2012

|                      | 引脚编号                 |              | <u>1</u>     |                                                                                                        |
|----------------------|----------------------|--------------|--------------|--------------------------------------------------------------------------------------------------------|
| 名称                   | PGF,<br>PTP<br>PIN # | ZHH<br>BALL# | ZJZ<br>BALL# | 说明 <b>(1)</b>                                                                                          |
| ADCREFP              | 56                   | P5           | P5           | 内部基准正输出。 要求将一个低等效串联电阻 (ESR)(低于 1.5Ω)的 2.2μF 陶瓷旁通电容器接至模拟接地。<br>注释: 使用 ADC 时钟速率从系统使用的电容器数据表中提取 ESR 技术规范。 |
| ADCREFM              | 55                   | N5           | P4           | 内部基准中输出。 要求将一个低等效串联电阻 (ESR)(低于 1.5Ω)的 2.2μF 陶瓷旁通电容器接至模拟接地。<br>注释: 使用 ADC 时钟速率从系统使用的电容器数据表中提取 ESR 技术规范。 |
|                      | 1                    |              |              | CPU 和 I/O 电源引脚                                                                                         |
| $V_{DDA2}$           | 34                   | K2           | K4           | ADC 模拟电源引脚                                                                                             |
| V <sub>SSA2</sub>    | 33                   | K3           | P1           | ADC 模拟接地引脚                                                                                             |
| $V_{DDAIO}$          | 45                   | N2           | L5           | ADC 模拟 I/O 电源引脚                                                                                        |
| V <sub>SSAIO</sub>   | 44                   | P1           | N1           | ADC 模拟 I/O 接地引脚                                                                                        |
| V <sub>DD1A18</sub>  | 31                   | J4           | K3           | ADC 模拟电源引脚                                                                                             |
| V <sub>SS1AGND</sub> | 32                   | K1           | L4           | ADC 模拟接地引脚                                                                                             |
| V <sub>DD2A18</sub>  | 59                   | M6           | L6           | ADC 模拟电源引脚                                                                                             |
| V <sub>SS2AGND</sub> | 58                   | K6           | P2           | ADC 模拟接地引脚                                                                                             |
| $V_{DD}$             | 4                    | B1           | D4           |                                                                                                        |
| $V_{DD}$             | 15                   | B5           | D5           |                                                                                                        |
| $V_{DD}$             | 23                   | B11          | D8           |                                                                                                        |
| $V_{DD}$             | 29                   | C8           | D9           |                                                                                                        |
| $V_{DD}$             | 61                   | D13          | E11          |                                                                                                        |
| $V_{DD}$             | 101                  | E9           | F4           |                                                                                                        |
| $V_{DD}$             | 109                  | F3           | F11          | CPU 和逻辑数字电源引脚                                                                                          |
| $V_{DD}$             | 117                  | F13          | H4           |                                                                                                        |
| $V_{DD}$             | 126                  | H1           | J4           |                                                                                                        |
| $V_{DD}$             | 139                  | H12          | J11          |                                                                                                        |
| $V_{DD}$             | 146                  | J2           | K11          |                                                                                                        |
| $V_{DD}$             | 154                  | K14          | L8           |                                                                                                        |
| $V_{DD}$             | 167                  | N6           |              |                                                                                                        |
| $V_{DDIO}$           | 9                    | A4           | A13          |                                                                                                        |
| $V_{DDIO}$           | 71                   | B10          | B1           |                                                                                                        |
| $V_{DDIO}$           | 93                   | E7           | D7           |                                                                                                        |
| $V_{DDIO}$           | 107                  | E12          | D11          |                                                                                                        |
| V <sub>DDIO</sub>    | 121                  | F5           | E4           | 数字 I/O 电源引脚                                                                                            |
| $V_{DDIO}$           | 143                  | L8           | G4           |                                                                                                        |
| V <sub>DDIO</sub>    | 159                  | H11          | G11          |                                                                                                        |
| V <sub>DDIO</sub>    | 170                  | N14          | L10          |                                                                                                        |
| $V_{DDIO}$           |                      |              | N14          |                                                                                                        |



|                                    |                      | 引脚编号          | <u>1.</u><br>7 | 衣 2-3. 旧 子配列 (continued)                                                            |
|------------------------------------|----------------------|---------------|----------------|-------------------------------------------------------------------------------------|
| 名称                                 | PGF,<br>PTP<br>PIN # | ZHH<br>BALL # | ZJZ<br>BALL#   | 说明 <b>(1)</b>                                                                       |
| V <sub>SS</sub>                    | 3                    | A5            | A1             |                                                                                     |
| V <sub>SS</sub>                    | 8                    | A10           | A2             |                                                                                     |
| V <sub>SS</sub>                    | 14                   | A11           | A14            |                                                                                     |
| V <sub>SS</sub>                    | 22                   | B4            | B14            |                                                                                     |
| V <sub>SS</sub>                    | 30                   | C3            | F6             |                                                                                     |
| V <sub>SS</sub>                    | 60                   | C7            | F7             |                                                                                     |
| V <sub>SS</sub>                    | 70                   | C9            | F8             |                                                                                     |
| V <sub>SS</sub>                    | 83                   | D1            | F9             |                                                                                     |
| $V_{SS}$                           | 92                   | D6            | G6             |                                                                                     |
| V <sub>SS</sub>                    | 103                  | D14           | G7             |                                                                                     |
| V <sub>SS</sub>                    | 106                  | E8            | G8             |                                                                                     |
| V <sub>SS</sub>                    | 108                  | E14           | G9             |                                                                                     |
| V <sub>SS</sub>                    | 118                  | F4            | H6             | 数字接地引脚                                                                              |
| $V_{SS}$                           | 120                  | F12           | H7             |                                                                                     |
| V <sub>SS</sub>                    | 125                  | G1            | H8             |                                                                                     |
| V <sub>SS</sub>                    | 140                  | H10           | H9             |                                                                                     |
| V <sub>SS</sub>                    | 144                  | H13           | J6             |                                                                                     |
| V <sub>SS</sub>                    | 147                  | J3            | J7             |                                                                                     |
| $V_{SS}$                           | 155                  | J10           | J8             |                                                                                     |
| V <sub>SS</sub>                    | 160                  | J12           | J9             |                                                                                     |
| V <sub>SS</sub>                    | 166                  | M12           | P13            |                                                                                     |
| V <sub>SS</sub>                    | 171                  | N10           | P14            |                                                                                     |
| V <sub>SS</sub>                    |                      | N11           |                |                                                                                     |
| V <sub>SS</sub>                    |                      | P6            |                |                                                                                     |
| V <sub>SS</sub>                    |                      | P8            |                |                                                                                     |
|                                    |                      | 1             |                | GPIO 和外设信号                                                                          |
| GPIO0<br>EPWM1A<br>-               | 5                    | C1            | D1             | 通用输入/输出 0 (I/O/Z)<br>增强型 PWM1 输出 A 和 HRPWM 通道 (O)<br>-                              |
| GPIO1<br>EPWM1B<br>ECAP6<br>MFSRB  | 6                    | D3            | D2             | 通用输入/输出 1 (I/O/Z)<br>增强 PWM1 输出 B (O)<br>增强型捕捉 6 输入/输出 (I/O)<br>McBSP-B 接收帧同步 (I/O) |
| GPIO2<br>EPWM2A<br>-               | 7                    | D2            | D3             | 通用输入/输出 2 (I/O/Z)<br>增强型 PWM2 输出 A 和 HRPWM 通道 (O)<br>-<br>-                         |
| GPIO3<br>EPWM2B<br>ECAP5<br>MCLKRB | 10                   | E4            | E1             | 通用输入/输出 3 (I/O/Z)<br>增强 PWM2 输出 B (O)<br>增强型捕捉 5 输入/输出 (I/O)<br>McBSP-B 接收帧同步 (I/O) |
| GPIO4<br>EPWM3A<br>-               | 11                   | E2            | E2             | 通用输入/输出 4 (I/O/Z)<br>增强型 PWM3 输出 A 和 HRPWM 通道 (O)<br>-<br>-                         |
| GPIO5<br>EPWM3B<br>MFSRA<br>ECAP1  | 12                   | E3            | E3             | 通用输入/输出 5 (I/O/Z)<br>增强 PWM3 输出 B (O)<br>McBSP-B 接收帧同步 (I/O)<br>增强型捕捉输入/输出 1 (I/O)  |

NSTRUMENTS



| 引脚编号                                     |                      | <u>1</u>      |              |                                                                                                                                                                                                                                                                                 |  |
|------------------------------------------|----------------------|---------------|--------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| 名称                                       | PGF,<br>PTP<br>PIN # | ZHH<br>BALL # | ZJZ<br>BALL# | 说明 <sup>(1)</sup>                                                                                                                                                                                                                                                               |  |
| GPIO6<br>EPWM4A<br>EPWMSYNCI<br>EPWMSNCO | 13                   | E1            | F1           | 通用输入/输出 6(I/O/Z)<br>增强型 PWM4 输出 A 和 HRPWM 通道 (O)<br>外部 ePWM 同步脉冲输入(I)<br>外部 ePWM 同步脉冲输出(O)                                                                                                                                                                                      |  |
| GPIO7<br>EPWM4B<br>MCLKRA<br>ECAP2       | 16                   | F2            | F2           | 通用输入/输出 7 (I/O/Z)<br>增强 PWM4 输出 B (O)<br>McBSP-B 接收时钟(I/O)<br>增强型捕捉输入/输出 2 (I/O)                                                                                                                                                                                                |  |
| GPIO8<br>EPWM5A<br>CANTXB<br>ADCSOCAO    | 17                   | F1            | F3           | 通用输入/输出 8 (I/O/Z)<br>增强型 PWM5 输出 A 和的 HRPWM 通道 (O)<br>增强型 CAN-B 传输 (O)<br>ADC 转换启动 A (O)                                                                                                                                                                                        |  |
| GPIO9<br>EPWM5B<br>SCITXDB<br>ECAP3      | 18                   | G5            | G1           | 通用输入/输出 9 (I/O/Z)<br>增强 PWM5 输出 B (O)<br>SCI-B 发送数据 (I/O)<br>增强型捕捉输入/输出 3 (I/O)                                                                                                                                                                                                 |  |
| GPIO10<br>EPWM6A<br>CANRXB<br>ADCSOCBO   | 19                   | G4            | G2           | 通用输入/输出 10 (I/O/Z)<br>增强型 PWM6 输出 A 和的 HRPWM 通道 (O)<br>增强型 CAN-B 接收 (O)<br>ADC 转换启动 B (O)                                                                                                                                                                                       |  |
| GPIO11<br>EPWM6B<br>SCIRXDB<br>ECAP4     | 20                   | G2            | G3           | 通用输入/输出 11 (I/O/Z)<br>增强型 PWM6 输出 B (O)<br>SCI-B 接收数据 (I)<br>增强型 CAP 输入/输出 4 (I/O)                                                                                                                                                                                              |  |
| GPIO12<br>TZ1<br>CANTXB<br>MDXB          | 21                   | G3            | H1           | 通用输入/输出 12 (I/O/Z)<br>触发区输入 1 (I)<br>增强型 CAN-B 传输 (O)<br>McBSP-B 串行数据传输 (O)                                                                                                                                                                                                     |  |
| GPIO13<br>TZ2<br>CANRXB<br>MDRB          | 24                   | H3            | H2           | 通用输入/输出 13 (I/O/Z)<br>触发区输入 2 (I)<br>增强型 CAN-B 接收 (O)<br>McBSP-B 串行数据接收 (O)                                                                                                                                                                                                     |  |
| GPI014  TZ3/XHOLD  SCITXDB               | 25                   | H2            | НЗ           | 通用输入/输出 14 (I/O/Z) 触发区输入 3/外部保持请求XHOLD, 当有效时(低电平),请求外部接口 XINIF 释放外部总线并将所有总线和选通脉冲置于一个高阻抗状态。为阻止该事件的发生,当TZ3信号变为有效,通过写入 XINTCNF2[HOLD] = 1 来禁用此功能。如果没有这样做,XINTF 总线将在TZ3变为低电平时随时进入高阻抗状态。在 ePWM 端,TZn信号在默认情况下被忽略,除非它们由代码启用。当任一当前的访问完成并且在 XINIF 上没有等待的访问时,XINIF 将释放总线。(I) SCI-B 传输 (O) |  |
| MCLKXB                                   |                      |               |              | McBSP-B 传输时钟 (I/O)                                                                                                                                                                                                                                                              |  |
| TZ4/XHOLDA                               | 26                   | H4            | J1           | 通用输入/输出 15 (I/O/Z) 触发区输入 4/ 外部保持确认。在 GPADIR 寄存器中,此选项的引脚功能基于所选择的方向。如果此引脚被配置为输入,则TZ4功能就会被选择。如果此引脚被配置为输出,则XHOLDA功能就会被选择。当 XININ 已经准予一个XHOLD请求时,XHOLDA被驱动至有效(低电平)。所有 XINIF 总线和选通闸门将处于高阻抗状态。当XHOLD信号被释放时,XHOLDA被释放。当XHOLDA为有效(低电平)时,外部器件应该只驱动外部总线。(I/O)                              |  |
| SCIRXDB<br>MFSXB                         |                      |               |              | SCI-B 接收 (I)<br>McBSP-B 传输帧同步 (I/O)                                                                                                                                                                                                                                             |  |
| GPIO16<br>SPISIMOA<br>CANTXB<br>TZ5      | 27                   | H5            | J2           | 通用输入/输出 16 (I/O/Z)<br>SPI 从器件输入,主器件输出(I/O)<br>增强型 CAN-B 发送 (O)<br>触发区输入 5 (I)                                                                                                                                                                                                   |  |
| GPIO17<br>SPISOMIA<br>CANRXB<br>TZ6      | 28                   | J1            | J3           | 通用输入/输出 17 (I/O/Z)<br>SPI-A 从器件输出,主器件输入(I/O)<br>增强型 CAN-B 接收 (I)<br>触发区输入 6 (I)                                                                                                                                                                                                 |  |



|                                         | 引脚编号                 |               |              |                                                                                    |  |  |  |
|-----------------------------------------|----------------------|---------------|--------------|------------------------------------------------------------------------------------|--|--|--|
| 名称                                      | PGF,<br>PTP<br>PIN # | ZHH<br>BALL # | ZJZ<br>BALL# | 说明 <b>(1)</b>                                                                      |  |  |  |
| GPIO18<br>SPICLKA<br>SCITXDB<br>CANRXA  | 62                   | L6            | N8           | 通用输入/输出 18 (I/O/Z)<br>SPI-A 时钟输入/输出 (I/O)<br>SCI-B 传输(O)<br>增强型 CAN-A 接收 (I)       |  |  |  |
| GPIO19<br>SPISTEA<br>SCIRXDB<br>CANTXA  | 63                   | K7            | M8           | 通用输入/输出 19 (I/O/Z)<br>SPI-A 从器件发送使能输入/输出 (I/O)<br>SCI-B 接收 (I)<br>增强型 CAN-A 传输 (O) |  |  |  |
| GPIO20<br>EQEP1A<br>MDXA<br>CANTXB      | 64                   | L7            | P9           | 通用输入/输出 20 (I/O/Z)<br>增强型 QEP1 输入 A (I)<br>McBSP-A 串行数据传输 (O)<br>增强型 CAN-B 传输 (O)  |  |  |  |
| GPIO21<br>EQEP1B<br>MDRA<br>CANRXB      | 65                   | P7            | N9           | 通用输入/输出 21 (I/O/Z)<br>增强型 QEP1 输入 B (I)<br>McBSP-A 串行数据接收 (1)<br>增强型 CAN-B 接收 (1)  |  |  |  |
| GPIO22<br>EQEP1S<br>MCLKXA<br>SCITXDB   | 66                   | N7            | M9           | 通用输入/输出 22 (I/O/Z)<br>增强型 QEP1 选通脉冲 (I/O)<br>McBSP-A 传输时钟 (I/O)<br>SCI-B 传输 (O)    |  |  |  |
| GPIO23<br>EQEP1I<br>MFSXA<br>CIRXDB     | 67                   | M7            | P10          | 通用输入/输出 23 (I/O/Z)<br>增强型 QEP1 索引 (I/O)<br>McBSP-A 传输帧同步 (I/O)<br>SCI-B 接收 (I)     |  |  |  |
| GPIO24<br>ECAP1<br>EQEP2A<br>MDXB       | 68                   | M8            | N10          | 通用输入/输出 24 (I/O/Z)<br>增强型捕获 1 (I/O)<br>增强型 QEP2 输入 A (I)<br>McBSP-B 串行数据传输 (O)     |  |  |  |
| GPIO25<br>ECAP2<br>EQEP2B<br>MDRB       | 69                   | N8            | M10          | 通用输入/输出 25 (I/O/Z)<br>增强型捕获 2 (I/O)<br>增强型 QEP2 输入 B (I)<br>McBSP-B 串行数据接收 (I)     |  |  |  |
| GPIO26<br>ECAP3<br>EQEP2I<br>MCLKXB     | 72                   | K8            | P11          | 通用输入/输出 26 (I/O/Z)<br>增强型捕获 3 (I/O)<br>增强型 QEP2 索引 (I/O)<br>McBSP-B 传输时钟 (I/O)     |  |  |  |
| GPIO27<br>ECAP4<br>EQEP2S<br>MFSXB      | 73                   | L9            | N11          | 通用输入/输出 27 (I/O/Z)<br>增强型捕获 4 (I/O)<br>增强型 QEP2 选通脉冲 (I/O)<br>McBSP-B 传输帧同步 (I/O)  |  |  |  |
| GPIO28<br>SCIRXDA<br>XZCS6              | 141                  | E10           | D10          | 通用输入/输出 28 (I/O/Z)<br>SCI 接收数据 (I)外部接口 区域 6 芯片选择 (O)                               |  |  |  |
| GPIO29<br>SCITXDA<br>XA19               | 2                    | C2            | C1           | 通用输入/输出29。 (I/O/Z)<br>SCI 传输数据 (O)<br>外部接口地址线路 19 (O)                              |  |  |  |
| GPIO30<br>CANRXA<br>XA18                | 1                    | B2            | C2           | 通用输入/输出 30 (I/O/Z)<br>增强型 CAN-A 接收 (I)<br>外部接口地址线路 18 (O)                          |  |  |  |
| GPIO31<br>CANTXA<br>XA17                | 176                  | A2            | B2           | 通用输入/输出 31 (I/O/Z)<br>增强型 CAN-A 传输 (I)<br>外部接口地址线路 17 (O)                          |  |  |  |
| GPIO32<br>SDAA<br>EPWMSYNCI<br>ADCSOCAO | 74                   | N9            | M11          | 通用输入/输出 32 (I/O/Z)<br>I2C 数据开漏双向端口 (I/OD)<br>增强型 PWM 外部同步脉冲输入 (I)<br>ADC 转换启动 A(O) |  |  |  |

28





|                                         | 引脚编号                 |               |              |                                                                                                                                         |
|-----------------------------------------|----------------------|---------------|--------------|-----------------------------------------------------------------------------------------------------------------------------------------|
| 名称                                      | PGF,<br>PTP<br>PIN # | ZHH<br>BALL # | ZJZ<br>BALL# | 说明 <sup>(1)</sup>                                                                                                                       |
| GPIO33<br>SCLA<br>EPWMSYNCO<br>ADCSOCBO | 75                   | P9            | P12          | 通用输入/输出 33 (I/O/Z)<br>I2C 时钟开漏双向端口 (I/OD)<br>增强型 PWM 外部同步脉冲输出 (O)<br>ADC 转换启动 B(O)                                                      |
| GPIO34<br>ECAP1<br>XREADY               | 142                  | D10           | А9           | 通用输入/输出 34 (I/O/Z)<br>增强型捕捉输入/输出 1 (I/O)<br>外部接口就绪信号。 请注意,此引脚始终是(直接)连接到 XINTF 的。 如果一个应用程<br>序使用引脚作为 GPIO,同时还使用了 XINTF,则应配置 XINTF 来忽略就绪。 |
| GPIO35<br>SCITXDA<br>XR/W               | 148                  | A9            | В9           | 通用输入/输出 35 (I/O/Z)<br>SCI 传输数据 (O)<br>外部接口读取,不能写入选通脉冲                                                                                   |
| GPIO36<br>SCIRXDA<br>XZCS0              | 145                  | C10           | C9           | 通用输入/输出 36 (I/O/Z)<br>SCI 接收数据 (I)<br>外部接口 0 区芯片选择 (O)                                                                                  |
| GPI037<br>ECAP2<br>XZCS7                | 150                  | D9            | В8           | 通用输入/输出 37 (I/O/Z)<br>增强型捕获输入/输出 2 (I/O)<br>外部接口 7 区芯片选择 (O)                                                                            |
| GPIO38<br>                              | 137                  | D11           | C10          | 通用输入/输出 38 (I/O/Z)<br>-                                                                                                                 |
| XWE0                                    |                      |               |              | 外部接口写入使能 0 (O)                                                                                                                          |
| GPIO39                                  | 175                  | В3            | C3           | 通用输入/输出 39 (I/O/Z)<br>-                                                                                                                 |
| XA16                                    |                      |               |              | 外部接口地址线路 16 (O)                                                                                                                         |
| GPIO40                                  | 151                  | D8            | C8           | 通用输入/输出 40 (I/O/Z)                                                                                                                      |
| XA0/XWE1                                | 151                  | Do            |              | -<br>  外部接口地址线路 0 / 外部接口写入使能 1(O)                                                                                                       |
| GPIO41                                  |                      |               | A7           | 通用输入/输出 41 (I/O/Z)                                                                                                                      |
| -<br>XA1                                | 152                  | A8            |              | -<br>  外部接口地址线路 1 (O)                                                                                                                   |
| GPIO42                                  |                      |               | B7           | 通用输入/输出 42 (I/O/Z)                                                                                                                      |
| -<br>XA2                                | 153                  | B8            |              | -<br>外部接口地址线路 2 (O)                                                                                                                     |
| GPIO43                                  |                      |               |              | 通用输入/输出 43 (I/O/Z)                                                                                                                      |
| -                                       | 156                  | B7            | C7           | -                                                                                                                                       |
| XA3                                     |                      |               |              | 外部接口地址线路 3 (O)                                                                                                                          |
| GPIO44                                  | 157                  | A7            | A6           | 通用输入/输出 44 (I/O/Z)<br>-                                                                                                                 |
| XA4                                     |                      |               |              | 外部接口地址线路 4 (O)                                                                                                                          |
| GPIO45                                  | 158                  | D7            | В6           | 通用输入/输出 45 (I/O/Z)<br>-                                                                                                                 |
| XA5                                     |                      |               | 50           | 外部接口地址线路 5 (O)                                                                                                                          |
| GPIO46                                  | 161                  | B6            | C6           | 通用输入/输出 46 (I/O/Z)                                                                                                                      |
| XA6                                     | 161                  | Бб            |              | -<br>外部接口地址线路 6 (O)                                                                                                                     |
| GPIO47                                  |                      | A6            | D6           | 通用输入/输出 47 (I/O/Z)                                                                                                                      |
| -<br>XA7                                | 162                  |               |              | -<br>  外部接口地址线路 7 (O)                                                                                                                   |
| GPIO48<br>ECAP5<br>XD31                 | 88                   | P13           | L14          | 通用输入/输出 48 (I/O/Z)<br>增强型捕捉输入/输出 5 (I/O)<br>外部接口数据线路 31 (I/O/Z)                                                                         |
| GPIO49<br>ECAP6<br>XD30                 | 89                   | N13           | L13          | 通用输入/输出 49 (I/O/Z)<br>增强型捕捉输入/输出 6 (I/O)<br>外部接口数据线路 30 (I/O/Z)                                                                         |
| GPIO50<br>EQEP1A<br>XD29                | 90                   | P14           | L12          | 通用输入/输出 50 (I/O/Z)<br>增强型 QEP1 输入 A (I/O)<br>外部接口数据线路 29 (I/O/Z)                                                                        |



|                            | 引脚编号                 |              |              |                                                                      |  |
|----------------------------|----------------------|--------------|--------------|----------------------------------------------------------------------|--|
| 名称                         | PGF,<br>PTP<br>PIN # | ZHH<br>BALL# | ZJZ<br>BALL# | 说明 <b>(1)</b>                                                        |  |
| GPIO51<br>EQEP1B<br>XD28   | 91                   | M13          | K14          | 通用输入/输出 51 (I/O/Z)<br>增强型 QEP1 输入 B (I)<br>外部接口数据线路 28 (I/O/Z)       |  |
| GPIO52<br>EQEP1S<br>XD27   | 94                   | M14          | K13          | 通用输入/输出 52 (I/O/Z)<br>增强型 QEP1 选通脉冲 (I/O)<br>外部接口数据线路 27 (I/O/Z)     |  |
| GPIO53<br>EQEP1I<br>XD26   | 95                   | L12          | K12          | 通用输入/输出 53 (I/O/Z)<br>增强型 QEP1 索引 (I/O)<br>外部接口数据线路 26 (I/O/Z)       |  |
| GPIO54<br>SPISIMOA<br>XD25 | 96                   | L13          | J14          | 通用输入/输出 54 (I/O/Z)<br>SPI-A 从器件输入,主器件输出 (I/O)<br>外部接口数据线路 25 (I/O/Z) |  |
| GPIO55<br>SPISOMIA<br>XD24 | 97                   | L14          | J13          | 通用输入/输出 55 (I/O/Z)<br>SPI-A 从器件输出,主器件输入 (I/O)<br>外部接口数据线路 24 (I/O/Z) |  |
| GPIO56<br>SPICLKA<br>XD23  | 98                   | K11          | J12          | 通用输入/输出 56 (I/O/Z)<br>SPI-A 时钟 (I/O)<br>外部接口数据线路 23 (I/O/Z)          |  |
| GPIO57<br>SPISTEA<br>XD22  | 99                   | K13          | H13          | 通用输入/输出 57 (I/O/Z)<br>SPI-A 从器件发送使能 (I/O)<br>外部接口数据线路 22 (I/O/Z)     |  |
| GPIO58<br>MCLKRA<br>XD21   | 100                  | K12          | H12          | 通用输入/输出 58 (I/O/Z)<br>McBSP-A 接收时钟 (I/O)<br>外部接口数据线路 21 (I/O/Z)      |  |
| GPIO59<br>MFSRA<br>XD20    | 110                  | H14          | H11          | 通用输入/输出 59 (I/O/Z)<br>McBSP-A 接收帧同步 (I/O)<br>外部接口数据线路 20 (I/O/Z)     |  |
| GPIO60<br>MCLKRB<br>XD19   | 111                  | G14          | G12          | 通用输入/输出 60 (I/O/Z)<br>McBSP-B 接收时钟 (I/O)<br>外部接口数据线路 19 (I/O/Z)      |  |
| GPIO61<br>MFSRB<br>XD18    | 112                  | G12          | F14          | 通用输入/输出 61 (I/O/Z)<br>McBSP-B 接收帧同步 (I/O)<br>外部接口数据线路 18 (I/O/Z)     |  |
| GPIO62<br>SCIRXDC<br>XD17  | 113                  | G13          | F13          | 通用输入/输出 62 (I/O/Z)<br>SCI-C 接收数据 (I/O)<br>外部接口数据线路 17 (I/O/Z)        |  |
| GPIO63<br>SCITXDC<br>XD16  | 114                  | G11          | F12          | 通用输入/输出 63 (I/O/Z)<br>SCI-C 发送数据 (O)<br>外部接口数据线路 16 (I/O/Z)          |  |
| GPIO64<br>-<br>XD15        | 115                  | G10          | E14          | 通用输入/输出 64 (I/O/Z)<br>-<br>外部接口数据线路 15 (O)                           |  |
| GPIO65<br>-<br>XD14        | 116                  | F14          | E13          | 通用输入/输出 65 (I/O/Z) - 外部接口数据线路 14 (I/O/Z)                             |  |
| GPIO66<br>-<br>XD13        | 119                  | F11          | E12          | 通用输入/输出 66 (I/O/Z) - 外部接口数据线路 13 (I/O/Z)                             |  |
| GPIO67                     | 122                  | E13          | D14          | 通用输入/输出 67 (I/O/Z)                                                   |  |
| XD12                       | 122                  |              |              | 外部接口数据线路 12 (I/O/Z)                                                  |  |
| GPIO68                     | 123                  | E11          | D13          | 通用输入/输出 68 (I/O/Z)                                                   |  |
| XD11<br>GPIO69             |                      | 124 F10      | F10 D12      | 外部接口数据线路 11 (I/O/Z)<br>通用输入/输出 69 (I/O/Z)                            |  |
| -<br>XD10                  | 124                  |              |              | -<br>外部接口数据线路 10 (I/O/Z)                                             |  |
| 72 IV                      |                      |              |              | /THP13 T 20 20 20 20 20 20 20 20 20 20 20 20 20                      |  |

ZHCS889M -JUNE 2007-REVISED AUGUST 2012

### 表 2-3. 信号说明 (continued)

|           |                      | 引脚编号         | <u>1</u>     |                             |
|-----------|----------------------|--------------|--------------|-----------------------------|
| 名称        | PGF,<br>PTP<br>PIN # | ZHH<br>BALL# | ZJZ<br>BALL# | 说明 <sup>(1)</sup>           |
| GPIO70    |                      |              | C14          | 通用输入/输出 70 (I/O/Z)          |
| XD9       | 127                  | D12          |              | -<br>外部接口数据线路 9 (I/O/Z)     |
| GPIO71    |                      | C14          | C13          | 通用输入/输出 71 (I/O/Z)          |
| -<br>XD8  | 128                  |              |              | -<br>  外部接口数据线路 8 (I/O/Z)   |
| GPIO72    |                      |              |              | 通用输入/输出 72 (I/O/Z)          |
| XD7       | 129                  | B14          | B13          | -<br>外部接口数据线路 7 (I/O/Z)     |
| GPIO73    |                      |              | A12          | 通用输入/输出 73 (I/O/Z)          |
| XD6       | 130                  | C12          |              | -<br>外部接口数据线路 6 (I/O/Z)     |
| GPIO74    |                      |              | B12          | 通用输入/输出 74 (I/O/Z)          |
| XD5       | 131                  | C13          |              | -<br>外部接口数据线路 5 (I/O/Z)     |
| GPIO75    |                      |              |              | 通用输入/输出 75 (I/O/Z)          |
| -<br>XD4  | 132                  | A14          | C12          | -<br>外部接口数据线路 4 (I/O/Z)     |
| GPIO76    |                      |              | A11          | 通用输入/输出 76 (I/O/Z)          |
| XD3       | 133                  | B13          |              | -<br>外部接口数据线路 3 (I/O/Z)     |
| GPIO77    |                      |              |              | 通用输入/输出 77 (I/O/Z)          |
| XD2       | 134                  | A13          | B11          | -<br>外部接口数据线路 2 (I/O/Z)     |
| GPIO78    |                      | 5.45         | C11          | 通用输入/输出 78 (I/O/Z)          |
| XD1       | 135                  | B12          |              | -<br>外部接口数据线路 1 (I/O/Z)     |
| GPIO79    | 100                  | 1.10         | D.1.0        | 通用输入/输出 79 (I/O/Z)          |
| XD0       | 136                  | A12          | B10          | -<br>外部接口数据线路 0 (I/O/Z)     |
| GPIO80    | 400                  | 00           | A5           | 通用输入/输出 80 (I/O/Z)          |
| XA8       | 163                  | C6           |              | -<br>外部接口地址线 8 (I/O/Z)      |
| GPIO81    | 101                  | <b>5</b> 0   | 5.5          | 通用输入/输出 81 (I/O/Z)          |
| XA9       | 164                  | E6           | B5           | -<br>外部接口地址线 9 (I/O/Z)      |
| GPIO82    | 105                  | 0.5          | C5           | 通用输入/输出 82 (I/O/Z)          |
| -<br>XA10 | 165                  | C5           |              | -<br>外部接口地址线 10 (I/O/Z)     |
| GPIO83    | 400                  | _            |              | 通用输入/输出 83 (I/O/Z)          |
| -<br>XA11 | 168                  | D5           | A4           | -<br>外部接口地址线 11 (I/O/Z)     |
| GPIO84    | 100                  |              | _            | 通用输入/输出 84 (I/O/Z)          |
| -<br>XA12 | 169                  | E5           | B4           | -<br>外部接口地址线路 12 (I/O/Z)    |
| GPIO85    | 470                  | C4           | C4           | 通用输入/输出 85 (I/O/Z)          |
| -<br>XA13 | 172                  |              |              | -<br>外部接口地址线路 13 (O)        |
| GPIO86    | 470                  | <b>C</b> .   | А3           | 通用输入/输出 86 (I/O/Z)          |
| -<br>XA14 | 173                  | D4           |              | -<br>外部接口地址线路 <b>14 (O)</b> |

31



|        | 引脚编号                |               |              |                    |
|--------|---------------------|---------------|--------------|--------------------|
| 名称     | PGF,<br>PTP<br>PIN# | ZHH<br>BALL # | ZJZ<br>BALL# | 说明 <sup>(1)</sup>  |
| GPIO87 |                     |               |              | 通用输入/输出 87 (I/O/Z) |
| -      | 174                 | A3            | B3           | -                  |
| XA15   |                     |               |              | 外部接口地址线路 15 (O)    |
| XRD    | 149                 | В9            | A8           | 外部接口读取使能           |

#### 3 功能概述



图 3-1. 功能方框图

ZHCS889M-JUNE 2007-REVISED AUGUST 2012



#### 3.1 内存映射



从图 3-2到图 3-4,采用的命名规则如下:

- 内存块不可升级。
- 外设帧 0, 外设帧 1, 外设帧 2, 和外设帧 3 内存映射只限于数据内存。 一个用户程序不能访问这些处于程序空间内的内存映射。
- 受保护意味着"写后读操作"的顺序被保存,而不是保存流水线顺序。 更多细节,请参阅《TMS320x2833x,2823x,系统控制和中断参考指南》(文献编号SPRUFBO)。
- 特定内存区域受 EALLOW 保护以防止配置之后的假写入。
- 位置 0x380080-0x38008F 包含 ADC 校准程序。 它不由用户编程。
- 如果 eCAN 模块未在应用中使用,提供的 RAM(LAM,MOTS,MOTO,和邮箱 RAM)可被用作通用 RAM。 为实现这一功能 CAN 模块时钟应被启用。



ZHCS889M - JUNE 2007 - REVISED AUGUST 2012



图 3-2. F28335, F28235 内存映射





图 3-3. F28334, F28234 内存映射



图 3-4. F28332, F28232 内存映射



## 表 3-1. F28335, F28235 中闪存扇区的地址

| 地址范围                | 程序和数据空间                   |
|---------------------|---------------------------|
| 0x30 0000-0x30 7FFF | 扇区 H (32K x 16)           |
| 0x30 8000-0x30 FFFF | 扇区 G (32K x 16)           |
| 0x31 0000-0x31 7FFF | 扇区 F (32K x 16)           |
| 0x31 8000-0x31 FFFF | 扇区 E (32K x 16)           |
| 0x32 0000-0x32 7FFF | 扇区 D (32K x 16)           |
| 0x32 8000-0x32 FFFF | 扇区 C (32K x 16)           |
| 0x33 0000-0x33 7FFF | 扇区 B (32K x 16)           |
| 0x33 8000-0x33 FF7F | 扇区 A (32K x 16)           |
| 0x33 FF80-0x33 FFF5 | 当使用<br>代码安全模块时,编程至 0x0000 |
| 0x33 FFF6-0x33 FFF7 | 引导至闪存进入点<br>(程序分支指令所在的位置) |
| 0x33 FFF8-0x33 FFFF | 安全密码<br>(128 位)(不要设定为全零)  |

### 表 3-2. F28334, F28234 中闪存扇区的地址

| 地址范围                 | 程序和数据空间                   |
|----------------------|---------------------------|
| 0x32 0000-0x32 3FFF  | 扇区 H (16K x 16)           |
| 0x32 4000-0x32 7FFF  | 扇区 G (16K x 16)           |
| 0x32 8000-0x32 BFFF  | 扇区 F (16K x 16)           |
| 0x32 C000-0x32 FFFF  | 扇区 E (16K x 16)           |
| 0x33 0000-0x33 3FFF  | 扇区 D (16K x 16)           |
| 0x33 4000-0x33 7FFFF | 扇区 C (16K x 16)           |
| 0x33 8000-0x33 BFFF  | 扇区 B (16K x 16)           |
| 0x33 C000-0x33 FF7F  | 扇区 A (16K x 16)           |
| 0x33 FF80-0x33 FFF5  | 当使用<br>代码安全模块时,编程至 0x0000 |
| 0x33 FFF6-0x33 FFF7  | 引导至闪存进入点<br>(程序分支指令所在的位置) |
| 0x33 FFF8-0x33 FFFF  | 安全密码(128 位)<br>(不要设定为全零)  |

# 表 3-3. F28332, F28232 中闪存扇区的地址

| 地址范围                 | 程序和数据空间               |  |  |
|----------------------|-----------------------|--|--|
| 0x33 0000-0x33 3FFF  | 扇区 D (16K x 16)       |  |  |
| 0x33 4000-0x33 7FFFF | 扇区 C (16K x 16)       |  |  |
| 0x33 8000-0x33 BFFF  | 扇区 B (16K x 16)       |  |  |
| 0x33 C000-0x33 FF7F  | 扇区 A (16K x 16)       |  |  |
| 0x33 FF80-0x33 FFF5  | 当使用代码安全模块时,编程至 0x0000 |  |  |
| 0x33 FFF6-0x33 FFF7  | 引导至闪存进入点(程序分支指令所在的位置) |  |  |
| 0x33 FFF8-0x33 FFFF  | 安全密码(128 位)(不要设定为全零)  |  |  |

INSTRUMENTS



注

- 当代码安全密码被编辑时, 0x33FF80 到 0x33F FF5 间的所有地址不能被用作程序代码或者数据。 这些位置必须被设定为 0x0000。
- 如果代码安全特性未被使用,地址 0x33FF80 至 0x33FFEF 可被用于代码或者数据。地址 0x33FF0-0x33FF5 为数据保留且不能包含程序代码。

表 3-4显示如何处理这些内存地址。

### 表 3-4. 处理安全代码位置

| 地址                | 闪存                    |         |  |
|-------------------|-----------------------|---------|--|
|                   | 代码安全被启用       代码安全被禁用 |         |  |
| 0x33FF80-0x33FFEF | 用 0x0000 填充           | 应用代码和数据 |  |
| 0x33FFF0-0x33FFF5 | 用 <b>0x0000</b> 填允    | 只为数据保留。 |  |

外设帧 1,外设帧 2,以及外设帧 3 被编成一组以使这些块成为受保护的写入/读取外设块。 受保护模式确保所有到这些块的访问如文档中所描述的一样。由于 C28x 管线,在对不同内存位置读取之前的写入操作将出现在 CPU 内存总线上相反的顺序。 这会导致特定外设应用中的问题,在此类应用中,用户认为写入会首先发生(如文档所描述的那样)。 C28x CPU 支持一个块保护模式,在这个模式中,可对一个内存区域进行保护,以确保操作按照本文档所描述的那样发生(代价增加了额外周期以校正运行) 可对这个模式进行编程,并且,缺省情况下,它将保护所选的区域。



针对内存映射区域内不同空间的等待状态列在表 3-5中。

## 表 3-5. 等待状态

| 区域 (AREA)     | 等待状态<br>(CPU)            | 等待状态<br>(DMA) <sup>(1)</sup> | 注释                                                                                      |
|---------------|--------------------------|------------------------------|-----------------------------------------------------------------------------------------|
| M0 和 M1 SARAM | 0 - 等待                   |                              | 固定的                                                                                     |
| 外设帧 0         | 0 - 等待 (写入)              | 0 - 等待(读取)                   |                                                                                         |
|               | 1 - 等待(读取)               | 无权限 (写入)                     |                                                                                         |
| 外设帧 3         | 0 - 等待 (写入)              | 0 - 等待(写入)                   | 假设 CPU 和 DMA 之间没有冲突。                                                                    |
|               | 2 - 等待(读取)               | 1 - 等待(读取)                   |                                                                                         |
| 外设帧 1         | 0 - 等待(写入)               | 无访问                          | 周期可由已生成的外设扩展。                                                                           |
|               | 2 - 等待(读取)               |                              | 向外设帧 1 寄存器连续(背靠背)写入将经历一个 1 周期管道<br>命中(1 周期延迟)                                           |
| 外设帧 2         | 0 - 等待(写入)               | 无访问                          | 固定的 周期不可由外设扩展。                                                                          |
|               | 2 - 写入(读取)               |                              |                                                                                         |
| L0 SARAM      | 0 - 等待                   | 无访问                          | 假定没有 CPU 冲突                                                                             |
| L1 SARAM      |                          |                              |                                                                                         |
| L2 SARAM      |                          |                              |                                                                                         |
| L3 SARAM      |                          |                              |                                                                                         |
| L4 SARAM      | 0 - 等待数据(读取)             | 0 - 等待                       | 假设 CPU 和 DMA 之间没有冲突。                                                                    |
| L5 SARAM      | 0 - 等待数据(写入)             |                              |                                                                                         |
| L6 SARAM      | 1 - 等待项目(读取)             |                              |                                                                                         |
| L7 SARAM      | 1 - 等待项目(写入)             |                              |                                                                                         |
| XINTF         | 可编程                      | 可编程                          | 通过由 XTIMING 寄存器设定或通过外部 XREADY 信号扩展,来满足系统的时序要求。                                          |
|               |                          |                              | 对于在 XINTF上的读取和写入,1 - 等待是在外部波形上的最小等待状态。                                                  |
|               | 0-写入缓冲器启用的最小写入等待         | 0-写入缓冲器启用的最小写入等待             | 0 - 假定写入缓冲器启用并且不满时针对写入的最小等待。<br>假设 CPU 和 DMA 之间没有冲突。 当 DMA 和 CPU 尝试同步冲突时,加入 1 周期延迟用于仲裁。 |
| OTP           | 可编程                      | 无访问                          | 由闪存寄存器设定。                                                                               |
|               | 1 - 等待最小                 |                              | 1 - 等待是等待状态所允许的最小数。可在一个减少的 CPU 频率上执行 1 等待状态操作。                                          |
| 闪存            | 可编程                      | 无访问                          | 由闪存寄存器设定。                                                                               |
|               | 1 - 页式等待最小值              |                              | 页式访问中不允许 0 - 等待最小                                                                       |
|               | 1 - 随机等待最小值<br>随机等待≥页式等待 |                              |                                                                                         |
| 闪存密码          | 16 - 等待固定                | 无访问                          | 密码位置的等待状态是固定的。                                                                          |
| 引导 - ROM      | 1 - 等待                   | 无访问                          | 0 - 等待速度无法实现。                                                                           |

<sup>(1)</sup> DMA 有一个 4 周期/字的基值。

ZHCS889M -JUNE 2007-REVISED AUGUST 2012



www.ti.com.cn

#### 3.2 简要说明

### 3.2.1 C28x CPU

**INSTRUMENTS** 

此F2833x (C28x+FPU)/F2823x (C28x)系列都属于 TMS320C2000™ 数字信号控制器 (DSC)平台。 基于 C28x+FPU 的控制器和 TI 现有的 C28xDSC具有相同的 32 位定点架构,但是还包括一个单精度(32 位) 的 IEEE 754 浮点单元(FPU)。 这是一个非常高效的的 C/C++ 引擎,它能使用户用高层次的语言开发他 们的系统控制软件。 这也使得能够使用 C/C++ 开发算术算法。 此器件在处理 DSP 算术任务时与处理系统 控制任务时同样有效而系统控制任务通常由微控制器器件处理。 这样的效率在很多系统中省却了对第二个处 理器的需要。 32 x 32 位 MAC 64 位处理能力使得控制器能够有效地处理更高的数字分辨率问题。 添加了 带有关键寄存器自动环境保存的快速中断响应,使得一个器件能够用最小的延迟处理很多异步事件。 此器件 有一个具有流水线式存储器访问的8级深受保护管道。这个流水线式操作使得此器件能够在高速执行而无 需求助于昂贵的高速存储器。 特别分支超前硬件大大减少了条件不连续而带来的延迟。 特别存储条件操作 进一步提升了性能。

F2823x 系列也是 TMS320C2000™ 数字信号控制器(DSC) 平台的成员,但它不含浮点单元 (FPU)。

## 3.2.2 内存总线(哈弗总线架构)

与很多DSC类型器件一样,多总线被用于在内存和外设以及 CPU 之间移动数据。 C28x 内存总线架构包含 一个程序读取总线、数据读取总线和数据写入总线。 此程序读取总线由 22 条地址线路和 32 条数据线路组 成。数据读取和写入总线由 32 条地址线路和 32 条数据线路组成。 32 位宽数据总线可实现单周期 32 位运 行。 多总线结构,通常称为哈弗总线,使得 C28x 能够在一个单周期内取一个指令、读取一个数据值和写入 一个数据值。 所有连接在内存总线上的外设和内存对内存访问进行优先级设定。 总的来说,内存总线访问 的优先级可概括如下:

最高级: 数据写入 (内存总线上不能同时进行数据和程序写入。)

> 程序写入 (内存总线上不能同时进行数据和程序写入。)

数据读取

程序读取 (内存总线上不能同时进行程序读取和取指令。)

最低级: 取指令 (内存总线上不能同时进行程序读取和取指令。)

### 3.2.3 外设总线

为了实现不同德州仪器 (TI)DSC系列器件间的外设迁移,2833x/2823x器件采用一个针对外设互连的外设总 线标准。 外设总线桥复用了多种总线,此总线将处理器内存总线组装进一个由 16 条地址线路和 16 条或者 32 条数据线路和相关控制信号组成的单总线中。 支持外设总线的三个版本。 一个版本只支持 16 位访 问(被称为外设帧 2)。 另外版本支持 16 位和 32 位访问(被称为外设帧 1)。 第三版本支持 DMA 访问 和 16 位以及 32 位访问(被称为外设帧 3)。



### 3.2.4 实时 JTAG 和分析

2833x/2823x器件使用标准的 IEEE1149.1 JTAG 接口。 此外,器件支持实时运行模式,在处理器正在运行、执行代码并且处理中断时,可修改存储器内容、外设、和寄存器位置。 用户也可以通过非时间关键代码进行单步操作,同时可在没有干扰的情况下启用即将被处理的时间关键中断。 此器件在 CPU 的硬件内执行实时模式。 这是2833x/2823x器件的独特功能,无需软件监控。 此外,还提供了特别分析硬件以实现硬件断点或者数据/地址观察点的设置并当一个匹配发生时生成不同的用户可选中断事件。

## 3.2.5 外部接口(XINTF)

这个异步接口由 20 条地址线路, 32 条数据线路, 和 3 个芯片选族线路组成。 此芯片选择线路被映射到 3 个外部区域,即区域 0, 6, 和 7。3 个区域中的每个区域可被设定为不同的等待状态数量、选通信号设置和保持时序,并且每个区域可被外部设定为扩展等待状态或者没有扩展等待状态。 设定的等待状态、芯片选择和可编程选通时序可实现到外部存储器和外设的无缝对接。

## 3.2.6 闪存

F28335/F28235 器件包含 256K x16 的嵌入式闪存存储器,被分别放置在 8 个 32K x16 扇区内。F28334/F28234 器件包含 128K x 16 的嵌入式闪存存储器,被分别放置在 8 个 16K x 16 扇区中。F28332/F28232 器件包含 64K x 16 的嵌入式闪存存储器,被分别放置在 4 个 16K x 16 扇区内。 所有器件还包含一个单 1K x 16 OTP 内存,其地址范围为 0x380400-0x3807FF。 用户能够在不改变其它扇区的同时单独擦除、编辑、和验证一个闪存扇区。 然而,不能使用闪存的一个扇区或者这个 OTP 来执行擦除/编辑其它扇区的闪存算法。 提供了特殊内存流水线操作以使闪存模块实现更高性能。 闪存 / OTP 被映射到程序和数据空间,因此,它可被用于执行代码或者存储数据信息。 请注意地址 0x33FFF0-0x33FFF5 为数据变量保留且不应包含程序代码。

### 注

闪存和 OTP 写入状态可由应用配置。 这使得运行在较低频率上的应用能够将闪存配置为使用较少的等待状态。

可通过在闪存选项寄存器中启用闪存流水线操作模式来提升闪存的效能。 这个模式被启用时,线性代码执行的效能将远远快于只由等待状态配置所表示的原始性能。 使用闪存管道模式的准确性能增加依应用而定。

与闪存选项、闪存等待状态、和 OTP 等待状态寄存器相关的更多信息,请见《TMS320x2833x, 2823x 系统控制和中断参考指南》(文献编号SPRUFNO)。

## 3.2.7 MO, M1 SARAM

所有2833x/2823x器件均包含单一访问存储器的两个区块,每个为 1Kx16 大小。 复位时,堆栈指针指向块 M1 的开始位置。 M0 和 M1 块,与所有其它 C28x 器件上的内存块一样,被映射到程序和数据空间。 因此,用户能够使用 M0 和 M1 来执行代码或者用于数据变量。 分区在连接器内执行。 C28x 器件提供了一个到编程器的统一内存映射。 这使得用高级语言编程变得更加容易。

ZHCS889M - JUNE 2007 - REVISED AUGUST 2012





### 3.2.8 L0, L1, L2, L3, L4, L5, L6, L7SARAM

F28335/F28235 和 F28334/F28234 都包含了 32K×16 的单一访问 RAM,每个被分为 8 个区块(L0-L7 且 每块 4K)。 F28332/F28232 包含 24K×16 单一访问 RAM,每个分为 6 个区块(L0-L5 且每块 4K)。 每个 块可被独立访问以大大减少 CPU 管线延迟。 每个块被映射到程序和数据空间。 L4, L5, L6, L7 可由 DMA 访问。

## 3.2.9 引导 ROM

引导 ROM 由厂家使用引导载入软件进行设定。 提供的引导模式信号告诉引导加载软件在加电时使用哪种引 导模式。 用户能够选择正常引导或者从外部连接下载新软件或者选择在内部闪存/ROM 中编辑的引导软件。 引导 ROM 还包含用于数学相关算法中的标准表,例如 SIN/COS 波形。

表 3-6. 引导模式选择

| 模式 | GPIO87/XA15 | GPIO86/XA14 | GPIO85/XA13 | GPIO84/XA12 | 模式 <sup>(1)</sup>    |
|----|-------------|-------------|-------------|-------------|----------------------|
| F  | 1           | 1           | 1           | 1           | 跳转到闪存                |
| E  | 1           | 1           | 1           | 0           | SCI-A boot           |
| D  | 1           | 1           | 0           | 1           | SPI-A 引导             |
| С  | 1           | 1           | 0           | 0           | I2C-A 引导             |
| В  | 1           | 0           | 1           | 1           | eCAN-A 引导            |
| Α  | 1           | 0           | 1           | 0           | McBSP-A 引导           |
| 9  | 1           | 0           | 0           | 1           | 跳转到 XINTF x16        |
| 8  | 1           | 0           | 0           | 0           | 跳转到 XINTF x32        |
| 7  | 0           | 1           | 1           | 1           | 跳转到 OTP              |
| 6  | 0           | 1           | 1           | 0           | 并行 GPIO I/O 引导       |
| 5  | 0           | 1           | 0           | 1           | 并行 XINTF 引导          |
| 4  | 0           | 1           | 0           | 0           | 跳转至 SARAM            |
| 3  | 0           | 0           | 1           | 1           | 分支到检查引导模式            |
| 2  | 0           | 0           | 1           | 0           | 跳转到闪存, 跳过 ADC 校准     |
| 1  | 0           | 0           | 0           | 1           | 跳转至 SARAM, 跳过 ADC 校准 |
| 0  | 0           | 0           | 0           | 0           | 跳转至 SCI, 跳过 ADC 校准   |

<sup>(1)</sup> 所有的 4 个 GPIO 引脚都有内部上拉电阻器。

模式 0, 1, 2表 3-6只用于 TI 调试。 应用程序中跳过 ADC 校准功能将导致 ADC 在规定的技 术规格之外运行



### 3.2.9.1 引导加载器使用的外设引脚

表 3-7显示了每一个外设引导加载器所使用的 GPIO 引脚。参考 GPIO 复用表以检查您是否希望将这些与任一外设的冲突使用到您的应用中。

表 3-7. 外设引导加载引脚

| 引导加载器 | 外设加载器引脚                                                                                 |
|-------|-----------------------------------------------------------------------------------------|
| SCI-A | SCIRXDA (GPIO28)<br>SCITXDA (GPIO29)                                                    |
| SPI-A | SPISIMOA (GPIO16) SPISOMIA (GPIO17) SPICLKA (GPIO18) SPISTEA(GPIO19)                    |
| IC2   | SDAA (GPIO32)<br>SCLA (GPIO33)                                                          |
| CAN   | CANRXA (GPIO30)<br>CANTXA (GPIO31)                                                      |
| McBSP | MDXA (GPIO20) MDRA (GPIO21) MCLKXA (GPIO22) MFSXA (GPIO23) MCLKRA (GPIO7) MFSRA (GPIO5) |

### 3.2.10 安全性

此器件支持高级安全性以保护用户固件不受反向工程的损坏。 这个安全性特有一个 128 位密码(针对 16 个等待状态的硬编码),此密码由用户编辑入闪存。 一个代码安全模块 (CSM) 用于保护闪存 / OTP 和 LO/L1/L2/L3 SARAM 块。 这个安全特性防止未经授权的用户通过 JTAG 端口检查内存内容,从外部内存执行代码或者试图引导加载一些将会输出安全内存内容的恶意软件。 为了启用到安全块的访问,用户必须写入与存储在闪存密码位置内的值相匹配的正确的 128 位 KEY(密钥)值。

除了 CSM, 仿真代码安全逻辑电路 (ECSL) 也已经被实现来防止未经授权的用户安全代码。 在仿真器连接时,任何对于闪存、用户 OTP, 或者 L0, L1, L2, 或 L3 内存的代码或者数据访问将触发 ECSL 错误并断开仿真连接。 为了实现安全代码仿真,同时保持 CSM 安全内存读取,用户必须向 KEY 寄存器的低 64 位写入正确的值,这个值与存储在闪存密码位置的低 64 位的值相符合。 请注意仍须执行闪存内所有 128 位密码的假读取。 如果密码位置的低 64 位为全 1(未被编辑),那么无须符合 KEY 值。

当使用闪存内设定的密码位置开始调试一个器件时(也就是说,调试是安全的),仿真器需要一些时间来控制 CPU。 在此期间,CPU 将开始运行,并可能执行一个访问 受保护 ECSL 区的指令。 如果这一情况发生,ECSL 将发生错误并使仿真器连接被断开。 这个问题有两个解决方案:

- 1. 首先是使用在等待中复位的仿真模式,该模式将保持器件在复位状态直到仿真器获得控制权。 仿真器必须支持此选项的这种模式。
- 2. 第二种选择是使用"分支至检查引导模式"引导选项。 这将进入一个环路,并不断轮询引导模式选择引脚。 通过重新映射 PC 到另一个地址,或通过把引导模式选择引脚更改为所需的引导模式,用户可以选择此引导模式,然后在仿真器被连接时退出这种模式。

注

- 当代码安全密码被编辑时,0xFF3380 到 0x33FFF5 间的所有地址不能被用作程序代码或者数据。这些位置必须被设定为 0x0000。
- 如果代码安全特性未被使用,地址 0x33FF80 至 0x33FFEF 可被用于代码或者数据。 地址 0x33FFF0-0x33FFF5 为数据保留且不能包含程序代码。

128 位密码(位于 0x33 FFF8-0x33 FFFF)必须被设定为全 0。 这样做的话将永久锁住此器件。



ZHCS889M -JUNE 2007-REVISED AUGUST 2012

### disclaimer

### 代码安全模块免责声明

这个器件所包含的代码安全模块 (CSM) 被设计用于对存储在相关内存(ROM 或者闪存)中的数据进行密码保护并且由德州仪器 (TI) 提供质量保证,与其标准条款和条件相一致,符合 TI 发布的规范以获得适用于这个器件的保修期。

但是,TI 不保证或表示 CSM 不会被危害或破坏,或不能通过其它方法存取关联的存储器中存储的数据。而且,除了上述内容外,TI 也未对本器件的 CSM 或操作做任何保证或表示,包括任何隐含的用于特定用途的商用性或适用性保证。

在任何情况下,TI 对以任何方法使用 CSM 或本器件产生的任何必然、特殊、间接、偶然或严重伤害不负任何责任,无论 TI 是否被告知存在这种伤害的可能性。 排除的损害包括但不限于数据丢失、信誉损失、无法使用、业务中断或其它经济损失。



### 3.2.11 外设中断扩展 (PIE) 块

PIE 块将许多中断源复用至中断输入的较小的集合中。 PIE 块能够支持多达 96 个外设中断。 在2833x/2823x中,96 中断中的58个被外设使用。96 个中断被分成8组,每组被提供12个CPU中断 线(INT1 或者 INT12)中的 1 个。 96 个中断中的每一个中断由其存储在一个可被用户写覆盖的专用 RAM 块中的矢量支持。 在处理这个中断时,这个矢量由 CPU 自动抽取。 抽取这个矢量以及保存关键 CPU 寄存 器将花费 8 个 CPU 时钟周期。 因此 CPU 能够对中断事件作出快速响应。 可以通过硬件和软件控制中断的 优先级。 每个中断都可以在 PIE 块内启用或禁用。

## 3.2.12 外部中断 (XINT1-XINT7, XNMI)

此器件支持 8 个被屏蔽的外部中断 (XINT1-XINT7, XNMI)。 XNMI 可被连接至 INT13 或者 CPU 的 NMI 中 断。 这些中断中的每一个可被选择用于负边沿、正边沿或者正负边沿触发,并且可被启用或禁用(包括 XNMI 在内)。 XINT1, XINT2,和 XNMI 还包含一个 16 位自由运行的上数计数器, 当检测到一个有效的中 断边沿时,该计数器复位为 0。 这个计数器可被用于为中断精确计时。 与 281x 器件不同,没有用于外部中 断的专用引脚。 XINT1, XINT2 和 XINT 中断可接受来自 GPIO0-GPIO31 引脚的输入。 XINT3-XINT7 中 断可接受来自 GPIO32-GPIO63 引脚的输入。

## 3.2.13 振荡器和锁相环 (PLL)

该器件可由一个外部振荡器计时或者由一个连接到片载振荡器电路的晶振计时。 提供的一个 PLL 支持高 达1031 个输入时钟缩放比。 PLL 比率可用软件中在器件运行时更改,这使得用户在需要低功耗运行时能够 按比例降低运行频率。 时序细节,请参考电气规范部分。 PLL 块可被设定为旁路模式。

### 3.2.14 安全装置

C 支持一个安全装置定时器。 用户软件必须在一个特定的时间范围内定期复位 CPU 安全装置计数器: 否 则, CPU 安全装置将生产一个到处理器的复位。 如果需要, 可禁用安全装置。

### 3.2.15 外设时钟

在外设闲置时,到每一个独立外设的时钟可被启用或禁用以减少功耗。此外,到串行端口(除了 I2C 和 eCAN 之外)和 ADC时钟的系统时钟可相对于 CPU 时钟进行缩放。 这样可去除外设时序到逐渐增加的 CPU 时钟速度的耦合。

### 3.2.16 低功率模式

此器件是完全静态 CMOS 器件。 提供三个低功耗模式:

将 CPU 置于低功耗模式。 可有选择性地关闭外设时钟并且只有那些在 IDLE 期间需要 IDLE(闲 置): 运行的外设保持运行状态。 来自激活外设或者安全装置定时器的已启用的中断将把处 理器从 IDLE 模式中唤醒。

STANDBY 关闭到 CPU 和外设的时钟。 在这个模式下,振荡器和 PLL 仍然运行。 一个外部中断 (待机): 事件将唤醒处理器和外设。 在检测到中断事件之后的下一个有效周期上,执行开始。

HALT(暂 关断内部振荡器 基本上,这个模式关断器件并将器件置于尽可能低的功耗模式中。一 个复位或者外部信号能将器件从这个模式中唤醒。 停):

46

## 3.2.17 外设帧 0, 1, 2, 3 (PFn)

此器件将外设分成四个部分。 外设映射如下:

PFO PIE: PIE 中断启用和控制寄存器加上 PIE 矢量表

:

闪存: 闪存写入状态寄存器

XINTF: 外部接口寄存器

DMA DMA 寄存器

定时器: CPU - 定时器 0, 1, 2 寄存器

CSM: 代码安全模块 KEY 寄存器

ADC: ADC 结果寄存器(双映射)

PF1 eCAN: eCAN 邮箱和控制寄存器

GPIO: GPIO MUX 配置和控制寄存器

ePWM: 增强型脉冲宽度调制器模块和寄存器(双映射)

eCAP: 增强型捕捉模块和寄存器

eQEP: 增强型正交解码器脉冲模块和寄存器

PF2 SYS: 系统控制寄存器

\* SCI: 串行通信接口 (SCI) 控制和 RX/TX 寄存器

SPI: 串行端口接口 (SPI) 和 RX/TX 寄存器

ADC: ADC 状态、控制和结果寄存器外部 ADC 接口

IC2: 内部电路模块和寄存器

XINT 外部中断寄存器

PF3 McBSP 多通道缓冲串行端口寄存器

:

ePWM: 增强型脉冲宽度调制器模块和寄存器(双映射)

### 3.2.18 通用输入/输出 (GPIO) 复用器

大多数的外设信号与通用输入/输出 (GPIO) 信号复用。 这使得用户能够在外设信号或者功能不使用时将一个引脚用作 GPIO。 复位时,GPIO 引脚被配置为输入。 针对 GPIO 模式或者外设信号模式,用户能够独立设定每一个引脚。 对于特定的输入,用户也可以选择输入限定周期的数量。 这是为了过滤掉有害的噪音毛刺脉冲。 GPIO 信号也可被用于使器件脱离特定低功耗模式。

### 3.2.19 32 位 CPU 定时器 (0, 1, 2)

CPU 定时器 0, 1, 和 2 是完全一样的 32 位定时器,这些定时器带有可预先设定的周期和 16 位时钟预分频。此定时器有一个 32 位倒数寄存器,此寄存器在计数器达到 0 时生成一个中断。 这个计数器的减量为被预分频值设置所分频的 CPU 时钟速度的值。 当此计数器达到 0 时,它自动重新载入一个 32 位的周期值。 CPU - 定时器 2 为实时 OS (RTOS)/BIOS 应用而被保留。 它被连接至 CPU 的 INT14。 如果 DSP/BIOS 未被使用,CPU 定时器 2 也可用于普通用途。 CPU 定时器 1 为通用定时器并被连接至 CPU 的 INT13。 CPU 定时器 0 也为通用定时器并被连接至 PIE 块。



### 3.2.20 控制外设

2833x/2823x器件支持以下用于嵌入式控制和通信的外设:

ePWM: 增强型 PWM 外设支持针对前缘和后缘边沿、被锁存的和逐周期触发机制的独立的和互补的 PWM 生成,可调节死区生成。 某些 PWM 引脚支持 HRPWM 特性。 ePWM 寄存器由 DMA 支持以便减少处理该外设的开销。

eCAP: 这个增强型捕捉外设使用一个 32 位时基并在连续/单次捕捉模式中记录多达四个可编程事件。

这个外设也被可被配置为生成一个辅助 PWN 信号。

eQEP: 增强型 QEP 外设使用一个 32 位位置计数器,使用捕捉单元和一个 32 位单元定时器分别支持低速测量和高速测量。 这个外设有一个安全装置定时器来检测电机停转和输入错误检测逻辑电路来识别 QEP 信号中的同步边沿转换。

ADC: ADC 块是一个 12 位、单端、16 通道转换器。 它包含两个用于同步采样的采样保持单元。 ADC 寄存器被 DMA 支持以便减少处理该外设的开销。

## 3.2.21 串行端口外设

此器件支持下列的串行通信外设:

eCAN: 这是 CAN 外设的增强型版本。 它支持 32 个邮箱、消息时间戳、并与 CAN 2.0B 兼容。

McBSP 多通道缓冲串行端口 (McBSP) 连接到 E1/T1 线路、语音质量编解码器以实现最新应 用或者高质量立体声音频 DAC 器件。 McBSP 接收和发送寄存器由 DMA 支持以大大减少处理这个外设所用的开销。 如果需要,每一个 McBSP 模块可被配置为一个 SPI

SPI: SPI 是一个高速、同步串行 I/O 端口,此端口可在设定的位传输速率上将一个设定长度(1 至 16 位)的串行比特流移入和移出器件。 通常,SPI 用于DSC和外部外设或者其它处理器之间的通信。 典型应用包括外部 I/O 或者从诸如移位寄存器、显示驱动器、和 ADC 等器件的外设扩展。 多器件通信由 SPI 的主控/受控操作支持。 在2833x/2823x 上,SPI 包含一个 16 级接收和发送 FIFO 来减少中断处理开销。

SCI: 串行通信接口是一个两线制异步串行端口,通常被称为 UART。 SCI 包含一个用于减少中断处理开销的 16 级接收和发送 FIFO。

I2C: 内部集成电路 (I2C) 模块提供一个 DSC和其它符合飞利浦半导体内部 IC 总线 (I2C-bus) 技术规范版本 2.1 并由一个 I2C-bus 相连的器件间的一个接口。 通过这个 I2C 模块,连接在这个两线制总线上的外部组件能够发送/接收高达 8 位数据到DSC或者从这些器件上接收高达 8 位数据。 在 2833x/2823x 上,I2C 包含一个 16 级接收和发送FIFO 来减少中断处理开销。

ZHCS889M - JUNE 2007 - REVISED AUGUST 2012



#### 3.3 寄存器映射

Instruments

此器件包含四个外设寄存器空间。 这些空间分类如下:

外设帧 0: 这些是直接映射到 CPU 内存总线的外设。 请参考 表 3-8。

外设帧 1 这些是映射到32位外设总线的外设。

请见表 3-9。

这些是映射到 16 位外设总线的外设。 外设帧 2:

请见表 3-10。

外设帧 3: 这些是被映射到 32 位的 DMA-可访问外设总线的外设。 请参阅表 3-11。

# 表 3-8. 外设帧 0 寄存器(1)

| 名称                                        | 地址范围                | 大小 (x 16) | 访问类型 <sup>(2)</sup> |
|-------------------------------------------|---------------------|-----------|---------------------|
| 器件仿真寄存器                                   | 0x00 0880-0x00 09FF | 384       | 受 EALLOW 保护         |
| 闪存寄存器(3)                                  | 0x00 0A80-0x00 0ADF | 96        | 受 EALLOW 保护         |
| 代码安全模块寄存器                                 | 0x00 0AE0-0x00 0AEF | 16        | 受 EALLOW 保护         |
| ADC 寄存器(双映射)<br>0 等待 (DMA),1 个等待 (CPU),只读 | 0x00 0B00-0x00 0B0F | 16        | 不受 EALLOW 保护        |
| XINTF 寄存器                                 | 0x00 0B20-0x00 0B3F | 32        | 受 EALLOW 保护         |
| CPU 定时器 0, CPU 定时器 1, CPU 定时器 2 寄存器       | 0x00 0C00-0x00 0C3F | 64        | 不受 EALLOW 保护        |
| PIE 寄存器                                   | 0x00 0CE0-0x00 0CFF | 32        | 不受 EALLOW 保护        |
| PIE 矢量表                                   | 0x00 0D00-0x00 0DFF | 256       | 受 EALLOW 保护         |
| DMA 寄存器                                   | 0x00 1000-0x00 11FF | 512       | 受 EALLOW 保护         |

在帧 0 中的寄存器支持 16 位和 32 位访问。

表 3-9. 外设帧 1 寄存器

| 名称                 | 地址范围                | 大小 (x 16) |
|--------------------|---------------------|-----------|
| eCAN-A 寄存器         | 0x00 6000-0x00 61FF | 512       |
| eCAN-B 寄存器         | 0x00 6200-0x00 63FF | 512       |
| ePWM1 + HRPWM1 寄存器 | 0x00 6800-0x00 683F | 64        |
| ePWM2 + HRPWM2 寄存器 | 0x00 6840-0x00 687F | 64        |
| ePWM3 + HRPWM3 寄存器 | 0x00 6880-0x00 68BF | 64        |
| ePWM4 + HRPWM4 寄存器 | 0x00 68C0-0x00 68FF | 64        |
| ePWM5 + HRPWM5 寄存器 | 0x00 6900-0x00 693F | 64        |
| ePWM6 + HRPWM6 寄存器 | 0x00 6940-0x00 697F | 64        |
| eCAP1 寄存器          | 0x00 6A00-0x00 6A1F | 32        |
| eCAP2 寄存器          | 0x00 6A20-0x00 6A3F | 32        |
| eCAP3 寄存器          | 6x40 6A00-0x00 0A5F | 32        |
| eCAP4 寄存器          | 6x60 6A00-0x00 0A7F | 32        |
| eCAP5 寄存器          | 6x80 6A00-0x00 0A9F | 32        |
| eCAP6 寄存器          | 0x00 6AA0-0x00 6ABF | 32        |
| eQEP1 寄存器          | 0x00 6B00-0x00 6B3F | 64        |
| eQEP2 寄存器          | 0x00 6B40-0x00 6B7F | 64        |
| GPIO 寄存器           | 0x00 6F80-0x00 6FFF | 128       |

如果寄存器是 EALLOW 受保护的,那么在 EALLOW 指令被执行前写入不能被执行。 EDIS 指令禁用写入以防止杂散代码或指针破坏寄存 器内容。

<sup>(3)</sup> 闪存寄存器也受到代码安全模块 (CSM) 的保护。



## 表 3-10. 外设帧 2 寄存器

| 名称        | 地址范围                | 大小 (x 16) |  |
|-----------|---------------------|-----------|--|
| 系统控制寄存器   | 0x00 7010-0x00 702F | 32        |  |
| SPI-A 寄存器 | 0x00 7040-0x00 704F | 16        |  |
| SCI-A 寄存器 | 0x00 7050-0x00 705F | 16        |  |
| 外部中断寄存器   | 0x00 7070-0x00 707F | 16        |  |
| ADC 寄存器   | 0x00 7100-0x00 711F | 32        |  |
| SCI-B 寄存器 | 0x00 7750-0x00 775F | 16        |  |
| SCI-C 寄存器 | 0x00 7770-0x00 777F | 16        |  |
| I2C-A 寄存器 | 0x00 7900-0x00 793F | 64        |  |

# 表 3-11. 外设帧 3 寄存器

| 名称                                  | 地址范围            | 大小 (x 16) |
|-------------------------------------|-----------------|-----------|
| McBSP-A 寄存器 (DMA)                   | 0x5000 -0x503 F | 64        |
| McBSP-B 寄存器 (DMA)                   | 0x5040 -0x507 F | 64        |
| ePWM1 + HRPWM1 (DMA) <sup>(1)</sup> | 0x5800 -0x583 F | 64        |
| ePWM2 + HRPWM2 (DMA)                | 0x5840 -0x587 F | 64        |
| ePWM3 + HRPWM3 (DMA)                | 0x5880-0x58BF   | 64        |
| ePWM4 + HRPWM4 (DMA)                | 0x58C0-0x58FF   | 64        |
| ePWM5 + HRPWM5 (DMA)                | 0x5900 -0x593 F | 64        |
| ePWM6 + HRPWM6 (DMA)                | 0x5940 -0x597 F | 64        |

<sup>(1)</sup> EPWM 和 HRPWM 模块可以被重新映射到可以被 DMA 模块访问的外设帧 3。 要做到这点,MAPCNF 寄存器(地址 0x702E)的位 0(MAPEPWM) 必须被设置为 1。此寄存器受 EALLOW 保护。 当此位为 0 时,ePWM 和 HRPWM 模块被映射到外设帧 1。

ZHCS889M -JUNE 2007-REVISED AUGUST 2012

# 3.4 器件仿真寄存器

这些寄存器用于控制 C28x CPU 的保护模式和监视某些关键器件信号。 表 3-12中对这些寄存器进行了定义。

表 3-12. 器件仿真寄存器

| 名称        | 地址范围             | 大小 (x 16) | 说明                              |              |        |  |
|-----------|------------------|-----------|---------------------------------|--------------|--------|--|
| DEVICECNF | 0x0880<br>0x0881 | 2         | 器件配置寄存器                         |              |        |  |
| PARTID    | 0x380090         | 1         | 部件 ID 寄存器                       | TMS320F28335 | 0x00EF |  |
|           |                  |           |                                 | TMS320F28334 | 0x00EE |  |
|           |                  |           |                                 | TMS320F28332 | 0x00ED |  |
|           |                  |           |                                 | TMS320F28235 | 0x00E8 |  |
|           |                  |           |                                 | TMS320F28234 | 0x00E7 |  |
|           |                  |           |                                 | TMS320F28232 | 0x00E6 |  |
| CLASSID   | 0x0882           | 1         | TMS320F2833x 浮                  | TMS320F28335 | 0x00EF |  |
|           |                  |           | 点<br> 类设备                       | TMS320F28334 | 0x00EF |  |
|           |                  |           | 八人田                             | TMS320F28332 | 0x00EF |  |
|           |                  |           | TMS320F2823x 浮                  | TMS320F28235 | 0x00E8 |  |
|           |                  |           | 点<br> 类设备                       | TMS320F28234 | 0x00E8 |  |
|           |                  |           | 八人出                             | TMS320F28232 | 0x00E8 |  |
| REVID     | 0x0883           | 1         | 修订版本 ID 寄存 x0001 - 芯片修订版本 A-TMS |              |        |  |
| PROTSTART | 0x0884           | 1         | 区块保护起始地址寄存器                     |              |        |  |
| PROTRANGE | 0x0885           | 1         | 区块保护范围地址寄存器                     |              |        |  |



#### 3.5 中断

图 3-5显示了不同的中断源是如何被复用的。



图 3-5. 外部和 PIE 中断源

52



图 3-6. 外部中断

8 个 PIE 块中断被组合进一个 CPU 中断中。 总共 12 个 CPU 中断组,每组 8 个中断,等于 96 个中断。 在2833x/2823x 器件上,这些中断中被外设使用的58个中断显示在表 3-13中。

TRAP #Vectornumber(矢量号)指令将程序控制发送至与指定的矢量相对用的中断处理例程。 TRAP #0 尝试传送程序控制到复位矢量所指向的地址。 然而,PIE 矢量表不含复位矢量。 因此,当 PIE 被启用时,TRAP #0 不应被使用。 这样做将导致未定义的运行状态。

当 PIE 被启用时,TRAP #1 至 TRAP #12 将传送程序控制到与 PIE 组中第一个矢量相对应的中断处理例程。例如:TRAP #1 从 INT1.1 取矢量,TRAP #2 从 INT2.1 取矢量,以此类推。





图 3-7. 使用 PIE 块的中断复用

## 表 3-13. PIE 外设中断(1)

| ODLI III |                       |                       |                       | PIE                   | 中断                   |                      |                      |                        |
|----------|-----------------------|-----------------------|-----------------------|-----------------------|----------------------|----------------------|----------------------|------------------------|
| CPU 中断   | INTx.8                | INTx.7                | INTx.6                | Tx.6 INTx.5 INTx.4    |                      | INTx.3               | INTx.2               | INTx.1                 |
| INT1     | WAKEINT<br>(LPM/WD)   | TINTO<br>(定时器 0)      | ADCINT<br>(ADC)       | XINT2                 | XINT1                | 被保留                  | SEQ2INT<br>(ADC)     | SEQ1INT<br>(ADC)       |
| INT2     | 被保留                   | 被保留                   | EPWM6_TZINT (ePWM6)   | EPWM5_TZINT (ePWM5)   | EPWM4_TZINT (ePWM4)  | EPWM3_TZINT (ePWM3)  | EPWM2_TZINT (ePWM2)  | EPWM1_TZINT<br>(ePWM1) |
| INT3     | 被保留                   | 被保留                   | EPWM6_INT<br>(ePWM6)  | EPWM5_INT<br>(ePWM5)  | EPWM4_INT<br>(ePWM4) | EPWM3_INT<br>(ePWM3) | EPWM2_INT<br>(ePWM2) | EPWM1_INT<br>(ePWM1)   |
| INT4     | 被保留                   | 被保留                   | ECAP6_INT<br>(eCAP6)  | ECAP5_INT<br>(eCAP5)  | ECAP4_INT<br>(eCAP4) | ECAP3_INT<br>(eCAP3) | ECAP2_INT<br>(eCAP2) | ECAP1_INT<br>(eCAP1)   |
| INT5     | 被保留                   | 被保留                   | 被保留                   | 被保留                   | 被保留                  | 被保留                  | EQEP2_INT (eQEP2)    | EQEP1_INT (eQEP1)      |
| INT6     | 被保留                   | 被保留                   | MXINTA<br>(McBSP-A)   | MRINTA<br>(McBSP-A)   | MXINTB<br>(McBSP-B)  | MRINTB<br>(McBSP-B)  | SPITXINTA<br>(SPI-A) | SPIRXINTA<br>(SPI-A)   |
| INT7     | 被保留                   | 被保留                   | DINTCH6<br>(DMA)      | DINTCH5<br>(DMA)      | DINTCH4<br>(DMA)     | DINTCH3<br>(DMA)     | DINTCH2<br>(DMA)     | DINTCH1<br>(DMA)       |
| INT8     | 被保留                   | 被保留                   | SCITXINTC<br>(SCI-C)  | SCIRXINTC<br>(SCI-C)  | 被保留                  | 被保留                  | I2CINT2A<br>(I2C-A)  | I2CINT1A<br>(I2C-A)    |
| INT9     | ECAN1_INTB<br>(CAN-B) | ECAN0_INTB<br>(CAN-B) | ECAN1_INTA<br>(CAN-A) | ECAN0_INTA<br>(CAN-A) | SCITXINTB<br>(SCI-B) | SCIRXINTB<br>(SCI-B) | SCITXINTA<br>(SCI-A) | SCIRXINTA<br>(SCI-A)   |
| INT10    | 被保留                   | 被保留                   | 被保留                   | 被保留                   | 被保留                  | 被保留                  | 被保留                  | 被保留                    |
| INT11    | 被保留                   | 被保留                   | 被保留                   | 被保留                   | 被保留                  | 被保留                  | 被保留                  | 被保留                    |
| INT12    | LUF<br>(FPU)          | LVF<br>(FPU)          | 被保留                   | XINT7                 | XINT6                | XINT5                | XINT4                | XINT3                  |

<sup>(1) 96</sup> 个可能中断中,目前有 58 个正在使用。 其余中断保留供未来的器件使用。 如果它们在 PIEIFRx 级被启用并且这个组中的中断没有一个被外设使用,这些中断可被用作软件中断。 否则,在意外地清除它们的标志同时修改 PIEIFR 的情况下,来自外设的中断也许会丢失。总的来说,在两个安全情况下,被保留的中断可被用作软件中断:

<sup>1)</sup> 组内没有外设使中断有效。

<sup>2)</sup> 没有外设中断被分配到这个组(例如, PIE 组 11)。

## 表 3-14. PIE 配置和控制寄存器

| 名称       | 地址              | 大小 (x 16) | 说明 <sup>(1)</sup> |
|----------|-----------------|-----------|-------------------|
| PIECTRL  | 0x0CE0          | 1         | PIE,控制寄存器         |
| PIEACK   | 0x0CE1          | 1         | PIE,确认寄存器         |
| PIEIER1  | 0x0CE2          | 1         | PIE,INT1 组启用寄存器   |
| PIEIFR1  | 0x0CE3          | 1         | PIE,INT1 组标志寄存器   |
| PIEIER2  | 0x0CE4          | 1         | PIE,INT2 组启用寄存器   |
| PIEIFR2  | 0x0CE5          | 1         | PIE,INT2 组标志寄存器   |
| PIEIER3  | 0x0CE6          | 1         | PIE,INT3 组启用寄存器   |
| PIEIFR3  | 0x0CE7          | 1         | PIE,INT3 组标志寄存器   |
| PIEIER4  | 0x0CE8          | 1         | PIE,INT4 组启用寄存器   |
| PIEIFR4  | 0x0CE9          | 1         | PIE,INT4 组标志寄存器   |
| PIEIER5  | 0x0CEA          | 1         | PIE,INT5 组启用寄存器   |
| PIEIFR5  | 0x0CEB          | 1         | PIE,INT5 组标志寄存器   |
| PIEIER6  | 0x0CEC          | 1         | PIE,INT6 组启用寄存器   |
| PIEIFR6  | 0x0CED          | 1         | PIE,INT6 组标志寄存器   |
| PIEIER7  | 0x0CEE          | 1         | PIE,INT7 组启用寄存器   |
| PIEIFR7  | 0x0CEF          | 1         | PIE,INT7 组标志寄存器   |
| PIEIER8  | 0x0CF0          | 1         | PIE,INT8 组启用寄存器   |
| PIEIFR8  | 0x0CF1          | 1         | PIE,INT8 组标志寄存器   |
| PIEIER9  | 0x0CF2          | 1         | PIE,INT9 组启用寄存器   |
| PIEIFR9  | 0x0CF3          | 1         | PIE,INT9 组标志寄存器   |
| PIEIER10 | 0x0CF4          | 1         | PIE,INT10 组启用寄存器  |
| PIEIFR10 | 0x0CF5          | 1         | PIE,INT10 组标志寄存器  |
| PIEIER11 | 0x0CF6          | 1         | PIE,INT11 组启用寄存器  |
| PIEIFR11 | 0x0CF7          | 1         | PIE,INT11 组标志寄存器  |
| PIEIER12 | 0x0CF8          | 1         | PIE,INT12 组启用寄存器  |
| PIEIFR12 | 0x0CF9          | 1         | PIE,INT12 组标志寄存器  |
| 被保留      | 0x 0CFA-0x 0CFF | 6         | 被保留               |

<sup>(1)</sup> PIE 配置和控制寄存器未受 EALLOW 模式保护。 PIE 矢量表受保护。



# 3.5.1 外部中断

表 3-15. 外部中断寄存器

| 名称       | 地址            | 大小 (x 16) | 说明           |
|----------|---------------|-----------|--------------|
| XINT1CR  | 0x00 7070     | 1         | XINT1 配置寄存器  |
| XINT2CR  | 0x00 7071     | 1         | XINT2 配置寄存器  |
| XINT3CR  | 0x00 7072     | 1         | XINT3 配置寄存器  |
| XINT4CR  | 0x00 7073     | 1         | XINT4 配置寄存器  |
| XINT5CR  | 0x00 7074     | 1         | XINT5 配置寄存器  |
| XINT6CR  | 0x00 7075     | 1         | XINT6 配置寄存器  |
| XINT7CR  | 0x00 7076     | 1         | XINT7 配置寄存器  |
| XNMICR   | 0x00 7077     | 1         | XNMI 配置寄存器   |
| XINT1CTR | 0x00 7078     | 1         | XINT1 计数器寄存器 |
| XINT2CTR | 0x00 7079     | 1         | XINT2 计数器寄存器 |
| 被保留      | 0x707A-0x707E | 5         |              |
| XNMICTR  | 0x00 707F     | 1         | XNMI 计数器寄存器  |

每个外部中断可由正边沿、负边沿或者正负边沿启用或禁用或者限定。 更多信息,请参阅《TMS320x2833x, 2823x 系统控制和中断参考指南》(文献编号SPRU0)。

### 3.6 系统控制

这个部分描述了振荡器、PLL 和计时机制、安全装置功能和低功耗模式。图 3-8列出了将要讨论的各种时钟和复位域。



A. CLKIN 是到 CPU 的时钟。 它作为 SYSCLKOUT 从 CPU 传出(也就是说, CLKIN 与 SYSCLKOUT 频率相同)。 如 何为 CLKIN 供源的图解请参阅图 3-9。

图 3-8. 时钟和复位域

注

从写入 PCLKCR0, PCLKCR1, 和 PCLKCR2 寄存器(启用外设时钟)发生到操作有效,有两个 SYSCLKOUT 周期延迟。在尝试访问外围设备配置寄存器前,必须把该延迟考虑在内。



PLL, 计时, 安全装置和低功率模式由表 3-16中列出的寄存器控制。

表 3-16. PLL, 时钟, 安全装置, 和低功率模式寄存器

| 名称      | 地址                  | 大小 (x 16) | 说明                 |
|---------|---------------------|-----------|--------------------|
| PLLSTS  | 0x00 7011           | 1         | PLL 状态寄存器          |
| 被保留     | 0x00 7012-0x00 7018 | 7         | 被保留                |
| 被保留     | 0x00 7019           | 1         | 被保留                |
| HISPCP  | 0x00 701A           | 1         | 高速外设时钟预分频寄存器       |
| LOSPCP  | 0x00 701B           | 1         | 低速外设时钟预分频寄存器       |
| PCLKCR0 | 0x00 701C           | 1         | 外设时钟控制寄存器 0        |
| PCLKCR1 | 0x00 701D           | 1         | 外设时钟控制寄存器 1        |
| LPMCR0  | 0x00 701E           | 1         | 低功率模式控制寄存器 0       |
| 被保留     | 0x00 701F           | 1         | 被保留                |
| PCLKCR3 | 0x00 7020           | 1         | 外设时钟控制寄存器 3        |
| PLLCR   | 0x00 7021           | 1         | PLL 控制寄存器          |
| SCSR    | 0x00 7022           | 1         | 系统控制与状态寄存器         |
| WDCNTR  | 0x00 7023           | 1         | 安全装置计数器寄存器         |
| 被保留     | 0x00 7024           | 1         | 被保留                |
| WDKEY   | 0x00 7025           | 1         | 安全装置复位密钥寄存器        |
| 被保留     | 0x00 7026-0x00 7028 | 3         | 被保留                |
| WDCR    | 0x00 7029           | 1         | 安全装置控制寄存器          |
| 被保留     | 0x00 702A-0x00 702D | 4         | 被保留                |
| MAPCNF  | 0x00 702E           | 1         | EPWM/HRPWM 重新映射寄存器 |

### 3.6.1 OSC 和 PLL 块

图 3-9显示了 OSC 和 PLL 块。



图 3-9. OSC 和 PLL 块方框图

片载振荡器电路启用一个使用 X1 和 X2 引脚连接至}2833x/2823x器件的晶振/谐振器。 如果片载振荡器未被使用,那么一个外部振荡器可被用在下列配置中的任何一个:

- 1. 一个 3.3V 外部振荡器可被直接接至 XCLKIN 引脚。 X2 引脚应被悬空,而 X1 引脚应在低电平时。 这个情况下的逻辑高电平不用超过  $V_{DDIO}$ 。
- 2. 一个1.9V(100MHz 器件时为 1.8V)外部振荡器可以直接连接到 X1 引脚。 X2 引脚应被悬空,而 XCLKIN 引脚应在低电平时。 这个情况下的逻辑高电平不应超过V<sub>DD</sub>。

图 3-10至图 3-12显示了这三个可能的输入时钟配置。



图 3-10. 使用一个 3.3V 外部振荡器



图 3-11. 使用一个1.9V外部振荡器



图 3-12. 使用内部振荡器

## 3.6.1.1 外部基准振荡器时钟选项

30MHz 外部石英晶振的典型技术规范如下:

- 基本模式、并联谐振
- C<sub>L</sub>(负载电容)=12pF
- C<sub>L1</sub>=C<sub>L2</sub>=24pF
- C<sub>并联</sub>=6pF
- ESR 范围 = 25 至 40Ω

TI 建议客户让谐振器/晶振销售商对他们销售的器件与 DSP 芯片一起工作的特性进行说明。 振谐器/晶体供应商具有调谐振谐电路的设备和专业技术。 销售商也可建议客户考虑适当的谐振组件值,这个值将在整个运行范围内产生合适的启动和稳定性。



### 3.6.1.2 基于 PLL 的时钟模块

此器件有一个片载、基于 PLL 的时钟模块。 这个模块为器件提供所有需要的时钟信号,以及对低功耗模式进入的控制。 PLL 有一个 4 位比率控制 PLLCR[DIV] 来选择不同的 CPU 时钟速率。 在写入 PLLCR 寄存器之前,安全装置模块应该被禁用。 在 PLL 模式稳定后,它可被重新启用(如果需要的话),重新启用的时间为 131072 个 OSCCLK 周期。 输入时钟和 PLLCR[DIV] 位应该在 PLL (VCOCLK) 的输出频率不超过300MHz 时候选择。

表 3-17. PLL 设置<sup>(1)</sup>

| DI I CDIDIVII (# (2) (3)        | DI L CTCIDIVCELL 0 = 1 4 | SYSCLKOUT (CLKIN) |                                 |  |  |
|---------------------------------|--------------------------|-------------------|---------------------------------|--|--|
| PLLCR[DIV] 值 <sup>(2) (3)</sup> | PLLSTS[DIVSEL]=0 或 1     | PLLSTS[DIVSEL]=2  | PLLSTS[DIVSEL]=3 <sup>(4)</sup> |  |  |
| 0000 (PLL 旁路)                   | OSCCLK/4(缺省)             | OSCCLK/2          | OSCCLK                          |  |  |
| 0001                            | (OSCCLK * 1)/4           | (OSCCLK * 1)/2    | -                               |  |  |
| 0010                            | (OSCCLK * 2)/4           | (OSCCLK * 2)/2    | -                               |  |  |
| 0011                            | (OSCCLK * 3)/4           | (OSCCLK * 3)/2    | -                               |  |  |
| 0100                            | (OSCCLK * 4)/4           | (OSCCLK * 4)/2    | -                               |  |  |
| 0101                            | (OSCCLK * 5)/4           | (OSCCLK * 5)/2    | -                               |  |  |
| 0110                            | (OSCCLK * 6)/4           | (OSCCLK * 6)/2    | -                               |  |  |
| 0111                            | (OSCCLK * 7)/4           | (OSCCLK * 7)/2    | -                               |  |  |
| 1000                            | (OSCCLK * 8)/4           | (OSCCLK * 8)/2    | -                               |  |  |
| 1001                            | (OSCCLK * 9)/4           | (OSCCLK * 9)/2    | -                               |  |  |
| 1010                            | (OSCCLK * 10)/4          | (OSCCLK * 10)/2   | _                               |  |  |
| 1011-1111                       | 被保留                      | 被保留               | 被保留                             |  |  |

- (1) 缺省情况下, PLLSTS [DIVSEL] 被配置为 /4。(引导 ROM 将这个配置改为 /2。)在写入 PLLCR 前, PLLSTS[DIVSEL] 必须为 0, 而只有当 PLLSTS[PLLOCKS]=1 时才应被改变。
- (2) PLL 控制寄存器 (PLLCR) 和 PLL 状态寄存器 (PLLSTS) 只能通过XRS信号或者一个安全装置复位被复位至它们的缺省值。 调试器或丢失时钟检测逻辑发出的复位信号无效。
- (3) 此寄存器受 EALLOW 保护。 更多信息,请参阅《TMS320x2833x, 2823x 系统控制和中断参考指南》(文献编号SPRUFB0))
- (4) 在 PLL 输出上的分频器是必须的以确保馈入内核的时钟的正确占空比。 出于这个原因,当 PLL 处于激活状态时,DIVSEL 值不许为 3。

表 3-18. CLKIN 分频选项

| PLLSTS [DIVSEL] | CLKIN 分频          |
|-----------------|-------------------|
| 0               | /4                |
| 1               | /4                |
| 2               | /2                |
| 3               | /1 <sup>(1)</sup> |

(1) 当 PLL 被绕过或关闭时,才能使用这个模式。

基于 PLL 的时钟模块提供两种操作模式:

- 晶振操作-这个模式允许使用一个外部晶振/谐振器来提供到器件的时基。
- 外部时钟源操作-这个模式允许内部振荡器被旁通。 此器件时钟由一个 X1 或者 XCLKIN 引脚上的外部时钟源输入生成。

表 3-19. 可能的 PLL 配置模式

| PLL 模式 | 注释                                                                                                                                                             | PLLSTS[DIVSEL] | CLKIN 和<br>SYSCLKOUT             |
|--------|----------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------|----------------------------------|
| PLL 关闭 | 由在 PLLSTS 寄存器中设置 PLLOFF 位的用户调用。 在此模式中,PLL 块被禁用。 这对降低系统噪声和低功率操作非常有用。 在进入此模式之前,必须先将 PLLCR 寄存器设置为 0x0000(PLL 旁路)。 CPU 时钟 (CLKIN) 直接源自 X1/X2, X1 或者 XCLKIN 上的输入时钟。 | 0, 1<br>2<br>3 | OSCCLK/4<br>OSCCLK/2<br>OSCCLK/1 |
| PLL 旁路 | PLL 旁路是加电或外部复位 (XRS) 时的默认 PLL 配置。 当 PLLCR 寄存器设置为 0x0000 时或在修改 PLLCR 寄存器已经被修改之后 PLL 锁定至新频率时,选择此模式。 在此模式中,PLL 本身被旁路,但未关闭。                                        | 0, 1<br>2<br>3 | OSCCLK/4<br>OSCCLK/2<br>OSCCLK/1 |

ZHCS889M -JUNE 2007-REVISED AUGUST 2012

### 表 3-19. 可能的 PLL 配置模式 (continued)

| PLL 模式 | 注释                                                              | PLLSTS[DIVSEL] | CLKIN 和<br>SYSCLKOUT     |
|--------|-----------------------------------------------------------------|----------------|--------------------------|
| PLL 启用 | 通过将非零值 n 写入 PLLCR 寄存器实现。 在写入 PLLCR 时,此器件将在 PLL 锁之前切换至 PLL 旁路模式。 | 0, 1<br>2      | OSCCLK*n/4<br>OSCCLK*n/2 |

### 3.6.1.3 输入时钟损失

在 PLL 启用或者 PLL 旁通模式中,如果输入时钟 OSCCLK 被去除或者缺失,PLL 仍将发布一个跛行模式时钟。 这个跛行模式时钟持续为 CPU 和典型频率为 1-5MHz 的外设计时。 额定情况下,跛行模式加电时并不运行,只在输入时钟已经首次出现时才运行。 在 PLL 旁通模式中,如果输入时钟被移除或者缺失,来自 PLL 的跛行模式时钟被自动引至 CPU。

通常情况下,当输入时钟出现时,安全装置计数器减量来启动一个安全装置复位或者 WDINT 中断。 然而,当外部输入时钟发生故障时,安全装置计数器停止减量(也就是说,安全装置计数器不会随着跛行模式时钟而改变)。 除此之外,器件将被复位并且"丢失的时钟状态" (MCLKSTS) 位将被设定。 这个条件可被应用固件用来检测输入时钟故障并为系统启动所需的关断过程。

注

在正确 CPU 运行频率绝对关键的应用中应该执行一个机制,通过这个机制,只要输入时钟出现故障,DSC 就被保持在复位状态。 例如,只要电容器充满电,一个 R-C 电路可被用于触发 DSC 的 $\overline{XRS}$ 引脚。 一个 I/O 引脚可被用于定期为电容器放电以防止其被完全充满。 这样一个电路也将有助于检测  $V_{DD3VFL}$ 电源轨的故障。



### **3.6.2** 安全装置块

2833x/2823x器材上的安全装置区块类似于 240x 和 281x 器件上使用的区块。 只要 8 位安全装置上数计数器达到了它的最大值,这个安全装置模块就生成一个输出脉冲,512 振荡器时钟宽度 (OSCCLK)。 要防止这种情况,用户可以禁用该计数器,或者必须通过软件定期将一个 0x55+0xAA 序列写入至安全装置密钥寄存器中,从而使安全装置计数器复位。图 3-13显示了安全装置模块内的各种功能块。



A. WDRST信号在 512 个 OSCCLK 周期内被驱动为低电平。

图 3-13. 安全装置模块

WDINT信号使得安全装置可被用作一个从 IDEL/STANDY 模式的唤醒。

在 STANDBY 模式中,器件上的所有外设关闭。 继续工作的唯一外设是安全装置。 WATCHDOG 模块将关闭 OSCCLK。 WDINT信号被馈送到 LPM 块以便它可以将器件从 STANDBY 唤醒(如已启用)。 更多细节,请见节 3.7,低功耗模式块。

在 IDLE 模式中, WDINT信号可通过 PIE 来生成一个到 CPU 的中断来将 CPU 从 IDEL 模式中唤醒。

在 HALT 模式中,不能使用此功能,这是因为振荡器(和 PLL)关闭,因此安全装置也关闭。

ZHCS889M -JUNE 2007-REVISED AUGUST 2012



WWW.ti.com.cn

## 3.7 低功率模式块

INSTRUMENTS

2833x/2823x器件的低功率模式和 240x 器件的模式相似。表 3-20总结了各种模式。

### 表 3-20. 低功率模式

| 模式      | LPMCR0 (1:0) | OSCCLK                          | CLKIN | SYSCLKOUT | 退出 <sup>(1)</sup>                                    |
|---------|--------------|---------------------------------|-------|-----------|------------------------------------------------------|
| IDLE    | 00           | 打开                              | 打开    | 打开(2)     | XRS、安全装置中断、任何启用的中断、XNMI                              |
| STANDBY | 01           | 打开<br>(安全装置仍在运行)                | 关闭    | 关闭        | XRS, 安全装置中断, GPIO 端口 A 信号, 调试器 <sup>(3)</sup> , XNMI |
| HALT    | 1X           | 关闭<br>(振荡器和 PLL 关闭,安全装<br>置不工作) | 关闭    | 关闭        | XRS, GPIO 端口 A 信号, XNMI, 调试器 <sup>(3)</sup>          |

- (1) 退出列列出哪些信号或在哪些情况下会退出低功率模式。一个低电平信号,或者在任何此类信号的任何一个上,将退出低功耗状态。 这个信号必须保持低电平足够长时间以便器件识别中断。 否则,将不会退出IDLE模式并且器件将返回到指示的低功耗模式。
- (2) C28x 上的 IDLE 模式的运行状态与 24x/240x 上的不同。 在 C28x 上,来自 CPU 的时钟输出 (SYSCLKOUT) 仍将起作用,而在 24x/240x 器件上,此时钟将被关闭。
- (3) 在 C28x 上,即使 CPU 时钟 (CLKIN) 被关闭, JTAG 端口仍然可以工作。

不同的低功耗模式运行状态如下:

IDLE 模式: 通过任一被启用的中断或者由处理器识别的 XNMI 来退出此模式。 LPM 块在

这个模式期间,只要 LPMCR0 (LPM) 位被设定为 0,0, LPM 块不执行任何

任务。

STANDBY 模式: 任一 GPIO 端口 A 信号 (GPIO[31:0]) 能够将器件从 STANDBY 模式中唤醒。

用户必须在 GPIOLPMSEL 寄存器中选择哪一个信号将唤醒器件。 在唤醒器

件前,所选的信号也由 OSCCLK 限定。 在 LPMCR0 寄存器中指定了

OSCCLK 的数量。

HALT 模式: 只有XRS和任一 GPIO 端口 A 信号 (GPIO[31:0]) 可将器件从 HALT 模式中唤

醒。 用户在 GPIOLPMSEL 寄存器中选择信号。

### 注

低功耗模式并不会影响输出引脚的状态(包括 PWM 引脚在内)。 当 IDLE 指令被执行时,它们将保持在代码指定的状态中。 更多信息,请参阅《*TMS3202833x,2823x 系统控制和中断参考指南》*(文献编号SPRUFBO)。



## 4 外设

2833x/2823x 器件的集成外设在以下部分进行了说明:

- 6 通道直接内存存取 (DMA)
- 三个 32 位 CPU 定时器
- 高达6 个增强型 PWM 模块 (ePWM1, ePWM2, ePWM3, ePWM4, ePWM5, ePWM6)
- 高达 6 个增强型捕获模块 (eCAP1, eCAP2, eCAP3, eCAP4, eCAP5, eCAP6)
- 高达2 个增强型 QEP 模块 (eQEP1, eQEP2)
- 增强型模数转换器 (ADC) 模块
- 多达 2 个增强型控制器局域网 (eCAN) 模块 (eCAN-A, eCAN-B)
- 多达 3 个串行通信接口模块(SCI-A, SCI-B, SCI-C)
- 1 个串行外设接口 (SPI)模块模块(SPI-A)
- 内部集成电路模块 (I2C)
- 高达两个多通道缓冲串口 (McBSP-A, McBSP-B) 模块
- 数字 I/O 和共用引脚功能
- 外部接口 (XINTF)

### 4.1 DMA 概述

### 特性:

- 6 个具有独立 PIE 中断的通道
- 触发源:
  - ePWM SOCA/SOCB
  - ADC 序列发生器 1 和序列发生器 2
  - McBSP-A 和 McBSP-B 传输和接收逻辑
  - XINT1-7 和 XINT13
  - CPU 定时器
  - 软件
- 数据源/目的地:
  - L4-L7 16K x 16 SARAM
  - 所有 XINTF 区域
  - ADC 内存总线映射结果寄存器
  - McBSP-A 和 McBSP-B 发送和接收缓冲区
  - ePWM 寄存器
- 字大小: 16 位或 32 位 (McBSPs 限制到 16 位)
- 吞吐量: 4 周期/字 (McBSP 读取时为 5 周期/字)

ZHCS889M - JUNE 2007 - REVISED AUGUST 2012





ePWM 和 HRPWM 寄存器必须重新映射到 PF3 (通过 MAPCNF 寄存器的位 0) 之后才可以由 DMA 访问。 在芯片版 本 0 中, ePWM 或 HRPWM 是不能连接到 DMA 的。

图 4-1. DMA 功能方框图



## 4.2 32 位 CPU 定时器 0, CPU 定时器 1, CPU 定时器 2

在 器件上有 3 个 32 位 CPU 定时器 (CPU 定时器 0, CPU 定时器 1, CPU 定时器 2)。

定时器 2 为 DSP/BIOS™ 预留。 可以在用户应用程序中使用 CPU 定时器 0 和定时器 1。 这些定时器与ePWM 模块中的定时器不同。

注 请注意:如果应用没有在使用 DSP/BIOS,那么 CPU 定时器 2 可被用在应用中。



定时器中断信号 (TINTO, TINT1, TINT2) 的连接如图 4-3所示。



- A. 定时器寄存器连接到 28x 处理器的存储器总线。
- B. 定时器的时序与处理器时钟的 SYSCLKOUT 同步。

图 4-3. CPU 定时器中断信号和输出信号

ZHCS889M - JUNE 2007 - REVISED AUGUST 2012

定时器的通常操作如下: 32 位计数器寄存器 "TIMH:TIM" 被装入周期寄存器 PRDH:PRD 中的值。 计数器寄存器按 C28x 的 SYSCLKOUT 速率递减。 当计数器到达 0 时,一个定时器中断输出信号生成一个中断脉冲。 表 4-1中列出的寄存器用于配置定时器。 更多信息,请参阅《*TMS320x2833x, 2823x 系统控制和中断参考指*南》(文献编号 SPRUFB0)。

表 4-1. CPU 定时器 0, 1, 2 配置和控制寄存器

| 名称         | 地址              | 大小 (x 16) | 说明                   |
|------------|-----------------|-----------|----------------------|
| TIMER0TIM  | 0x0C00          | 1         | CPU 定时器 0, 计数器寄存器    |
| TIMER0TIMH | 0x0C01          | 1         | CPU 定时器 0, 计数器寄存器高电平 |
| TIMER0PRD  | 0x0C02          | 1         | CPU 定时器 0,周期寄存器      |
| TIMER0PRDH | 0x0C03          | 1         | CPU 定时器 0,周期寄存器高电平   |
| TIMER0TCR  | 0x0C04          | 1         | CPU 定时器 0,控制寄存器      |
| 被保留        | 0x0C05          | 1         |                      |
| TIMER0TPR  | 0x0C06          | 1         | CPU 定时器 0, 预分频寄存器    |
| TIMER0TPRH | 0x0C07          | 1         | CPU 定时器 0, 预分频寄存器高电平 |
| TIMER1TIM  | 0x0C08          | 1         | CPU 定时器 1, 计数器寄存器    |
| TIMER1TIMH | 0x0C09          | 1         | CPU 定时器 1, 计数器寄存器高电平 |
| TIMER1PRD  | 0x0C0A          | 1         | CPU 定时器 1, 周期寄存器     |
| TIMER1PRDH | 0x0C0B          | 1         | CPU 定时器 1, 周期寄存器高电平  |
| TIMER1TCR  | 0x0C0C          | 1         | CPU 定时器 1,控制寄存器      |
| 被保留        | 0x0C0D          | 1         |                      |
| TIMER1TPR  | 0x0C0E          | 1         | CPU 定时器 1, 预分频寄存器    |
| TIMER1TPRH | 0x0C0F          | 1         | CPU 定时器 1, 预分频寄存器高电平 |
| TIMER2TIM  | 0x0C10          | 1         | CPU 定时器 2, 计数器寄存器    |
| TIMER2TIMH | 0x0C11          | 1         | CPU 定时器 2, 计数器寄存器高电平 |
| TIMER2PRD  | 0x0C12          | 1         | CPU 定时器 2, 周期寄存器     |
| TIMER2PRDH | 0x0C13          | 1         | CPU 定时器 2, 周期寄存器高电平  |
| TIMER2TCR  | 0x0C14          | 1         | CPU 定时器 2, 控制寄存器     |
| 被保留        | 0x0C15          | 1         |                      |
| TIMER2TPR  | 0x0C16          | 1         | CPU 定时器 2, 预分频寄存器    |
| TIMER2TPRH | 0x0C17          | 1         | CPU 定时器 2, 预分频寄存器高电平 |
| 被保留        | x0 C18-0x0 0C3F | 40        |                      |



## 4.3 增强型 PWM 模块

2833x/2823x器件包含高达6 个增强型 PWM (ePWM) 模块 (ePWM1, ePWM2, ePWM3, ePWM4, ePWM5, ePWM6)。图 4-4显示时基计数器同步方案3。图 4-5显示了与 ePWM 互连的信号。

表 4-2显示 每个模块的完整 ePWM 寄存器设置和表 4-3显示重新映射的寄存器配置。



A. 默认情况下, ePWM 和 HRPWM 寄存器被映射到外设帧 1 (PF1)。表 4-2显示该配置。 重新映射寄存器至外设帧 3 (PF3) 来启用 DMA 访问, MAPCNF 寄存器(地址 0x702E)的位 0 (MAPEPWM)必须被设置为 1。表 4-3显示重新映射的配置。

图 4-4. 时基计数器同步方案 3

68



# 表 4-2. ePWM 控制和状态寄存器 (PF1 中的默认配置)

| 名称      | ePWM1  | ePWM2  | ePWM3  | ePWM4  | ePWM5  | ePWM6  | 大小 (x16)/<br>#SHADOW | 说明                         |
|---------|--------|--------|--------|--------|--------|--------|----------------------|----------------------------|
| TBCTL   | 0x6800 | 0x6840 | 0x6880 | 0x68C0 | 0x6900 | 0x6940 | 1/0                  | 时基控制寄存器                    |
| TBSTS   | 0x6801 | 0x6841 | 0x6881 | 0x68C1 | 0x6901 | 0x6941 | 1/0                  | 时基状态寄存器                    |
| TBPHSHR | 0x6802 | 0x6842 | 0x6882 | 0x68C2 | 0x6902 | 0x6942 | 1/0                  | 时基相位 HRPWM 寄存器             |
| TBPHS   | 0x6803 | 0x6843 | 0x6883 | 0x68C3 | 0x6903 | 0x6943 | 1/0                  | 时基相位寄存器                    |
| TBCTR   | 0x6804 | 0x6844 | 0x6884 | 0x68C4 | 0x6904 | 0x6944 | 1/0                  | 时基计数器寄存器                   |
| TBPRD   | 0x6805 | 0x6845 | 0x6885 | 0x68C5 | 0x6905 | 0x6945 | 1/1                  | 时基周期寄存器集                   |
| CMPCTL  | 0x6807 | 0x6847 | 0x6887 | 0x68C7 | 0x6907 | 0x6947 | 1/0                  | 计数器比较控制寄存器                 |
| CMPAHR  | 0x6808 | 0x6848 | 0x6888 | 0x68C8 | 0x6908 | 0x6948 | 1/1                  | 时基比较 A HRPWM 寄存器           |
| CMPA    | 0x6809 | 0x6849 | 0x6889 | 0x68C9 | 0x6909 | 0x6949 | 1/1                  | 计数器比较 A 寄存器集               |
| СМРВ    | 0x680A | 0x684A | 0x688A | 0x68CA | 0x690A | 0x694A | 1/1                  | 计数器比较 B 寄存器集               |
| AQCTLA  | 0x680B | 0x684B | 0x688B | 0x68CB | 0x690B | 0x694B | 1/0                  | 用于输出 A 的操作限定器控制寄存器         |
| AQCTLB  | 0x680C | 0x684C | 0x688C | 0x68CC | 0x690C | 0x694C | 1/0                  | 用于输出 B 的操作限定器控制寄存器         |
| AQSFRC  | 0x680D | 0x684D | 0x688D | 0x68CD | 0x690D | 0x694D | 1/0                  | 操作限定器软件强制寄存器               |
| AQCSFRC | 0x680E | 0x684E | 0x688E | 0x68CE | 0x690E | 0x694E | 1/1                  | 操作限定器连续 S/W 强制寄存器集         |
| DBCTL   | 0x680F | 0x684F | 0x688F | 0x68CF | 0x690F | 0x694F | 1/1                  | 死区生成器控制寄存器                 |
| DBRED   | 0x6810 | 0x6850 | 0x6890 | 0x68D0 | 0x6910 | 0x6950 | 1/0                  | 死区生成器上升沿延迟计数寄存器            |
| DBFED   | 0x6811 | 0x6851 | 0x6891 | 0x68D1 | 0x6911 | 0x6951 | 1/0                  | 死区生成器下降沿延迟计数寄存器            |
| TZSEL   | 0x6812 | 0x6852 | 0x6892 | 0x68D2 | 0x6912 | 0x6952 | 1/0                  | 触发区选择寄存器(1)                |
| TZCTL   | 0x6814 | 0x6854 | 0x6894 | 0x68D4 | 0x6914 | 0x6954 | 1/0                  | 触发区控制寄存器(1)                |
| TZEINT  | 0x6815 | 0x6855 | 0x6895 | 0x68D5 | 0x6915 | 0x6955 | 1/0                  | 触发区启用中断寄存器(1)              |
| TZFLG   | 0x6816 | 0x6856 | 0x6896 | 0x68D6 | 0x6916 | 0x6956 | 1/0                  | 触发区标志寄存器                   |
| TZCLR   | 0x6817 | 0x6857 | 0x6897 | 0x68D7 | 0x6917 | 0x6957 | 1/0                  | 触发区清除寄存器(1)                |
| TZFRC   | 0x6818 | 0x6858 | 0x6898 | 0x68D8 | 0x6918 | 0x6958 | 1/0                  | 触发区强制寄存器(1)                |
| ETSEL   | 0x6819 | 0x6859 | 0x6899 | 0x68D9 | 0x6919 | 0x6959 | 1/0                  | 事件触发器选择寄存器                 |
| ETPS    | 0x681A | 0x685A | 0x689A | 0x68DA | 0x691A | 0x695A | 1/0                  | 事件触发器预分频寄存器                |
| ETFLG   | 0x681B | 0x685B | 0x689B | 0x68DB | 0x691B | 0x695B | 1/0                  | 事件触发器标志寄存器                 |
| ETCLR   | 0x681C | 0x685C | 0x689C | 0x68DC | 0x691C | 0x695C | 1/0                  | 事件触发器清除寄存器                 |
| ETFRC   | 0x681D | 0x685D | 0x689D | 0x68DD | 0x691D | 0x695D | 1/0                  | 事件触发器强制寄存器                 |
| PCCTL   | 0x681E | 0x685E | 0x689E | 0x68DE | 0x691E | 0x695E | 1/0                  | PWM 斩波器控制寄存器               |
| HRCNFG  | 0x6820 | 0x6860 | 0x68A0 | 0x68E0 | 0x6920 | 0x6960 | 1/0                  | HRPWM 配置寄存器 <sup>(1)</sup> |

<sup>(1)</sup> 寄存器受 EALLOW 保护。



# 表 4-3. ePWM 控制和状态寄存器(在 PF3 中重新映射的配置-可由 DMA 访问)

| 名称      | ePWM1  | ePWM2  | ePWM3  | ePWM4  | ePWM5  | ePWM6  | 大小 (x16)/<br>#SHADOW | 说明                         |
|---------|--------|--------|--------|--------|--------|--------|----------------------|----------------------------|
| TBCTL   | 0x5800 | 0x5840 | 0x5880 | 0x58C0 | 0x5900 | 0x5940 | 1/0                  | 时基控制寄存器                    |
| TBSTS   | 0x5801 | 0x5841 | 0x5881 | 0x58C1 | 0x5901 | 0x5941 | 1/0                  | 时基状态寄存器                    |
| TBPHSHR | 0x5802 | 0x5842 | 0x5882 | 0x58C2 | 0x5902 | 0x5942 | 1/0                  | 时基相位 HRPWM 寄存器             |
| TBPHS   | 0x5803 | 0x5843 | 0x5883 | 0x58C3 | 0x5903 | 0x5943 | 1/0                  | 时基相位寄存器                    |
| TBCTR   | 0x5804 | 0x5844 | 0x5884 | 0x58C4 | 0x5904 | 0x5944 | 1/0                  | 时基计数器寄存器                   |
| TBPRD   | 0x5805 | 0x5845 | 0x5885 | 0x58C5 | 0x5905 | 0x5945 | 1/1                  | 时基周期寄存器集                   |
| CMPCTL  | 0x5807 | 0x5847 | 0x5887 | 0x58C7 | 0x5907 | 0x5947 | 1/0                  | 计数器比较控制寄存器                 |
| CMPAHR  | 0x5808 | 0x5848 | 0x5888 | 0x58C8 | 0x5908 | 0x5948 | 1/1                  | 时基比较 A HRPWM 寄存器           |
| CMPA    | 0x5809 | 0x5849 | 0x5889 | 0x58C9 | 0x5909 | 0x5949 | 1/1                  | 计数器比较 A 寄存器设置              |
| СМРВ    | 0x580A | 0x584A | 0x588A | 0x58CA | 0x590A | 0x594A | 1/1                  | 计数器比较 B 寄存器设置              |
| AQCTLA  | 0x580B | 0x584B | 0x588B | 0x58CB | 0x590B | 0x594B | 1/0                  | 用于输出 A 的操作限定器控制寄存器         |
| AQCTLB  | 0x580C | 0x584C | 0x588C | 0x58CC | 0x590C | 0x594C | 1/0                  | 用于输出 B 的操作限定器控制寄存器         |
| AQSFRC  | 0x580D | 0x584D | 0x588D | 0x58CD | 0x590D | 0x594D | 1/0                  | 操作限定器软件强制寄存器               |
| AQCSFRC | 0x580E | 0x584E | 0x588E | 0x58CE | 0x590E | 0x594E | 1/1                  | 操作限定器连续 S/W 强制寄存器设置        |
| DBCTL   | 0x580F | 0x584F | 0x588F | 0x58CF | 0x590F | 0x594F | 1/1                  | 死区生成器控制寄存器                 |
| DBRED   | 0x5810 | 0x5850 | 0x5890 | 0x58D0 | 0x5910 | 0x5950 | 1/0                  | 死区生成器上升沿延迟计数寄存器            |
| DBFED   | 0x5811 | 0x5851 | 0x5891 | 0x58D1 | 0x5911 | 0x5951 | 1/0                  | 死区生成器下降沿延迟计数寄存器            |
| TZSEL   | 0x5812 | 0x5852 | 0x5892 | 0x58D2 | 0x5912 | 0x5952 | 1/0                  | 触发区选择寄存器(1)                |
| TZCTL   | 0x5814 | 0x5854 | 0x5894 | 0x58D4 | 0x5914 | 0x5954 | 1/0                  | 触发区控制寄存器(1)                |
| TZEINT  | 0x5815 | 0x5855 | 0x5895 | 0x58D5 | 0x5915 | 0x5955 | 1/0                  | 触发区启用中断寄存器(1)              |
| TZFLG   | 0x5816 | 0x5856 | 0x5896 | 0x58D6 | 0x5916 | 0x5956 | 1/0                  | 触发区标志寄存器                   |
| TZCLR   | 0x5817 | 0x5857 | 0x5897 | 0x58D7 | 0x5917 | 0x5957 | 1/0                  | 触发区清除寄存器(1)                |
| TZFRC   | 0x5818 | 0x5858 | 0x5898 | 0x58D8 | 0x5918 | 0x5958 | 1/0                  | 触发区强制寄存器(1)                |
| ETSEL   | 0x5819 | 0x5859 | 0x5899 | 0x58D9 | 0x5919 | 0x5959 | 1/0                  | 事件触发器选择寄存器                 |
| ETPS    | 0x581A | 0x585A | 0x589A | 0x58DA | 0x591A | 0x595A | 1/0                  | 事件触发器预分频寄存器                |
| ETFLG   | 0x581B | 0x585B | 0x589B | 0x58DB | 0x591B | 0x595B | 1/0                  | 事件触发器标志寄存器                 |
| ETCLR   | 0x581C | 0x585C | 0x589C | 0x58DC | 0x591C | 0x595C | 1/0                  | 事件触发器清除寄存器                 |
| ETFRC   | 0x581D | 0x585D | 0x589D | 0x58DD | 0x591D | 0x595D | 1/0                  | 事件触发器强制寄存器                 |
| PCCTL   | 0x581E | 0x585E | 0x589E | 0x58DE | 0x591E | 0x595E | 1/0                  | PWM 斩波器控制寄存器               |
| HRCNFG  | 0x5820 | 0x5860 | 0x58A0 | 058E0  | 0x5920 | 0x5960 | 1/0                  | HRPWM 配置寄存器 <sup>(1)</sup> |

<sup>(1)</sup> 寄存器受 EALLOW 保护。

Time-base (TB) Sync CTR=ZERO in/out Л TBPRD shadow (16) → EPWMxSYNCO select CTR=CMPB → Mux TBPRD active (16) Disabled → CTR=PRD TBCTL[SYNCOSEL] TBCTL[PHSEN] **EPWMxSYNCI** Counter TBCTL[SWFSYNC] up/down (16 bit) (software forced sync) CTR=ZERO **TBCTR** CTR\_Dir active (16) TBPHSHR (8) 16 CTR = PRD ─ Phase **Event EPWMxINT** TBPHS active (24) control CTR = ZERO trigger CTR = CMPA → and **EPWMxSOCA** interrupt CTR = CMPB -→ EPWMxSOCB (ET) CTR\_Dir -Action Counter compare (CC) qualifier CTR=CMPA (AQ) CMPAHR (8) 16 8 HiRes PWM (HRPWM) CMPA active (24) **EPWMA** → EPWMxAO CMPA shadow (24) □ CTR=CMPB **PWM** Dead Trip band chopper zone (DB) 16 (PC) (TZ) **EPWMB EPWMxBO** CMPB active (16) ▶ EPWMxTZINT CMPB shadow (16) CTR = ZERO TZ1 to TZ6

图 4-5. ePWM 子模块显示关键内部信号互连



## 4.4 高分辨率 PWM (HRPWM)

HRPWM 模块提供 PWM 分辨率(时间粒度),此分辨率大大好于使用传统导出数字 PWM 方法所能实现的分辨率。 HRPWM 模块的关键点为:

- 大大扩展了传统导出数字 PWM 的时间分辨率能力
- 通常在有效 PWM 分辨率下降到低于大约 9-10 位时使用。 当用一个 100MHz 的 CPU / 系统时钟时, PWM 频率大于大约 200kHz 时会发生这种情况。
- 这个功能可被用在占空比和相移控制方法中。
- 通过对 ePWM 模块的比较 A 和相位寄存器的扩展来控制更加精细的时间粒度控制或者边沿定位。
- HRPWM 功能, 只在 ePWM 模块的 A 信号路径上提供(也就是说,在 EPWMxA 输出上提供)。 EPWMxB 输出具有传统 PWM 功能。

72

### 4.5 增强型 CAP 模块

2833x/2823x器件包括 6 个增强型捕获 (eCAP) 模块 (eCAP1, eCAP2, eCAP3, eCAP4, eCAP5, 和 eCAP6)。图 4-6显示了一个模块的功能方框图。



图 4-6. eCAP 功能方框图



eCAP 模块以 SYSCLKOUT 速率计时。

PCLKCR1 寄存器中的时钟使能位 (ECAP1ENCLK, ECAP2ENCLK, ECAP3ENCLK, ECAP4ENCLK, ECAP5ENCLK, ECAP6ENCLK)被单独用来关闭 eCAP 模块(针对低功耗运行)。 复位 后, ECAP1ENCLK, ECAP2ENCLK, ECAP3ENCLK, ECAP4ENCLK, ECAP5ENCLK, and ECAP6ENCLK 被设为低电平,表明外设时钟关闭。

表 4-4. eCAP 控制和状态寄存器

| 名称     | eCAP1             | eCAP2             | eCAP3             | eCAP4             | eCAP5             | eCAP6             | 大小 (x<br>16) | 说明          |
|--------|-------------------|-------------------|-------------------|-------------------|-------------------|-------------------|--------------|-------------|
| TSCTR  | 0x6A00            | 0x6A20            | 0x6A40            | 0x6A60            | 0x6A80            | 0x6AA0            | 2            | 时间戳计数器      |
| CTRPHS | 0x6A02            | 0x6A22            | 0x6A42            | 0x6A62            | 0x6A82            | 0x6AA2            | 2            | 计数器相位偏移值寄存器 |
| CAP1   | 0x6A04            | 0x6A24            | 0x6A44            | 0x6A64            | 0x6A84            | 0x6AA4            | 2            | 捕捉 1 寄存器    |
| CAP2   | 0x6A06            | 0x6A26            | 0x6A46            | 0x6A66            | 0x6A86            | 0x6AA6            | 2            | 捕捉 2 寄存器    |
| CAP3   | 0x6A08            | 0x6A28            | 0x6A48            | 0x6A68            | 0x6A88            | 0x6AA8            | 2            | 捕捉 3 寄存器    |
| CAP4   | 0x6A0A            | 0x6A2A            | 0x6A4A            | 0x6A6A            | 0x8A6A            | 0x6AAA            | 2            | 捕捉 4 寄存器    |
| 被保留    | 0x6A0C-<br>0x6A12 | 0x6A2C-<br>0x6A32 | 0x6A4C-<br>0x6A52 | 0x6A6C-<br>0x6A72 | 0x6A8C-<br>0x6A92 | 0x6AAC-<br>0x6AB2 | 8            | 被保留         |
| ECCTL1 | 0x6A14            | 0x6A34            | 0x6A54            | 0x6A74            | 0x6A94            | 0x6AB4            | 1            | 捕捉控制寄存器 1   |
| ECCTL2 | 0x6A15            | 0x6A35            | 0x6A55            | 0x6A75            | 0x6A95            | 0x6AB5            | 1            | 捕捉控制寄存器 2   |
| ECEINT | 0x6A16            | 0x6A36            | 0x6A56            | 0x6A76            | 0x6A96            | 0x6AB6            | 1            | 捕捉中断使能寄存器   |
| ECFLG  | 0x6A17            | 0x6A37            | 0x6A57            | 0x6A77            | 0x6A97            | 0x6AB7            | 1            | 捕捉中断标志寄存器   |
| ECCLR  | 0x6A18            | 0x6A38            | 0x6A58            | 0x6A78            | 0x6A98            | 0x6AB8            | 1            | 捕捉中断清除寄存器   |
| ECFRC  | 0x6A19            | 0x6A39            | 0x6A59            | 0x6A79            | 0x6A99            | 0x6AB9            | 1            | 捕捉中断强制寄存器   |
| 被保留    | 0x6A1A-<br>0x6A1F | 0x6A3A-<br>0x6A3F | 0x6A5A-<br>0x6A5F | 0x6A7A-<br>0x6A7F | 0x6A9A-<br>0x6A9F | 0x6ABA-<br>0x6ABF | 6            | 被保留         |

### 4.6 增强型 QEP 模块

该器件包括高达2 个增强型正交编码器(eQEP) 模块(eQEP1, eQEP2)。图 4-7显示了 eQEP 模块的方框图。



图 4-7. eQEP 功能方框图



表 4-5提供了 eQEP 寄存器的汇总。

### 表 4-5. eQEP 控制和状态寄存器

| 名称       | eQEP1<br>地址       | eQEP2<br>地址   | eQEP1<br>大小 (x16)/<br>#SHADOW | 寄存器说明          |
|----------|-------------------|---------------|-------------------------------|----------------|
| QPOSCNT  | 0x6B00            | 0x6B40        | 2/0                           | eQEP 位置计数器     |
| QPOSINIT | 0x6B02            | 0x6B42        | 2/0                           | eQEP 初始化位置计数   |
| QPOSMAX  | 0x6B04            | 0x6B44        | 2/0                           | eQEP 最大位置计数    |
| QPOSCMP  | 0x6B06            | 0x6B46        | 2/1                           | eQEP 位置比较      |
| QPOSILAT | 0x6B08            | 0x6B48        | 2/0                           | eQEP 索引位置锁存    |
| QPOSSLAT | 0x6B0A            | 0x6B4A        | 2/0                           | eQEP 选通脉冲位置锁存  |
| QPOSLAT  | 0x6B0C            | 0x6B4C        | 2/0                           | eQEP 位置锁存      |
| QUTMR    | 0x6B0E            | 0x6B4E        | 2/0                           | eQEP 单位定时器     |
| QUPRD    | 0x6B10            | 0x6B50        | 2/0                           | eQEP 单位周期寄存器   |
| QWDTMR   | 0x6B12            | 0x6B52        | 1/0                           | eQEP 安全装置定时器   |
| QWDPRD   | 0x6B13            | 0x6B53        | 1/0                           | eQEP 安全装置周期寄存器 |
| QDECCTL  | 0x6B14            | 0x6B54        | 1/0                           | eQEP 解码器控制寄存器  |
| QEPCTL   | 0x6B15            | 0x6B55        | 1/0                           | eQEP 控制寄存器     |
| QCAPCTL  | 0x6B16            | 0x6B56        | 1/0                           | eQEP 捕捉控制寄存器   |
| QPOSCTL  | 0x6B17            | 0x6B57        | 1/0                           | eQEP 位置比较控制寄存器 |
| QEINT    | 0x6B18            | 0x6B58        | 1/0                           | eQEP 中断使能寄存器   |
| QFLG     | 0x6B19            | 0x6B59        | 1/0                           | eQEP 中断标志寄存器   |
| QCLR     | 0x6B1A            | 0x6B5A        | 1/0                           | eQEP 中断清除寄存器   |
| QFRC     | 0x6B1B            | 0x6B5B        | 1/0                           | eQEP 中断强制寄存器   |
| QEPSTS   | 0x6B1C            | 0x6B5C        | 1/0                           | eQEP 状态寄存器     |
| QCTMR    | 0x6B1D            | 0x6B5D        | 1/0                           | eQEP 捕捉定时器     |
| QCPRD    | 0x6B1E            | 0x6B5E        | 1/0                           | eQEP 捕捉周期寄存器   |
| QCTMRLAT | 0x6B1F            | 0x6B5F        | 1/0                           | eQEP 捕捉定时器锁存   |
| QCPRDLAT | 0x6B20            | 0x6B60        | 1/0                           | eQEP 捕捉周期锁存    |
| 被保留      | 0x6B21-<br>0x6B3F | 0x6B61-0x6B7F | 31/0                          |                |

ZHCS889M - JUNE 2007-REVISED AUGUST 2012

### 4.7 模数转换器 (ADC) 模块

图 4-8显示了一个 ADC 模块的简化功能方框图 ADC 模块由一个带有内置采样保持 (S/H) 电路的 12 位 ADC 组成。 ADC 模块的功能包括:

- 具有内置 S/H 的 12 位 ADC 内核
- 模拟输入: 0.0V 至 3.0V (高于 3.0V 的电压产生满刻度转换结果)。
- 快速转换率: 在25MHzADC 时钟12.5MSPS上时高达80ns
- 16 个专用 ADC 通道。每次采样/保持都有复用的 8 通道
- 自动定序功能在单次会话中可提供多达 16 次"自动转换"。 可将每次转换编程为选择 16 个输入信道中的任何一个。
- 序列发生器可运行为 2 个独立的 8 态序列发生器,或作为 1 个较大的 16 态序列发生器(即 2 个级联的 8 态序列发生器)。
- 用于存储转换值的 16 个结果寄存器 (可分别寻址)
  - 输入模拟电压的数值源自:

Digital Value = 0, when input  $\leq$  0 V

Digital Value =  $4096 \times \frac{\text{Input Analog Voltage} - \text{ADCLO}}{3}$  when 0 V < input < 3 V

Digital Value = 4095.

when input ≥ 3 V

- 作为转换开始 (SOC) 序列源的多个触发器
  - S/W 软件立即启动
  - ePWMM 转换开始
  - XINT2 ADC 转换开始
- 灵活的中断控制允许每个序列结束 (EOS) 或每个其它 EOS 上的中断请求。
- 序列发生器可运行于"启/停"模式,从而实现多个"时序触发器"同步转换。
- SOCA 和 SOCB 触发器可独立运行在双序列发生器模式中。
- 采样保持 (S/H) 采集时间窗口具有独立的预分频控制。

2833x/2823x 器件中的 ADC 模块已经被增强以便为 ePWM 外设提供灵活接口。 ADC 接口被建立在一个快速, 12 位 ADC 模块上, 此模块在25MHzADC 时钟上的快速转换率高达80ns。 ADC 模块有 16 个通道,可配置为两个独立的 8 通道模块。 可将 2 个独立的 8 信道模块级联成 1 个 16 信道模块。 尽管有多个输入通道和 2 个序列发生器, 但在 ADC 模块中只有一个转换器。图 4-8显示了 ADC 模块的方框图。

2 个 8 通道模块可自动对一系列转换定序,每个模块可以通过模拟 MUX 选择其中一个可用 8 信道。 在级联模式中,自动序列发生器将作为一个单个 16 通道序列发生器使用。 在每个序列发生器上,一旦转换完成,所选的通道值将存储在各自的 RESULT 寄存器中。 系统可使用自动定序功能多次转换同一信道,以便用户执行过采样算法。 这种过采样算法可提供比传统的单一采样转换结果更高的分辨率。

ZHCS889M - JUNE 2007 - REVISED AUGUST 2012





图 4-8. ADC 模块的方框图

要获得指定的 ADC 精度,正确的电路板布局非常关键。 为尽可能达到最佳效果,引入 ADCIN 引脚的走线 不应太靠近数字信号通道。 这是为了最大程度地减少数字线路上因 ADC 输入耦合而产生的开关噪声。 而 且,适当的隔离技术必须被用来将数字电源从ADC 模块电源引脚 (VDD1418, VDD2418, VDD22, VDD40) 上隔 离。图 4-9显示针对器件的 ADC 引脚。

- 1. 用 SYSCLKOUT 速率对 ADC 寄存器进行访问。 ADC 模块的内部时序由高速外设时钟 (HSPCLK) 控制。
- 2. 基于 ADCENCLK 和 HALT 信号的 ADC 模块的运行方式如下:
  - ADCENCLK: 复位时,这个信号必须为低电平。虽然复位为低电平有效 (XRS),到寄 存器的时钟将仍然起作用。 有必要确保所有寄存器和模式进入它们的复位状态。 然 而,模拟模块将处于一个低功耗非激活状态。 一旦复位变成高电平,那么到寄存器的 时钟将被禁用。 当用户将 ADCENCLK 信号设定为高电平时,那么到寄存器的时钟将 被启用并且模拟模块将被启用。 在 ADC 稳定并且可被使用之前,将有一个特定的时间 延迟(毫秒范围内)。
  - HALT: 这个模式只影响模拟模块。 它不影响寄存器。 在这个模式下, ADC 模块进入 低功耗模式。 这个模式将停止到 CPU 的时钟,即 HSPCLK: 因此,将间接的关闭 ADC 逻辑。

图 4-9显示了针对内部基准的 ADC 引脚偏置而图 4-10显示了针对外部基准的 ADC 引脚偏置。



- A. TAIYO YUDEN LMK212BJ225MG-T 或等效器件
- B. 建议在所有电源引脚上使用外部去耦合电容器。
- C. 必须从不会降低 ADC 性能的运算放大器上驱动模拟输入。

图 4-9. 带有内部基准的 ADC 引脚连接

ZHCS889M - JUNE 2007 - REVISED AUGUST 2012





- TAIYO YUDEN LMK212BJ225MG-T 或者等效器件
- 建议在所有电源引脚上使用外部去耦合电容器。
- 模拟输入必须由一个运算放大器驱动,此运算放大器不会降低 ADC 性能。
- 根据这个引脚上的电压,通过改变 ADC 基准选择寄存器中的位 15:14 可启用 ADCREFIN 上的外部电压。 TI 建议使用 TI 组件 REF3020 或者等效组件来生成 2.048V 电压。 总体增益精度将由这个电压源的精度确定。

图 4-10. 带有外部基准的 ADC 引脚连接

任何推荐组件的额定温度必须与最终产品的额定值向匹配。

ZHCS889M - JUNE 2007 - REVISED AUGUST 2012



www.ti.com.cn

**INSTRUMENTS** 

### 4.7.1 如果 ADC 未被使用, ADC 连接

建议保持针对模拟电源引脚的连接,即便在 ADC 未被使用时也是如此。 下面总结了如果 ADC 未在应用中 使用,应该如何连接 ADC 引脚:

- V<sub>DD1A18</sub>/V<sub>DD2A18</sub>- 连接至 V<sub>DD</sub>
- V<sub>DDA2</sub>, V<sub>DDAIO</sub>- 连接至 V<sub>DDIO</sub>
- V<sub>SS1AGND</sub>/V<sub>SS2AGND</sub>, V<sub>SSA2</sub>, V<sub>SSAIO</sub>- 连接至 V<sub>SS</sub>
- ADCLO 连接至 V<sub>SS</sub>
- ADCREFIN 连接至 V<sub>SS</sub>
- ADCREFP/ADCREFM 连接一个 100nF 电容器至 V<sub>SS</sub>
- ADCRESEXT 连接一个 20kΩ 电阻器(非常松散的耐受)至 V<sub>SS</sub>。
- ADCINAn, ADCINBn 连接至 V<sub>SS</sub>

当 ADC 未被使用时,为了达到节能的目的,请确保到 ADC 模块的时钟未被打开。

当在一个应用中使用 ADC 模块时,未使用的 ADC 输入引脚应被连接至模拟接地 (V<sub>SS1AGND</sub>/V<sub>SS2AGND</sub>)

只有当 ADC 的校准程序从引导 ROM 执行时,ADC 的增益误差和偏移误差参数才为额定值。 更多信息请查阅 节 4.7.3。



### 4.7.2 ADC 寄存器

表 4-6中所列寄存器对 ADC 操作进行配置、控制、和监视。

### 表 4-6. ADC 寄存器<sup>(1)</sup>

| 名称           | 地址(1)             | 地址(2)  | 大小 (x 16) | 说明                |
|--------------|-------------------|--------|-----------|-------------------|
| ADCTRL1      | 0x7100            |        | 1         | ADC 控制寄存器 1       |
| ADCTRL2      | 0x7101            |        | 1         | ADC 控制寄存器 2       |
| ADCMAXCONV   | 0x7102            |        | 1         | ADC 最大转换信道数寄存器    |
| ADCCHSELSEQ1 | 0x7103            |        | 1         | ADC 信道选择定序控制寄存器 1 |
| ADCCHSELSEQ2 | 0x7104            |        | 1         | ADC 信道选择定序控制寄存器 2 |
| ADCCHSELSEQ3 | 0x7105            |        | 1         | ADC 信道选择定序控制寄存器 3 |
| ADCCHSELSEQ4 | 0x7106            |        | 1         | ADC 信道选择定序控制寄存器 4 |
| ADCASEQSR    | 0x7107            |        | 1         | ADC 自动定序状态寄存器     |
| ADCRESULT0   | 0x7108            | 0x0B00 | 1         | ADC 转换结果缓冲寄存器 0   |
| ADCRESULT1   | 0x7109            | 0x0B01 | 1         | ADC 转换结果缓冲寄存器 1   |
| ADCRESULT2   | 0x710A            | 0x0B02 | 1         | ADC 转换结果缓冲寄存器 2   |
| ADCRESULT3   | 0x710B            | 0x0B03 | 1         | ADC 转换结果缓冲寄存器 3   |
| ADCRESULT4   | 0x710C            | 0x0B04 | 1         | ADC 转换结果缓冲寄存器 4   |
| ADCRESULT5   | 0x710D            | 0x0B05 | 1         | ADC 转换结果缓冲寄存器 5   |
| ADCRESULT6   | 0x710E            | 0x0B06 | 1         | ADC 转换结果缓冲寄存器 6   |
| ADCRESULT7   | 0x710F            | 0x0B07 | 1         | ADC 转换结果缓冲寄存器 7   |
| ADCRESULT8   | 0x7110            | 0x0B08 | 1         | ADC 转换结果缓冲寄存器 8   |
| ADCRESULT9   | 0x7111            | 0x0B09 | 1         | ADC 转换结果缓冲寄存器 9   |
| ADCRESULT10  | 0x7112            | 0x0B0A | 1         | ADC 转换结果缓冲寄存器 10  |
| ADCRESULT11  | 0x7113            | 0x0B0B | 1         | ADC 转换结果缓冲寄存器 11  |
| ADCRESULT12  | 0x7114            | 0x0B0C | 1         | ADC 转换结果缓冲寄存器 12  |
| ADCRESULT13  | 0x7115            | 0x0B0D | 1         | ADC 转换结果缓冲寄存器 13  |
| ADCRESULT14  | 0x7116            | 0x0B0E | 1         | ADC 转换结果缓冲寄存器 14  |
| ADCRESULT15  | 0x7117            | 0x0B0F | 1         | ADC 转换结果缓冲寄存器 15  |
| ADCTRL3      | 0x7118            |        | 1         | ADC 控制寄存器 3       |
| ADCST        | 0x7119            |        | 1         | ADC 状态寄存器         |
| 被保留          | 0x711A-<br>0x711B |        | 2         |                   |
| ADCREFSEL    | 0x711C            |        | 1         | ADC 基准选择寄存器       |
| ADCOFFTRIM   | 0x711D            |        | 1         | ADC 偏移调整寄存器       |
| 被保留          | 0x711E<br>0x711F  |        | 2         |                   |

本列中的寄存器为外设帧 2 寄存器。

ADC 结果寄存器是双映射。 外设帧 2 (0x7108-0x7117) 中的位置为 2 等待状态,且为左对齐。 外设帧 0 空间(0x0B00-0x0B0F)的位置 对 CPU 访问是 1 等待状态和对于 DMA 访问是 0 等待状态,右对齐。 在 ADC 的高速/连续转换使用期间,使用 0 等待状态位置进行 ADC 结果到用户内存的快速转换。

#### 4.7.3 ADC 校准

ADC\_cal() 例程被工厂编程到 TI 预留的 OTP 存储器中。 引导 ROM 自动调用 ADC\_cal() 例程来使用特定器件的校准数据来初始化 ADCREFSEL 和 ADCOFFTRIM 寄存器。 正常运行期间,这个过程中会自动发生,无需用户进行任何操作。

如果在开发过程中,引导 ROM 被 Code Composer Studio 绕过,那么 ADCREFSEL 和 ADCOFFTRIM 就必须由应用进行初始化。 要获得工作示例,请参阅《在 C2833x,C2823x C/C++ 头文件和外设示例》(文献编号SPRC530)中的 ADC 初始化。 从一个应用程序中调用 ADC\_cal() 例程的方法在

《TMS320x2833x, F2823x 模拟-数字转换器 (ADC) 模块参考指南》(文献编号SPRU812)进行了说明。

注

这些寄存器初始化失败将导致 ADC 的功能不能达到技术规格。

如果系统复位或 ADC 模块使用 ADC 控制寄存器 1 中的 14 位(复位)复位,则必须重复例程。

### 4.8 多通道缓冲串行端口 (McBSP) 模块

McBSP 模块有以下特性:

- 与 TMS320C54x™/ TMS320C55x™ DSP 器件内的 McBSP 兼容
- 全双工通信
- 允许连续数据流的双缓冲数据寄存器
- 用于接收和发送的独立成帧和时钟
- 外部移位时钟生成或者一个内部可设定频率移位时钟
- 包括8, 12, 16, 20, 24, 或者 32 位在内的宽数据尺寸选择
- 以 LSB 或者 MSB 开头的 8 位数据传输
- 用于帧同步和数据时钟的可编程极性
- 高度可编程内部时钟和帧生成
- 到工业标准 CODEG、模拟接口芯片 (AIC)、和其它串行连接的 A/D 和 D/A 器件的直接接口
- 与 SPI 兼容器件一起工作
- McBSP 上支持下列应用接口:
  - T1/E1 成帧器
  - 符合 IOM-2 的器件
  - AC97 兼容器件(提供所需的多相位帧同步功能。)
  - IIS 兼容器件
  - 串行外设接口 (SPI)
- McBSP 时钟速率,

$$CLKG = \frac{CLKSRG}{(1 + CLKGDV)}$$

在这里, CLKSRG 时钟源可以是 LSPCLK, CLKX, 或者 CLKR。 串行端口性能受到 I/O 缓冲器开关速度的影响。 内部预分频器必须被调整,这样,外设速度将低于 I/O 缓冲器速度限制。

注

最大 I/O 引脚切换速度请见Section 6。



### 图 4-11显示了 McBSP 模块的方框图。



图 4-11. McBSP 模块

表 4-7提供了 McBSP 寄存器的汇总。

### 表 4-7. McBSP 寄存器汇总

| 名称     | McBSP-A 地<br>址 | McBSP-B 地<br>址 | 类型  | 复位值       | 说明                  |
|--------|----------------|----------------|-----|-----------|---------------------|
|        |                | ,              | 数据智 | 寄存器,接收、发  | 送送                  |
| DRR2   | 0x5000         | 0x5040         | R   | 0x0000    | McBSP 数据接收寄存器 2     |
| DRR1   | 0x5001         | 0x5041         | R   | 0x0000    | McBSP 数据接收寄存器 1     |
| DXR2   | 0x5002         | 0x5042         | W   | 0x0000    | McBSP 数据发送寄存器 2     |
| DXR1   | 0x5003         | 0x5043         | W   | 0x0000    | McBSP 数据发送寄存器 1     |
|        |                |                | Мс  | BSP 控制寄存器 | }                   |
| SPCR2  | 0x5004         | 0x5044         | 读/写 | 0x0000    | McBSP 串行端口控制寄存器 2   |
| SPCR1  | 0x5005         | 0x5045         | 读/写 | 0x0000    | McBSP 串行端口控制寄存器 1   |
| RCR2   | 0x5006         | 0x5046         | 读/写 | 0x0000    | McBSP 接收控制寄存器 2     |
| RCR1   | 0x5007         | 0x5047         | 读/写 | 0x0000    | McBSP 接收控制寄存器 1     |
| XCR2   | 0x5008         | 0x5048         | 读/写 | 0x0000    | McBSP 发送控制寄存器 2     |
| XCR1   | 0x5009         | 0x5049         | 读/写 | 0x0000    | McBSP 发送控制寄存器 1     |
| SRGR2  | 0x500A         | 0x504A         | 读/写 | 0x0000    | McBSP 采样率发生器寄存器 2   |
| SRGR1  | 0x500B         | 0x504B         | 读/写 | 0x0000    | McBSP 采样率发生器寄存器 1   |
|        |                |                | 多   | 通道控制寄存器   |                     |
| MCR2   | 0x500C         | 0x504C         | 读/写 | 0x0000    | McBSP 多通道寄存器 2      |
| MCR1   | 0x500D         | 0x504D         | 读/写 | 0x0000    | McBSP 多通道寄存器 1      |
| RCERA  | 0x500E         | 0x504E         | 读/写 | 0x0000    | McBSP 接收通道使能寄存器分区 A |
| RCERB  | 0x500F         | 0x504F         | 读/写 | 0x0000    | McBSP 接收通道使能寄存器分区 B |
| XCERA  | 0x5010         | 0x5050         | 读/写 | 0x0000    | McBSP 发送通道使能寄存器分区 A |
| XCERB  | 0x5011         | 0x5051         | 读/写 | 0x0000    | McBSP 发送通道使能寄存器分区 B |
| PCR    | 0x5012         | 0x5052         | 读/写 | 0x0000    | McBSP 引脚控制寄存器       |
| RCERC  | 0x5013         | 0x5053         | 读/写 | 0x0000    | McBSP 接收通道使能寄存器分区 C |
| RCERD  | 0x5014         | 0x5054         | 读/写 | 0x0000    | McBSP 接收通道使能寄存器分区 D |
| XCERC  | 0x5015         | 0x5055         | 读/写 | 0x0000    | McBSP 发送通道使能寄存器分区 C |
| XCERD  | 0x5016         | 0x5056         | 读/写 | 0x0000    | McBSP 发送通道使能寄存器分区 D |
| RCERE  | 0x5017         | 0x5057         | 读/写 | 0x0000    | McBSP 接收通道使能寄存器分区 E |
| RCERF  | 0x5018         | 0x5058         | 读/写 | 0x0000    | McBSP 接收通道使能寄存器分区 F |
| XCERE  | 0x5019         | 0x5059         | 读/写 | 0x0000    | McBSP 发送通道使能寄存器分区 E |
| XCERF  | 0x501A         | 0x505A         | 读/写 | 0x0000    | McBSP 发送通道使能寄存器分区 F |
| RCERG  | 0x501B         | 0x505B         | 读/写 | 0x0000    | McBSP 接收通道使能寄存器分区 G |
| RCERH  | 0x501C         | 0x505C         | 读/写 | 0x0000    | McBSP 接收通道使能寄存器分区 H |
| XCERG  | 0x501D         | 0x505D         | 读/写 | 0x0000    | McBSP 发送通道使能寄存器分区 G |
| XCERH  | 0x501E         | 0x505E         | 读/写 | 0x0000    | McBSP 发送通道使能寄存器分区 H |
| MFFINT | 0x5023         | 0x5063         | 读/写 | 0x0000    | McBSP 中断使能寄存器       |



#### 4.9 增强型控制器局域网 (eCAN) 模块 (eCAN-A 和 eCAN-B)

CAN 模块有下列特性:

- 与 CAN 协议,版本 2.0B 完全兼容
- 支持高达 1Mbps 的数据速率
- 32 个邮箱,每一个邮箱有下列属性:
  - 可配置为接收或者发送
  - 可使用标准或者扩展标识符进行配置
  - 有一个可编辑接收屏蔽
  - 支持数据和远程帧
  - 由0至8字节数据组成
  - 在接收和发送消息上使用一个 32 位时间戳
  - 防止接收新消息
  - 保持发送消息的动态可编辑优先级
  - 采用一个具有两个中断级别的可编辑中断机制
  - 在发送或者接收超时采用一个可编辑报警
- 低功耗模式
- 总线活动上的可编辑唤醒
- 对远程请求消息的自动答复
- 丢失仲裁或者错误情况下的帧自动重传
- 由一个特定消息同步的 32 位本地网络时间计数器 (与邮箱 6 协同通信)
- 自测模式
  - 运行在接收其自身消息的回路模式。 提供一个"假"确认,从而无需另外节点提供确认位。

对于 100MHz 的 SYSCLKOUT,最小可能的比特率为 7.812kbps。

对于 150MHz 的 SYSCLKOUT,最小可能的比特率为 11.719kbps。

F2833x/F2823xCAN 已经通过了 ISO/DIS 16845 的符合性测试。 测试报告和例外情况请与 TI 联系。



图 4-12. eCAN 方框图和接口电路图

表 4-8. 3.3V eCAN 收发器

| 器件型号        | 电源电压 | 低功耗<br>模式 | 斜率<br>控制 | VREF | 其它          | T <sub>A</sub> |
|-------------|------|-----------|----------|------|-------------|----------------|
| SN65HVD230  | 3.3V | 待机        | 可调节      | 支持   | -           | -40℃ 至 85°C    |
| SN65HVD230Q | 3.3V | 待机        | 可调节      | 支持   | -           | -40°C 至 125°C  |
| SN65HVD231  | 3.3V | 睡眠        | 可调节      | 支持   | -           | -40℃ 至 85°C    |
| SN65HVD231Q | 3.3V | 睡眠        | 可调节      | 支持   | -           | -40℃ 至 125℃    |
| SN65HVD232  | 3.3V | 无         | 无        | 无    | -           | -40℃ 至 85°C    |
| SN65HVD232Q | 3.3V | 无         | 无        | 无    | -           | -40°C 至 125°C  |
| SN65HVD233  | 3.3V | 待机        | 可调节      | 无    | 诊断回路        | -40°C 至 125°C  |
| SN65HVD234  | 3.3V | 待机和休眠     | 可调节      | 无    | -           | -40℃ 至 125℃    |
| SN65HVD235  | 3.3V | 待机        | 可调节      | 无    | 自动波特率回<br>路 | -40°C 至 125°C  |





图 4-13. eCAN-A 内存映射

注

如果 eCAN 模块未在应用中使用,提供的 RAM(LAM, MOTS, MOTO, 和邮箱 RAM)可被用作通用 RAM。 为实现这一功能 CAN 模块时钟应被启用。



图 4-14. eCAN-B 内存映射



表 4-9中列出的 CAN 寄存器由 CPU 用于配置和控制 CAN 控制器和消息目标。eCAN 控制寄存器只支持 32 位读取/写入操作。 邮箱 RAM 可进行 16 位或者 32 位访问。32 位访问与一个偶边界对齐。

### 表 4-9. CAN 寄存器映射<sup>(1)</sup>

| 寄存器名称   | eCAN-A<br>地址 | eCAN-B<br>地址 | 大小<br>(x32) | 说明                   |
|---------|--------------|--------------|-------------|----------------------|
| CANME   | 0x6000       | 0x6200       | 1           | 邮箱启用                 |
| CANMD   | 0x6002       | 0x6202       | 1           | 邮箱方向                 |
| CANTRS  | 0x6004       | 0x6204       | 1           | 发送请求设定               |
| CANTRR  | 0x6006       | 0x6206       | 1           | 发送请求复位               |
| CANTA   | 0x6008       | 0x6208       | 1           | 传输确认                 |
| CANAA   | 0x600A       | 0x620A       | 1           | 中止确认                 |
| CANRMP  | 0x600C       | 0x620C       | 1           | 接收消息等待               |
| CANRML  | 0x600E       | 0x620E       | 1           | 接收消息丢失               |
| CANRFP  | 0x6010       | 0x6210       | 1           | 远程帧等待                |
| CANGAM  | 0x6012       | 0x6212       | 1           | 全局接受屏蔽               |
| CANMC   | 0x6014       | 0x6214       | 1           | 主器件控制                |
| CANBTC  | 0x6016       | 0x6216       | 1           | 位时序配置                |
| CANES   | 0x6018       | 0x6218       | 1           | 错误和状态                |
| CANTEC  | 0x601A       | 0x621A       | 1           | 发送错误计数器              |
| CANREC  | 0x601C       | 0x621C       | 1           | 接收错误计数器              |
| CANGIF0 | 0x601E       | 0x621E       | 1           | 全局中断标志 0             |
| CANGIM  | 0x6020       | 0x6220       | 1           | 全局中断屏蔽               |
| CANGIF1 | 0x6022       | 0x6222       | 1           | 全局中断标志 1             |
| CANMIM  | 0x6024       | 0x6224       | 1           | 邮箱中断屏蔽               |
| CANMIL  | 0x6026       | 0x6226       | 1           | 邮箱中断级别               |
| CANOPC  | 0x6028       | 0x6228       | 1           | 写覆盖保护控制              |
| CANTIOC | 0x602A       | 0x622A       | 1           | TX I/O 控制            |
| CANRIOC | 0x602C       | 0x622C       | 1           | RX I/O 控制            |
| CANTSC  | 0x602E       | 0x622E       | 1           | 时间戳计数器(在 SCC 模式中被保留) |
| CANTOC  | 0x6030       | 0x6230       | 1           | 超时控制(在 SCC 模式中被保留)   |
| CANTOS  | 0x6032       | 0x6232       | 1           | 超时状态(在 SCC 模式中被保留)   |

<sup>(1)</sup> 这些寄存器被映射至外设帧 1。

## 4.10 串行通信接口 (SCI) 模块 (SCI-A, SCI-B, SCI-C)

该器件包括三个串行通信接口(SCI)模块。 SCI 模块支持 CPU 与其它异步外设之间的使用标准非归零码 (NRZ) 格式的数字通信。 SCI 接收器和发射器是双缓冲的,并且它们中的每一个有其自身独立的使能和中断位。 两个器件都可独立或者同时地运行在全双工模式。 为了确保数据完整性,SCI 在中断检测、奇偶校验、超载、和组帧错误方面对接收到的数据进行检查。 通过一个 16 位波特率选择寄存器,可将比特率设定为超过 65000 个不同的速度。

每个 SCI 模块的特性包括:

- 两个外部引脚:
  - SCITXD: SCI 发送-输出引脚
  - SCIRXD: SCI 接收-输入引脚

注释:两个引脚如果不被用于 SCI 的话,可被用作 GPIO。

- 波特率被设定为 64K 个不同速率:

Baud rate = 
$$\frac{LSPCLK}{(BRR + 1) * 8}$$
 when BRR  $\neq 0$ 

Baud rate = 
$$\frac{LSPCLK}{16}$$
 when BRR = 0

注

最大 I/O 引脚切换速度请见Section 6。

- 数据-字格式
  - 一个开始位
  - 数据-字长度可被设定为1至8位
  - 可选偶/奇/无奇偶校验位
  - 一个或者两个停止位
- 四个错误检测标志: 奇偶、超载、组帧、和中断检测
- 两个唤醒多处理器模式: 空闲线路和地址位
- 半双工或者全双工运行
- 双缓冲接收和发送功能
- 可通过带有状态标志的中断驱动或者轮询算法来完成发射器和接收器操作。
  - 发射器: TXRDY 标志(发射器缓冲寄存器已经准备好接收另外字符)和 TX EMPTY (TX 空)标志(发射器移位寄存器已空)
  - 接收器: RXRDY 标志(接收器缓冲寄存器已经准备好接收另外的字符), BRKDT 标志(发生了中断条件),和 RX ERROR 错误标志(监控四个中断条件)
- 用于发射器和接收器中断的独立使能位(除了 BRKDT)
- NRZ(非归零码)格式

注

这个模块中的所有寄存器是被连接至外设帧 2 的 8 位寄存器。当一个寄存器被访问时,低字节 (7-0),和高字节 (15-8)内的寄存器数据被读作零。对高字节的写入无效。



### 增强型特性:

- 自动波特率检测硬件逻辑电路
- 16 级发送/接收 FIFO

SCI 端口运行由表 4-10,表 4-11和表 4-12中列出的寄存器配置和控制。

### 表 4-10. SCI-A 寄存器<sup>(1)</sup>

| 名称                      | 地址     | 大小 (x 16) | 说明                |
|-------------------------|--------|-----------|-------------------|
| SCICCRA                 | 0x7050 | 1         | SCI-A 通信控制寄存器     |
| SCICTL1A                | 0x7051 | 1         | SCI-A 控制寄存器 1     |
| SCIHBAUDA               | 0x7052 | 1         | SCI-A 波特率寄存器,高位   |
| SCILBAUDA               | 0x7053 | 1         | SCI-A 波特率寄存器,低位   |
| SCICTL2A                | 0x7054 | 1         | SCI-A 控制寄存器 2     |
| SCIRXSTA                | 0x7055 | 1         | SCI-A 接收状态寄存器     |
| SCIRXEMUA               | 0x7056 | 1         | SCI-A 接收仿真数据缓冲寄存器 |
| SCIRXBUFA               | 0x7057 | 1         | SCI-A 接收数据缓冲寄存器   |
| SCITXBUFA               | 0x7059 | 1         | SCI-A 发送数据缓冲寄存器   |
| SCIFFTXA <sup>(2)</sup> | 0x705A | 1         | SCI-A FIFO 发送寄存器  |
| SCIFFRXA <sup>(2)</sup> | 0x705B | 1         | SCI-A FIFO 接收寄存器  |
| SCIFFCTA <sup>(2)</sup> | 0x705C | 1         | SCI-A FIFO 控制寄存器  |
| SCIPRIA                 | 0x705F | 1         | SCI-A 优先级控制寄存器    |

- (1) 这个表中的寄存器被映射到外设帧 2 空间。 这空间只允许 16 位访问。32 位访问会产生未定义的后果。
- (2) 这些寄存器是用于 FIFO 模式的全新寄存器。

### 表 4-11. SCI-B 寄存器(1)(2)

| 名称                      | 地址     | 大小 (x 16) | 说明                |
|-------------------------|--------|-----------|-------------------|
| SCICCRB                 | 0x7750 | 1         | SCI-B 通信控制寄存器     |
| SCICTL1B                | 0x7751 | 1         | SCI-B 控制寄存器 1     |
| SCIHBAUDB               | 0x7752 | 1         | SCI-B 波特率寄存器,高位   |
| SCILBAUDB               | 0x7753 | 1         | SCI-B 波特率寄存器,低位   |
| SCICTL2B                | 0x7754 | 1         | SCI-B 控制寄存器 2     |
| SCIRXSTB                | 0x7755 | 1         | SCI-B 接收状态寄存器     |
| SCIRXEMUB               | 0x7756 | 1         | SCI-B 接收仿真数据缓冲寄存器 |
| SCIRXBUFB               | 0x7757 | 1         | SCI-B 接收数据缓冲寄存器   |
| SCITXBUFB               | 0x7759 | 1         | SCI-B 发送数据缓冲寄存器   |
| SCIFFTXB <sup>(2)</sup> | 0x775A | 1         | SCI-B FIFO 发送寄存器  |
| SCIFFRXB <sup>(2)</sup> | 0x775B | 1         | SCI-B FIFO 接收寄存器  |
| SCIFFCTB <sup>(2)</sup> | 0x775C | 1         | SCI-B FIFO 控制寄存器  |
| SCIPRIB                 | 0x775F | 1         | SCI-B 优先级控制寄存器    |

- (1) 这个表中的寄存器被映射到外设帧 2 空间。 这空间只允许 16 位访问。32 位访问会产生未定义的后果。
- (2) 这些寄存器是用于 FIFO 模式的全新寄存器。

ZHCS889M -JUNE 2007-REVISED AUGUST 2012

## 表 4-12. SCI-C 寄存器<sup>(1)(2)</sup>

| 名称                      | 地址     | 大小 (x 16) | 说明                |
|-------------------------|--------|-----------|-------------------|
| SCICCRC                 | 0x7770 | 1         | SCI-C 通信控制寄存器     |
| SCICTL1C                | 0x7771 | 1         | SCI-C 控制寄存器 1     |
| SCIHBAUDC               | 0x7772 | 1         | SCI-B 波特率寄存器,高位   |
| SCILBAUDC               | 0x7773 | 1         | SCI-C 波特率寄存器,低位   |
| SCICTL2C                | 0x7774 | 1         | SCI-C 控制寄存器 2     |
| SCIRXSTC                | 0x7775 | 1         | SCI-C 接收状态寄存器     |
| SCIRXEMUC               | 0x7776 | 1         | SCI-C 接收仿真数据缓冲寄存器 |
| SCIRXBUFC               | 0x7777 | 1         | SCI-C 接收数据缓冲寄存器   |
| SCITXBUFC               | 0x7779 | 1         | SCI-C 传输数据缓冲寄存器   |
| SCIFFTXC <sup>(2)</sup> | 0x777A | 1         | SPI-C FIFO 发送寄存器  |
| SCIFFRXC <sup>(2)</sup> | 0x777B | 1         | SPI-C FIFO 接收寄存器  |
| SCIFFCTC <sup>(2)</sup> | 0x777C | 1         | SPI-C FIFO 控制寄存器  |
| SCIPRC                  | 0x777F | 1         | SPI-C 优先级控制寄存器    |

<sup>(1)</sup> 这个表中的寄存器被映射到外设帧 2 空间。 这空间只允许 16 位访问。32 位访问会产生未定义的后果。 (2) 这些寄存器是用于 FIFO 模式的全新寄存器。



### 图 4-15显示了 SCI 模块方框图。



图 4-15. 串行通信接口 (SCI) 模块方框图





# 4.11 串行外设接口 (SPI) 模块 (SPI-A)

此器件包括四引脚串行外设接口 (SPI) 模块。 一个 SPI 模块 (SPI-A) 可用。SPI 是一个高速、同步串行 I/O 端口,此端口可在设定的位传输速率上将一个设定长度(1 至 16 位)的串行比特流移入和移出器件。 SPI 用于DSC控制器和外部外设或者其它处理器之间的通信。 典型应用包括外部 I/O 或者从诸如移位寄存器、显示驱动器、和 ADC 等器件的外设扩展。 多器件通信由 SPI 的主控/受控操作支持。

#### SPI 模块的特性包括:

- 四个外部引脚:
  - SPISOMI: SPI 从器件输出/主器件输入引脚
  - SPISIMO: SPI 从器件输入/主器件输出引脚
  - SPISTE: SPI 从器件发送使能引脚
  - SPICLK: SPI 串行时钟引脚

请注意:如果 SPI 模块未被使用,所有四个引脚可被用作 GPIO。

• 两个运行模式: 主控和受控

波特率: 125 个不同的可编辑速率。

Baud rate = 
$$\frac{\text{LSPCLK}}{(\text{SPIBRR} + 1)}$$
 when SPIBRR = 3 to 127

Baud rate = 
$$\frac{\text{LSPCLK}}{4}$$
 when SPIBRR = 0,1,2

注

#### 最大 I/O 引脚切换速度请见Section 6。

- 数据字长度:一到十六数据位
- 包括四个计时机制(由时钟极性和时钟相位的位控制):
  - 无相位延迟的下降沿: SPICLK 高电平有效。 SPI 在 SPICLK 信号的下降沿上传送数据,而在 SPICLK 信号的上升沿上接收数据。
  - 有相位延迟的下降沿: SPICLK 高电平有效。 SPI 在 SPICLK 信号下降沿的一半周期之前发送数据,而在 SPICLK 信号的下降沿上接收数据。
  - 无相位延迟的上升沿: SPICLK 低电平无效。 SPI 在 SPICLK 信号的上升沿上发送数据,而在 SPICLK 信号的下降沿上接收数据。
  - 有相位延迟的上升沿: SPICLK 低电平无效。 SPI 在 SPICLK 信号下降沿之前的半个周期发送数据, 而在 SPICLK 信号的上升沿上接收数据。
- 同时接收和发送操作(发送功能可在软件中被禁用)
- 通过中断驱动或者轮询算法来完成发射器和接收器运行。
- 9个 SPI 模块控制寄存器:位于控制寄存器内,帧开始地址 7040h。

注

这个模块中的所有寄存器是被连接至外设帧 2 的 16 位寄存器。当一个寄存器被访问时,低字节 (7-0),和高字节 (15-8) 内的寄存器数据被读作零。 对高字节的写入无效。



增强型特性:

- 16 级发送/接收 FIFO
- 经延迟的发射控制

SPI 端口运行由表 4-13中列出的寄存器配置和控制。

### 表 4-13. SPI-A 寄存器

| 名称       | 地址     | 大小 (x 16) | 说明 <sup>(1)</sup> |
|----------|--------|-----------|-------------------|
| SPICCR   | 0x7040 | 1         | SPI-A 配置控制寄存器     |
| SPICTL   | 0x7041 | 1         | SPI-A 运行控制寄存器     |
| SPISTS   | 0x7042 | 1         | SPI-A 状态寄存器       |
| SPIBRR   | 0x7044 | 1         | SPI-A 波特率寄存器      |
| SPIRXEMU | 0x7046 | 1         | SPI-A 接收仿真缓冲寄存器   |
| SPIRXBUF | 0x7047 | 1         | SPI-A 串行输入缓冲寄存器   |
| SPITXBUF | 0x7048 | 1         | SPI-A 串行输出缓冲寄存器   |
| SPIDAT   | 0x7049 | 1         | SPI-A 串行数据寄存器     |
| SPIFFTX  | 0x704A | 1         | SPI-A FIFO 发送寄存器  |
| SPIFFRX  | 0x704B | 1         | SPI-A FIFO 接收寄存器  |
| SPIFFCT  | 0x704C | 1         | SPI-A FIFO 控制寄存器  |
| SPIPRI   | 0x704F | 1         | SPI-A 优先级控制寄存器    |

<sup>(1)</sup> 这个表中寄存器被映射到外设帧 2。这空间只允许 16 位访问。32 位访问会生成未定义的后果。

图 4-16是一个处于受控模式下 SPI 的方框图。



A. SPISTE被主控器件驱动为用于受控器件的低电平。

图 4-16. SPI 模块方框图 (受控模式)



### 4.12 内部集成电路 (I2C)

此器件包含一个 I2C 串行端口。图 4-17显示了此器件内的 I2C 外设模块接口。



- A. 在 SYSCLKOUT 速率上对 I2C 寄存器进行访问。 I2C 端口的内部时序和信号波形也为 SYSCLKOUT 速率。
- B. PCLKCRO 寄存器内的时钟使能位 (I2CAENCLK) 关闭到 I2C 端口的时钟以实现低功耗运行。 复位时,I2CAENCLK 被清除,这表明外设内部时钟被关闭。

图 4-17. I2C 外设模块接口

#### I2C 模块具有以下特性:

- 符合飞利浦半导体 I2C 总线规格(版本 2.1):
  - 支持 1 位至 8 位格式传输
  - 7 位和 10 位寻址模式
  - 常规调用
  - START 字节模式
  - 支持多个主发送器和从接收器
  - 支持多个从发送器和主接收器
  - 组合主器件发送/接收和接收/发送模式
  - 数据传输速率从 10kbps 到高达 400kbps (I2C 快速模式速率)
- 一个 16 字接收 FIFO 和 一个 16 字发送 FIFO
- 可以由 CPU 使用的一个中断。 这个中断可由下列条件中的一个生成:
  - 发送数据准备好
  - 接收数据准备好
  - 寄存器访问准备好
  - 没有接收到确认
  - 仲裁丢失
  - 检测到停止条件
  - 被寻址为从器件

ZHCS889M - JUNE 2007-REVISED AUGUST 2012

- 在 FIFO 模式下, CPU 可以使用附加的中断
- 模块启用和模块禁用功能
- 自由数据格式模式

表 4-14中的寄存器配置并且控制 I2C 端口操作。

### 表 4-14. I2C-A 寄存器

| 名称      | 地址     | 说明                    |
|---------|--------|-----------------------|
| I2COAR  | 0x7900 | I2C 自身地址寄存器           |
| I2CIER  | 0x7901 | I2C 中断使能寄存器           |
| I2CSTR  | 0x7902 | I2C 状态寄存器             |
| I2CCLKL | 0x7903 | I2C 时钟低电平时间分频器寄存器     |
| I2CCLKH | 0x7904 | I2C 时钟高电平时间分频器寄存器     |
| I2CCNT  | 0x7905 | I2C 数据计数寄存器           |
| I2CDRR  | 0x7906 | I2C 数据接收寄存器           |
| I2CSAR  | 0x7907 | I2C 从器件地址寄存器          |
| I2CDXR  | 0x7908 | I2C 数据发送寄存器           |
| I2CMDR  | 0x7909 | I2C 模式寄存器             |
| I2CISRC | 0x790A | I2C 中断源寄存器            |
| I2CPSC  | 0x790C | I2C 预分频器寄存器           |
| I2CFFTX | 0x7920 | I2C FIFO 发送寄存器        |
| I2CFFRX | 0x7921 | I2C FIFO 接收寄存器        |
| I2CRSR  | -      | I2C 接收移位寄存器(CPU 不可访问) |
| I2CXSR  | _      | I2C 发送移位寄存器(CPU 不可访问) |

### 4.13 GPIO MUX

在 2833x/2823x器件上,除了提供独立的引脚位拆裂 I/O 功能外,GPIO MUX 还可以将最多 3 个独立的外设信号复用在一个单一的 GPIP 引脚上. 每个引脚的 GPIO MUX 方框图显示在图 4-18中。 由于 I2C 引脚的开漏功能,这些引脚的 GPIO MUX 方框图是不同的。 详细参见《*TMS320x2833x,2823x 系统控制和中断参考指*南》(文献编号SPRUFBO)))。

注

从写入 GPxMUXn 和 GPxQSELn 寄存器发生到动作有效有两个 SYSCLKOUT 周期延迟。





- A. x 代表端口, A 或 B。例如, GPxDIR 是指 GPADIR 或者 GPBDIR 寄存器,至于是哪一个寄存器,则取决于所选择的特定 GPIO 引脚。
- B. 在相同的存储器位置存取 GPxDAT 锁定/读取。
- C. 这是一个通用的 GPIO MUX 方框图。 并不是所有选项都可用于所有 GPIO 引脚。 详细参见《*TMS320x2833x*, *2823x 系统控制和中断参考指南》*(文献编号SPRUFBO)))。

图 4-18. GPIO MUX 方框图

器件支持 88 个 GPIO 引脚。 GPIO 控制和数据寄存器被映射到外设帧 1 以在寄存器上启用 32 位运行(连同 16 位运行)。表 4-15显示了 GPIO 寄存器映射。

### 表 4-15. GPIO 寄存器

| 名称           | 地址            | 大小 (x 16) | 说明                               |
|--------------|---------------|-----------|----------------------------------|
|              | G             |           | ·<br>(受 EALLOW 保护)               |
| GPACTRL      | 0x6F80        | 2         | GPIO A 控制寄存器(GPIO0 至 31)         |
| GPAQSEL1     | 0x6F82        | 2         | GPIO A 限定器选择 1 寄存器 (GPIO0 至 15)  |
| GPAQSEL2     | 0x6F84        | 2         | GPIO A 限定器选择 2 寄存器 (GPIO16 至 31) |
| GPAMUX1      | 0x6F86        | 2         | GPIO A MUX 1 寄存器(GPIO0 至 15)     |
| GPAMUX2      | 0x6F88        | 2         | GPIO A MUX 2 寄存器(GPIO16 至 31)    |
| GPADIR       | 0x6F8A        | 2         | GPIO A 方向寄存器 (GPIO0 至 31)        |
| GPAPUD       | 0x6F8C        | 2         | GPIO A 上拉禁用寄存器(GPIO0 至 31)       |
| 被保留          | 0x6F8E-0x6F8F | 2         |                                  |
| GPBCTRL      | 0x6F90        | 2         | GPIO B 控制寄存器(GPIO32 至 63)        |
| GPBQSEL1     | 0x6F92        | 2         | GPIO B 限定器选择 1 寄存器 (GPIO32 至 47) |
| GPBQSEL2     | 0x6F94        | 2         | GPIOB 限定符选择 2 寄存器 (GPIO48 至 63)  |
| GPBMUX1      | 0x6F96        | 2         | GPIO B MUX 1 寄存器 (GPIO32 至 47)   |
| GPBMUX2      | 0x6F98        | 2         | GPIO B MUX 2 寄存器(GPIO48 至 63)    |
| GPBDIR       | 0x6F9A        | 2         | GPIO B 方向寄存器(GPIO32 至 63)        |
| GPBPUD       | 0x6F9C        | 2         | GPIO B 上拉电阻器禁用寄存器 (GPIO32 至 38)  |
| 被保留          | 0x6F9E-0x6FA5 | 8         |                                  |
| GPCMUX1      | 0x6FA6        | 2         | GPIO C MUX1 寄存器(GPIO64 至 79)     |
| GPCMUX2      | 0x6FA8        | 2         | GPIO C MUX2 寄存器(GPIO80 至 87)     |
| GPCDIR       | 0x6FAA        | 2         | GPIO C 方向寄存器 (GPIO64 至 GPIO 87)  |
| GPCPUD       | 0x6FAC        | 2         | GPIO C 上拉电阻器禁用寄存器(GPIO64 至 87)   |
| 被保留          | 0x6FAE-0x6FBF | 18        |                                  |
|              | GP            | IO 数据寄存器( | 不受 EALLOW 保护)                    |
| GPADAT       | 0x6FC0        | 2         | GPIO A 数据寄存器(GPIO0 至 31)         |
| GPASET       | 0x6FC2        | 2         | GPIO A 数据设定寄存器 (GPIO0 至 31)      |
| GPACLEAR     | 0x6FC4        | 2         | GPIO A 数据清除寄存器 (GPIO0 至 31)      |
| GPATOGGLE    | 0x6FC6        | 2         | GPIO A 数据切换寄存器 (GPIO0 至 31)      |
| GPBDAT       | 0x6FC8        | 2         | GPIO B 数据寄存器(GPIO32 至 63)        |
| GPBSET       | 0x6FCA        | 2         | GPIO B 数据设定寄存器 (GPIO32 至 63)     |
| GPBCLEAR     | 0x6FCC        | 2         | GPIO B 数据清除寄存器 (GPIO32 至 63)     |
| GPBTOGGLE    | 0x6FCE        | 2         | GPIO B 数据切换寄存器 (GPIO32 至 63)     |
| GPCDAT       | 0x6FD0        | 2         | GPIO C 数据寄存器 (GPIO64 至 87)       |
| GPCSET       | 0x6FD2        | 2         | GPIO C 数据设定寄存器 (GPIO64 至 87)     |
| GPCCLEAR     | 0x6FD4        | 2         | GPIO C 数据清除寄存器 (GPIO64 至 87)     |
| GPCTOGGLE    | 0x6FD6        | 2         | GPIO C 数据切换寄存器 (GPIO64 至 87)     |
| 被保留          | 0x6FD8-0x6FDF | 8         |                                  |
|              |               |           | ¥寄存器(受 EALLOW 保护)                |
| GPIOXINT1SEL | 0x6FE0        | 1         | XINT1 GPIO 输入选择寄存器 (GPIO0 至 31)  |
| GPIOXINT2SEL | 0x6FE1        | 1         | XINT2 GPIO 输入选择寄存器 (GPIO0 至 31)  |
| GPIOXNMISEL  | 0x6FE2        | 1         | XNMI GPIO 输入选择寄存器 (GPIO0 至 31)   |
| GPIOXINT3SEL | 0x6FE3        | 1         | XINT3 GPIO 输入选择寄存器 (GPIO32 至 63) |
| GPIOXINT4SEL | 0x6FE4        | 1         | XINT4 GPIO 输入选择寄存器 (GPIO32 至 63) |
| GPIOXINT5SEL | 0x6FE5        | 1         | XINT5 GPIO 输入选择寄存器 (GPIO32 至 63) |
| GPIOXINT6SEL | 0x6FE6        | 1         | XINT6 GPIO 输入选择寄存器(GPIO32 至 63)  |



### 表 4-15. GPIO 寄存器 (continued)

| 名称          | 地址            | 大小 (x 16) | 说明                              |
|-------------|---------------|-----------|---------------------------------|
| GPIOINT7SEL | 0x6FE7        | 1         | XINT7 GPIO 输入选择寄存器(GPIO32 至 63) |
| GPIOLPMSEL  | 0x6FE8        | 2         | LPM GPIO 选择寄存器(GPIO0 至 31)      |
| 被保留         | 0x6FEA-0x6FFF | 22        |                                 |

### 表 4-16. GPIO 复用器外设选择矩阵

| 寄存器位                                            |             | 外设选择                |                        |                       |                       |                       |
|-------------------------------------------------|-------------|---------------------|------------------------|-----------------------|-----------------------|-----------------------|
| GPADIF<br>GPADA'<br>GPASE'<br>GPACLI<br>GPATOGO | T<br>T<br>R | GPAMUX1<br>GPAQSEL1 | GPIOx<br>GPAMUX1 = 0,0 | PER1<br>GPAMUX1 = 0,1 | PER2<br>GPAMUX1 = 1,0 | PER3<br>GPAMUX1 = 1,1 |
| QUALPRD0                                        | 0           | 1, 0                | GPIO0 (I/O)            | EPWM1A (O)            | 被保留                   | 被保留                   |
|                                                 | 1           | 3, 2                | GPIO1 (I/O)            | EPWM1B (O)            | ECAP6 (I/O)           | MFSRB (I/O)           |
|                                                 | 2           | 5, 4                | GPIO2 (I/O)            | EPWM2A (O)            | 被保留                   | 被保留                   |
|                                                 | 3           | 7, 6                | GPIO3 (I/O)            | EPWM2B (O)            | ECAP5 (I/O)           | MCLKRB (I/O)          |
|                                                 | 4           | 9, 8                | GPIO4 (I/O)            | EPWM3A (O)            | 被保留                   | 被保留                   |
|                                                 | 5           | 11, 10              | GPIO5 (I/O)            | EPWM3B (O)            | MFSRA (I/O)           | ECAP1 (I/O)           |
|                                                 | 6           | 13, 12              | GPIO6 (I/O)            | EPWM4A (O)            | EPWMSYNCI (I)         | EPWMSYNCO (O)         |
|                                                 | 7           | 15, 14              | GPI07 (I/O)            | EPWM4B (O)            | MCLKRA (I/O)          | ECAP2 (I/O)           |
| QUALPRD1                                        | 8           | 17, 16              | GPIO8 (I/O)            | EPWM5A (O)            | CANTXB (O)            | ADCSOCAO(O)           |
|                                                 | 9           | 19, 18              | GPIO9 (I/O)            | EPWM5B (O)            | SCITXDB (O)           | ECAP3 (I/O)           |
|                                                 | 10          | 21, 20              | GPIO10 (I/O)           | EPWM6A (O)            | CANRXB (I)            | ADCSOCBO(O)           |
|                                                 | 11          | 23, 22              | GPIO11 (I/O)           | EPWM6B (O)            | SCIRXDB (I)           | ECAP4 (I/O)           |
|                                                 | 12          | 25, 24              | GPIO12 (I/O)           | TZ1(I)                | CANTXB (O)            | MDXB (O)              |
|                                                 | 13          | 27, 26              | GPIO13 (I/O)           | TZ2(I)                | CANRXB (I)            | MDRB (I)              |
|                                                 | 14          | 29, 28              | GPIO14 (I/O)           | TZ3(I)/XHOLD(I)       | SCITXDB (O)           | MCLKXB (I/O)          |
|                                                 | 15          | 31, 30              | GPIO15 (I/O)           | TZ4(I)/XHOLDA(O)      | SCIRXDB (I)           | MFSXB (I/O)           |
|                                                 |             | GPAMUX2<br>GPAQSEL2 | GPAMUX2 = 0, 0         | GPAMUX2 = 0, 1        | GPAMUX2 = 1, 0        | GPAMUX2 = 1, 1        |
| QUALPRD2                                        | 16          | 1, 0                | GPIO16 (I/O)           | SPISIMOA (I/O)        | CANTXB (O)            | TZ5(I)                |
|                                                 | 17          | 3, 2                | GPIO17 (I/O)           | SPISOMIA (I/O)        | CANRXB (I)            | TZ6(I)                |
|                                                 | 18          | 5, 4                | GPIO18 (I/O)           | SPICLKA (I/O)         | SCITXDB (O)           | CANRXA (I)            |
|                                                 | 19          | 7, 6                | GPIO19 (I/O)           | SPISTEA(I/O)          | SCIRXDB (I)           | CANTXA (O)            |
|                                                 | 20          | 9, 8                | GPIO20 (I/O)           | EQEP1A (I)            | MDXA (O)              | CANTXB (O)            |
|                                                 | 21          | 11, 10              | GPIO21 (I/O)           | EQEP1B (I)            | MDRA (I)              | CANRXB (I)            |
|                                                 | 22          | 13, 12              | GPIO22 (I/O)           | EQEP1S (I/O)          | MCLKXA (I/O)          | SCITXDB (O)           |
|                                                 | 23          | 15, 14              | GPIO23 (I/O)           | EQEP1I (I/O)          | MFSXA (I/O)           | SCIRXDB (I)           |
| QUALPRD3                                        | 24          | 17, 16              | GPIO24 (I/O)           | ECAP1 (I/O)           | EQEP2A (I)            | MDXB (O)              |
|                                                 | 25          | 19, 18              | GPIO25 (I/O)           | ECAP2 (I/O)           | EQEP2B (I)            | MDRB (I)              |
|                                                 | 26          | 21, 20              | GPIO26 (I/O)           | ECAP3 (I/O)           | EQEP2I (I/O)          | MCLKXB (I/O)          |
|                                                 | 27          | 23, 22              | GPIO27 (I/O)           | ECAP4 (I/O)           | EQEP2S (I/O)          | MFSXB (I/O)           |
|                                                 | 28          | 25, 24              | GPIO28 (I/O)           | SCIRXDA (I)           | XZCS6(O)              |                       |
|                                                 | 29          | 27, 26              | GPIO29 (I/O)           | SCITXDA (O)           | XA19(O)               |                       |
|                                                 | 30          | 29, 28              | GPIO30 (I/O)           | CANRXA (I)            | XA                    | 18(O)                 |
|                                                 | 31          | 31, 30              | GPIO31 (I/O)           | CANTXA (O)            | XA                    | 17(O)                 |



### 表 4-17. GPIO-B 复用器外设选择矩阵

| 寄存器位  GPBDIR GPBDAT GPBSET GPBCLR GPBTOGGLE  GPBMUX1 GPBQSEL1 |    | 外设选择                |                        |                            |                       |                       |
|---------------------------------------------------------------|----|---------------------|------------------------|----------------------------|-----------------------|-----------------------|
|                                                               |    |                     | GPIOx<br>GPBMUX1 = 0,0 | PER1<br>GPBMUX1 = 0,1      | PER2<br>GPBMUX1 = 1,0 | PER3<br>GPBMUX1 = 1,1 |
| QUALPRD0                                                      | 0  | 1, 0                | GPIO32(I/O)            | SDAA (I/OC) <sup>(1)</sup> | EPWMSYNCI (I)         | ADCSOCAO(O)           |
|                                                               | 1  | 3, 2                | GPIO33(I/O)            | SCLA (I/OC) <sup>(1)</sup> | EPWMSYNCO (O)         | ADCSOCBO(O)           |
|                                                               | 2  | 5, 4                | GPIO34 (I/O)           | ECAP1 (I/O)                | XREADY (I)            |                       |
|                                                               | 3  | 7, 6                | GPIO35(I/O)            | SCITXDA (O)                | XR/W(O)               |                       |
|                                                               | 4  | 9, 8                | GPIO36(I/O)            | SCIRXDA (I)                | XZC                   | S0(O)                 |
|                                                               | 5  | 11, 10              | GPIO37(I/O)            | ECAP2 (I/O)                | XZC                   | S7(O)                 |
|                                                               | 6  | 13, 12              | GPIO38(I/O)            |                            | XWE0(O)               |                       |
|                                                               | 7  | 15, 14              | GPIO39(I/O)            | =                          | XA                    | 16(O)                 |
| QUALPRD1                                                      | 8  | 17, 16              | GPIO40(I/O)            |                            | XA0/XWE1(O)           |                       |
| -<br>-<br>-<br>-                                              | 9  | 19, 18              | GPIO41 (I/O)           | =                          | XA1(O)                |                       |
|                                                               | 10 | 21, 20              | GPIO42(I/O)            | -                          | XA2(O)                |                       |
|                                                               | 11 | 23, 22              | GPIO43(I/O)            | 被保留                        | XA3(O)                |                       |
|                                                               | 12 | 25, 24              | GPIO44(I/O)            | =                          | XA4(O)                |                       |
|                                                               | 13 | 27, 26              | GPIO45 (I/O)           | =                          | XA5(O)                |                       |
|                                                               | 14 | 29, 28              | GPIO46(I/O)            | =                          | XA6(O)                |                       |
|                                                               | 15 | 31, 30              | GPIO47(I/O)            | =                          | XA7(O)                |                       |
| ,                                                             |    | GPBMUX2<br>GPBQSEL2 | GPBMUX2 = 0, 0         | GPBMUX2 = 0, 1             | GPBMUX2 = 1, 0        | GPBMUX2 = 1, 1        |
| QUALPRD2                                                      | 16 | 1, 0                | GPIO48 (I/O)           | ECAP5 (I/O)                | XD31(I/O)             |                       |
|                                                               | 17 | 3, 2                | GPIO49 (I/O)           | ECAP6 (I/O)                | XD30 (I/O)            |                       |
|                                                               | 18 | 5, 4                | GPIO50 (I/O)           | EQEP1A (I)                 | XD29 (I/O)            |                       |
|                                                               | 19 | 7, 6                | GPIO51 (I/O)           | EQEP1B (I)                 | XD28 (I/O)            |                       |
|                                                               | 20 | 9, 8                | GPIO52 (I/O)           | EQEP1S (I/O)               | XD27 (I/O)            |                       |
|                                                               | 21 | 11, 10              | GPIO53 (I/O)           | EQEP1I (I/O)               | XD26 (I/O)            |                       |
|                                                               | 22 | 13, 12              | GPIO54 (I/O)           | SPISIMOA (I/O)             | XD25 (I/O)            |                       |
|                                                               | 23 | 15, 14              | GPIO55 (I/O)           | SPISOMIA (I/O)             | XD24 (I/O)            |                       |
| QUALPRD3                                                      | 24 | 17, 16              | GPIO56 (I/O)           | SPICLKA (I/O)              | XD23 (I/O)            |                       |
|                                                               | 25 | 19, 18              | GPIO57 (I/O)           | SPISTEA(I/O)               | XD22(I/O)             |                       |
|                                                               | 26 | 21, 20              | GPIO58 (I/O)           | MCLKRA (I/O)               | XD21 (I/O)            |                       |
|                                                               | 27 | 23, 22              | GPIO59 (I/O)           | MFSRA (I/O)                | XD20 (I/O)            |                       |
|                                                               | 28 | 25, 24              | GPIO60(I/O)            | MCLKRB (I/O)               | XD19(I/O)             |                       |
|                                                               | 29 | 27, 26              | GPIO61 (I/O)           | MFSRB (I/O)                | XD18 (I/O)            |                       |
|                                                               | 30 | 29, 28              | GPIO62 (I/O)           | SCIRXDC (I)                | XD17 (I/O)            |                       |
|                                                               | 31 | 31, 30              | GPIO63 (I/O)           | SCITXDC (O)                | XD16 (I/O)            |                       |

(1) 开漏



### 表 4-18. GPIO-C 复用器外设选择矩阵

| 寄存器位                                   |                | 器位      | 外设选择                                   |                                       |  |
|----------------------------------------|----------------|---------|----------------------------------------|---------------------------------------|--|
| GPCD<br>GPCD<br>GPCS<br>GPCC<br>GPCTOG | AT<br>ET<br>LR | GPCMUX1 | GPIOx 或 PER1<br>GPCMUX1 = 0, 0 or 0, 1 | PER2 或 PER3<br>GPCMUX1 = 1, 0 or 1, 1 |  |
| 在其中                                    | 0              | 1, 0    | GPIO64 (I/O)                           | XD15 (I/O)                            |  |
|                                        | 1              | 3, 2    | GPIO65 (I/O)                           | XD14 (I/O)                            |  |
|                                        | 2              | 5, 4    | GPIO66 (I/O)                           | XD13 (I/O)                            |  |
|                                        | 3              | 7, 6    | GPIO67 (I/O)                           | XD12 (I/O)                            |  |
|                                        | 4              | 9, 8    | GPIO68 (I/O)                           | XD11 (I/O)                            |  |
|                                        | 5              | 11, 10  | GPIO69 (I/O)                           | XD10 (I/O)                            |  |
|                                        | 6              | 13, 12  | GPIO70 (I/O)                           | XD9 (I/O)                             |  |
|                                        | 7              | 15, 14  | GPIO71 (I/O)                           | XD8 (I/O)                             |  |
| 在其中                                    | 8              | 17, 16  | GPIO72 (I/O)                           | XD7 (I/O)                             |  |
|                                        | 9              | 19, 18  | GPIO73 (I/O)                           | XD6 (I/O)                             |  |
|                                        | 10             | 21, 20  | GPIO74 (I/O)                           | XD5 (I/O)                             |  |
|                                        | 11             | 23, 22  | GPIO75 (I/O)                           | XD4 (I/O)                             |  |
|                                        | 12             | 25, 24  | GPIO76 (I/O)                           | XD3 (I/O)                             |  |
|                                        | 13             | 27, 26  | GPIO77 (I/O)                           | XD2 (I/O)                             |  |
|                                        | 14             | 29, 28  | GPIO78 (I/O)                           | XD1 (I/O)                             |  |
|                                        | 15             | 31, 30  | GPIO79 (I/O)                           | XD0 (I/O)                             |  |
|                                        |                | GPCMUX2 | GPCMUX2 = 0, 0 或 0, 1                  | GPCMUX2 = 1, 0 或 1, 1                 |  |
| 在其中                                    | 16             | 1, 0    | GPIO80 (I/O)                           | XA8 (O)                               |  |
|                                        | 17             | 3, 2    | GPIO81 (I/O)                           | XA9 (O)                               |  |
|                                        | 18             | 5, 4    | GPIO82 (I/O)                           | XA10 (O)                              |  |
|                                        | 19             | 7, 6    | GPIO83 (I/O)                           | XA11(O)                               |  |
|                                        | 20             | 9, 8    | GPIO84 (I/O)                           | XA12 (O)                              |  |
|                                        | 21             | 11, 10  | GPIO85 (I/O)                           | XA13 (O)                              |  |
|                                        | 22             | 13, 12  | GPIO86 (I/O)                           | XA14 (O)                              |  |
|                                        | 23             | 15, 14  | GPIO87 (I/O)                           | XA15 (O)                              |  |



通过四个选择中的 GPxQSEL1/2 寄存器,用户可为每一个 GPIO 引脚选择输入限定的类型:

- 只同步至 SYSCLKOUT (GPxQSEL1/2=0,0): 这是复位时所有 GPIO 引脚的缺省模式并且它只是将输入信号同步至系统时钟 (SYSCLKOUT)。
- 使用采样窗口的限定条件(GPxQSEL1/2=0,1 和1,0):这个模式中,在与系统时钟(SYSCLKOUT) 同步后,输入信号在输入被允许改变前,被一定数量的周期所限定。



图 4-19. 使用采样窗口的限定:

- 采样周期由 GPxCTRL 寄存器内的 QUALPRD 位所指定并且可在一组 8 个信号中进行配置。 它为采样输入信号指定了多个 SYSCLKOUT 周期。 采样窗口为 3 样品或者 6 样品宽并且只有当所有样品与图 4-19所显示的一样时(全 0 或者全 1)(对于 6 样品模式),输出才会改变。
- 无同步 (GPxQSEL1/2=1, 1): 这个模式用于无需同步的外设(同步不在外设内执行)。

由于器件上所要求的多级复用,有可能会有一个外设输入信号被映射到多于一个 GPIO 引脚的情况。此外,当一个输入信号未被选择时,输入信号将缺省为一个 0 或者 1 状态,这由外设而定。



### 4.14 外部接口 (XINTF)

本节给出了在2833x/2823x器件上执行的外部接口(XINTF)的顶视图。

XINTF 是一个非复用的异步总线,它类似于 2812 XINTF。 XINTF 被映射到图 4-20 中所示的三个固定区 域。



- 每个区域可被设定为具有不同的等待状态、建立和保持时序,并且当执行到一个特定区域的访问时,由区域芯片选择切 换支持。这些特性可实现到很多外部存储器和外设的无缝连接。
- B. 1-5 区被保留用于将来的扩展。
- C. 区域 0, 6, 和 7 一直被启用。

图 4-20. 外部接口方框图

图 4-21和图 4-22展示了典型 16 位和 32 位 数据总线 XINTF 连接,,说明了 XAO 和XWE1的信号功能是如 何根据具体的配置变化的。表 4-19定义了 XINTF 配置和控制寄存器。



图 4-21. 典型的 16 位数据总线 XINTF 连接



图 4-22. 典型的 32 位数据总线 XINTF 连接

表 4-19. XINTF 配置和控制寄存器映射

| 名称                      | 地址        | 大小 (x 16) | 说明               |
|-------------------------|-----------|-----------|------------------|
| XTIMING0                | 0x00-0B20 | 2         | XINTF 定时寄存器,区域 0 |
| XTIMING6 <sup>(1)</sup> | 0x00-0B2C | 2         | XINTF 定时寄存器,区域 6 |
| XTIMING7                | 0x00-0B2E | 2         | XINTF 定时寄存器,区域 7 |
| XINTCNF2 <sup>(2)</sup> | 0x00-0B34 | 2         | XINTF 配置寄存器      |
| XBANK                   | 0x00-0B38 | 1         | XINTF 组控制寄存器     |
| XREVISION               | 0x00-0B3A | 1         | XINTF 修订版本寄存器    |
| XRESET                  | 0x00-0B3D | 1         | XINTF 复位寄存器      |

- (1) XTIMING1-XTIMING5 为将来的扩展所保留,目前没有使用。
- (2) XINTCNF1 被保留,目前没有使用。



### 5 器件支持

德州仪器 (TI) 为DSC的 C28x™ 产品提供了大量的开发工具,其中包括评估处理器性能、生成代码、开发算法执行的工具,且完全集成以及调试软件和硬件模块。

下面的产品支持基于2833x/2823x应用的开发:

#### 软件开发工具

- Code Composer Studio™ 集成开发环境 (IDE)
  - C/C++ 编译器
  - 代码生成工具
  - 汇编器/连接器
  - 周期精确模拟器
- 应用算法
- 示例应用代码

#### 硬件开发工具

- 开发板
- 评估模块
- 基于 JTAG 的仿真器 SPI515, XDS510PP, XDS510PP+, XDS510USB
- 通用 5V 直流电源
- 文档和线缆

#### 5.1 器件和开发支持工具命名规则

为了标明产品开发周期的阶段,TI 为所有TMS320™ DSC器件和支持工具的部件号指定前缀。 每一个TMS320™DSP商用系列成员产品具有以下三个前缀中的一个: TMX,TMP,或者 TMS(例如,TMS320F28335)。 德州仪器 (TI) 建议为其支持的工具使用三个可能前缀指示符中的两个: TMDX 和TMDS。 这些前缀代表了产品开发的发展阶段,即从工程原型 (TMX/TMDX) 直到完全合格的生产器件/工具(TMS/TMDS)。

器件开发进化流程:

TMX 试验器件不一定代表最终器件的电气规范标准。

TMP 最终的芯片模型符合器件的电气规范标准,但是未经完整的质量和可靠性验证。

TMS 完全合格的生产器件

支持工具开发发展流程:

TMDX 还未经完整的德州仪器 (TI) 内部质量测试的开发支持工具

TMDS 完全合格的开发支持产品

TMX 和 TMP 器件和 TMDX 开发支持工具出货时带有如下的免责声明: "开发产品用于内部评估用途。"

TMS 器件和 TMDS 开发支持工具已进行完全特性描述,并且器件的质量和可靠性已经完全论证。 TI 的标准保修证书适用。

预测显示原型器件(TMX 或者 TMP)的故障率大于标准生产器件。由于它们的预计的最终使用故障率仍未定义,德州仪器 (TI) 建议不要将这些器件用于任何生产系统。只有合格的产品器件将被使用。

TI 器件的命名规则也包括一个带有器件系列名称的后缀。 这个后缀表示封装类型(例如,ZJZ和温度范围例如,A。图 5-1提供了读取任一系列产品成员完整器件名称的图例。

ZHCS889M - JUNE 2007 - REVISED AUGUST 2012







BGA = Ball Grid Array PBGA = Plastic Ball Grid Array LQFP = Low-Profile Quad Flatpack

PowerPAD and MicroStar BGA are trademarks of Texas Instruments.

图 5-1. F2833x, F2823x的器件命名法示例



### 5.2 文档支持

从产品声明到应用开发的大量文档提供了对所有 TMS320™ DSP 系列器件的支持。 提供的文档类型包括:数据表和数据手册,并带有设计规范标准;以及硬件和软件应用。

表 5-1显示了适用于这个数据手册中器件的外设参考指南。 有关外设类型的更多信息,请见《TMS320x28xx,28xxx DSP 外设参考指南》(文献编号: SPRU566)。

表 5-1. TMS320x2833x, 2823x 外设选择指南

| 外设指南                                     | 文献编号           | 类型 <sup>(1)</sup> | 28335, 28334,<br>28332, 28235,<br>28234, 28232 |
|------------------------------------------|----------------|-------------------|------------------------------------------------|
| TMS320x2833x, 2823x 系统控制和中断              | SPRUFB0        | -                 | X                                              |
| TMS320x2833x, 2823x DSC 外部接口(XINTF)      | <u>SPRU949</u> | 1                 | X                                              |
| TMS320x2833x, 2823x 增强型控制器局域网 (eCAN)     | SPRUEU1        | 0                 | X                                              |
| TMS320x2833x, 2823x 模数转换器 (ADC)          | SPRU812        | 2                 | X                                              |
| TMS320x2833x, 2823x 多通道缓冲串行端口 (McBSP)    | SPRUFB7        | 1                 | Х                                              |
| TMS320x2833x, 2823x 串行通信接口 (SCI)         | SPRUFZ5        | 0                 | Х                                              |
| TMS320x2833x, 2823x DSC 串行外设接口 (SPI)     | SPRUEU3        | 0                 | X                                              |
| TMS320x2833x,2823x,引导 ROM                | <u>SPRU963</u> | -                 | X                                              |
| TMS320x2833x, 2823x 增强型正交编码器脉冲 (eQEP) 模块 | SPRUG05        | 0                 | X                                              |
| TMS320x2833x, 2823x 增强型脉宽调制器 (ePWM) 模块   | SPRUG04        | 0                 | X                                              |
| TMS320x2833x, 2823x 增强型捕捉 (eCAP) 模块      | SPRUFG4        | 0                 | Х                                              |
| TMS320x2833x, 2823x 内部集成电路(I2C)模块        | SPRUG03        | 0                 | Х                                              |
| TMS320x2833x, 2823x 高分辨率脉宽调制器 (HRPWM)    | SPRUG02        | 0                 | Х                                              |
| TMS320x2833x, 2823x 直接内存访问(DMA) 模块       | SPRUFB8        | 0                 | X                                              |

<sup>(1)</sup> 一个类型变化代表一个外设模块中的主要功能特性差异。 在一个外设类型内,器件之间会有细微差异,而这些差异不会影响模块的基本功能性。 这些特定器件差异显示在《*TMS320x28xx,28xxx DSP 外设参考指南》*(文献编号SPNU566)列表中和外设参考指南中。

下面的文档可从 TI 网站 (www.ti.com) 中获得:

## 勘误表

SPRZ272TMS320F28335, TMS320F28334, TMS320F28332, TMS320F28235, TMS320F28234,TMS320F28232 DSC 芯片勘误表为不同版本的芯片介绍了芯片的报告和使用说明。

#### CPU 用户指南

**SPRU430** 《**TMS320C28x CPU** 和指令集参考指南》描述了 TMS320C28x 定点数字信号处理器 (DSP) 的中央处理器 (CPU) 和汇编语言指令。 它还描述了这些 DSP 上可用的仿真功能。

SPRUEO2 《TMS320C28x 浮点单元和指令集参考指南》描述了浮点单元且包括用于 FPU 的指令。

外设指南

**SPRU566 《TMS320x28xx、28xxx DSP** 外设参考指南》。 本文档描述了 28x 数字信号处理器 (DSP) 的外设参考指南。

**SPRUFB0 《TMS320x2823x**, **2823x** 系统控制和中断参考指南》描述了 2833x 和 2823x 数字信号处理器 (DSCs) 的各种中断和系统控制特性。



- **SPRU812 《TMS320x2833x, 2823x 模数转换器 (ADC)** 参考指南》描述了如何配置和使用片上 ADC 模块, 这是一种 12 位管线型 ADC。
- **SPRU949 《TMS320x2833x, 2833x DSC** 外部接口 **(XINTF)** 用户指南》描述了XINTF, 它是一个非复用异步总线,正如它在设备 2833x 和 2823x 上使用的一样。
- **SPRU963 《TMS320x2833x,2823x 引导 ROM** 参考指南》描述了引导加载程序(工厂编程的引导加载软件)的用途和特性并提供了代码示例。 它还描述了器件的片载引导 ROM 的其它内容,并标识了所有信息在该存储器内的位置。
- **SPRUFB7 《TMS320x2833x**, **2823x** 多通道缓冲串行端口 **(McBSP)** 参考指南》 描述了 2823x 和 2833x 设备上可用的 McBSP。 McBSP 允许一个 DSP 和系统中其它器件间的直接连接。
- **SPRUFB8** 《**TMS320x2833x**,**2823x** 直接内存访问 (**DMA**) 参考指南》描述了 2823x 和 2833x 设备上的 DMA。
- **SPRUG04** 《**TMS320x2833x**,**2823x** 增强型脉宽调制器 **(ePWM)** 模块参考指南》描述了增强型脉宽调制器的主要应用领域,包括数字电机控制、开关模式电源控制、UPS(不间断电源)和其它形式的电力转换。
- SPRUG02 《TMS320x2833x, x, 2823x 高分辨率脉宽调制器 (HRPWM) 参考指南》描述了到脉宽调制器 (HRPWM) 的高分辨率扩展的操作。
- SPRUFG4 《TMS320x2833x, 2823x 增强型捕捉 (eCAP) 模块参考指南》描述了增强型捕捉模块。 它包括模块描述和寄存器。
- **SPRUG05** 《**TMS320x2833x**,**2823x** 增强型正交编码器脉冲 **(eQEP)** 模块参考指南》描述了 eQEP 模块,在高性能运动和定位控制系统中,该模块用于与线性或旋转增量编码器连接,以从一个旋转机器中获取位置、方向和速度信息。 它包括模块描述和寄存器。
- **SPRUEU1 《TMS320x2833x,2823x 增强型控制器局域网络 (eCAN)** 参考指南》描述了在电噪音环境下使用已设立的协议与其他控制器进行串行通信的 eCAN。
- SPRUFZ5 《TMS320x2833x, 2823x 串行通信接口 (SCI) 参考指南》描述了一个通常称为 UART 的 SCI, 这是一个两线制异步串行端口。 SCI 模块支持 CPU 与其它异步外设之间的使用标准非 归零码 (NRZ) 格式的数字通信。
- SPRUEU3 《TMS320x2833x、2823x DSC 串行外设接口 (SPI) 参考指南》描述了 SPI, 一种高速同步串行输入/输出 (I/O) 端口,它允许按照已编程的位传输速率将设定长度的串行比特流(1 到 16 位)移入或移出器件。
- **SPRUG03 《TMS320x2833x**, **2823x** 内部集成电路 **(I2C)** 参考指南》描述了内部集成电路 **(I2C)** 模块的特性和操作。



#### 工具指南

**SPRU513** 《**TMS320C28x** 汇编语言工具 **v5.0.0** 用户指南》描述了用于 **TMS320C28x** 器件的汇编语言工具(用于开发汇编语言代码的汇编程序和其它工具)、汇编器指令、宏、通用目标文件格式、和符号调试指令。

**SPRU514** 《**TMS320C28x** 优化 **C/C++** 编译器 **v5.0.0** 用户指南》描述了 TMS320C28x™ C/C++ 编译器。 此编译器接受 ANSI 标准 C/C++ 源代码,并为 TMS320C28x 器件生成 TMS320 DSP 汇编语言源代码。

**SPRU608 《TMS320C28x** 指令集模拟器技术概览》描述了用于 TMS320C2000 IDE 的 Code Composer Studio 内提供的模拟器,此模拟器能够模拟 C28x™ 内核的指令集。

SPRU625 《TMS320C28x DSP/BIOS 5.32 应用编程接口 (API) 参考指南》描述了使用 DSP/BIOS 进行的开发。

#### 应用报告和软件

关键连接包括:

- 1. C2000 入门 www.ti.com/c2000getstarted
- 2. C2000 数字电机控制软件库 www.ti.com/c2000appsw
- 3. C2000 数字电源软件库 www.ti.com/dpslib
- 4. DSP 电源管理参考设计 www.ti.com/dsppower

SPRAAQ7《TMS320x281x 至 TMS320x2833x 或 2823x 的迁移概述》介绍了如何从 281x 器件设计迁移到 2833x 或 2823x 设计。

SPRAAQ8《TMS320x280x 至 TMS320x2833x 或 2823x 迁移概述》介绍了如何从 280x 器件设计迁移到 2833x 或 2823x 设计。

SPRAAN9 《C28x FPU 入门》

提供了一个 TMS320F28335, TMS320F28334, 和 TMS320F28332 数字信号控制 (DSC) 器件内的浮点单元 (FPU) 的概述。

SPRAAMO
《TMS320C28x 数字信号控制器入门》由开发流程和功能区域组成,它使您的开发工作尽可能的连续。 提供了与 C28x™ DSP 软件和硬件开发入门相关的提示以帮助您进行最初的设计和调试工作。 每一个部分包括到有价值信息的指针,这些信息包括每一个设计阶段技术文档、软件、和工具。

SPRA958 《从 TMS320F28xxx DSP 的内部闪存存储器上运行一个应用》包括正确配置应用软件(此软件用于从片载闪存存储器执行)的要求。 介绍了 DSP/BIOS™ 和非 DSP/BIOS 项目的要求。包括示例代码项目。

**SPRAA85** 《使用 **C/C++** 编辑 **TMS320x28xx** 和 **28xxx** 外设》开发一个硬件抽象层实现以使得 **28x** DSP 上的 **C/C++** 编码更加容易。 这个方法被用来与传统的 **#define** 宏相比较并且代码效率主题和特别情况寄存器也被提及。

**SPRAA88** 《使用 **PWM** 输出作为一个 **TMS320F280x** 数字控制器上的数模转换器》展示了一个利用 **TMS320F280x** 系列数字信号控制器上的片载脉宽调制 (**PWM**) 信号生成器作为一个数模转换器 (**DAC**) 的方法。

ZHCS889M -JUNE 2007-REVISED AUGUST 2012





《使用 TUSB3410 USB-至-UART 桥接芯片的 TMS320F280x 数字信号控制器 USB 连接性》 SPRAA91 显示了硬件连接以及使用一个简单通信回声程序的开发系统的软件准备和运行。

《将 TMS320x280x,28xxx 中的增强型正交编码器脉冲 (eQEP) 模块用作一个专用捕捉》指 SPRAAH1 导用户将 eQEP 模块用作一个专用的捕捉单元并且适用于 TMS320x280x,28xxx 系列处理

《使用 PWM 模块实现 0-100% 占空比控制》为使用 ePWM 模块来实现 0% 至 100% 占空比 **SPRAAI1** 控制提供了一个指南并且适用于 TMS320x280x 系列处理器。

《针对带有一个单 DSP 控制器且使用二进制相移键控 (BPSK) 的照明应用的电源线路通信》 SPRAAD5 显示了一个使用单 DSP 遵守 CEA-709 协议的电源线路调制解调器 (modem) 的完整实施方

**SPRAAD8** 《TMS320x280x 和 TMS320F2801x ADC 校准》描述了一个改进 TMS320x280x 和 TMS320F2801x 器件上 12 位 ADC 绝对精度的方法。 固有增益和偏移误差会影响 ADC 的绝 对精度。 这份报告中描述的方法能够改进 ADC 的绝对精度到好于 0.5% 的水平。 这份应用报 告有一个选项来下载一个示例程序,此程序从 F2808 EzDSP 上的 RAM 执行。

《TMS320C28x DSP 上的在线堆栈溢出检测》介绍了在 TMS320C28x™ DSP 上进行在线堆 **SPRA820** 栈溢出检测的方法。 提供了包含一些函数的 C 源代码,这些函数用于在 DSP/BIOS™ 和非 DSP/BIOS 应用中执行溢出检测。

SPRA806 《一种为 TMS320C28x DSP 创建一个可由 C 语言调用的汇编函数的简单方法》提供了配置 C 语言编译器的指令和建议以帮助用户理解 C 语言编译器所预期的通过参数约定和环境。

#### 软件

BSDL 模型

SPRM274 F28335 PGF BSDL 模型 SPRM469 F28335 PTP BSDL 模型 SPRM275 F28335 ZHH BSDL 模型

SPRM380 F28335 ZJZ BSDL 模型

SPRM418 F28334 PGF BSDL 模型 F28334 ZHH BSDL 模型 SPRM419

F28334 ZJZ BSDL 模型 SPRM420

SPRM421 F28332 PGF BSDL 模型

SPRM422 F28332 ZHH BSDL 模型

SPRM423 F28332 ZJZ BSDL 模型 SPRM435 F28235 PGF BSDL 模型

SPRM470 F28235 PTP BSDL 模型

SPRM438 F28235 ZHH BSDL 模型

SPRM441 F28235 ZJZ BSDL 模型

SPRM436 F28234 PGF BSDL 模型

SPRM439 F28234 ZHH BSDL 模型 SPRM442

F28234 ZJZ BSDL 模型 SPRM437 F28232 PGF BSDL 模型

SPRM440 F28232 ZHH BSDL 模型

SPRM443 F28232 ZJZ BSDL 模型



| IBIS 模型 |                    |
|---------|--------------------|
| SPRM303 | F28335 PGF IBIS 模型 |
| SPRM471 | F28335 PTP IBIS 模型 |
| SPRM302 | F28335 ZHH IBIS 模型 |
| SPRM304 | F28335 ZJZ IBIS 模型 |
| SPRM406 | F28334 PGF IBIS 模型 |
| SPRM407 | F28334 ZHH IBIS 模型 |
| SPRM408 | F28334 ZJZ IBIS 模型 |
| SPRM409 | F28332 PGF IBIS 模型 |
| SPRM410 | F28332 ZHH IBIS 模型 |
| SPRM411 | F28332 ZJZ IBIS 模型 |
| SPRM429 | F28235 PGF IBIS 模型 |
| SPRM472 | F28235 PTP IBIS 模型 |
| SPRM432 | F28235 ZHH IBIS 模型 |
| SPRM426 | F28235 ZJZ IBIS 模型 |
| SPRM430 | F28234 PGF IBIS 模型 |
| SPRM433 | F28234 ZHH IBIS 模型 |
| SPRM427 | F28234 ZJZ IBIS 模型 |
| SPRM431 | F28232 PGF IBIS 模型 |
| SPRM434 | F28232 ZHH IBIS 模型 |
| SPRM428 | F28232 ZJZ IBIS 模型 |
|         |                    |

为了支持数字信号处理研究和教育,Prentice-Hall 和 John Wiely & Son 出版了 DSP 系列教科书。 TMS320 DSP 简报,信号处理详细资料,每季度出版并被分发用来更新 TMS320 DSP 用户所掌握的产品信息。

与 TMS320 DSP 控制器有关的更新信息可在互联网: http://www.ti.com上找到。

如对本数据手册有任何意见 (文献编号SPRS439),请点击页面底部的*提交文档反馈*链接。对于问题和支持,请与列于http://www.ti.com/sc/docs/pic/home.htm网站内的产品信息中心联系。

ZHCS889M - JUNE 2007-REVISED AUGUST 2012

### 5.3 社区资源

下列链接提供到 TI 社区资源的连接。 链接的内容由各个分销商"按照原样"提供。 这些内容并不构成 TI 技术规范和标准且不一定反映 TI 的观点;请见 TI 的使用条款。

TI E2E 社区 TI 工程师间 (E2E) 社区 此社区的创建目的是为了促进工程师之间协作。 在 e2e.ti.com 中,您可以咨询问题、共享知识、探索思路,在研发工程师的帮助下解决问题。

德州仪器 (TI) 嵌入式处理器维基网站 德州仪器 (TI) 嵌入式处理器维基网站。 此网站的建立是为了帮助开发人员从德州仪器 (TI) 的嵌入式处理器入门并且也为了促进与这些器件相关的硬件和软件的总体知识的创新和增长。

INSTRUMENTS

#### 6 电气规范

本节提供了最大绝对额定值和推荐工作条件。

#### 最大绝对额定值(1)(2) 6.1

除非另外说明,绝对最大额定值的列表在运行温度范围内指定。

| 然中为7 亿分,北为 收入 嵌入 值 的 为 农 在 <b>运</b> 自 值 发 花                                                       | 4111176              |               |
|---------------------------------------------------------------------------------------------------|----------------------|---------------|
| 电源电压范围, V <sub>DDIO</sub> , V <sub>DD3VFL</sub>                                                   | 相对于 V <sub>SS</sub>  | -0.3V 至 4.6V  |
| 电源电压范围, V <sub>DDA2</sub> , V <sub>DDAIO</sub>                                                    | 相对于 V <sub>SSA</sub> | -0.3V 至 4.6V  |
| 电源电压范围,V <sub>DD</sub>                                                                            | 相对于 V <sub>SS</sub>  | -0.3V 至 2.5V  |
| 电源电压范围, V <sub>DD1A18</sub> , V <sub>DD2A18</sub>                                                 | 相对于 V <sub>SSA</sub> | -0.3V 至 2.5V  |
| 电源电压范围, V <sub>SSA2</sub> , V <sub>SSAIO</sub> , V <sub>SS1AGND</sub> , V <sub>SS2AGND</sub>      | 相对于 V <sub>SS</sub>  | -0.3V 至 0.3V  |
| 输入电压范围,V <sub>IN</sub>                                                                            |                      | -0.3V 至 4.6V  |
| 输出电压范围, V <sub>O</sub>                                                                            |                      | -0.3V 至 4.6V  |
| 输入钳制电流,I <sub>IK</sub> (V <sub>IN</sub> <0 或者 V <sub>IN</sub> >V <sub>DDIO</sub> ) <sup>(3)</sup> |                      | ±20mA         |
| 输出钳制电流, $I_{OK}(V_O < 0$ 或者 $V_O > V_{DDIO}$ )                                                    |                      | ±20mA         |
| 运行环境温度范围,TA                                                                                       | A 版本 <sup>(4)</sup>  | -40°C 至 85°C  |
|                                                                                                   | S版本                  | -40°C 至 125°C |
|                                                                                                   | Q版本                  | -40°C 至 125°C |
| 结温范围,T <sub>J</sub> <sup>(4)</sup>                                                                |                      | -40°C 至 150°C |
| 贮存温度范围, <b>T</b> <sub>stg</sub> <sup>(4)</sup>                                                    |                      | -65°C 至 150°C |

<sup>(1)</sup> 在超出那些下面列出的绝对最大额定值条件下工作可能会造成器件的永久损坏。 这些只是应力额定值,在这些值或者任何超过Section 6.2

额外信息,请见《IC 封装热度量应用报告》(文献编号SPRA953)和《用于 TMS320LF24xx 和 TMS320F28xx 器件应用报告的可靠性数 据》(文献编号SPRA963)。

下所标明的其它条件下的功能运行并未注明。长时间处于最大绝对额定情况下会影响设备的可靠性。 所有电压值都是相对于 V<sub>SS</sub>的值,除非额外注明。 每个引脚上的持续钳制电流为 ±2mA。 这包括模拟输入,此模拟输入有一个内部钳制电路,此电路能够将电压固定在一个高于 V<sub>DDA2</sub>或者 低于 V<sub>SSA2</sub>的二极管压降上。 下列一个或两个条件可能会导致整体设备的使用寿命降低:

<sup>•</sup> 长期高温储存

<sup>•</sup> 长时间在最高温度下使用





## 6.2 建议的运行条件

在自然通风条件下的工作温度范围内(除非另有说明)

|                                                                                                                                    |                             | 最小值                         | 标称值 | 最大值                         | 单位    |  |
|------------------------------------------------------------------------------------------------------------------------------------|-----------------------------|-----------------------------|-----|-----------------------------|-------|--|
| 器件电源电压,I/O,V <sub>DDIO</sub>                                                                                                       |                             | 3.135                       | 3.3 | 3.465                       | V     |  |
| 现件中海中区 CDLL V                                                                                                                      | 器件操作@ 150MHz                | 1.805                       | 1.9 | 1.995                       | V     |  |
| 器件电源电压 CPU,V <sub>DD</sub>                                                                                                         | 器件操作@ 100MHz                | 1.71                        | 1.8 | 1.89                        | V     |  |
| 电源接地,V <sub>SS</sub> , V <sub>SSIO</sub> , V <sub>SSAIO</sub> , V <sub>SSA2</sub> ,<br>V <sub>SS1AGND</sub> , V <sub>SS2AGND</sub> |                             |                             | 0   |                             | V     |  |
| ADC 电源电压 (3.3V),<br>V <sub>DDA2</sub> , V <sub>DDAIO</sub>                                                                         |                             | 3.135                       | 3.3 | 3.465                       | V     |  |
| ADC 电源电压,                                                                                                                          | 器件操作@ 150MHz                | 1.805                       | 1.9 | 1.995                       | V     |  |
| V <sub>DD1A18</sub> , V <sub>DD2A18</sub>                                                                                          | 器件操作@ 100MHz                | 1.71                        | 1.8 | 1.89                        |       |  |
| 闪存电源电压,V <sub>DD3VFL</sub>                                                                                                         |                             | 3.135                       | 3.3 | 3.465                       | V     |  |
| 器件时钟频率(系统时<br>钟), <b>f</b> sysclkout                                                                                               | F28335/F28235/F28334/F28234 | 2                           | ·   | 150                         | MHz   |  |
|                                                                                                                                    | F28332/F28232               | 2                           | ·   | 100                         | IVITZ |  |
| 高电平输入电压, V <sub>IH</sub>                                                                                                           | 除 X1 之外的所有输入                | 2                           |     | $V_{DDIO}$                  | V     |  |
|                                                                                                                                    | X1                          | 0.7 * V <sub>DD</sub> -0.05 |     | $V_{DD}$                    | V     |  |
| 低电平输入电压, V <sub>IL</sub>                                                                                                           | 除 X1 之外的所有输入                |                             | ·   | 0.8                         | V     |  |
|                                                                                                                                    | X1                          |                             |     | 0.3 * V <sub>DD</sub> +0.05 | V     |  |
| 高电平输出源电流,                                                                                                                          | 除组 2 之外的所有 I/O              |                             | ·   | -4                          | mA    |  |
| V <sub>OH</sub> =2.4V,I <sub>OH</sub>                                                                                              | 组 2 <sup>(1)</sup>          |                             | ·   | -8                          | MA    |  |
| 低电平输出灌电流,                                                                                                                          | 除组 2 之外的所有 I/O              |                             |     | 4                           | A     |  |
| V <sub>OL</sub> =V <sub>OL</sub> (最大值),I <sub>OL</sub>                                                                             | 组 2 <sup>(1)</sup>          |                             | ·   | 8                           | mA    |  |
|                                                                                                                                    | A 版本                        | -40                         |     | 85                          |       |  |
| 环境温度,T <sub>A</sub>                                                                                                                | S版本                         | -40                         |     | 125                         | °C    |  |
|                                                                                                                                    | Q版本                         | -40                         |     | 125                         |       |  |
| 结温,TJ                                                                                                                              |                             |                             | •   | 125                         | °C    |  |

<sup>(1)</sup> 组 2 引脚如下: GPIO28, GPIO29, GPIO30, GPIO31, TDO, XCLKOUT, EMU0, EMU1, XINTF pins, GPIO35-87, XRD。

## 6.3 电气特性

在推荐的运行条件下(除非额外注明)

|                 | 参数               | <u></u>         | 测试条                                                  | 件             | 最小值                    | 典型值  | 最大值  | 单位 |
|-----------------|------------------|-----------------|------------------------------------------------------|---------------|------------------------|------|------|----|
| Von 高电平输出电压     |                  | Ē               | I <sub>OH</sub> =I <sub>OH</sub> 最大值                 | 2.4           |                        |      | V    |    |
| V <sub>OH</sub> | 问电「棚田屯」          | K               | I <sub>OH</sub> =50μA                                |               | V <sub>DDIO</sub> -0.2 |      |      | V  |
| $V_{OL}$        | 低电平输出电压          | Ē               | I <sub>OL</sub> =I <sub>OL</sub> 最大值                 |               |                        |      | 0.4  | V  |
|                 | 输入电流             | 上拉电阻器启用的<br>引脚  | V <sub>DDIO</sub> =3.3V, V <sub>IN</sub> =0V         | 所有 I/O(包括XRS) | -80                    | -140 | -190 |    |
| (低电平)           |                  | 下拉电阻器被启用<br>的引脚 | V <sub>DDIO</sub> =3.3V, V <sub>IN</sub> =0V         |               |                        |      | ±2   | μA |
|                 | 输入电流             | 上拉电阻器被启用<br>的引脚 | $V_{DDIO}$ =3.3V, $V_{IN}$ = $V_{DDIO}$              |               |                        |      | ±2   |    |
| ΊΗ              | (高电平)            | 下拉电阻器被启用<br>的引脚 | $V_{DDIO}$ =3.3 $V$ , $V_{IN}$ = $V_{DDIO}$          |               | 28                     | 50   | 80   | μA |
| I <sub>OZ</sub> | 输出电流,上挂<br>阻器被禁用 | 立电阻器或者下拉电       | <sup>且</sup> V <sub>O</sub> =V <sub>DDIO</sub> 或者 0V |               |                        |      | ±2   | μΑ |
| C <sub>I</sub>  | 输入电容             |                 |                                                      |               |                        | 2    |      | pF |



#### 6.4 流耗

#### Table 6-1. SYSCLKOUT 150MHz 时 TMS320F28335/F28235 电源引脚的流耗

| 模式                    | 测试条件                                                                                                                                                                                                                        | I <sub>DI</sub> | )     | I <sub>DDIG</sub> | o <sup>(1)</sup> | I <sub>DD3V</sub> | /FL <sup>(2)</sup> | I <sub>DDA</sub> | .18 <sup>(3)</sup> | I <sub>DDA3</sub> | 3 <sup>(4)</sup> |
|-----------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------|-------|-------------------|------------------|-------------------|--------------------|------------------|--------------------|-------------------|------------------|
| 快八                    | 侧风余件                                                                                                                                                                                                                        | 典型值(5)          | 最大值   | 典型值(5)            | 最大值              | 典型值               | 最大值                | 典型值(5)           | 最大值                | 典型值(5)            | 最大值              |
| 可用(闪存) <sup>(6)</sup> | 下列的外设时钟被启用:  PWM1, ePWM2, ePWM3, ePWM4, ePWM5, ePWM6  CAP1, eCAP2, eCAP3, eCAP4, eCAP5, eCAP6  PQEP1, eQEP2  CAN-A  SCI-A, SCI-B (FIFO 模式)  ADC  IC2  CPU 定时器 0, CPU定时器 1, CPU定时器 2, CPU定时器 2, CPU定时器 2, CPU定时器 2, CPU定时器 2 | 290mA           | 315mA | 30mA              | 50mA             | 35mA              | 40mA               | 30mA             | 35mA               | 1.5mA             | 2mA              |
| IDLE(闲置)              | 闪存被断电。<br>XCLKOUT 被关闭。<br>下列的外设时钟被启用:<br>• eCAN-A<br>• SCI-A<br>• SPI-A<br>• IC2                                                                                                                                            | 100mA           | 120mA | 60µА              | 120µА            | 2μΑ               | 10μΑ               | 5µА              | 60µА               | 15µА              | 20µА             |
| STANDBY (待机)          | 闪存被断电。<br>外设时钟被关闭。                                                                                                                                                                                                          | 8mA             | 15mA  | 60µA              | 120µA            | 2µA               | 10μΑ               | 5µA              | 60µA               | 15µA              | 20μΑ             |
| HALT <sup>(8)</sup>   | 闪存被断电。<br>外设时钟被关闭。<br>输入时钟被禁用。 <sup>(9)</sup>                                                                                                                                                                               | 150µA           |       | 60µA              | 120μΑ            | 2µА               | 10μΑ               | 5µA              | 60µA               | 15µA              | 20μΑ             |

- IDDIO电流取决于 I/O 引脚上的电力负载。
- 这个表中标明的 I<sub>DD3VFL</sub>电流为闪存读取电流,不包括用于擦除/写入操作的额外电流。 闪存编程期间,从 V<sub>DD</sub>和 V<sub>DD3VFL</sub>电源轨汲取额外的电流,如Table 6-67所示。 如果用户应用涉及板载闪存编程,在设计电源级时应该将这个额外电流考虑在内。 (2)
- I<sub>DDA18</sub>包括进入 V<sub>DD1A18</sub>和 V<sub>DD2A18</sub>引脚的电流。为了实现所显示的用于 IDLE,STANDBY,和 HALT 的 I<sub>DDA18</sub>电流,必须通过写入 PCLKCRO 寄存器来明确关闭到 ADC 模块的时钟。
- I<sub>DDA33</sub>包括进入 V<sub>DDA2</sub>和 V<sub>DDAIO</sub>引脚的电流。 TYP 数适用于常温和标称电压。 125°C 时的最大值,和最大电压 (V<sub>DD</sub>= 2.0V; V<sub>DDIO</sub>, V<sub>DD3VFL</sub>, V<sub>DDA</sub>=3.6V)。
- 当 SARAM 运行相同的代码时,I<sub>DD</sub>H 会随着代码从 0 等待状态运行而增加。
- 下面的操作在环路内完成:
  - 数据从 SCI-A, SCI-B, SPI-A, McBSP-A, 和 eCAN-A 端口连续发出。
  - 执行乘法/加法运算。
  - 安全装置被复位。
  - ADC 正在执行持续转换。 ADC 中的数据通过 DMA 传送到 SARAM。
  - 执行 XINTF 的 32 位读/写。
  - GPIO19 被接通。
- (8) HALT 模式 I<sub>DD</sub>电流将随温度非线性增加。
- 如果一个石英晶振或者陶瓷谐振器被用作时钟源,HALF 模式将关闭内部振荡器。

#### NOTE

外设 - 器件中执行的 I/O 复用防止同时使用所有可用外设。 这是因为不止一个外设功能可共用 一个 I/O 引脚。 然而,可同时打开到所有外设的时钟,虽然这一配置并无实际用途。 如果这 一操作完成,器件汲取的电流将大于流耗表中的额定值。

TMS320F28232



#### Table 6-2. SYSCLKOUT 为 150MHz 时TMS320F28334/F28234 电源引脚的流耗

| 模式                     | 测试条件                                                                             | I <sub>DI</sub> | )     | I <sub>DDIO</sub> <sup>(1)</sup> |       | I <sub>DD3VFL</sub> <sup>(2)</sup> |      | I <sub>DDA18</sub> <sup>(3)</sup> |      | I <sub>DDA</sub> : | 33 (4) |
|------------------------|----------------------------------------------------------------------------------|-----------------|-------|----------------------------------|-------|------------------------------------|------|-----------------------------------|------|--------------------|--------|
| <b>模</b> 式             | 侧风余针                                                                             | 典型值(5)          | 最大值   | 典型值(5)                           | 最大值   | 典型值                                | 最大值  | 典型值(5)                            | 最大值  | 典型值(5)             | 最大值    |
| 可用 (囚存) <sup>(6)</sup> | 下列的外设时钟被启用:                                                                      | 290mA           | 315mA | 30mA                             | 50mA  | 35mA                               | 40mA | 30mA                              | 35mA | 1.5mA              | 2mA    |
| IDLE                   | 囚存被断电。<br>XCLKOUT 被关闭。<br>下列的外设时钟被启用:<br>● GCAN-A<br>● SCI-A<br>● SPI-A<br>■ IC2 | 100mA           | 120mA | 60µА                             | 120mA | 2μΑ                                | 10µА | 5µA                               | 60µА | 15μΑ               | 20µА   |
| STANDBY                | 闪存被断电。<br>外设时钟被关闭。                                                               | 8mA             | 15mA  | 60µA                             | 120µA | 2µA                                | 10μΑ | 5µA                               | 60µA | 15µA               | 20μΑ   |
| HALT <sup>(8)</sup>    | 闪存被断电。<br>外设时钟被关闭。<br>输入时钟被禁用。 <sup>(9)</sup>                                    | 150µA           |       | 60µA                             | 120μΑ | 2μΑ                                | 10μΑ | 5µА                               | 60μΑ | 15µA               | 20μΑ   |

- I<sub>DDIO</sub>电流取决于 I/O 引脚上的电力负载。
- 这个表中标明的 I<sub>DD3VFL</sub>电流为闪存读取电流,不包括用于擦除/写入操作的额外电流。 闪存编程期间,从 V<sub>DD</sub>和 V<sub>DD3VFL</sub>电源轨汲取额外的电流,如Table 6-67所示。 如果用户应用涉及板载闪存编程,在设计电源级时应该将这个额外电流考虑在内。 I<sub>DDA18</sub>包括进入 V<sub>DD1418</sub>和 V<sub>DD2418</sub>引脚的电流。 为了实现所显示的用于 IDLE,STANDBY,和 HALT 的 I<sub>DDA18</sub>电流,必须通过写入 PCLKCRO 寄存密来明确关闭到 ADC 模块的时钟。
- I<sub>DDA33</sub>包括进入 V<sub>DDA2</sub>和 V<sub>DDAIO</sub>引脚的电流。
- TYP 数适用于常温和标称电压。 125°C 时的最大值,和最大电压 (V<sub>DD</sub>= 2.0V; V<sub>DDIO</sub>, V<sub>DD3VFL</sub>, V<sub>DDA</sub>=3.6V) 当 SARAM 运行相同的代码时,I<sub>DD</sub>H 会随着代码从 0 等待状态运行而增加。
- 下面的操作在环路内完成:
  - 数据在 SCI-A, SCI-B, 和 eCAN-A 端口上持续发出。
  - 执行乘法/加法运算。
  - 安全装置被复位。
  - ADC 正在执行持续转换。 ADC 中的数据通过 DMA 传送到 SARAM。 执行 XINTF 的 32 位读/写。

  - GPIO19 被接通。
- HALT 模式 I<sub>DD</sub>电流将随温度非线性增加。
- 如果一个石英晶振或者陶瓷谐振器被用作时钟源,HALF模式将关闭内部振荡器。



#### 6.4.1 减少流耗

2833x/2823x DSC 包括一个降低器件电流消耗的方法。 由于每个外围设备都有一个独立的时钟使能位,所 以可以通过关闭指定应用中无用的时钟外设模块来减少电流消耗。 此外,可利用这三个低功耗模式的任一个 来进一步减少流耗。Table 6-3表明了由关闭时钟所实现的流耗减少的典型值。

Table 6-3. 不同外设的典型流耗(在 150MHz 上时) (1)

| 外设<br>模块 | I <sub>DD</sub> 电流<br>减少/模块 (mA) <sup>(2)</sup> |
|----------|-------------------------------------------------|
| ADC      | 8(3)                                            |
| IC2      | 2.5                                             |
| eQEP     | 5                                               |
| ePWM     | 5                                               |
| eCAP     | 2                                               |
| SCI      | 5                                               |
| SPI      | 4                                               |
| eCAN     | 8                                               |
| McBSP    | 7                                               |
| CPU 定时器  | 2                                               |
| XINTF    | 10 <sup>(4)</sup>                               |
| DMA      | 10                                              |
| FPU      | 15                                              |

- (1) 复位时,所有外设时钟被禁用。只有在外设时钟被打开后,才可对外 设寄存器进行写入/读取操作。
- (2) 对于具有多个实例的外设,按照模块引用电流。 例如,为 ePWM 所引出的 5mA 电流数是用于一个 ePWM 模块。
- (3) 这个数字代表了 ADC 模块数字部分汲取的电流。 关闭到 ADC 模块的 时钟也将消除取自 ADC (I<sub>DDA18</sub>)模拟部分汲取的电流。
- (4) 运行 XINTF 总线对 IDDIO 电流有明显的影响。 基于以下原因,这将 大大增加此电流:
  - 多少个地址/数据引脚从一个周期切换到另一个
  - 它们切换的速度有多快
  - 使用的接口是 16 位还是 32 位以及
  - 这些引脚上的负载。

#### 下面是进一步减少流耗的其它方法:

- 如果代码运行出 SARAM,闪存模块可被断电。 这将使 V<sub>DD3VFI</sub> 电源轨的电流减少 35mA(典型值)
- 当 XCLKOUT 被关闭时,I<sub>DDIO</sub>流耗减少了 15mA(典型值)。
- 通过禁用承担输出功能引脚上的上拉电阻器和 XINTF 引脚的上拉电阻器可大大节省 V<sub>DDIO</sub>。 通过这样可 以节省 35 mW (典型值)。

基线 Inp电流(此电流是指当内核在无外设被启用的情况下执行一个仿真环路时的电流)为 165mA(典型 值)。 为了达到一个指定应用所需的 Ipp电流,外设(由应用启用)汲取的电流必须被添加到基线 Ipp电流 上。



## 6.4.2 流耗图



Figure 6-1. 典型运行电流与频率间的关系(F28335,F28235,F28334,F28234)





Figure 6-2. 典型运行功率与频率间的关系(F28335, F28235, F28334, F28234)

#### NOTE

**100MHz** 的器件 **(28x32)** 的典型工作电流可通过**Figure 6-1**估计。 相比于 **150MHz** 器件,模拟和闪存模块的电流保持不变。 然而,可以预计到 **IDDIO** 电流的少量下降,这是由外设引脚的外部活动的减少造成的,电流的减少主要在  $I_{DD}$ 中。

#### 6.4.3 散热设计考虑

根据最终应用设计和运行情况, $I_{DDIO}$ 电流会不同。 超过 1 瓦功耗的系统可能需要一种产品级别的散热设计。 因此,应该注意将  $T_j$ 保持在额定限值内。 在终端应用中, $T_{M_{P,all}}$ 应当被测量以此来估算操作接面温度运行结温  $T_{jo}$   $T_{M_{P,all}}$ 通常在封装顶部表面的中央进行测量。 散热应用报告《IC 封装散热度量》(文献编号SPRA953)和《针对 TMS320LF24xx 和 TMS320F28xx 器件的可靠性数据》(文献编号SPRA963)有助于理解散热度量和定义。

## 6.5 在没有针对DSP的信号缓冲的情况下,仿真器连接

Figure 6-3显示了DSPMCU和 JTAG 接头之间针对单处理器配置的连接。 如果 JTAG 接头和DSP之间的距离大于 6 英寸,那么仿真信号必须被缓冲。 如果距离小于 6 英寸,通常无需缓冲。Figure 6-3显示了较简单、无缓冲的情况。 对于上拉/下拉电阻器的值,请见引脚说明部分。 更多关于缓冲 JTAG 信号和多处理器连接的详细信息,请参阅《TMS320F/C24x DSP 控制器 CPU 和指令集参考指南》(文献编号SPRU160)。



Figure 6-3. 在没有针对DSP的信号缓冲的情况下,仿真器连接



#### 6.6 时序参数符号安排

所用的时序参数符号按照 JEDEC 标准 100 创建。 为了缩短符号,一些引脚的名称和其它相关的术语名已 经按如下方法缩减:

| 小写下标<br>含意: | 和它们的       | 字母和符合符号和它们的<br>含意: |              |  |  |  |
|-------------|------------|--------------------|--------------|--|--|--|
| а           | 访问时间       | Н                  | 高            |  |  |  |
| С           | 周期时间(周期)   | L                  | 低            |  |  |  |
| d           | 延迟时间       | V                  | 有效           |  |  |  |
| f           | 下降时间       | Χ                  | 未知、改变、或者无关电平 |  |  |  |
| h           | 保持时间       | Z                  | 高阻抗          |  |  |  |
| r           | 上升时间       |                    |              |  |  |  |
| su          | 建立时间       |                    |              |  |  |  |
| t           | 转换时间       |                    |              |  |  |  |
| ٧           | 有效时间       |                    |              |  |  |  |
| W           | 脉冲持续时间(宽度) |                    |              |  |  |  |

#### 6.6.1 定时参数的通用注释

所有 28x 器件的输出信号(包括 XCLKOUT)取自一个内部时钟,这样,对于一个指定半周期的所有输出转 换在一个互相之间相对最小转换率时发生。

这个显示在下面时序图中的信号组合也许不一定代表真实的周期。 对于真实周期范例,请参见本文档的合适 周期说明部分。

#### 6.6.2 测试负载电路

这个测试负载电路用于测试这个文档中提供的所有开关特性。



- 使用一个器件引脚上小于每纳秒 4 伏 (4V/ns) 的输入转换率对这个数据表中的输入要求进行测试。
- 此数据表在器件引脚上提供时序。 对于输出时序分析,必须将测试器引脚电子特性和传输线路效应考虑在内。 一个带 有 2ns 或者更长时间延迟的传输线路可被用于生成所需的传输线路效应。 传输线路只用作一个负载。 无需从数据表时 序中增加或者减少传输线路延迟(2ns 或者更长)。

Figure 6-4. 3.3V 测试负载电路

### 6.6.3 器件时钟表

这个部分提供针可用的多种时钟选项的定时要求和开关特性。Table 6-4通过Table 6-5列出 各种时钟的周期时间。

Table 6-4. 计时和命名规则(150MHz 器件)

|                       |                              | 最小值  | 标称值                 | 最大值               | 单位  |
|-----------------------|------------------------------|------|---------------------|-------------------|-----|
| L                     | t <sub>c(OSC)</sub> ,周期时间    | 28.6 |                     | 50                | ns  |
| 片载振荡器时钟               | 频率                           | 20   |                     | 35                | MHz |
| XCLKIN <sup>(1)</sup> | t <sub>c(CI)</sub> ,周期时间     | 6.67 |                     | 250               | ns  |
| ACLKIN                | 频率                           | 4    |                     | 150               | MHz |
| CVCCLKOUT             | t <sub>c(SCO)</sub> ,周期时间    | 6.67 |                     | 500               | ns  |
| SYSCLKOUT             | 频率                           | 2    |                     | 150               | MHz |
| XCLKOUT               | t <sub>(XCO)</sub> ,周期时间     | 6.67 |                     | 2000              | ns  |
| ACLKOUT               | 频率                           | 0.5  |                     | 150               | MHz |
| HSPCLK <sup>(2)</sup> | t <sub>c(LCO)</sub> ,周期时间    | 6.67 | 13.3 <sup>(3)</sup> |                   | ns  |
| HOPOLK /              | 频率                           |      | 75 <sup>(3)</sup>   | 150               | MHz |
| LSPCLK <sup>(2)</sup> | t <sub>c(LCO)</sub> ,周期时间    | 13.3 | 26.7 <sup>(3)</sup> |                   | ns  |
| LOPULNY               | 频率                           |      | 37.5 <sup>(3)</sup> | 75 <sup>(4)</sup> | MHz |
| ADC 时钟                | t <sub>c(ADCCLK)</sub> ,周期时间 | 40   |                     |                   | ns  |
| ADC 1177              | 频率                           |      |                     | 25                | MHz |

- (1) 如果使用一个 1.9V 振荡器,这也应用于 X1 引脚。
- (2) 更低的 LSPCLK 和 HSPCLK 将减少器件功耗。
- (3) 如果 SYSCLKOUT=150MHz,就为此值。

Table 6-5. 计时和命名规则(100MHz 器件)

|                       |                              | 最小值  | 标称值               | 最大值  | 单位  |
|-----------------------|------------------------------|------|-------------------|------|-----|
| 上                     | t <sub>c(OSC)</sub> ,周期时间    | 28.6 |                   | 50   | ns  |
| 片载振荡器时钟               | 频率                           | 20   |                   | 35   | MHz |
| XCLKIN <sup>(1)</sup> | t <sub>c(CI)</sub> ,周期时间     | 10   |                   | 250  | ns  |
| ACLKIN'               | 频率                           | 4    |                   | 100  | MHz |
| CVCCLKOUT             | t <sub>c(SCO)</sub> ,周期时间    | 10   |                   | 500  | ns  |
| SYSCLKOUT             | 频率                           | 2    |                   | 100  | MHz |
| VCLKOUT               | t <sub>(XCO)</sub> ,周期时间     | 10   |                   | 2000 | ns  |
| XCLKOUT               | 频率                           | 0.5  |                   | 100  | MHz |
| HSPCLK <sup>(2)</sup> | t <sub>c(HCO)</sub> ,周期时间    | 10   | 20 <sup>(3)</sup> |      | ns  |
| HSPCLK /              | 频率                           |      | 50 <sup>(3)</sup> | 100  | MHz |
| LSPCLK <sup>(2)</sup> | t <sub>c(LCO)</sub> ,周期时间    | 10   | 40 <sup>(3)</sup> |      | ns  |
| LSPCLK                | 频率                           |      | 25 <sup>(3)</sup> | 100  | MHz |
| ADC III kiti          | t <sub>c(ADCCLK)</sub> ,周期时间 | 40   | ·                 |      | ns  |
| ADC 时钟                | 频率                           |      |                   | 25   | MHz |

TMS320F28232

- (1) 如果使用一个 1.8V 振荡器,这也应用于 X1 引脚。
- (2) 更低的 LSPCLK 和 HSPCLK 将减少器件功耗。
- (3) 如果 SYSCLKOUT=100MHz,这个位缺省值。

<sup>(4)</sup> 尽管 LSPCLK 能够达到 100MHz,但由于对于150MHz 器件,最小有效"低速外设时钟预分频寄存器"的值是"2",所以它的额定值为75MHz。



#### 6.7 时钟要求和特性

#### Table 6-6. 输入时钟频率

|                |                                            | 参数               |           | 最小值 | 典型值 | 最大值 | 单位      |
|----------------|--------------------------------------------|------------------|-----------|-----|-----|-----|---------|
| ( A ) ndebless |                                            | 谐振器 (X1/X2)      |           |     |     | 35  |         |
|                | 输入时钟频率                                     | 晶振 (X1/X2)       |           | 20  |     | 35  | N 41 1- |
| 1 <sub>X</sub> | <b>制八</b> 門                                | 外部振荡器/时钟源(XCLKIN | 150MHz 器件 | 4   |     | 150 | MHz     |
|                |                                            | 或者 X1 引脚)        | 100MHz 器件 | 4   |     | 100 |         |
| f <sub>l</sub> | f <sub>i</sub> 跛行模式 SYSCLKOUT 频率范围(/2 启用时) |                  |           |     | 1-5 |     | MHz     |

#### Table 6-7. XCLKIN时序要求- PLL 被启用

| 编号  |                                                                                   | 最小值  | 最大值 | 单位 |
|-----|-----------------------------------------------------------------------------------|------|-----|----|
| C8  | t <sub>c(CI)</sub> 周期时间,XCLKIN                                                    | 33.3 | 200 | ns |
| C9  | t <sub>f(CI)</sub> 下降时间,XCLKIN <sup>(1)</sup>                                     |      | 6   | ns |
| C10 | t <sub>r(CI)</sub> 上升时间,XCLKIN <sup>(1)</sup>                                     |      | 6   | ns |
| C11 | t <sub>w(CIL)</sub> 脉冲持续时间,XCLKIN 低电平作为 t <sub>c(CI)</sub> <sup>(1)</sup> 的一部分的时间 | 45   | 55  | %  |
| C12 | t <sub>w(CIH)</sub> 脉冲持续时间,XCLKIN 高电平是 t <sub>c(CI)</sub> <sup>(1)</sup> 的一部分时间   | 45   | 55  | %  |

<sup>(1)</sup> 这也被应用到 X1 引脚。

#### Table 6-8. XCLKIN时序要求- PLL 被禁用

| 编号       |                       |                                                   |                |      | 最大值 | 单位 |
|----------|-----------------------|---------------------------------------------------|----------------|------|-----|----|
| C8       |                       | 田田中向 VOLVIN                                       | 150MHz 器件      | 6.67 | 250 | ns |
| Co       | t <sub>c(CI)</sub>    | 周期时间,XCLKIN                                       | 100MHz 器件      | 10   | 250 |    |
| <u> </u> |                       | 下降时间,XCLKIN <sup>(1)</sup>                        | 高达 30 MHz      |      | 6   | 20 |
| C9       | C9 t <sub>f(CI)</sub> | 下阵的问,ACLAIN**                                     | 30MHz 至 150MHz |      | 2   | ns |
| C10      |                       | 上升时间, <b>XCLKIN<sup>(1)</sup></b>                 | 高达 30 MHz      |      | 6   | 20 |
| Cio      | t <sub>r(CI)</sub>    | 上开时间, <b>XCLKIN</b> (**)                          | 30MHz 至 150MHz |      | 2   | ns |
| C11      | t <sub>w(CIL)</sub>   | 脉冲持续时间,XCLKIN 低电平作为 t <sub>c(CI)</sub> (1)的一部分的时间 |                | 45   | 55  | %  |
| C12      | t <sub>w(CIH)</sub>   | 脉冲持续时间,XCLKIN 高电平是 t <sub>c(CI)</sub> (1)的一部分时间   |                | 45   | 55  | %  |

<sup>(1)</sup> 这也被应用到 X1 引脚。

表 3-19中显示了可能的配置模式。

# Table 6-9. XCLKOUT 开关特性 (PLL 旁通或者被禁用) (1)(2)

| 编号 |                                     | 参数                                  |           | 最小值 典型 | 型值 最大值                           | 单位 |
|----|-------------------------------------|-------------------------------------|-----------|--------|----------------------------------|----|
| 04 |                                     |                                     |           | 6.67   |                                  | 20 |
| CI | C1 t <sub>c(XCO)</sub> 周期时间,XCLKOUT | 向 <del>则</del> 则 问, <b>XCLKOU I</b> | 100MHz 器件 | 10     |                                  | ns |
| C3 | t <sub>f(XCO)</sub>                 | 下降时间,XCLKOUT                        |           |        | 2                                | ns |
| C4 | t <sub>r(XCO)</sub>                 | 上升时间,XCLKOUT                        |           |        | 2                                | ns |
| C5 | t <sub>w(XCOL)</sub>                | 脉冲持续时间,XCLKOUT 低电平的时间               |           | H-2    | H+2                              | ns |
| C6 | t <sub>w(XCOH)</sub>                | 脉冲持续时间,XCLKOUT 高电平的时间               |           | H-2    | H+2                              | ns |
|    | t <sub>p</sub>                      | PLL 锁定时间                            |           |        | 131072t <sub>c(OSCCLK)</sub> (3) | 周期 |

假定这些参数有 40pF 的负载。

<sup>(2)</sup> H=0.5t<sub>c(XCO)</sub> (3) OSCCLK 或者为片载振荡器的输出,或者是来自一个外部振荡器的输出。



- A. XCLKIN 与 XCLKOUT 的关系取决于所选择的分频因子。 所显示的波形只用于说明时序参数并且根据实际配置会有所不同。
- B. XCLKOUT 被配置成反映 SYSCLKOUT。

Figure 6-5. 时钟时序

### 6.8 电源排序

对于不同电源引脚的加电/断电序列无特别要求以确保针对所有模块的正确复位。 然而,如果 I/O 引脚的电平移动输出缓冲器中的 3.3V 晶体管在 1.9V 晶体管之前加电,输出缓冲器有可能打开,这会在加电期间导致引脚上的毛刺脉冲。 为了避免这一运行状态,给  $V_{DD}$ 引脚加电应早于对  $V_{DDIO}$ 引脚供电,或者与之同时,以确保  $V_{DD}$ 引脚在  $V_{DDIO}$ 引脚达到 0.7V 之前达到 0.7V。

有一些对于XRS引脚的要求:

- 1. 加电期间, $\overline{XRS}$ 引脚必须在输入时钟稳定之后的  $t_{w(RSL1)}$ 内保持低电平(请见Table~6-11)。 这使得整个器件从一个已知的条件启动。
- 2. 断电期间, $\overline{XRS}$ 引脚必须至少在  $V_{DD}$ 达到 1.5V 之前的  $8\mu s$  内被下拉至低电平。这样做提高了闪存可靠性。

在为器件加电之前,不应将  $V_{DDIO}$ 之上大于二极管压降 (0.7V) 的电压应用于任何数字引脚上(对于模拟引脚,这个值是比  $V_{DDA}$ 高 0.7V 的电压值)。 此外, $V_{DDIO}$ 和  $V_{DDA}$  之间的差距应一直在 0.3V 之内。 应用于未加电器件的引脚上的电压会以一种无意的方式偏置内部 p-n 接头并产生无法预料的结果。

TMS320F28232



#### 电源管理和监控电路解决方案

Table 6-10列出了针对 2833x/2823x 器件的电源管理和监控电路解决方案。LDO 选择取决于最终应用的总 流耗。 登录www.ti.com并点击电源管理以获得 TI 电源 IC 的完整列表或点击电源管理选择指南链接获得具 体的电源参考设计。

Table 6-10. 电源管理和监控电路解决方案

| 供应商       | 类型    | 部件       | 说明                                                       |
|-----------|-------|----------|----------------------------------------------------------|
| 德州仪器 (TI) | LDO   | TPS75005 | 带有用于 C2000 的双 500mA 低压降稳压器 (LDO)(3 个电压轨监控器)              |
| 德州仪器 (TI) | LDO   | TPS70202 | 带有 SVS 的双路 500/250 mA LDO                                |
| 德州仪器 (TI) | LDO   | TPS73534 | 3.4V <sub>输出</sub> ,500mA LDO                            |
| 德州仪器 (TI) | SVS   | TPS3808  | 带有可编程延迟的开漏 SVS                                           |
| 德州仪器 (TI) | SVS   | TPS3803  | 带有 5µS 延迟的低成本开漏 SVS                                      |
| 德州仪器 (TI) | LDO   | TPS799xx | 晶圆级芯片 (WCSP) 封装内的 200mA LDO                              |
| 德州仪器 (TI) | LDO   | TPS73619 | 带有 40mV 压降电压的 1.9V <sub>输出</sub> ,400mA LDO              |
| 德州仪器 (TI) | DC/DC | TPS62110 | 4 x 4 四方扁平无引线 (QFN) 封装内的高 V <sub>输入</sub> 1.2A dc/dc 转换器 |
| 德州仪器 (TI) | DC/DC | TPS6230x | WCSP 封装内的 500mA 转换器                                      |



- 加电时, SYSCLKOUT 为 OSCCLK/4。由于 XINTCNF2 寄存器内的 XTIMCLK 和 CLKMODE 位出现时的状态为复位 状态 1, SYSCLKOUT 在它出现在 XCLKOUT 上之前被进一步 4 频。 这就是在这个阶段 XCLKOUT=OSCCLK/16 的原 因。 随后,引导 ROM 要把 YSCLKOUT 改为 OSCCLK/2。因为 XTIMCLK 存器不能被引导 ROM 改变,所以在此阶 段, XCLKOUT 为 OSCCLK/8。
- 复位后,引导 ROM 代码采样引导模式引脚。 基于引导模式引脚的状态,引导代码向目的内存或者引导代码函数下达分 支指令。 如果引导 ROM 代码在加电条件后(在调试器环境中)执行代码,引导代码执行时间由当前的 SYSCLKOUT 的速度而定。 SYSCLKOUT 将基于用户环境并可在 PLL 启用或者不启用时使用。
- 对于加电期间,确保一个 GPIO 引脚为高阻抗状态的要求,请见Section 6.8。

Figure 6-6. 加电复位



## Table 6-11. 复位 (XRS) 序要求

|                                     |                         |     | 最小值                       | 标称值                       | 最大值 | 单位 |
|-------------------------------------|-------------------------|-----|---------------------------|---------------------------|-----|----|
| t <sub>w(RSL1)</sub> <sup>(1)</sup> | 脉冲持续时间,稳定输入时钟至XRS高电平的时间 |     | 32t <sub>c(OSCCLK)</sub>  |                           |     | 周期 |
| t <sub>w(RSL2)</sub>                | 脉冲持续时间,XRS低电平的时间        | 热复位 | 32 t <sub>c(OSCCLK)</sub> |                           |     | 周期 |
| t <sub>w(WDRS)</sub>                | 脉冲持续时间,由安全装置生成复位脉冲的时间   |     |                           | 512t <sub>c(OSCCLK)</sub> |     | 周期 |
| t <sub>d(EX)</sub>                  | 延迟时间,XRS高电平后,地址/数据有效的时间 |     |                           | 32t <sub>c(OSCCLK)</sub>  |     | 周期 |
| toscst (2)                          | 振荡器启动时间                 |     | 1                         | 10                        |     | ms |
| t <sub>h(引导模式)</sub>                | 引导模式引脚的保持时间             |     | 200t <sub>c(OSCCLK)</sub> |                           |     | 周期 |

- 另外, $t_{w(RSL1)}$ 要求, $\overline{XRS}$ 必须在  $V_{DD}$ 达到 1.5V 后的 1ms内为低电平。取决于晶振/谐振器和电路板设计。



复位后,引导 ROM 代码采样 BOOT 模式 引脚。 基于引导模式引脚的状态,引导代码向目的内存或者引导代码函数下 代码在加电条件后(在调试器环境中)执行代码,引导代码执行时间由当前的 如果引导 ROM SYSCLKOUT 的速度而定。 SYSCLKOUT 将基于用户环境并可在 PLL 启用或者不启用时使用。

Figure 6-7. 热复位

Figure 6-8显示了写入 PLLCR 寄存器所产生的效果的一个示例。 在第一个阶段,PLLCR=0x0004} 并且 SYSCLKOUT=OSCCLK x 2。然后 PLLCR 用0x0008写入。 就在 PLLCR 寄存器被写入后,PLL 锁存阶段 开始。 在这个阶段期间,SYSCLKOUT=OSCCLK/2。在 PLL 锁存完成后(将花费131072个 OSCCLK 周期),SYSCLKOUT 反映了新的运行频率,OSCCLKx 4。



Figure 6-8. 写入 PLLCR 寄存器所产生的效果的示例

## 6.9 通用输入/输出 (GPIO)

## 6.9.1 GPIO - 输出时序

Table 6-12. 通用输出开关特性

| 参数                  |                         |         | 最小值 | 最大值 | 单位  |
|---------------------|-------------------------|---------|-----|-----|-----|
| t <sub>r(GPO)</sub> | 上升时间,GPIO 从低电平切换至高电平的时间 | 所有 GPIO |     | 8   | ns  |
| t <sub>f(GPO)</sub> | 下降时间,GPIO 从高电平切换至低电平的时间 | 所有 GPIO |     | 8   | ns  |
| t <sub>fGPO</sub>   | 切换频率,GPO 引脚             |         |     | 25  | MHz |



Figure 6-9. 通用输出时序



#### 6.9.2 GPIO - 输入时序



- 这个毛刺脉冲将被输入限定器所忽略。 QUALPRD 位字段指定了限定采样周期。 它可在 00 至 0xFF 间变化。 如果 QUALPRD=00,那么采样周期为 1 个 SYSCLKOUT 周期。 对于任何其它的 "n" 值,限定采样周期为 2n SYSCLKOUT 周期(也就是说,在每一个 SYSCLKOUT 周期上,GPIO 引脚将被采样)。
- 通过 GPxCTRL 寄存器选择的限定周期应用于一组 8 个 GPIO 引脚上。
- 此限定块可采样 3 个或者 6 个样本。 GPxQSELn 寄存器选择使用的采样模式。
- 在所示的示例中,为了使限定器检测到变化,输入应该在 10 个 SYSCLKOUT 周期或者更长的时间内保持稳定。 换句 话说,输入应该在 (5 x QUALPRD x 2) SYSCLKOUT 周期内保持稳定。 这将确保发生 5 个用于检测的采样周期。 由 于外部时钟被异步驱动,一个 13 SYSCLKOUT 宽的脉冲将确保可靠识别。

Figure 6-10. 采样模式

Table 6-13. 通用输入时序要求

|                         |                       |           | 最小值   最大值                                 | 单位 |
|-------------------------|-----------------------|-----------|-------------------------------------------|----|
|                         | 立                     | QUALPRD=0 | 1t <sub>c(SCO)</sub>                      | 周期 |
| t <sub>w(SP)</sub>      | 采样周期                  | QUALPRD≠0 | 2t <sub>c(SCO)</sub> *QUALPRD             | 周期 |
| t <sub>w(IQSW)</sub>    | 输入限定器采样窗口             |           | t <sub>w(SP)</sub> *(n <sup>(1)</sup> -1) | 周期 |
| t (27)                  | 脉冲持续时间,GPIO 低电平/高电平的时 | 同步模式      | 2t <sub>c(SCO)</sub>                      | 周期 |
| t <sub>w(GPI)</sub> (2) | 间                     | 带有输入限定器   | $t_{w(IQSW)} + t_{w(SP)} + 1t_{c(SCO)}$   | 周期 |

- (1) "n" 代表由 GPxQSELn 寄存器定义的限定采样的数量。
- (2) 对于  $t_{w(GP)}$ ,对于一个低电平有效信号,脉宽在  $V_{IL}$ 至  $V_{IL}$ 之间进行测量,而对于一个高电平有效信号脉宽在  $V_{IH}$ 至  $V_{IH}$ 之间进行测量。

### 6.9.3 针对输入信号的采样窗口宽度

下面的部分总结了不同的输入限定器配置下用于输入信号的采样窗口宽度。

采样频率表明相对于 SYSCLKOUT 的信号采样频率。

如果 QUALPRD≠0 的话, 采样频率 = SYSCLKOUT/(2\*QUALPRD)

如果 QUALPRD=0 的话,采样频率 = SYSCLKOUT

如果 QUALPRD≠0 的话, 采样周期 = SYSCLKOUT 周期 x 2 x QUALPRD

在上面的等式中, SYSCLKOUT 周期表明 SYSCLKOUT 的时间周期。

如果 QUALPRD=0 的话, 采样周期 = SYSCLKOUT 周期

在一个指定的采样窗口中,输入信号的 3 个样本或者 6 个样本被采样以确定信号的有效性。 由写入到 GPxQSELn 寄存器的值确定。

#### 情况 1:

使用3个样本的限定

如果 QUALPRD≠0,采样窗口宽度 = (SYSCLKOUT 周期 x 2 x QUALPRD) x 2

如果 QUALPRD=0,采样窗口宽度 = (SYSCLKOUT 周期) x 2

## 情况 2:

使用 6 个样本的限定

如果 QUALPRD≠0, 采样窗口宽度 = (SYSCLKOUT 周期 x 2 x QUALPRD) x 5

如果 QUALPRD=0,采样窗口宽度 = (SYSCLKOUT 周期) x 5



Figure 6-11. 通用输入时序



### 6.9.4 低功耗模式唤醒时序

Table 6-14显示时序要求,Table 6-15显示了开关特性,而Figure 6-12显示了 IDEL 模式下的时序图

#### Table 6-14. IDLE 模式时序要求<sup>(1)</sup>

|                          |                  |         | 最小值 标称值 最大值               | 单位 |
|--------------------------|------------------|---------|---------------------------|----|
| t <sub>w(WAKE-INT)</sub> | 脉冲持续时间,外部唤醒信号的时间 | 无输入限定器  | 2t <sub>c(SCO)</sub>      | 国押 |
|                          |                  | 带有输入限定器 | $5t_{c(SCO)}+t_{w(IQSW)}$ | 周期 |

(1) 对于输入限定器参数的说明, 请见Table 6-13。

## Table 6-15. IDLE 模式开关特性<sup>(1)</sup>

|                           | 参数                                         |         | 最小值 | 典型值 | 最大值                            | 单位 |
|---------------------------|--------------------------------------------|---------|-----|-----|--------------------------------|----|
|                           | 延迟时间,外部唤醒信号到程序执行重<br>新开始的时间 <sup>(2)</sup> |         |     |     |                                |    |
|                           | 从闪存唤醒                                      | 无输入限定器  |     |     | 20t <sub>c(SCO)</sub>          | 周期 |
|                           | • 激活状态中的闪存模块                               | 带有输入限定器 |     |     | $20t_{c(SCO)} + t_{w(IQSW)}$   |    |
| t <sub>d(WAKE-IDLE)</sub> | 从闪存唤醒                                      | 无输入限定器  |     |     | 1050t <sub>c(SCO)</sub>        | 周期 |
|                           | • 睡眠状态中的闪存模块                               | 带有输入限定器 |     |     | $1050t_{c(SCO)} + t_{w(IQSW)}$ |    |
|                           | • 从 SARAM 中唤醒                              | 无输入限定器  |     |     | 20t <sub>c(SCO)</sub>          | 周期 |
|                           |                                            | 带有输入限定器 |     |     | $20t_{c(SCO)} + t_{w(IQSW)}$   |    |

- 对于输入限定器器参数的说明,请见Table 6-13。
- 这个时间是在 IDLE 指令之后立即开始指令执行的时间。一个 ISR (由唤醒触发) 信号的执行会涉及额外的延迟。



- WAKE INT 可以是任一被启用的中断,WDINT,或者XRS。
- 从将器件置于低功耗模式 (LPM) 的 IDLE 指令被执行开始,在至少 4 个 OSCCLK 周期之前,唤醒不应被启动。

Figure 6-12. IDLE 进入和退出定时

#### Table 6-16. STANDBY 模式定时要求

|              |             | 测试条件      | 最小值 标称值 最大值                          | 单位   |
|--------------|-------------|-----------|--------------------------------------|------|
|              | 脉冲持续时间,外部唤醒 | 无输入限定     | 3t <sub>c(OSCCLK)</sub>              | - 周期 |
| lw(WAKE-INT) | 信号的时间       | 带有输入限定(1) | (2+QUALSTDBY)*t <sub>c(OSCCLK)</sub> | 月粉   |

(1) QUALSTDBY 是一个 LPMCR0 寄存器内的 6 位字段。

### Table 6-17. STANDBY 模式开关特性

|                           | 参数                                         | 测试条件                      | 最小值                   | 典型值 最大值                                           | 单位 |
|---------------------------|--------------------------------------------|---------------------------|-----------------------|---------------------------------------------------|----|
| t <sub>d(IDLE-XCOL)</sub> | 延迟时间,IDLE 指令被执行到<br>XCLKOUT 变为低电平的时间       |                           | 32t <sub>c(SCO)</sub> | 45t <sub>c(SCO)</sub>                             | 周期 |
| t <sub>d(WAKE-STBY)</sub> | 延迟时间,外部唤醒信号到程序<br>执行重新开始的时间 <sup>(1)</sup> |                           |                       |                                                   | 周期 |
|                           | • 从闪存唤醒                                    | 无输入限定器                    |                       | 100t <sub>c(SCO)</sub>                            |    |
|                           | - 处于激活状态的闪存模<br>块                          | 带有输入限定器                   |                       | $100t_{c(SCO)} + t_{w(WAKE-INT)}$                 | 周期 |
|                           | • 从闪存唤醒                                    | 无输入限定器                    |                       | 1125t <sub>c(SCO)</sub>                           |    |
|                           | <ul><li>处于睡眠状态的闪存模块</li></ul>              | 带有输入限定器                   |                       | 1125t <sub>c(SCO)</sub> +t <sub>w(WAKE-INT)</sub> | 周期 |
|                           | U CADAM                                    | 无输入限定器 100t <sub>c(</sub> |                       | 100t <sub>c(SCO)</sub>                            | 周期 |
|                           | <ul> <li>从 SARAM 中唤醒</li> </ul>            | 带有输入限定器                   |                       | $100t_{c(SCO)} + t_{w(WAKE-INT)}$                 | 归朔 |

(1) 这个时间是在 IDLE 指令之后立即开始指令执行的时间。一个 ISR (由唤醒触发) 信号的执行会涉及额外的延迟。



- A. 被执行的 IDLE 指令将器件置于 STANDBY 模式。
- B. PLL 块响应 STANDBY 信号。 在被关闭前,SYSCLKOUT 在下面标明的一定数量的周期内被保持:
  - 当 DIVSEL=00 或 11 时,16 个周期
  - 当 DIVSEL=10 时,32 个周期
  - 当 DIVSEL=11 时,64 个周期

这个延迟使得 CPU 管线和其它等待的操作被适当清空。 如果一个到 XINTF 的访问正在进行中并且它的访问时间大于这个值,那么这个访问将发生故障。 建议在没有一个 XINTF 访问进行时从 SARAM 进入 STANDBY 模式。

- C. 到外设的时钟被关闭。 然而, PLL 和安全装置并未关闭。 此器件现在处于 STANDBY 模式。
- D. 外部唤醒信号被驱动为有效。
- E. 在一个延迟周期内,退出 STANDBY 模式。
- F. 正常执行重新开始。 此器件将响应中断(如果被启用的话)。
- G. 从将器件置于低功耗模式 (LPM) 的 IDLE 指令被执行开始,在至少 4 个 OSCCLK 周期之前,唤醒不应被启动。

Figure 6-13. STANDY 进入和退出时序图





#### Table 6-18. HALT 模式时序要求

|                           |                     | 最小值 标称值 最大值                                     | 单位 |
|---------------------------|---------------------|-------------------------------------------------|----|
| t <sub>w(WAKE-GPIO)</sub> | 脉冲持续时间,GPIO 唤醒信号的时间 | t <sub>oscst</sub> +2t <sub>c(OSCCLK)</sub> (1) | 周期 |
| t <sub>w(WAKE-XRS)</sub>  | 脉冲持续时间,XRS唤醒信号的时间   | t <sub>oscst</sub> +8t <sub>c(OSCCLK)</sub>     | 周期 |

## (1) oscst的解释请见Table 6-11

### Table 6-19. HALT 模式开关特性

|                           | 参数                                 | 最小值                   | 典型值 | 最大值                          | 单位 |
|---------------------------|------------------------------------|-----------------------|-----|------------------------------|----|
| t <sub>d(IDLE-XCOL)</sub> | 延迟时间,IDLE 指令被执行到 XCLKOUT 变为低电平的时间  | 32t <sub>c(SCO)</sub> |     | 45t <sub>c(SCO)</sub>        | 周期 |
| t <sub>p</sub>            | PLL 锁存时间                           |                       |     | 131072t <sub>c(OSCCLK)</sub> | 周期 |
| <sup>t</sup> d(WAKE-HALT) | 延迟时间,PLL 锁存到程序执行重新开始的时间      从闪存唤醒 |                       |     | 1125t <sub>c(SCO)</sub>      | 周期 |
|                           | <ul> <li>从 SARAM 中唤醒</li> </ul>    |                       |     | 35t <sub>c(SCO)</sub>        | 周期 |



- A. IDLE 指令被执行以将器件置于 HALT 模式。
- B. PLL 块响应 HALT 信号。 在振荡器被关闭并且到内核的 CLKIN 被停止前 SYSCLKOUT 在下面所示的一定数量的周期 内保持:
  - 当 DIVSEL=00 或 11 时, 16 周期
  - 当 DIVSEL=10 时,32 个周期
  - 当 DIVSEL=11 时,64 个周期

这个延迟使得 CPU 管线和其它等待的操作被适当清空。 如果一个到 XINTF 的访问正在进行中并且它的访问时间大于这个值,那么这个访问将发生故障。 建议在没有一个 XINTF 访问进行时从 SARAM 进入 HALT 模式。

- C. 到外设的时钟被关闭并且 PLL 被关断。 如果一个石英晶振或者陶瓷谐振器被用作时钟源,内部振荡器也被关断。 器件 现在处于 HALT 模式,消耗绝对最小功率。
- D. 当 GPIOn 引脚(用于使器件脱离 HALT 模式)被驱动为低电平时,振荡器被打开并且振荡器唤醒序列被启动。 只有当振荡器稳定时,GPIO 才应被驱动为高电平。 这样可在 PLL 锁序列期间提供一个洁净的时钟信号。 由于 GPIO 引脚的下降边沿异步开始唤醒过程,应该注意在进入和处于 HALT 模式期间保持一个低噪声环境。
- E. 一旦振荡器已经稳定, PLL 锁序列被启动, 这将花费131072个 OSCCLK (X1/X2 或者 X1 或者 XCLKIN) 周期。 请注意, 即使当 PLL 被禁用(也就是说,即使当 PLL 被禁用时,代码执行也将被这个持续时间推迟), 131072个时钟周期也适用。
- F. 到内核的时钟和外设被启用。 现在退出 HALT 模式。 一个延迟后,这个器件将相应此中断(如果被启用的话)。
- G. 正常运行重新开始。
- H. 从将器件置于低功耗模式 (LPM) 的 IDLE 指令被执行开始,在至少 4 个 OSCCLK 周期之前,唤醒不应被启动。

Figure 6-14. 使用 GPIOn 的 HALT 唤醒



#### 6.10 增强型控制外设

## 6.10.1 增强型脉宽调制器 (ePWM) 时序

PWM 是指 ePWM1-6 上的 PWM 输出。Table 6-20显示了 PWM 时序要求和Table 6-21, 开关特性。

Table 6-20. ePWM 时序要求<sup>(1)</sup>

|                       |          | 测试条件     | 最小值 最大值                   | 单位 |
|-----------------------|----------|----------|---------------------------|----|
| t <sub>w(SYCIN)</sub> | 同步输入脉冲宽度 | 异步       | 2t <sub>c(SCO)</sub>      | 周期 |
|                       |          | 同步       | 2t <sub>c(SCO)</sub>      | 周期 |
|                       |          | 带有输入限定器器 | $1t_{c(SCO)}+t_{w(IQSW)}$ | 周期 |

(1) 要获得输入限定符参数的解释说明,请见Table 6-13。

## Table 6-21. ePWM 开关特性

|                          | 参数                                                     | 测试条件  | 最小值 最大值              | 单位 |
|--------------------------|--------------------------------------------------------|-------|----------------------|----|
| t <sub>w(PWM)</sub>      | 脉冲持续时间,PWMx 输出高电平/低电平的时间                               |       | 20                   | ns |
| t <sub>w(SYNCOUT)</sub>  | 同步输出脉冲宽度                                               |       | 8t <sub>c(SCO)</sub> | 周期 |
| t <sub>d(PWM)tza</sub>   | 延迟时间,触发输入有效到 PWM 强制高电平的时间<br>延迟时间,触发输入有效到 PWM 强制低电平的时间 | 无引脚负载 | 25                   | ns |
| t <sub>d(TZ-PWM)HZ</sub> | 延迟时间,触发输入有效至 PWM 高阻抗 (Hi-Z) 的时间                        |       | 20                   | ns |

## 6.10.2 触发区输入时序



- $\overline{TZ}$ - $\overline{TZ1}$ ,  $\overline{TZ2}$ ,  $\overline{TZ3}$ ,  $\overline{TZ4}$ ,  $\overline{TZ5}$ ,  $\overline{TZ6}$
- PWM 是指所有器件内的 PWM 引脚。  $\overline{TZ}$ 为高电平之后的 PWM 引脚的状态取决于 PWM 恢复软件。

Figure 6-15. PWM Hi-Z 特性

Table 6-22. 可编程控制故障区输入定时要求(1)

|                    |                    |          | 最小值 最大值                                    | 单位 |
|--------------------|--------------------|----------|--------------------------------------------|----|
| t <sub>w(TZ)</sub> | 脉冲持续时间,TZx输入低电平的时间 | 异步的      | 1t <sub>c(SCO)</sub>                       | 周期 |
|                    |                    | 同步       | 2t <sub>c(SCO)</sub>                       | 周期 |
|                    |                    | 带有输入限定器器 | 1t <sub>c(SCO)</sub> +t <sub>w(IQSW)</sub> | 周期 |

(1) 要获得输入限定符参数的解释说明,请见Table 6-13。



ZHCS889M -JUNE 2007-REVISED AUGUST 2012

www.ti.com.cn

## 6.10.3 高分辨率 PWM 时序

**NSTRUMENTS** 

Table 6-23显示了高分辨率 PWM 的开关特性。

#### Table 6-23. 在 SYSCLKOUT=(60-150MHz) 时, 高分辨率 PWM 特性

|                               | 最小<br>值 | 典型<br>值 | 最大值 | 单位 |
|-------------------------------|---------|---------|-----|----|
| 微边沿定位 (MEP) 步长 <sup>(1)</sup> |         | 150     | 310 | ps |

最大 MEP 步长基于最差情况过程、最大温度和最大电压。 MEP 步长将随着低电压和高温度而增加,随着电压和冷却温度而降低。 使用 HRPWM 特性的应用应该使用 MEP 缩放因子优化器 (SFO) 近似软件函数。 在最终应用中使用 SFO 函数的细节请见 TI 软件库。 SFO 函数有助于在 HRPWM 运行时动态地估计每个 SYSCLKOUT 周期内的 MEP 步数量。

## 6.10.4 增强型捕捉 (eCAP) 时序

Table 6-24显示了 eCAP 时序要求,而Table 6-25显示了 eCAP 开关特性。

## Table 6-24. 增强型捕捉 (eCAP) 时序要求<sup>(1)</sup>

|                     |          | 测试条件     | 最小值 最大值                   | 单位 |
|---------------------|----------|----------|---------------------------|----|
| t <sub>w(CAP)</sub> | 捕捉输入脉冲宽度 | 异步的      | 2t <sub>c(SCO)</sub>      | 周期 |
|                     |          | 同步       | 2t <sub>c(SCO)</sub>      | 周期 |
|                     |          | 带有输入限定器器 | $1t_{c(SCO)}+t_{w(IQSW)}$ | 周期 |

(1) 对于输入限定器参数的说明,请见Table 6-13。

#### Table 6-25. eCAP 开关特性

|                      | 参数                        | 测试条件 | 最小值 最大值 | 单位 |
|----------------------|---------------------------|------|---------|----|
| t <sub>w(APWM)</sub> | 脉冲持续时间,APWMx 输出高电平/低电平的时间 |      | 20      | ns |



## 6.10.5 增强型正交编码器脉冲 (eQEP) 时序

Table 6-26显示了 eQEP 时序要求,而Table 6-27显示了 eQEP 开关特性。

## Table 6-26. 增强型正交编码器脉冲 (eQEP) 时序要求<sup>(1)</sup>

|                        |                 | 测试条件                  | 最小值 最大值                                    | 单位 |
|------------------------|-----------------|-----------------------|--------------------------------------------|----|
| t <sub>w(QEPP)</sub>   | QEP 输入周期        | 异步 <sup>(2)</sup> /同步 | 2t <sub>c(SCO)</sub>                       | 周期 |
|                        |                 | 带有输入限定器               | $2[1t_{c(SCO)}+t_{w(IQSW)}]$               | 周期 |
| t <sub>w(INDEXH)</sub> | QEP 索引输入高电平时间   | 异步 <sup>(2)</sup> /同步 | 2t <sub>c(SCO)</sub>                       | 周期 |
|                        |                 | 带有输入限定器               | 2t <sub>c(SCO)</sub> +t <sub>w(IQSW)</sub> | 周期 |
| t <sub>w(INDEXL)</sub> | QEP 索引输入低电平时间   | 异步 <sup>(2)</sup> /同步 | 2t <sub>c(SCO)</sub>                       | 周期 |
|                        |                 | 带有输入限定器               | $2t_{c(SCO)}+t_{w(IQSW)}$                  | 周期 |
| t <sub>w(STROBH)</sub> | QEP 选通脉冲高电平时间   | 异步 <sup>(2)</sup> /同步 | 2t <sub>c(SCO)</sub>                       | 周期 |
|                        |                 | 带有输入限定器               | 2t <sub>c(SCO)</sub> +t <sub>w(IQSW)</sub> | 周期 |
| t <sub>w(STROBL)</sub> | QEP 选通脉冲输入低电平时间 | 异步 <sup>(2)</sup> /同步 | 2t <sub>c(SCO)</sub>                       | 周期 |
|                        |                 | 带有输入限定器               | $2t_{c(SCO)}+t_{w(IQSW)}$                  | 周期 |

要获得输入限定符参数的解释说明,请见Table 6-13。

《TMS320F28335,TMS320F28334,TMS320F28332,TMS320F28235,TMS320F28234,TMS320F28232 DSC 芯片勘误表》(文献 编号SPRZ272)。

#### Table 6-27. eQEP 开关特性

|                            | 参数                        | 测试条件 | 最小值 | 最大值                  | 单位 |
|----------------------------|---------------------------|------|-----|----------------------|----|
| t <sub>d(CNTR)xin</sub>    | 延迟时间,外部时钟到计数器增量的时间        |      |     | 4t <sub>c(SCO)</sub> | 周期 |
| t <sub>d(PCS-OUT)QEP</sub> | 延迟时间,QEP 输入边沿到位置比较同步输出的时间 |      |     | 6t <sub>c(SCO)</sub> | 周期 |

<sup>(2)</sup> 在异步模式下的限制,请参见

### 6.10.6 ADC 转换开始时序

#### Table 6-28. 外部 ADC 转换开始开关特性

|                         | 参数                    | 最小值                   | 最大值 | 单位 |
|-------------------------|-----------------------|-----------------------|-----|----|
| t <sub>w(ADCSOCL)</sub> | 脉冲持续时间,ADCSOCxO低电平的时间 | 32t <sub>c(HCO)</sub> |     | 周期 |



Figure 6-16. ADCSOCAO或者ADCSOCBO时序

## 6.11 外部中断时序



Figure 6-17. 外部中断时序

## Table 6-29. 外部中断时序要求(1)

|                         |                         | 测试条件  | 最小值 最大值                     | 单位 |
|-------------------------|-------------------------|-------|-----------------------------|----|
| t <sub>w(INT)</sub> (2) | 脉冲持续时间,INT 输入低电平/高电平的时间 | 同步    | 1t <sub>c(SCO)</sub>        | 周期 |
|                         |                         | 带有限定符 | $1t_{c(SCO)} + t_{w(IQSW)}$ | 周期 |

- (1) 要获得输入限定符参数的解释说明,请见Table 6-13。
- (2) 这个时序适用于为 ADCSOC 功能性所配置的任一 GPIO 引脚。

### Table 6-30. 外部中断开关特性<sup>(1)</sup>

|                     | 参数                         | 最小值 | 最大值                          | 单位 |
|---------------------|----------------------------|-----|------------------------------|----|
| t <sub>d(INT)</sub> | 延迟时间,INT 低电平/高电平到中断矢量提取的时间 |     | $t_{w(IQSW)} + 12t_{c(SCO)}$ | 周期 |

(1) 要获得输入限定符参数的解释说明,请见Table 6-13。

TMS320F28232



## **6.12 I2C** 电气特性和时序

#### Table 6-31. I2C 时序

|                   |                                                                   | 测试条件                                                  | 最小值             | 最大值                  | 单位       |
|-------------------|-------------------------------------------------------------------|-------------------------------------------------------|-----------------|----------------------|----------|
| f <sub>SCL</sub>  | SCL 时钟频率                                                          | I2C 时钟模块频率介于 7MHz 和 12MHz 之间并且 I2C 预分频器和时钟分频器寄存器被适当配置 |                 | 400                  | kHz      |
| v <sub>il</sub>   | 低电平输入电压                                                           |                                                       |                 | 0.3V <sub>DDIO</sub> | <b>V</b> |
| $V_{ih}$          | 高电平输入电压                                                           |                                                       | $0.7V_{DDIO}$   |                      | ٧        |
| $V_{hys}$         | 输入滞后                                                              |                                                       | $0.05~V_{DDIO}$ |                      | V        |
| V <sub>ol</sub>   | 低电平输出电流                                                           | 3mA 吸收电流                                              | 0               | 0.4                  | <b>V</b> |
| t <sub>LOW</sub>  | SCL 时钟的低周期                                                        | I2C 时钟模块频率介于 7MHz 和 12MHz 之间并且 I2C 预分频器和时钟分频器寄存器被适当配置 | 1.3             |                      | μs       |
| t <sub>HIGH</sub> | SCL 时钟的高周期                                                        | I2C 时钟模块频率介于 7MHz 和 12MHz 之间并且 I2C 预分频器和时钟分频器寄存器被适当配置 | 0.6             |                      | μs       |
| lı                | 输入电压介于 0.1V <sub>DDIO</sub> 和 0.9V <sub>DDIO</sub> (最<br>大值)的输入电流 |                                                       | -10             | 10                   | μΑ       |

## 6.13 串行外设接口 (SPI) 模块

本节包含两个主模式和从模式时序数据。

## 6.13.1 主模式时序

Table 6-32列出了主控模式时序(时钟相位 = 0)而Table 6-33列出了时序(时钟相位 = 1)。Figure 6-18 和Figure 6-19显示了时序波形。

# Table 6-32. SPI 主控模式外部时序(时钟相位 = 0)(1)(2)(3)(4)(5)

| 编号 | <u>;</u>                    |                                                     | 当 (SPIBRR+1) 为偶数或者 SPIBRR=0 或 2<br>时的 SPI |                         | 当 (SPIBRR+1) 为奇数<br>并且 SPIBRR>3 时的 SPI              |                                    | 单位 |
|----|-----------------------------|-----------------------------------------------------|-------------------------------------------|-------------------------|-----------------------------------------------------|------------------------------------|----|
|    |                             |                                                     | 最小值                                       | 最大值                     | 最小值                                                 | 最大值                                |    |
| 1  | t <sub>c(SPC)M</sub>        | 周期时间,SPICLK                                         | 4t <sub>c(LCO)</sub>                      | 128t <sub>c(LCO)</sub>  | 5t <sub>c(LCO)</sub>                                | 127t <sub>c(LCO)</sub>             | ns |
| 2  | t <sub>w(SPCH)M</sub>       | 脉冲持续时间,SPICLK 高电平的时间<br>(时钟极性 = 0)                  | 0.5t <sub>c(SPC)M</sub> -10               | 0.5t <sub>c(SPC)M</sub> | $0.5t_{c(SPC)M}$ - $0.5t_{c(LCO)}$ - $10$           | $0.5t_{c(SPC)M}$ - $0.5t_{c(LCO)}$ | ns |
|    | t <sub>w(SPCL)M</sub>       | 脉冲持续时间,SPICLK 低电平的时间<br>(时钟极性 = 1)                  | 0.5t <sub>c(SPC)M</sub> -10               | 0.5t <sub>c(SPC)M</sub> | $0.5t_{c(SPC)M}$ - $0.5t_{c(LCO)}$ - $10$           | $0.5t_{c(SPC)M}$ - $0.5t_{c(LCO)}$ |    |
| 3  | t <sub>w(SPCL)M</sub>       | 脉冲持续时间,SPICLK 低电平的时间<br>(时钟极性 = 0)                  | 0.5t <sub>c(SPC)M</sub> -10               | 0.5 <sub>tc(SPC)M</sub> | $0.5t_{c(SPC)M} + 0.5t_{c(LCO)} - 10$               | $0.5t_{c(SPC)M} + 0.5t_{c(LCO)}$   | ns |
|    | t <sub>w(SPCH)M</sub>       | 脉冲持续时间,SPICLK 高电平的时间<br>(时钟极性 = 1)                  | 0.5 <sub>tc(SPC)M</sub> -10               | 0.5t <sub>c(SPC)M</sub> | 0.5t <sub>c(SPC)M</sub> +0.5t <sub>c(LCO)</sub> -10 | $0.5t_{c(SPC)M} + 0.5t_{c(LCO)}$   |    |
| 4  | t <sub>d</sub> (SPCH-SIMO)M | 延迟时间,SPICLK 高电平至<br>SPISIMO 有效的时间(时钟极性 =<br>0)      |                                           | 10                      |                                                     | 10                                 | ns |
|    | t <sub>d(SPCL-SIMO)M</sub>  | 延迟时间,SPICLK 低电平至<br>SPISIMO 有效的时间(时钟极性 =<br>1)      |                                           | 10                      |                                                     | 10                                 |    |
| 5  | t <sub>v</sub> (SPCL-SIMO)M | 有效时间,SPICLK 低电平<br>后,SPISIMO 数据有效的时间(时钟<br>极性 = 0)  | 0.5t <sub>c(SPC)M</sub> -10               |                         | 0.5t <sub>c(SPC)M</sub> +0.5t <sub>c(LCO)</sub> -10 |                                    | ns |
|    | t <sub>v</sub> (SPCH-SIMO)M | 有效时间,SPICLK 高电平之<br>后,SPISIMO 数据有效的时间(时钟<br>极性 = 1) | 0.5t <sub>c(SPC)M</sub> -10               |                         | 0.5t <sub>c(SPC)M</sub> +0.5t <sub>c(LCO)</sub> -10 |                                    |    |
| 8  | t <sub>su(SOMI-SPCL)M</sub> | 建立时间,SPISOMI 在 SPICLK 低电平之前的时间 (时钟极性 = 0)           | 35                                        |                         | 35                                                  |                                    | ns |
|    | t <sub>su(SOMI-SPCH)M</sub> | 建立时间,SPISOMI 在 SPICLK 高电平之前的时间(时钟极性 = 1)            | 35                                        |                         | 35                                                  |                                    |    |
| 9  | t <sub>v</sub> (SPCL-SOMI)M | 有效时间,SPICLK 低电平之后<br>SPISOMI 数据有效的时间(时钟极性<br>= 0)   | 0.25t <sub>c(SPC)M</sub> -10              |                         | 0.5t <sub>c(SPC)M</sub> -0.5t <sub>c(LCO)</sub> -10 |                                    | ns |
|    | t <sub>v</sub> (SPCH-SOMI)M | 有效时间,SPICLK 高电平之后<br>SPISOMI 数据有效的时间(时钟极性<br>= 1)   | 0.25t <sub>c(SPC)M</sub> -10              |                         | 0.5t <sub>c(SPC)M</sub> -0.5t <sub>c(LCO)</sub> -10 |                                    |    |

- (1) 主控/受控位 (SPICTL.2) 被设定,而时钟相位的位 (SPICTL.3) 被清除。
- (2) t<sub>c(SPC)</sub>=SPI 时钟周期时间 = LSPCLK/4 或者 LSPCLK/(SPIBRR +1)
- (3) t<sub>c(LCO)</sub>=LSPCLK 周期时间
- (4) 内部时钟预分频器必须被调整,这样的话,SPI 时钟速度被限制在下列 SPI 时钟速率上:
  - 主控模式发射最大值 25MHz, 主控模式接收最大值 12.5MHz
  - 受控模式12.5MHz 最大发送速率, 受控模式最大接收频率。
- (5) 作为基准的 SPICLK 信号的有效边沿由时钟极性位 (SPICCR 6) 控制。





在主控模式下,在有效 SPI 时钟边沿前,SPISTE开始激活0.5t<sub>c(SPC)</sub>(最小)。 在字的后端,在最后一个数据位的接收边沿 (SPICLK) 之后,SPISTE将变为无效0.5t<sub>c(SPC)</sub>,除了SPISTE在 FIFO 和非 FIFO 模式中的背靠 背传送字之间保持有效。

Figure 6-18. SPI 主控模式外部时序(时钟相位 = 0)

# Table 6-33. SPI 主控模式外部时序(时钟相位 = 1) (1)(2)(3)(4)(5)

| 编号 |                             |                                                                  | 当 (SPIBRR+1) 为偶数或<br>或 2 时的 S |                         | 当 (SPIBRR+1) 为<br>并且 SPIBRR>3 时                 |                                    | 单位 |  |
|----|-----------------------------|------------------------------------------------------------------|-------------------------------|-------------------------|-------------------------------------------------|------------------------------------|----|--|
|    |                             |                                                                  | 最小值                           | 最大值                     | 最小值                                             | 最大值                                |    |  |
| 1  | t <sub>c(SPC)M</sub>        | 周期时间,SPICLK                                                      | 4t <sub>c(LCO)</sub>          | 128t <sub>c(LCO)</sub>  | $5t_{c(LCO)}$                                   | 127t <sub>c(LCO)</sub>             | ns |  |
| 2  | t <sub>w(SPCH)M</sub>       | 脉冲持续时间,SPICLK 高电平的时间<br>(时钟极性 = 0)                               | 0.5t <sub>c(SPC)M</sub> -10   | 0.5t <sub>c(SPC)M</sub> | $0.5t_{c(SPC)M}$ - $0.5t_{c(LCO)}$ -10          | $0.5t_{c(SPC)M}$ - $0.5t_{c(LCO)}$ | ns |  |
|    | t <sub>w(SPCL))M</sub>      | 脉冲持续时间,SPICLK 低电平的时间<br>(时钟极性 = 1)                               | 0.5t <sub>c(SPC)M</sub> -10   | 0.5t <sub>c(SPC)M</sub> | $0.5t_{c(SPC)M}\text{-}0.5t_{c(LCO)}\text{-}10$ | $0.5t_{c(SPC)M}$ - $0.5t_{c(LCO)}$ |    |  |
| 3  | t <sub>w(SPCL)M</sub>       | 脉冲持续时间,SPICLK 低电平的时间<br>(时钟极性 = 0)                               | 0.5t <sub>c(SPC)M</sub> -10   | 0.5t <sub>c(SPC)M</sub> | $0.5t_{c(SPC)M}$ + $0.5t_{c(LCO)}$ -10          | $0.5t_{c(SPC)M} + 0.5t_{c(LCO)}$   | ns |  |
|    | t <sub>w(SPCH)M</sub>       | 脉冲持续时间,SPICLK 高电平的时间<br>(时钟极性 = 1)                               | 0.5t <sub>c(SPC)M</sub> -10   | 0.5t <sub>c(SPC)M</sub> | $0.5_{tc(SPC)M}$ + $0.5t_{c(LCO)}$ -10          | $0.5t_{c(SPC)M} + 0.5t_{c(LCO)}$   |    |  |
| 6  | t <sub>su(SIMO-SPCH)M</sub> | 建立时间,在 SPICLK 高电平之前<br>SPISIMO 数据有效的时间(时钟极性 =<br>0)              | 0.5t <sub>c(SPC)M</sub> -10   |                         | 0.5t <sub>c(SPC)M</sub> -10                     |                                    | ns |  |
|    | t <sub>su(SIMO-SPCL)M</sub> | 建立时间,在 SPICLK 低电平之前<br>SPISIMO 数据有效的时间(时钟极性 =<br>1)              | 0.5t <sub>c(SPC)M</sub> -10   |                         | 0.5t <sub>c(SPC)M</sub> -10                     |                                    |    |  |
| 7  | t <sub>v(SPCH-SIMO)M</sub>  | 有效时间,SPICLK 高电平之后 SPISIMO 数据有效的时间(时钟极性 = 0)                      | 0.5t <sub>c(SPC)M</sub> -10   |                         | 0.5t <sub>c(SPC)M</sub> -10                     |                                    | ns |  |
|    | t <sub>v(SPCL-SIMO)M</sub>  | 有效时间,SPICLK 低电平后,SPISIMO<br>数据有效的时间(时钟极性 = 1)                    | 0.5t <sub>c(SPC)M</sub> -10   |                         | 0.5t <sub>c(SPC)M</sub> -10                     |                                    |    |  |
| 10 | t <sub>su(SOMI-SPCH)M</sub> | 建立时间, <b>SPISOMI</b> 在 <b>SPICLK</b> 高电平之前的时间(时钟极性 = <b>0</b> )  | 35                            |                         | 35                                              |                                    | ns |  |
|    | t <sub>su(SOMI-SPCL)M</sub> | 建立时间, <b>SPISOMI</b> 在 <b>SPICLK</b> 低电平之前的时间 (时钟极性 <b>= 1</b> ) | 35                            |                         | 35                                              |                                    |    |  |
| 11 | t <sub>v(SPCH-SOMI)M</sub>  | 有效时间,SPICLK 高电平之后 SPISOMI 数据有效的时间(时钟极性 = 0)                      | 0.25t <sub>c(SPC)M</sub> -10  |                         | 0.5t <sub>c(SPC)M</sub> -10                     |                                    | ns |  |
|    | t <sub>v(SPCL</sub> -SOMI)M | 有效时间,SPICLK 低电平之后 SPISOMI 数据有效的时间(时钟极性 = 1)                      | 0.25 <sub>tc(SPC)M</sub> -10  |                         | 0.5 <sub>tc(SPC)M</sub> -10                     |                                    |    |  |

- (1) 主控/受控位 (SPICTL.2) 被设定并且时钟相位的位 (SPICTL.3) 被设定。(2) t<sub>c(SPC)</sub>=SPI 时钟周期时间 = LSPCLK/4 或者 LSPCLK/(SPIBRR+1)
- (3) 内部时钟预分频器必须被调整,这样的话, SPI 时钟速度被限制在下列 SPI 时钟速率上: 主控模式发射最大值 25MHz, 主控模式接收最大值 12.5MHz 受控模式发送12.5MHz 最大值, 受控模式接收12.5MHz 最大值。
- (4) t<sub>C(LCO)</sub>=LSPCLK 周期时间
   (5) 作为基准的 SPICLK 信号的有效边沿由 CLOCK POLARITY (时钟极性) 位 (SPICCR 6) 控制。





在主控模式下,在有效 SPI 时钟边沿前,SPISTE开始激活0.5t<sub>c(SPC)</sub>(最小)。 在字的后端,在最后一个数据位的接收边沿 (SPICLK) 之后,SPISTE将变为无效0.5t<sub>c(SPC)</sub>,除了SPISTE在 FIFO 和非 FIFO 模式中的背靠背传送字之间保持有效。

Figure 6-19. SPI 主控模式外部时序(时钟相位 = 1)

## 6.13.2 SPI 受控模式时序

Table 6-34列出了受控模式外部时序(时钟相位 = 0)并且Table 6-35(时钟相位 = 1)Figure 6-20 和Figure 6-21显示了时序波形。

Table 6-34. SPI 受控模式外部时序(时钟相位 = 0) (1)(2)(3)(4)(5)

| 编号 |                                                                            |                                              | 最小值                         | 最大值              | 单位 |
|----|----------------------------------------------------------------------------|----------------------------------------------|-----------------------------|------------------|----|
| 12 | t <sub>c(SPC)S</sub>                                                       | 周期时间,SPICLK                                  | 4t <sub>c(LCO)</sub>        |                  | ns |
| 13 | t <sub>w(SPCH)S</sub>                                                      | 脉冲持续时间,SPICLK 高电平的时间(时钟极性 = 0)               | 0.5t <sub>c(SPC)S</sub> -10 | $0.5t_{c(SPC)S}$ | ns |
|    | t <sub>w(SPCL)S</sub>                                                      | 脉冲持续时间,SPICLK 低电平的时间(时钟极性 = 1)               | 0.5t <sub>c(SPC)S</sub> -10 | $0.5t_{c(SPC)S}$ |    |
| 14 | t <sub>w(SPCL)S</sub>                                                      | 脉冲持续时间,SPICLK 低电平的时间(时钟极性 = 0)               | 0.5t <sub>c(SPC)S</sub> -10 | $0.5t_{c(SPC)S}$ | ns |
|    | t <sub>w(SPCH)S</sub>                                                      | 脉冲持续时间,SPICLK 高电平的时间(时钟极性 = 1)               | 0.5t <sub>c(SPC)S</sub> -10 | $0.5t_{c(SPC)S}$ |    |
| 15 | t <sub>d(SPCH-SOMI)S</sub>                                                 | 延迟时间,SPICLK 高电平至 SPISOMI 有效的时间(时钟极性 = 0)     |                             | 35               | ns |
|    | t <sub>d(SPCL-SOMI)S</sub>                                                 | 延迟时间,SPICLK 低电平至 SPISOMI 有效的时间(时钟极性 = 1)     |                             | 35               |    |
| 16 | t <sub>v(SPCL-SOMI)S</sub> 有效时间,SPICLK 低电平之后 SPISOMI 数据有效的时间<br>(时钟极性 = 0) |                                              | $0.75t_{c(SPC)S}$           |                  | ns |
|    | $t_{V(SPCH\text{-}SOMI)S}$                                                 | 有效时间,SPICLK 高电平之后 SPISOMI 数据有效的时间 (时钟极性 = 1) | $0.75t_{c(SPC)S}$           |                  |    |
| 19 | t <sub>su(SIMO-SPCL)S</sub>                                                | 建立时间,SPISIMO 在 SPICLK 低电平之前的时间(时钟极性 = 0)     | 35                          |                  | ns |
|    | t <sub>su(SIMO-SPCH)S</sub>                                                | 建立时间,SPISIMO 在 SPICLK 高电平之前的时间(时钟极性 = 1)     | 35                          |                  |    |
| 20 | t <sub>v(SPCL-SIMO)S</sub>                                                 | 有效时间,SPICLK 低电平后,SPISIMO 数据有效的时间 (时钟极性 = 0)  | 0.5t <sub>c(SPC)S</sub> -10 |                  | ns |
|    | t <sub>v(SPCH-SIMO)S</sub>                                                 | 有效时间,SPICLK 高电平之后 SPISIMO 数据有效的时间 (时钟极性 = 1) | 0.5t <sub>c(SPC)S</sub> -10 |                  |    |

主控/受控位 (SPICTL.2) 位被清除并且时钟相位位 (SPICTL.3) 被清除。

<sup>(2)</sup> 

t<sub>c(SPC)</sub>=SPI 时钟周期时间 = LSPCLK/4 或者 LSPCLK/(SPIBRR + 1) 内部时钟预分频器必须被调整,这样的话,SPI 时钟速度被限制在下列 SPI 时钟速率上: 主控模式发射最大值 25MHz, 主控模式接收最大值 12.5MHz 受控模式发送12.5MHz 最大值,受控模式接收12.5MHz 最大值。

<sup>(4)</sup> t<sub>c(LCO)</sub>=LSPCLK 周期时间(5) 作为基准的 SPICLK 信号的有效沿由 CLOCK POLARITY (时钟极性) 位 (SPICCR 6) 控制。





在受控模式下,SPISTE信号至少应该在有效 SPI 时钟边沿前0.5t<sub>c(SPC)</sub>(最小值)被置为低电平有效并且在最后一个数据位的接收边沿 (SPICLK) 之后至少0.5t<sub>c(SPC)</sub>保持低电平。

Figure 6-20. SPI 受控模式外部时序(时钟相位 = 0)

TMS320F28232



# Table 6-35. SPI 受控模式外部时序(时钟相位 = 1) (1)(2)(3)(4)

| 编号 |                             |                                                | 最小值                         | 最大值                     | 单位 |
|----|-----------------------------|------------------------------------------------|-----------------------------|-------------------------|----|
| 12 | t <sub>c(SPC)S</sub>        | 周期时间,SPICLK                                    | 8t <sub>c(LCO)</sub>        |                         | ns |
| 13 | t <sub>w(SPCH)S</sub>       | 脉冲持续时间,SPICLK 高电平的时间(时钟极性 = 0)                 | 0.5t <sub>c(SPC)S</sub> -10 | 0.5t <sub>c(SPC)S</sub> | ns |
|    | t <sub>w(SPCL)S</sub>       | 脉冲持续时间,SPICLK 低电平的时间(时钟极性 = 1)                 | 0.5t <sub>c(SPC)S</sub> -10 | 0.5t <sub>c(SPC)S</sub> |    |
| 14 | t <sub>w(SPCL)S</sub>       | 脉冲持续时间,SPICLK 低电平的时间(时钟极性 = 0)                 | 0.5t <sub>c(SPC)S</sub> -10 | $0.5t_{c(SPC)S}$        | ns |
|    | t <sub>w(SPCH)S</sub>       | 脉冲持续时间,SPICLK 高电平的时间(时钟极性 = 1)                 | 0.5t <sub>c(SPC)S</sub> -10 | $0.5t_{c(SPC)S}$        |    |
| 17 | t <sub>su(SOMI-SPCH)S</sub> | 建立时间,SPISOMI 在 SPICLK 高电平之前的时间(时钟极性 = 0)       | 0.125t <sub>c(SPC)S</sub>   |                         | ns |
|    | t <sub>su(SOMI-SPCL)S</sub> | 建立时间,SPISOMI 在 SPICLK 低电平之前的时间 (时钟极性 = 1)      | 0.125t <sub>c(SPC)S</sub>   |                         |    |
| 18 | t <sub>v(SPCL-SOMI)S</sub>  | 有效时间,SPICLK 低电平之后 SPISOMI 数据有效的时间 (时钟极性 = 1)   | 0.75t <sub>c(SPC)S</sub>    |                         | ns |
|    | t <sub>v(SPCH-SOMI)S</sub>  | 有效时间, SPICLK 高电平之后 SPISOMI 数据有效的时间 (时钟极性 = 0)  | 0.75t <sub>c(SPC)S</sub>    |                         |    |
| 21 | t <sub>su(SIMO-SPCH)S</sub> | 建立时间,SPISIMO 在 SPICLK 高电平之前的时间(时钟极性 = 0)       | 35                          |                         | ns |
|    | t <sub>su(SIMO-SPCL)S</sub> | 建立时间,SPISIMO 在 SPICLK 低电平之前的时间(时钟极性 = 1)       | 35                          |                         |    |
| 22 | t <sub>v</sub> (SPCH-SIMO)S | 有效时间,SPICLK 高电平之后 SPISIMO 数据有效的时间 (时钟极性 = 0)   | 0.5t <sub>c(SPC)S</sub> -10 |                         | ns |
|    | t <sub>v(SPCL-SIMO)S</sub>  | 有效时间,SPICLK 低电平后,SPISIMO 数据有效的时间<br>(时钟极性 = 1) | 0.5t <sub>c(SPC)S</sub> -10 |                         |    |

- (1) 主控/受控位 (SPICTL.2) 位被清除并且时钟相位位 (SPICTL.3) 被清除。
- (2) t<sub>c(SPC)</sub>=SPI 时钟周期时间 = LSPCLK/4 或者 LSPCLK/(SPIBRR + 1)
- (3) 内部时钟预分频器必须被调整,这样的话,SPI 时钟速度被限制在下列 SPI 时钟速率上: 主控模式发射最大值 25MHz,主控模式接收最大值 12.5MHz 受控模式发送12.5MHz 最大值,受控模式接收12.5MHz 最大值。
- (4) 作为基准的 SPICLK 信号的有效沿由 CLOCK POLARITY (时钟极性)位 (SPICCR 6) 控制。



A. 在受控模式下,SPISTE信号至少应该在有效 SPI 时钟边沿前0.5t<sub>c(SPC)</sub>(最小值)被置为低电平有效并且在最后一个数据位的接收边沿 (SPICLK) 之后至少0.5t<sub>c(SPC)</sub>保持低电平。

Figure 6-21. SPI 受控模式外部时序(时钟相位 = 1)





## 6.14 外部接口 (XINTF) 时序

每个 XINTF 访问由三部分组成:建立、有效、和跟踪。 用户在 XTIMING 寄存器中配置建立/有效/跟踪等待 状态。 有一个 XTIMING 寄存器用于每个 XINTF 区域。Table 6-36显示了 XTIMING 寄存器中配置的参数和 以 XTIMING 周期为单位的脉冲持续时间之间的关系。

Table 6-36. XTIMING 中配置的参数和脉冲持续时间之间的关系

| 2H HFI |           | 持续时间                                               | 持续时间 <b>(ns)<sup>(1) (2)</sup></b>                            |  |  |  |  |  |
|--------|-----------|----------------------------------------------------|---------------------------------------------------------------|--|--|--|--|--|
|        | 说明        | X2TIMING=0                                         | X2TIMING=1                                                    |  |  |  |  |  |
| LR     | 建立周期,读取访问 | XRDLEAD $\times$ t <sub>c(XTIM)</sub>              | $(XRDLEAD \times 2) \times t_{C(XTIM)}$                       |  |  |  |  |  |
| AR     | 激活周期,读取访问 | (XRDACTIVE + WS + 1) $\times$ t <sub>c(XTIM)</sub> | (XRDACTIVE x 2 + WS + 1) x t <sub>c(XTIM)</sub>               |  |  |  |  |  |
| TR     | 跟踪周期,读取访问 | XRDTRAIL × $t_{c(XTIM)}$                           | $(XRDTRAIL \times 2) \times t_{c(XTIM)}$                      |  |  |  |  |  |
| LW     | 建立周期,写入访问 | XWRLEAD × $t_{c(XTIM)}$                            | $(XWRLEAD \times 2) \times t_{c(XTIM)}$                       |  |  |  |  |  |
| AW     | 激活周期,写入访问 | (XWRACTIVE + WS + 1) $\times$ t <sub>c(XTIM)</sub> | (XWRACTIVE $\times$ 2 + WS + 1) $\times$ t <sub>c(XTIM)</sub> |  |  |  |  |  |
| TW     | 跟踪周期,写入访问 | XWRTRAIL $\times$ t <sub>c(XTIM)</sub>             | $(XWRTRAIL \times 2) \times t_{c(XTIM)}$                      |  |  |  |  |  |

当配置每个区域的 XTIMING 寄存器时,必须满足最小等待状态要求。 这些要求是器件数据表中指定的任一 时序要求之外的要求。 没有任何内部器件硬件来检测非法设置。

#### 6.14.1 USEREADY = 0

如果 XREADY 信号被忽略 (USEREADY=0),那么:

 $LR \ge t_{c(XTIM)}$ 建立:

 $LW \ge t_{c(XTIM)}$ 

这些要求导致了下列 XTIMING 寄存器的配置限制,

| XRDLEAD | XRDACTIVE | XRDTRAIL | XWRLEAD | XWRACTIVE | XWRTRAIL | X2TIMING |
|---------|-----------|----------|---------|-----------|----------|----------|
| ≥ 1     | ≥ 0       | ≥ 0      | ≥ 1     | ≥ 0       | ≥ 0      | 0, 1     |

#### 当不采样 XREADY 时的有效和无效示例:

|                   | XRDLEAD | XRDACTIVE | XRDTRAIL | XWRLEAD | XWRACTIVE | XWRTRAIL | X2TIMING |
|-------------------|---------|-----------|----------|---------|-----------|----------|----------|
| 无效 <sup>(1)</sup> | 0       | 0         | 0        | 0       | 0         | 0        | 0, 1     |
| 有效                | 1       | 0         | 0        | 1       | 0         | 0        | 0, 1     |

(1) 没有硬件检测非法 XTIMING 配置

<sup>(1)</sup> t<sub>c(XTIM)</sub>-周期时间,XTIMCLK(2) WS 是指当使用 XREADY 时,由硬件插入的等待状态的数量。 如果此区域被配置成忽略 XREADY (USEREADY=0),那么 WS=0。



## 6.14.2 同步模式 (USEREADY=1, READYMODE=0)

如果 XREADY 信号在同步模式中被采样(USEREADY=1, READYMODE=0),那么:

1 建立: LR ≥ t<sub>c(XTIM)</sub>

 $LW \ge t_{c(XTIM)}$ 

2 有效: AR≥2×t<sub>c(XTIM)</sub>

 $AW \ge 2 \times t_{c(XTIM)}$ 

**NOTE** 

限制条件不包括外部硬件等待状态。

这些要求导致了下列 XTIMING 寄存器配置限制:

| XRDLEAD XRDACTIVE |     | XRDTRAIL | XWRLEAD | XWRACTIVE | XWRTRAIL | X2TIMING |
|-------------------|-----|----------|---------|-----------|----------|----------|
| ≥ 1               | ≥ 1 | ≥ 0      | ≥ 1     | ≥ 1       | ≥ 0      | 0, 1     |

使用同步 XREADY 时,有效和无效时序示例:

|                   | XRDLEAD | XRDACTIVE | XRDTRAIL | XWRLEAD | XWRACTIVE | XWRTRAIL | X2TIMING |
|-------------------|---------|-----------|----------|---------|-----------|----------|----------|
| 无效 <sup>(1)</sup> | 0       | 0         | 0        | 0       | 0         | 0        | 0, 1     |
| 无效 <sup>(1)</sup> | 1       | 0         | 0        | 1       | 0         | 0        | 0, 1     |
| 有效                | 1       | 1         | 0        | 1       | 1         | 0        | 0, 1     |

(1) 没有硬件检测非法 XTIMING 配置



ZHCS889M -JUNE 2007-REVISED AUGUST 2012

# 6.14.3 异步模式 (USEREADY=1, READYMODE=1)

如果 XREADY 信号在同步模式中被采样(USEREADY=1, READYMODE=1),那么:

1 前置: LR ≥ t<sub>c(XTIM)</sub>

 $LW \ge t_{c(XTIM)}$ 

2 有效: AR≥2×t<sub>c(XTIM)</sub>

 $AW \ge 2 \times t_{c(XTIM)}$ 

3 前置 + 有效: LR + AR ≥ 4 × t<sub>c(XTIM)</sub>

LW + AW  $\geq$  4 × t<sub>c(XTIM)</sub>

#### **NOTE**

限制条件不包括外部硬件等待状态。

这些要求导致了下列 XTIMING 寄存器配置限制:

| XRDLEAD | XRDACTIVE | XRDTRAIL | XWRLEAD | XWRACTIVE | XWRTRAIL | X2TIMING |
|---------|-----------|----------|---------|-----------|----------|----------|
| ≥ 1     | ≥ 2       | 0        | ≥ 1     | ≥ 2       | 0        | 0, 1     |

## 或者

| XRDLEAD | XRDACTIVE | XRDTRAIL | XWRLEAD | XWRACTIVE | XWRTRAIL | X2TIMING |
|---------|-----------|----------|---------|-----------|----------|----------|
| ≥ 2     | ≥ 1       | 0        | ≥ 2     | ≥ 1       | 0        | 0, 1     |

#### 使用异步 XREADY 时,有效和无效时序示例:

| 24/14/1           |         |           | 7/7 7 1  |         |           |          |          |
|-------------------|---------|-----------|----------|---------|-----------|----------|----------|
|                   | XRDLEAD | XRDACTIVE | XRDTRAIL | XWRLEAD | XWRACTIVE | XWRTRAIL | X2TIMING |
| 无效 <sup>(1)</sup> | 0       | 0         | 0        | 0       | 0         | 0        | 0, 1     |
| 无效 <sup>(1)</sup> | 1       | 0         | 0        | 1       | 0         | 0        | 0, 1     |
| 无效 <sup>(1)</sup> | 1       | 1         | 0        | 1       | 1         | 0        | 0        |
| 有效                | 1       | 1         | 0        | 1       | 1         | 0        | 1        |
| 有效                | 1       | 2         | 0        | 1       | 2         | 0        | 0, 1     |
| 有效                | 2       | 1         | 0        | 2       | 1         | 0        | 0, 1     |

(1) 没有硬件检测非法 XTIMING 配置



除非另外注明,否则所有 XINTF 时序适用于Table 6-37中显示的时钟配置。

Table 6-37. XINTF 时钟配置对于 SYSCLKOUT=250MHz

| 模式  | SYSCLKOUT | XTIMCLK      | XCLKOUT       |
|-----|-----------|--------------|---------------|
| 1   |           | SYSCLKOUT    | SYSCLKOUT     |
| 示例: | 150MHz    | 150MHz       | 150MHz        |
| 2   |           | SYSCLKOUT    | 1/2 SYSCLKOUT |
| 示例: | 150MHz    | 150MHz       | 75MHz         |
| 3   |           | 1/2SYSCLKOUT | 1/2 SYSCLKOUT |
| 示例: | 150MHz    | 75MHz        | 75MHz         |
| 4   |           | 1/2SYSCLKOUT | 1/4 SYSCLKOUT |
| 示例: | 150MHz    | 75MHz        | 37.5MHz       |

SYSCLKOUT 和 XTIMCLK 之间的关系显示在Figure 6-22中。



Figure 6-22. XTIMCLK 和 SYSCLKOUT 之间的关系





# 6.14.4 XINTF 信号与 XCLKOUT 一致

对于每个 XINTF 访问,前置、有效、后置周期的数量基于内部时钟 XTIMCLK。 诸如XRD, XWEO, XWE1选通脉冲,和区域芯片选择 (XZCS) 状态改变与 XTIMCLK 的上升边沿有关。 外部时钟,XCLKOUT,可被配置成等于 XTIMCLK 周期或者为 XTIMCLK 周期的一半。

对于 XCLKOUT=XTIMCLK 的情况,所有 XINTF 选通时钟将相对于 XCLKOUT 的上升边沿改变状态。 对于 XCLKOUT 为 XTIMCLK 的一半的情况,一些选通脉冲将在 XCLKOUT 的上升边沿或者 XCLKOUT 的下降 边沿上改变状态。 在 XINTF 时序表中,符号 XCOHL 被用于表示相对于任一种情况的参数; XCLKOUT 上升边沿(高电平)或者 XCLKOUT 下降边沿(低电平)。 如果参数一直相对于 XCLKOUT 的上升边沿的话,符号 XCOH 被使用。

对于 XCLKOUT 为 XTIMCLK 的一半的情况,基于从访问开始到信号变化发生点的 XTIMCLK 周期的数量,可确定与变化对齐的 XCLKOUT 边沿。 如果这个 XTIMCLK 周期的数量为偶数,对齐将相对于 XCLKOUT 的上升边沿。 如果这个 XTIMCLK 周期的数量为奇数,那么信号将相对于 XCLKOUT 的下降边沿发生变化。 示例包括如下:

• 在一个访问开始时发生变化的选通脉冲一直与 XCLKOUT 的上升边沿对齐。 这是因为所有 XINTF 方位 相对于 XCLKOUT 的上升边沿开始。

示例: XZCSL 区域选低电平

XRNWL XR/W低电平有效

• 如果用于访问的建立 XTIMCLK 周期为偶数,在一个有效周期开始时发生变化的选通脉冲将与 XCLKOUT 的上升边沿对齐。 如果建立 XTIMCLK 周期的数量为偶数,那么对齐将相对于 XCLKOUT 的 下降边沿。

示例: XRDL XRD低电平有效

XWEL XWE1或XWE0低电平有效

 如果用于访问的建立和有效 XTIMCLK 周期总数(包括硬件等待状态)为偶数,在一个跟踪周期开始时 发生变化的选通脉冲将与 XCLKOUT 的上升边沿对齐。如果建立和有效 XTIMCLK 周期的数量(包括硬件等待状态)为奇数,那么对齐将相对于 XCLKOUT 的下降边沿。

示例: XRDH XRD高电平无效

XWEH XWE1或XWE0高电平无效

• 如果建立和有效加上跟踪 XTIMCLK 周期总数(包括硬件等待状态)为偶数,在一个访问末尾发生变化的选通脉冲将与 XCLKOUT 的上升边沿对齐。 如果建立和有效加上跟踪 XTIMCLK 周期的数量(包括硬件等待状态)为奇数,那么对齐将相对于 XCLKOUT 的下降边沿。

示例: XZCSH 区片选高电平无效

XRNWH XR/W高电平无效



# 6.14.5 外部接口读取时序

# Table 6-38. 外部存储器接口读取时序要求

|                        |                                | 最小值 | 最大值                         | 单位 |
|------------------------|--------------------------------|-----|-----------------------------|----|
| t <sub>a(A)</sub>      | 访问时间,从有效地址读取数据的时间              |     | (LR + AR)-16 <sup>(1)</sup> | ns |
| t <sub>a(XRD)</sub>    | 访问时间,从XRD低电平有效读取有效数据的时间        |     | AR-14 <sup>(1)</sup>        | ns |
| t <sub>su(XD)XRD</sub> | 建立时间,在XRD选通脉冲高电平无效之前,读取有效数据的时间 | 14  |                             | ns |
| t <sub>h(XD)XRD</sub>  | 保持时间,XRD高电平无效之后读取数据有效的时间       | 0   |                             | ns |

<sup>(1)</sup> LR = 建立周期,读取访问。 AR = 有效周期,读取访问。 请参考 Table 6-36。

## Table 6-39. 外部内存接口读取开关特性

|                             | 参数                                | 最小值  | 最大值 | 单位 |
|-----------------------------|-----------------------------------|------|-----|----|
| t <sub>d(XCOH-XZCSL)</sub>  | 延迟时间,XCLKOUT 高电平到区域芯片选择低电平有效的时间   |      | 1   | ns |
| t <sub>d(XCOHL-XZCSH)</sub> | 延迟时间,XCLKOUT 高电平/低电平到芯片选择高电平无效的时间 | -1   | 0.5 | ns |
| t <sub>d(XCOH-XA)</sub>     | 延迟时间,XCLKOUT 高电平到地址有效的时间          |      | 1.5 | ns |
| t <sub>d(XCOHL-XRDL)</sub>  | 延迟时间,XCLKOUT 高电平/低电平到XRD低电平有效的时间  |      | 0.5 | ns |
| t <sub>d(XCOHL-XRDH)</sub>  | 延迟时间,XCLKOUT 高电平/低电平到XRD高电平无效的时间  | -1.5 | 0.5 | ns |
| t <sub>h(XA)</sub> XZCSH    | 保持时间,区域芯片选择高电平无效之后地址有效时间          | (1)  |     | ns |
| t <sub>h(XA)XRD</sub>       | 保持时间,XRD高电平无效后的地址有效时间             | (1)  |     | ns |

<sup>(1)</sup> 在未激活周期期间,XINTF 地址总线将一直保持总线上产生的最后一个地址除 XAO 之外,它将一直保持高电平。 这个包括对齐周期。





- A. 所有 XINTF 访问(前置周期)在 XCLKOUT 的上升沿上开始。 当需要时,器件将在一个满足这个要求的访问之前插入一个对准周期。
- B. 在对准周期期间,所有信号将都被转换为它们的未激活状态。
- C. XA[0:19] 在非活动周期保持总线上的最后一个地址,包括校准周期,除 XAO 之外,它一直保持高电平状态。
- D. XWE1用于 32 位数据总线模式。在 16 位模式中,该信号是 XAO。
- E. 因为 USEREADY=0,外部 XREADY 输入信号被忽略。

Figure 6-23. 示例读取访问

#### 在本例中使用 XTIMING 寄存器参数:

| XRDLEAD | XRDACTIVE | XRDTRAIL | USEREADY | X2TIMING | XWRLEAD            | XWRACTIVE          | XWRTRAIL           | READYMODE          |
|---------|-----------|----------|----------|----------|--------------------|--------------------|--------------------|--------------------|
| ≥ 1     | ≥ 0       | ≥ 0      | 0        | 0        | N/A <sup>(1)</sup> | N/A <sup>(1)</sup> | N/A <sup>(1)</sup> | N/A <sup>(1)</sup> |

(1) 这个例子中 N/A = 不适用 (或"无关")



## 6.14.6 外部接口写入时序

# Table 6-40. 外部存储器接口写入开关特性

|                             | 参数                                                   | 最小值                 | 最大值 | 单位 |
|-----------------------------|------------------------------------------------------|---------------------|-----|----|
| t <sub>d(XCOH-XZCSL)</sub>  | 延迟时间,XCLKOUT 高电平到区域芯片选择低电平有效的时间                      |                     | 1   | ns |
| t <sub>d(XCOHL-XZCSH)</sub> | 延迟时间,XCLKOUT 高电平/低电平到芯片选择高电平无效的时间                    | -1                  | 0.5 | ns |
| t <sub>d(XCOH-XA)</sub>     | 延迟时间,XCLKOUT 高电平到地址有效的时间                             |                     | 1.5 | ns |
| t <sub>d(XCOHL-XWEL)</sub>  | 延迟时间,XCLKOUT 高电平/低电平到XWEO,XWE1 <sup>(1)</sup> 低电平的时间 |                     | 2   | ns |
| t <sub>d(XCOHL-XWEH)</sub>  | 延迟时间,XCLKOUT 高电平/低电平到XWEO,XWE1高电平的时间                 |                     | 2   | ns |
| t <sub>d(XCOH-XRNWL)</sub>  | 延迟时间,XCLKOUT 高电平到 XR/W低电平的时间                         |                     | 1   | ns |
| t <sub>d(XCOHL-XRNWH)</sub> | 延迟时间,XCLKOUT 高电平/低电平到 $XR/\overline{W}$ 高电平的时间       | -1                  | 0.5 | ns |
| t <sub>en(XD)XWEL</sub>     | 使能时间,从XWE,XWE1低电平驱动数据总线的时间                           | 0                   |     | ns |
| t <sub>d(XWEL-XD)</sub>     | 延迟时间,XWE0,XWE1低电平有效后的数据有效时间                          |                     | 1   | ns |
| t <sub>h(XA)XZCSH</sub>     | 保持时间,区域芯片选择高电平无效之后地址有效时间                             | (2)                 |     | ns |
| t <sub>h(XD)XWE</sub>       | 保持时间,XWE0,XWE1高电平无效之后写入数据有效时间                        | TW-2 <sup>(3)</sup> |     | ns |
| t <sub>dis(XD)XRNW</sub>    | XR/W高电平无效之后 DSP 释放数据总线的最长时间                          |                     | 4   | ns |

<sup>(1)</sup> XWE1只用于 32 位数据总线模式。 在 16 位模式中,该信号是 XAO。(2) 在未激活周期期间,XINTF 地址总线将一直保持总线上产生的最后一个地址,除 XAO 之外,它将一直保持高电平。 这包括对准周期。

<sup>(3)</sup> TW = 跟踪周期,写入访问。 请参考 Table 6-36。



- A. 所有 XINTF 访问(前置周期)在 XCLKOUT 的上升沿上开始。 当需要时,器件将在一个满足这个要求的访问之前插入一个对准周期。
- B. 在对准周期期间,所有信号将被转换为它们的未激活状态。
- C. XA[0:19] 在非活动周期保持总线上产生的最后一个地址,包括校准周期,除了 XAO 一直保持高电平状态。
- D. XWE1用于 32 位数据总线模式。在 16 位模式中,该信号是 XAO。
- E. 因为 USEREADY=0,外部 XREADY 输入信号被忽略。

Figure 6-24. 示例写入访问

# 这个例子中使用 XTIMING 寄存器参数:

|   | XRDLEAD            | XRDACTIVE          | XRDTRAIL           | USEREADY | X2TIMING | XWRLEAD | XWRACTIVE | XWRTRAIL | READYMODE          |
|---|--------------------|--------------------|--------------------|----------|----------|---------|-----------|----------|--------------------|
| Ì | N/A <sup>(1)</sup> | N/A <sup>(1)</sup> | N/A <sup>(1)</sup> | 0        | 0        | ≥ 1     | ≥ 0       | ≥ 0      | N/A <sup>(1)</sup> |

(1) 这个例子中 N/A=不适用(或"无关")

TMS320F28232



## 6.14.7 带有一个外部等待状态的外部接口读取准备就绪时序

Table 6-41. 外部接口读取开关特性(读取准备就绪, 1 个等待状态)

|                             | 参数                                | 最小值   | 最大值 | 单位 |
|-----------------------------|-----------------------------------|-------|-----|----|
| t <sub>d(XCOH-XZCSL)</sub>  | 延迟时间,XCLKOUT 高电平到区域芯片选择低电平有效的时间   |       | 1   | ns |
| t <sub>d(XCOHL-XZCSH)</sub> | 延迟时间,XCLKOUT 高电平/低电平到芯片选择高电平无效的时间 | -1    | 0.5 | ns |
| t <sub>d(XCOH-XA)</sub>     | 延迟时间,XCLKOUT 高电平到地址有效的时间          |       | 1.5 | ns |
| t <sub>d(XCOHL-XRDL)</sub>  | 延迟时间,XCLKOUT 高电平/低电平到XRD低电平有效的时间  |       | 0.5 | ns |
| t <sub>d(XCOHL-XRDH)</sub>  | 延迟时间,XCLKOUT 高电平/低电平到XRD高电平无效的时间  | - 1.5 | 0.5 | ns |
| t <sub>h(XA)</sub> XZCSH    | 保持时间,区域芯片选择高电平无效之后地址有效时间          | (1)   |     | ns |
| t <sub>h(XA)XRD</sub>       | 保持时间,XRD高电平无效后的地址有效时间             | (1)   |     | ns |

<sup>(1)</sup> 在未激活周期期间,XINTF 地址总线将一直保持总线上产生的最后一个地址除了 XAO 一直处于高电平。 这个包括对准周期。

Table 6-42. 外部接口读取时序要求(读取就绪, 1 个等待状态)

|                        |                                | 最小值 | 最大值                         | 单位 |
|------------------------|--------------------------------|-----|-----------------------------|----|
| t <sub>a(A)</sub>      | 访问时间,从有效地址读取数据的时间              |     | (LR + AR)-16 <sup>(1)</sup> | ns |
| t <sub>a(XRD)</sub>    | 访问时间,从XRD低电平有效到读取有效数据的时间       |     | AR-14 <sup>(1)</sup>        | ns |
| t <sub>su(XD)XRD</sub> | 建立时间,在XRD选通脉冲高电平无效之前,读取有效数据的时间 | 14  |                             | ns |
| $t_{h(XD)XRD}$         | 保持时间,XRD高电平无效之后读取数据有效的时间       | 0   |                             | ns |

<sup>(1)</sup> LR = 建立周期, 读取访问。 AR = 有效周期, 读取访问。 请参考 Table 6-36。

#### Table 6-43. 同步 XREADY 时序要求(读取准备就绪, 1 个等待状态) (1)

|                                   |                                          | 最小值 | 最大值 | 单位 |
|-----------------------------------|------------------------------------------|-----|-----|----|
| t <sub>su(XRDYsynchL)</sub> XCOHL | 建立时间,XCLKOUT 高电平/低电平之前 XREADY(同步)低电平的时间  | 12  |     | ns |
| t <sub>h(XRDYsynchL)</sub>        | 保持时间,XREADY(同步)低电平的时间                    | 6   |     | ns |
| t <sub>e(XRDYsynchH)</sub>        | 采样 XCLKOUT 边沿之前 XREADY (同步) 能够变为高电平的最早时间 |     | 3   | ns |
| t <sub>su(XRDYsynchH)</sub> XCOHL | 建立时间,XCLKOUT 高电平/低电平之前 XREADY(同步)高电平的时间  | 12  |     | ns |
| t <sub>h(XRDYsynchH)</sub> XZCSH  | 保持时间,区域芯片选择高电平之后 XREADY(同步)保持高电平的时间      | 0   |     | ns |

第一个 XREADY (同步) 样本相对于Figure 6-25中的 E 发生:

E = (XRDLEAD + XRDACTIVE) t<sub>c(XTIM)</sub> 当首次采样时,如果 XREADY(同步)被发现为高电平,那么访问将完成。 如果发现 XREADY(同步)为低电平,它将在每个 t<sub>c(XTIM)</sub>内 被重新采样直到它为高电平。

对于每个样本,相对于访问开始的建立时间 (F) 可计算为:

F=(XRDLEAD+XRDACTIVE+n-1) t<sub>C(XTIM)</sub>-t<sub>su(XRDYsynchL)</sub>XCOHL,在这里,n 为样本数量: n = 1,2,3,以此类推。

Table 6-44. 异步 XREADY 时序要求(读取准备就绪,1个等待状态)

|                                    |                                             | 最小值 | 最大值 | 单位 |
|------------------------------------|---------------------------------------------|-----|-----|----|
| t <sub>su(XRDYAsynchL)</sub> XCOHL | 建立时间,在 XCLKOUT 高电平/低电平之前 XREADY (异步) 低电平的时间 | 11  |     | ns |
| t <sub>h(XRDYAsynchL)</sub>        | 保持时间,XREADY(异步)低电平的时间                       | 6   |     | ns |
| t <sub>e(XRDYAsynchH)</sub>        | 采样 XCLKOUT 边沿之前,XREADY(异步)能够变为高电平的最早时间      |     | 3   | ns |
| t <sub>su(XRDYAsynchH)</sub> XCOHL | 建立时间,在 XCLKOUT 高电平/低电平之前 XREADY(异步)高电平的时间   | 11  |     | ns |
| t <sub>h(XRDYasynchH)</sub> XZCSH  | 保持时间,区域芯片选择高电平之后 XREADY (异步) 保持高电平的时间       | 0   |     | ns |



#### Legend:

= Don't care. Signal can be high or low during this time.

- A. 所有 XINTF 访问(建立周期)在 XCLKOUT 的上升沿上开始。 当需要时,器件将在一个满足这个要求的访问之前插入一个对准周期。
- B. 在对准周期期间,所有信号将都被转换为它们的未激活状态。
- C. 在未激活周期期间,XINTF 地址总线将一直保持总线上产生的最后一个地址,除了 XAO,它将一直处于高电平。 这个包括对齐周期。
- D. XWE1仅在 32 位数据模式下有效。在 16 位模式中,该信号是 XAO。
- E. 对于每一个样本,从访问 (E) 开始的建立时间可计算如下: D =(XRDLEAD+XRDACTIVE+n-1)t<sub>c(XTIM)</sub>-t<sub>su(XRDYsynchL)</sub>XCOHL
- F. 关于相对于这个点的第一个样本: F=(XRDLEAD+XRDACTIVE)t<sub>c(XTIM)</sub>在这里, n 为样本数量: n = 1, 2, 3, 以此类 ##

Figure 6-25. 使用同步 XREADY 访问读取的样本

## 这个样本使用 XTIMING 寄存器参数:

| XRDLEAD | XRDACTIVE | XRDTRAIL | USEREADY | X2TIMING | XWRLEAD            | XWRACTIVE          | XWRTRAIL           | READYMODE           |
|---------|-----------|----------|----------|----------|--------------------|--------------------|--------------------|---------------------|
| ≥ 1     | 3         | ≥ 1      | 1        | 0        | N/A <sup>(1)</sup> | N/A <sup>(1)</sup> | N/A <sup>(1)</sup> | 0 = XREADY (同<br>步) |

TMS320F28232

(1) 对于这个样本, N/A = "无关"





## Legend:

= Don't care. Signal can be high or low during this time.

- A. 所有 XINTF 访问(建立周期)在 XCLKOUT 的上升沿上开始。 当需要时,器件将在一个满足这个要求的访问之前插入一个对准周期。
- B. 在对准周期期间,所有信号将被转换为它们的未激活状态。
- C. 在未激活周期期间,XINTF 地址总线将一直保持总线上产生的最后一个地址,除了 XAO, 它将仍为高电平。 这个包括对齐周期。
- D. XWE1仅在 32 位数据模式下有效。在 16 位模式中,该信号是 XAO。
- E. 对于每个样本,从访问开始的建立时间可计算为:
  - E=(XRDLEAD+XRDACTIVE-3+n) t<sub>c(XTIM)</sub>-t<sub>su(XRDYAsynchL)XCOHL</sub>,在这里,n 为样本数量: n = 1,2,3,以此类推。
- F. 关于相对于这个点的第一个样本: F=(XRDLEAD+XRDACTIVE-2) t<sub>c(XTIM)</sub>

Figure 6-26. 使用异步 XREADY 访问读取的样本

#### 这个样本使用 XTIMING 寄存器参数:

|         | 1 11 1 10/19 7 |          | HH > //. |          |                    |                    |                    |                    |
|---------|----------------|----------|----------|----------|--------------------|--------------------|--------------------|--------------------|
| XRDLEAD | XRDACTIVE      | XRDTRAIL | USEREADY | X2TIMING | XWRLEAD            | XWRACTIVE          | XWRTRAIL           | READYMODE          |
| ≥ 1     | 3              | ≥ 1      | 1        | 0        | N/A <sup>(1)</sup> | N/A <sup>(1)</sup> | N/A <sup>(1)</sup> | 1 = XREADY(异<br>步) |

(1) 在这个示例中, N/A = "无关"

## 6.14.8 带有一个外部等待状态的外部接口写入准备就绪时序

#### Table 6-45. 外部接口写入开关特性(写入准备就绪, 1 个等待状态)

|                             | 参数                                                   | 最小值                 | 最大值 | 单位 |
|-----------------------------|------------------------------------------------------|---------------------|-----|----|
| t <sub>d(XCOH-XZCSL)</sub>  | 延迟时间,XCLKOUT 高电平到区域芯片选择低电平有效的时间                      |                     | 1   | ns |
| t <sub>d(XCOHL-XZCSH)</sub> | 延迟时间,XCLKOUT 高电平或者低电平到区域芯片选择高电平无效的时间                 | -1                  | 0.5 | ns |
| t <sub>d(XCOH-XA)</sub>     | 延迟时间,XCLKOUT 高电平到地址有效的时间                             |                     | 1.5 | ns |
| t <sub>d(XCOHL-XWEL)</sub>  | 延迟时间,XCLKOUT 高电平/低电平到XWE0,XWE1 低电平的时间 <sup>(1)</sup> |                     | 2   | ns |
| t <sub>d(XCOHL-XWEH)</sub>  | 延迟时间,XCLKOUT 高电平/低电平到XWEO,XWE1高电平的时间 <sup>(1)</sup>  |                     | 2   | ns |
| $t_{d(XCOH-XRNWL)}$         | 延迟时间,XCLKOUT 高电平到 XR/W低电平的时间                         |                     | 1   | ns |
| t <sub>d(XCOHL-XRNWH)</sub> | 延迟时间,XCLKOUT 高电平/低电平到 XR/W高电平的时间                     | -1                  | 0.5 | ns |
| t <sub>en(XD)XWEL</sub>     | 使能时间,从XWEO,XWE1低电平驱动数据总线的时间 <sup>(1)</sup>           | 0                   |     | ns |
| t <sub>d(XWEL-XD)</sub>     | 延迟时间,XWE0,XWE1低电平有效后的数据有效时间 <sup>(1)</sup>           |                     | 1   | ns |
| t <sub>h(XA)</sub> XZCSH    | 保持时间,区域芯片选择高电平无效之后地址有效时间                             | (2)                 |     | ns |
| t <sub>h(XD)XWE</sub>       | 保持时间,XWEO,XWE1高电平无效之后写入数据有效时间 <sup>(1)</sup>         | TW-2 <sup>(3)</sup> |     | ns |
| t <sub>dis(XD)XRNW</sub>    | XR/W高电平无效之后 DSP 释放数据总线的最长时间                          |                     | 4   | ns |

- XWE1 只用于 32 位数据总线模式。 在 16 位模式中,该信号是 XAO。
- 在未激活周期期间,XINTF 地址总线将一直保持总线上产生的最后一个地址除了 XAO,仍为高电平。这个包括对齐周期。
- TW = 后置周期,写入访问(请见Table 6-36)

## Table 6-46. 同步 XREADY 时序要求(写入准备就绪,1 个等待状态<sup>(1)</sup>

|                                   |                                          | 最小值 | 最大值 | 单位 |
|-----------------------------------|------------------------------------------|-----|-----|----|
| t <sub>su(XRDYsynchL)</sub> XCOHL | 建立时间,XCLKOUT 高电平/低电平之前 XREADY(同步)低电平的时间  | 12  |     | ns |
| t <sub>h(XRDYsynchL)</sub>        | 保持时间,XREADY(同步)低电平的时间                    | 6   |     | ns |
| t <sub>e(XRDYsynchH)</sub>        | 采样 XCLKOUT 边沿之前 XREADY (同步) 能够变为高电平的最早时间 |     | 3   | ns |
| t <sub>su(XRDYsynchH)</sub> XCOHL | 建立时间,XCLKOUT 高电平/低电平之前 XREADY(同步)高电平的时间  | 12  |     | ns |
| t <sub>h</sub> (XRDYsynchH)XZCSH  | 保持时间,区域芯片选择高电平之后 XREADY (同步) 保持高电平的时间    | 0   |     | ns |

第一个 XREADY (同步) 采样相对于Figure 6-27中的 E 发生:

E = (XWRLEAD + XWRACTIVE) t<sub>c(XTIM)</sub> 当首次采样时,如果 XREADY(同步)为高电平,那么访问将完成。 如果 XREADY(异步)是低电平,它在每个 t<sub>c(XTIM)</sub>内再次采样,直 到它是高电平。

对于每个样本,从访问开始的建立时间可计算为:

 $D = (XWRLEAD + XWRACTIVE + n - 1) \ t_{c(XTIM)} - t_{su(XRDY synchL)XCOHL}$ 

在这里, n 为样本数量: n = 1, 2, 3, 以此类推。

## Table 6-47. 异步 XREADY 时序要求(写入准备就绪, 1 个等待状态) (1)

|                                    |                                             | 最小值 | 最大值 | 单位 |
|------------------------------------|---------------------------------------------|-----|-----|----|
| t <sub>su(XRDYasynchL)</sub> XCOHL | 建立时间,在 XCLKOUT 高电平/低电平之前 XREADY (异步) 低电平的时间 | 11  |     | ns |
| t <sub>h(XRDYasynchL)</sub>        | 保持时间,XREADY(异步)低电平的时间                       | 6   |     | ns |
| t <sub>e(XRDYasynchH)</sub>        | 采样 XCLKOUT 边沿之前,XREADY(异步)能够变为高电平的最早时间      |     | 3   | ns |
| t <sub>su(XRDYasynchH)</sub> XCOHL | 建立时间,在 XCLKOUT 高电平/低电平之前 XREADY (异步) 高电平的时间 | 11  |     | ns |
| t <sub>h(XRDYasynchH)</sub> XZCSH  | 保持时间,区域芯片选择高电平之后 XREADY (异步) 保持高电平的时间       | 0   |     | ns |

(1) 第一个 XREADY (同步) 采样相对于Figure 6-27中的 E 发生:

E = (XWRLEAD+XWRACTIVE-2) t<sub>c(XTIM)</sub>。在第一次取样时,如果 XREADY(异步)是高电平,则访问将完成。 如果 XREADY(异步)是低电平,它在每个 t<sub>c(XTIM)</sub>内再次采样,直到它是高电平。对于每个样本,访问开始的建立时间可计算为:

D=(XWRLEAD+XWRACTIVE-3+n) t<sub>C</sub>(XTIM)<sup>-t</sup>su(XRDYsynchL)XCOHL 在这里,n 为样本数量: n = 1,2,3,以此类推。





Legend:

= Don't care. Signal can be high or low during this time.

- A. 所有 XINTF 访问(前置周期)在 XCLKOUT 的上升沿上开始。 当需要时,器件将在一个满足这个要求的访问之前插入一个对准周期。
- B. 在对准周期期间,所有信号将被转换为它们的未激活状态。
- C. 在未激活周期期间,XINTF 地址总线将一直保持总线上产生的最后一个地址,XAO 除外,它仍为高电平。 这个包括对齐周期。
- D. XWE1仅在 32 位数据总线模式中被使用。在 16 位下,这个信号是 XAO。
- E. 对于每个示例,从访问开始的建立时间可计算为: E = (XWRLEAD + XWRACTIVE + n −1) t<sub>c(XTIM)</sub>-t<sub>su(XRDYsynchL)</sub>XCOHL 在这里,n 为样本数量: n = 1,2,3,以此类推。
- F. 关于相对于这个点的第一个样本, F = (XWRLEAD + XWRACTIVE) t<sub>c(XTIM)</sub>

Figure 6-27. 使用同步 XREADY 访问写入

在这个示例中使用 XTIMING 寄存器参数:

| XRDLEAD            | XRDACTIVE          | XRDTRAIL           | USEREADY | X2TIMING | XWRLEAD | XWRACTIVE | XWRTRAIL | READYMODE          |
|--------------------|--------------------|--------------------|----------|----------|---------|-----------|----------|--------------------|
| N/A <sup>(1)</sup> | N/A <sup>(1)</sup> | N/A <sup>(1)</sup> | 1        | 0        | ≥ 1     | 3         | ≥ 1      | 0 = XREADY(同<br>步) |

(1) 对于这个样本, N/A = "无关"





= Don't care. Signal can be high or low during this time.

- 所有 XINTF 访问(建立周期)在 XCLKOUT 的上升沿上开始。 当需要时,器件将在一个满足这个要求的访问之前插入 一个对准周期。
- 在对准周期期间,所有信号将都被转换为它们的未激活状态。
- 在未激活周期期间,XINTF 地址总线将一直保持总线上产生的最后一个地址,XAO 除外,它仍为高电平。 这个包括对 齐周期。
- D. XWE1 只用于 32 位数据总线模式。在 16 位下,这个信号是 XAO。
- 对于每个样本,访问开始的建立时间可计算为:  $E = (XWRLEAD + XWRACTIVE 3 + n) t_{c(XTIM)} t_{su(XRDYsynchL)XCOHL}$ 在 这里, n 为样本数量: n = 1, 2, 3, 以此类推。
- F. 关于相对于这个点的第一个样本, F = (XWRLEAD+XWRACTIVE-2) t<sub>c(XTIM)</sub>

Figure 6-28. 使用异步 XREADY 访问写入

#### 这个示例使用 XTIMING 寄存器参数:

| XRDLEAD            | XRDACTIVE          | XRDTRAIL           | USEREADY | X2TIMING | XWRLEAD | XWRACTIVE | XWRTRAIL | READYMODE          |
|--------------------|--------------------|--------------------|----------|----------|---------|-----------|----------|--------------------|
| N/A <sup>(1)</sup> | N/A <sup>(1)</sup> | N/A <sup>(1)</sup> | 1        | 0        | ≥ 1     | 3         | ≥ 1      | 1 = XREADY(异<br>步) |

TMS320F28232

(1) 对于这个样本, N/A = "无关"



# 6.14.9 XHOLD和XHOLDA定时

如果在XHOLD和XHOLDA同时为低电平时(授权外部总线访问)HOLD 模式位被设定,XHOLDA信号被强 制为高电平(在当前周期的末尾)并且外部接口不再为高阻抗模式。

复位时 (XRS), HOLD 模式位被设定为 0。如果XHOLD信号在系统复位时为低电平有效,总线和所有信号 选通必须为高阻抗模式,并且XHOLDA信号也被驱动为低电平有效。

当 HOLD 模式被启用并且XHOLDA 为低电平有效(外部总线置为有效),CPU 仍然可以从内部存储器执行 代码。 如果对外部接口进行访问,在XHOLD信号被去除前,CPU 暂停。

一个内部 DMA 请求,当被批准时,将以下信号置为高阻抗模式:

XZCS0 XA[19:0] XD[31:0], XD[15:0] XZCS6 XWE0, XWE1, XZCS7 XRD XR/W

在这些信号事件期间,所有在这个组中未列出的其它信号保持在它们的缺省值或者功能运行模式。



# Table 6-48. XHOLD/XHOLDA时序要求(XCLKOUT = XTIMCLK)(1)(2)

|                        |                                       | 最小值               | 最大值                              | 单位 |
|------------------------|---------------------------------------|-------------------|----------------------------------|----|
| t <sub>d(HL-HiZ)</sub> | 延迟时间,XHOLD低电平到所有地址、数据、和控制上的低阻抗到高阻抗的时间 |                   | 4 <sub>c(XTIM)</sub> + 30t       | ns |
| t <sub>d(HL-HAL)</sub> | 延迟时间,XHOLD低电平至XHOLDA低电平的时间            |                   | 5t <sub>c(XTIM)</sub> + 30       | ns |
| t <sub>d(HH-HAH)</sub> | 延迟时间,XHOLD高电平至XHOLDA高电平的时间            |                   | 3t <sub>c(XTIM)</sub> + 30       | ns |
| t <sub>d(HH-BV)</sub>  | 延迟时间,XHOLD高电平到总线有效的时间                 |                   | 4 <sub>c(XTIM)</sub> + 30t       | ns |
| t <sub>d(HL-HAL)</sub> | 延迟时间,XHOLD低电平至XHOLDA低电平的时间            | 4t <sub>c(X</sub> | TIM) + 2t <sub>c(XCO)</sub> + 30 | ns |

- 当在 $\overline{\text{XHOLD}}$ 上检测到一个低电平信号时,所有等待的 XINTF 访问将在总线被置为一个高阻抗状态前完成。 XHOLD 的状态被锁存在 XTIMCLK 的上升边沿上。



- 所有等待中的 XINTF 访问被完成。
- 正常 XINTF 运行重新开始。

Figure 6-29. 外部接口保持波形



# Table 6-49. XHOLD/XHOLDA 时序要求 (XCLKOUT = 1/2 XTIMCLK)(1) (2) (3)

|                        |                                           | 最小值 | 最大值                               | 单位 |
|------------------------|-------------------------------------------|-----|-----------------------------------|----|
| t <sub>d(HL-HiZ)</sub> | 延迟时间,XHOLD低电平到所有地址、数据、和控制上的<br>低阻抗到高阻抗的时间 |     | $4t_{c(XTIM)} + t_{c(XCO} + 30$   | ns |
| t <sub>d(HL-HAL)</sub> | 延迟时间,XHOLD低电平至XHOLDA低电平的时间                |     | $4t_{c(XTIM)} + 2t_{c(XCO)} + 30$ | ns |
| t <sub>d(HH-HAH)</sub> | 延迟时间,XHOLD高电平至XHOLDA高电平的时间                |     | 4t <sub>c(XTIM)</sub> + 30        | ns |
| t <sub>d(HH-BV)</sub>  | 延迟时间,XHOLD高电平到总线有效的时间                     |     | 6t <sub>c(XTIM)</sub> + 30        | ns |

- 当在XHOLD上检测到一个低电平信号时,所有等待的 XINTF 访问将在总线被置为一个高阻抗状态前完成。XHOLD的状态被锁存在 XTIMCLK 的上升边沿上。
- 在XHOLD被检测为高电平或者低电平后,所有总线转换和XHOLDA转换将相对于 XCLKOUT 的上升边沿发生。 因此,对于这个 XCLKOUT=1/2 XTIMCLK 的模式,转换最多可以早于最大额定值 1 XTIMCLK 周期发生。



- 所有等待中的 XINTF 访问被完成。
- 正常 XINTF 运行重新开始。

Figure 6-30. XHOLD/XHOLDA时序要求 (XCLKOUT = 1/2 XTIMCLK)

## 6.15 片载模数转换器

# Table 6-50. ADC 电气特性 (在推荐的运行条件下) (1)(2)

| 参数                                                    |                              | 最小值   | 典型值   | 最大值  | 单位              |
|-------------------------------------------------------|------------------------------|-------|-------|------|-----------------|
| DC 技术规范 <sup>(3)</sup>                                |                              |       |       |      |                 |
| 分辨率                                                   |                              | 12    |       |      | 位               |
| ADC 时钟                                                |                              | 0.001 |       | 25   | MHz             |
| 精度                                                    |                              |       |       |      |                 |
| INL (积分非线性)                                           | 1-12.5MHz ADC 时钟 (6.25MSPS)  |       |       | ±1.5 | 最低有效<br>位 (LSB) |
|                                                       | 12.5-25MHz ADC 时钟 (12.5MSPS) |       |       | ±2   | 最低有效<br>位 (LSB) |
| DNL (微分非线性) <sup>(4)</sup>                            |                              |       |       | ±1   | LSB             |
| 偏移误差 <sup>(5)</sup> <sup>(3)</sup>                    |                              | -15   |       | 15   | 最低有效<br>位 (LSB) |
| 带有内部基准的总增益误差 (6) (3)                                  |                              | -30   |       | 30   | 最低有效<br>位 (LSB) |
| 带有内部基准的总增益误差 (3)                                      |                              | -30   |       | 30   | LSB             |
| 通道到通道偏移变化                                             |                              |       | ±4    |      | LSB             |
| 通道到通道增益变化                                             |                              |       | ±4    |      | LSB             |
| 模拟输入                                                  |                              |       |       |      |                 |
| 模拟输入电压(ADCINx 至 ADCLO) <sup>(7)</sup>                 |                              | 0     |       | 3    | V               |
| ADCLO                                                 |                              | -5    | 0     | 5    | mV              |
| 输入电容                                                  |                              |       | 10    |      | pF              |
| 输入漏电流                                                 |                              |       |       | ±5   | μΑ              |
| 内部参考基准 (6)                                            |                              |       |       |      |                 |
| V <sub>ADCREFP</sub> - 在基于内部基准的引脚上的 ADCREFP 输出电压      |                              |       | 1.275 |      | V               |
| V <sub>ADCREFM</sub> - 在基于内部基准的引脚上的 ADCREFM 输出电压      |                              |       | 0.525 |      | V               |
| 电压差异,ADCREFP-ADCREFM                                  |                              |       | 0.75  |      | V               |
| 温度系数                                                  |                              |       | 50    |      | PPM/°C          |
| 外部电压基准 <sup>(6)(8)</sup>                              |                              |       |       |      |                 |
| V <sub>ADCREFIN</sub> - 在推荐的 ADCREFIN 引脚 0.2% 或者更好的精确 | ADCREFSEL[15:14]=11b         |       | 1.024 |      | V               |
| 基准上的外部基准电压输入                                          | ADCREFSEL[15:14]=10b         |       | 1.500 |      | V               |
|                                                       | ADCREFSEL[15:14]=01b         |       | 2.048 |      | V               |
| AC 技术规格                                               |                              |       |       |      |                 |
| SINAD (100kHz) 信噪比+失真                                 |                              |       | 67.5  |      | dB              |
| SNR (100kHz) 信噪比                                      |                              |       | 68    |      | dB              |
| THD (100kHz) 总谐波失真                                    |                              |       | -79   |      | dB              |
| ENOB (100kHz) 有效位数                                    |                              |       | 10.9  |      | 位               |
| SFDR (100kHz) 无杂散动态动态范围                               |                              |       | 83    |      | dB              |

- (1) 在 25 MHz ADCCLK 上测得。
- (2) 这个表中的所有电压相对 V<sub>SSA2</sub>。 (3) 如果 ADC的校准例程被从引导 ROM 执行,ADC 增益误差和偏移误差参数只为额定值。 更多信息请查阅 节 4.7.3。
- TI 指定 ADC 将无丢码。
- 1个 LSB 有 3.0/4096=0.732 mV 的加权值。 (5)
- 一个单一内部/外部带隙基准为 ADCREFP 和 ADCREFM 信号供源,因此,这些电压可一起跟踪。 ADC 转换器使用这两个之间的差异作 为它的基准。 这里列出的针对内部基准的总体增益误差包括温度范围内内部带隙的运动。 针对外部基准选项的温度范围内的增益误差将取 决于所使用源的温度参数。
- 应用到一个模拟输入引脚上的高于  $V_{DDA}$  +0.3V 或者低于  $V_{SS}$ -0.3V 的电压有可能暂时影响另外引脚的转换。 为了避免这种情况,模拟输入 应该被保持在这些限值内。
- TI 建议使用高精度外部基准 TI 部件 REF3020/3120 或者针对 2.048V 基准的等效器件。



# 6.15.1 ADC 加电控制位时序



Figure 6-31. ADC 加电控制位时序

Table 6-51. ADC 加电延迟

|                     | 参数 <sup>(1)</sup>                                                                                 | 最小值 | 典型值 | 最大值 | 单位 |
|---------------------|---------------------------------------------------------------------------------------------------|-----|-----|-----|----|
| t <sub>d(BGR)</sub> | 带隙基准稳定所需的延迟时间。 ADCTRL3 寄存器的位 7 和 6 (ADCBGRFDN1/0) 在 PWDNADC 位被启用前被设定为 1。                          |     |     | 5   | ms |
| t <sub>d(PWD)</sub> | 断电控制稳定所需的延迟时间。 带隙基准稳定所需的位延迟时间。 ADCTRL3 寄存                                                         | 20  | 50  |     | μs |
|                     | 器的位 7 和 6 (ADCBGRFDN1/0) 在 PWDNADC 位被启用前被设定为 1。<br>ADCTRL3 寄存器的位 5 (PWDNADC) 在任何 ADC 转换启动前被设定为 1。 |     |     | 1   | ms |

(1) 时序保持与 281x ADC 模块的兼容性。 2833x/2823x ADC 也同时支持驱动所有 3 位,并在首次转换前等待 t<sub>d(BGR)</sub>ms。

Table 6-52. 不同 ADC 配置的典型电流消耗(在 25MHz ADCCLK 上) (1)(2)

| ADC 运行模式    | 条件                                                                   | V <sub>DDA18</sub> | V <sub>DDA3.3</sub> | 单位 |
|-------------|----------------------------------------------------------------------|--------------------|---------------------|----|
| 模式 A (运行模式) | <ul><li>BG REF 被启用</li><li>PWD 被禁用</li></ul>                         | 30                 | 2                   | mA |
| 模式 B:       | <ul> <li>ADC 时钟被启用</li> <li>BG 和 REF 被启用</li> <li>PWD 被启用</li> </ul> | 9                  | 0.5                 | mA |
| 模式 C:       | <ul> <li>ADC 时钟被启用</li> <li>BG 和 REF 被禁用</li> <li>PWD 被启用</li> </ul> | 5                  | 20                  | μА |
| 模式 D:       | <ul> <li>ADC 时钟被禁用</li> <li>BG 和 REF 被禁用</li> <li>PWD 被启用</li> </ul> | 5                  | 15                  | μА |

(1) 测试条件:

SYSCLKOUT= 150MHz ADC 模块时钟 = 25MHz

ADC 在模式 A 中执行一个所有 16 通道的连续转换

(2) V<sub>DDA18</sub>包括进入 V<sub>DD1A18</sub>和 V<sub>DD2A18</sub>的电流。 V<sub>DDA3.3</sub>包括进入 V<sub>DDA2</sub>和 V<sub>DDAIO</sub>的电流。



**Typical Values of the Input Circuit Components:** 

Figure 6-32. ADC 模拟输入阻抗模型

# 6.15.2 定义

#### 基准电压

片载 ADC 有一个内置基准,这个基准为 ADC 提供了基准电压。

## 模拟输入

片载 ADC 由 16 个模拟输入组成,这些通道或者同时采样,或者每次两个通道采样。 这些输入为软件可选。

## 转换器

片载 ADC 使用一个 12 位四级管线架构,此架构可在低功耗时实现一个高采样率。

#### 转换时间

转换可以在两个不同的转换模式中执行:

- 顺序采样模式 (SMODE = 0)
- 同步采样模式 (SMODE= 1)



## 6.15.3 顺序采样模式(单通道) (SMODE = 0)

在顺序采样模式下,ADC 能够持续在任一通道(Ax 至 Bx)上转换输入信号。 ADC 能够在来自 ePWM,软 件触发器,或者来自一个外部 ADCSOC 信号的事件触发上启动转换。 如果 SMODE 位为 0, ADC 将在每 个采样/保持脉冲上的所选通道上进行转换。 下面对转换时间和结果寄存器更新的延迟进行解释说明。 ADC 中断标志在结果寄存器更新之后的几个 SYSCLKOUT 周期内被设定。 所选通道将在采样/保持脉冲的每个下 降边沿上被采样。 采样/保持脉冲宽度可被设定为 1 个 ADC 时钟宽(最小值)或者 16 个 ADC 时钟宽(最 大值)。



Figure 6-33. 顺序采样模式(单通道)时序

Table 6-53. 顺序采样模式时序

|                          |                       | SAMPLE (样<br>本) n                    | SAMPLE n + 1                         | 在 25MHz<br>ADC 时钟上,<br>t <sub>c(ADCCLK)</sub> =40ns | 注释                              |
|--------------------------|-----------------------|--------------------------------------|--------------------------------------|-----------------------------------------------------|---------------------------------|
| t <sub>d(SH)</sub>       | 从事件触发器到采样的延迟时间        | 2.5t <sub>c(ADCCLK)</sub>            |                                      |                                                     |                                 |
| t <sub>SH</sub>          | 采样/保持宽度/采集宽度          | (1 + Acqps) * t <sub>c(ADCCLK)</sub> |                                      | Acqps = 0 时为 40ns                                   | Acqps 值 = 0-15<br>ADCTRL1[8:11] |
| t <sub>d(schx_n)</sub>   | 结果寄存器出现第一个结果的延迟时<br>间 | 4t <sub>c(ADCCLK)</sub>              |                                      | 160ns                                               |                                 |
| t <sub>d(schx_n+1)</sub> | 结果寄存器中出现连续结果的延迟时<br>间 |                                      | (2 + Acqps) * t <sub>c(ADCCLK)</sub> | 80ns                                                |                                 |

# 6.15.4 同步采样模式(双通道)(SMODE=1)

在同步模式中,ADC 可在任何一对通道(A0/B0 至 A7/B7)持续转换输入信号。 ADC 能够在来自ePWM,软件触发器,或者来自一个外部 ADCSOC 信号的事件触发上启动转换。 如果 SMODE 位为1,ADC 将在每个采样/保持脉冲上的两个所选通道上进行转换。 下面对转换时间和结果寄存器更新的延迟进行解释说明。 ADC 中断标志在结果寄存器更新之后的几个 SYSCLKOUT 周期内被设定。 所选通道将在采样/保持脉冲的下降边沿上被同时采样。 采样/保持脉冲宽度可被设定为 1 个 ADC 时钟宽(最小值)或者16 个ADC 时钟宽(最大值。)

#### **NOTE**

在同步模式中, ADCIN 通道对选择必须为 A0/B0, A1/B1, ..., A7/B7, 并且不能进行任何其它组合(例如 A1/B3, 等等)。



Figure 6-34. 同步采样模式时序

Table 6-54. 同步采样模式时序

|                           |                       | SAMPLE n                             | SAMPLE n + 1                         | 在 25MHz<br>ADC 时钟上,<br>t <sub>c(ADCCLK)</sub> =40ns | 注释                              |
|---------------------------|-----------------------|--------------------------------------|--------------------------------------|-----------------------------------------------------|---------------------------------|
| t <sub>d(SH)</sub>        | 从事件触发器到采样的延迟时间        | 2.5t <sub>c(ADCCLK)</sub>            |                                      |                                                     |                                 |
| t <sub>SH</sub>           | 采样/保持宽度/采集宽度          | (1 + Acqps) * t <sub>c(ADCCLK)</sub> |                                      | Acqps = 0 时为 40ns                                   | Acqps 值 = 0-15<br>ADCTRL1[8:11] |
| t <sub>d(schA0_n)</sub>   | 结果寄存器出现第一个结果的延迟<br>时间 | 4t <sub>c(ADCCLK)</sub>              |                                      | 160ns                                               |                                 |
| t <sub>d(schB0_n</sub> )  | 结果寄存器出现第一个结果的延迟<br>时间 | 5t <sub>c(ADCCLK)</sub>              |                                      | 200ns                                               |                                 |
| t <sub>d(schA0_n+1)</sub> | 结果寄存器中出现连续结果的延迟<br>时间 |                                      | (3 + Acqps) * t <sub>c(ADCCLK)</sub> | 120ns                                               |                                 |
| t <sub>d(schB0_n+1)</sub> | 结果寄存器中出现连续结果的延迟<br>时间 |                                      | (3 + Acqps) * t <sub>c(ADCCLK)</sub> | 120ns                                               |                                 |



#### 6.15.5 详细说明

## 积分非线性

积分非线性是指每个独立代码从零至满刻度所画的一条直线上的偏离。 在首次代码转换前,作为零点的点出现一半 LSB。 满刻度点被定义为超过最后一次代码转换的级别一半 LSB。 这个偏离为每一个特定代码的中心到这两个点之间的精确直线的距离。

#### 微分非线性

一个理想 ADC 显示分开距离恰好为 1 个 LSB 的代码转换。 DNL 是从这个理想值的偏离。 一个少于 ±1 LSB 的微分非线性误差可确保无丢码。

#### 零偏移

当模拟输入为零伏时,应当发生主进位转换。 零误差被定义为实际转换到那个点的偏离。

#### 增益误差

第一个代码转换应该出现在高于负满刻度的一个模拟值一半 LSB 上。 最后一次转换应该出现在低于标称满刻度的一个模拟值一倍半 LSB 上。 增益误差是首次和末次代码转换间的实际差异以及它们之间的理想差异。

## 信噪比+失真 (SINAD)

SINAD 是测得的输入信号的均方根值与所有其它低于那奎斯特频率的频谱分量(包括谐波但不包括 dc)的均方根总和的比。 SINAD 的值用分贝表示。

## 有效位数 (ENOB)

对于一个正弦波,SINAD 可用位的数量表示。 使用下列公式, $N = \frac{(SINAD - 17.6)}{6.02}$  有可能获得一个用 N(位的有效数)表达的性能测量值。 因此,对于在给定输入频率上用于正弦波输入的器件的有效位数量可 从这个测得的 SINAD 直接计算。

#### 总谐波失真 (THD)

THD 是头九个谐波分量的均方根总和与测得的输入信号的均方根值的比并表达为一个百分比或者分贝值。

### 无杂散动态范围 (SFDR)

SFDR 是输入信号均方根振幅与峰值寄生信号间以分贝为单位的差异。

# 6.16 多通道缓冲串行端口 (McBSP) 模块

# 6.16.1 McBSP 发送和接收时序

# Table 6-55. McBSP时序时要求<sup>(1)</sup> <sup>(2)</sup>

| 编号  |                           |                                    |           | 最小值 | 最大值               | 单位  |
|-----|---------------------------|------------------------------------|-----------|-----|-------------------|-----|
|     |                           | McBSP 模块时钟 (CLKG, CLKX, CLKR) 范围   |           | 1   |                   | kHz |
|     |                           |                                    |           |     | 25 <sup>(3)</sup> | MHz |
|     |                           | McBSP 模块周期时间 (CLKG, CLKX, CLKR) 范围 |           | 40  |                   | ns  |
|     |                           |                                    | _         |     | 1                 | ms  |
| M11 | t <sub>c(CKRX)</sub>      | 周期时间,CLKR/X                        | CLKR/X 外部 | 2P  |                   | ns  |
| M12 | $t_{w(CKRX)}$             | 脉冲持续时间,CLKR/X 高电平或者 CLKR/X 低电平的时间  | CLKR/X 外部 | P-7 |                   | ns  |
| M13 | t <sub>r(CKRX)</sub>      | 上升时间,CLKR/X                        | CLKR/X 外部 |     | 7                 | ns  |
| M14 | t <sub>f(CKRX)</sub>      | 下降时间,CLKR/X                        | CLKR/X 外部 |     | 7                 | ns  |
| M15 | t <sub>su(FRH-CKRL)</sub> | 建立时间,在 CLKR 低电平之前外部 FSR 为高电平       | CLKR 内部   | 18  |                   | ns  |
|     |                           | 的时间                                | CLKR 外部   | 2   |                   |     |
| M16 | t <sub>h(CKRL-FRH)</sub>  | 保持时间,CLKR 低电平之后,外部 FSR 为高电平        | CLKR 内部   | 0   |                   | ns  |
|     |                           | 的时间                                | CLKR 外部   | 6   |                   |     |
| M17 | t <sub>su(DRV-CKRL)</sub> | 建立时间,在 CLKR 低电平之前,DR 有效的时间         | CLKR 内部   | 18  |                   | ns  |
|     |                           |                                    | CLKR 外部   | 2   |                   |     |
| M18 | t <sub>h(CKRL-DRV)</sub>  | 保持时间,在 CLKR 低电平之后,DR 有效的时间         | CLKR 内部   | 0   |                   | ns  |
|     |                           |                                    | CLKR 外部   | 6   |                   |     |
| M19 | t <sub>su(FXH-CKXL)</sub> | 建立时间,在 CLKX 低电平之前,外部 FSX 为高电       | CLKX 内部   | 18  |                   | ns  |
|     |                           | 平的时间                               | CLKX 外部   | 2   |                   |     |
| M20 | t <sub>h(CKXL-FXH)</sub>  | 保持时间,CLKX 低电平之后,外部 FSX 为高电平        | CLKX 内部   | 0   |                   | ns  |
|     |                           | 的时间                                | CLKX 外部   | 6   |                   |     |

<sup>(1)</sup> 极性位 CLKRP=CLKXP=FSRP=FSXP=0。如果任一信号的极性被反转,那么那个信号的时序基准也被反转。 ——CLKSRG——

<sup>2</sup>P=1/CLKG,单位为 ns。 CLKG 是采样率发生器复用的输出。 CLKG = (1 + CLKGDV) CLKSRG 可由 LSPCLK,CLKX,CLKR 供源。 CLKSRG≤(SYSCLKOUT/2)。 McBSP 的性能受到 I/O 缓冲器开关速度的限制。 内部时钟预分频器必须被调整,这样的话,McBSP 时钟 (CLKG,CLKX,CLKR) 速度不会大于 I/O 缓冲器速度限制 (25MHz)。



# Table 6-56. McBSP 开关特性<sup>(1) (2)</sup>

| 编号  |                             | 参数                                                        |            |           | 最小值                | 最大值     | 单位 |
|-----|-----------------------------|-----------------------------------------------------------|------------|-----------|--------------------|---------|----|
| M1  | t <sub>c(CKRX)</sub>        | 周期时间,CLKR/X                                               |            | CLKR/X 内部 | 2P                 |         | ns |
| M2  | t <sub>w(CKRXH)</sub>       | 脉冲持续时间,CLKR/X 高电平的时间                                      |            | CLKR/X 内部 | D-5 <sup>(3)</sup> | D+5 (3) | ns |
| МЗ  | t <sub>w(CKRXL)</sub>       | 脉冲持续时间,CLKR/X 低电平的时间                                      |            | CLKR/X 内部 | C-5 <sup>(3)</sup> | C+5 (3) | ns |
| M4  | t <sub>d(CKRH-FRV)</sub>    | 延迟时间,CLKR 高电平到内部 FSR 有效                                   | 的时间        | CLKR 内部   | 0                  | 4       | ns |
|     |                             |                                                           |            |           | 3                  | 27      |    |
| M5  | t <sub>d(CKXH-FXV)</sub>    | EXV) 延迟时间,CLKX 高电平到内部 FSX 有效的时间 (                         |            | CLKX 内部   | 0                  | 4       | ns |
|     |                             |                                                           |            | CLKX 外部   | 3                  | 27      |    |
| M6  | t <sub>dis(CKXH-DXHZ)</sub> | 阳台的时间                                                     |            | CLKX 内部   |                    | 8       | ns |
|     | ,                           |                                                           |            | CLKX 外部   |                    | 14      |    |
| M7  | t <sub>d(CKXH-DXV)</sub>    | 延迟时间,CLKX 高电平到 DX 有效的时间                                   | <b>司</b> 。 | CLKX 内部   |                    | 9       | ns |
|     | ,                           | 这应用于除了第一个位之外的所有被发送的                                       | 的位。        | CLKX 外部   |                    | 28      |    |
|     |                             | 延迟时间,CLKX 高电平到 DX 有效的时                                    | DXENA=0    | CLKX 内部   |                    | 8       |    |
|     |                             | 间                                                         |            | CLKX 外部   |                    | 14      |    |
|     |                             | 当处于数据延迟 1 或者<br>2(XDATDLY=01b 或者 10b)模式时,<br>只应用于发送的第一个位。 | DXENA=1    | CLKX 内部   |                    | P+8     |    |
|     |                             |                                                           |            | CLKX 外部   |                    | P+14    |    |
| M8  | t <sub>en(CKXH-DX)</sub>    | 使能时间,CLKX 高电平待 DX 被驱动的 DXE时间                              | DXENA=0    | CLKX 内部   | 0                  |         | ns |
|     |                             |                                                           |            | CLKX 外部   | 6                  |         |    |
|     |                             | 当处于数据延迟 1 或者                                              | DXENA=1    | CLKX 内部   | Р                  |         |    |
|     |                             | 2(XDATDLY=01b 或者 10b)模式时,<br>只应用于发送的第一个位。                 |            | CLKX 外部   | P+6                |         |    |
| M9  | t <sub>d(FXH-DXV)</sub>     | 延迟时间,FSX 高电平到 DX 有效的时                                     | DXENA=0    | FSX 内部    |                    | 8       | ns |
|     | ,                           | 间                                                         |            | FSX 外部    |                    | 14      |    |
|     |                             | 当处于数据延迟 0(XDATDLY=00b)模                                   | DXENA=1    | FSX 内部    |                    | P+8     |    |
|     |                             | 式时,只应用于发送的第一个位。                                           |            | FSX 外部    |                    | P+14    |    |
| M10 | t <sub>en(FXH-DX)</sub>     | 使能时间,FSX 高电平到 DX 驱动的时                                     | DXENA=0    | FSX 内部    | 0                  |         | ns |
|     |                             | 间                                                         |            | FSX 外部    | 6                  |         |    |
|     |                             | 当处于数据延迟 0(XDATDLY=00b)模                                   | DXENA=1    | FSX 内部    | Р                  |         |    |
|     |                             | 式时,只应用于发送的第一个位。                                           |            | FSX 外部    | P+6                |         |    |

极性位 CLKRP=CLKXP=FSRP=FSXP=0。如果任一信号的极性被反转,那么那个信号的时序基准也被反转。2P=1/CLKG,单位为 ns。

<sup>(2)</sup> 

C=CLKRX 低脉冲宽度 = P D = CLKRX 高脉冲宽度 = P



Figure 6-35. McBSP 接收时序



Figure 6-36. McBSP 发送时序



## 6.16.2 McBSP 作为 SPI 主控或者受控时序

# Table 6-57. McBSP 作为 SPI 主控或者受控定时要求 (CLKSTP=10b, CLKXP=0)

| 编号  | <b>它</b> 只                 |                               | 主控                | 受控      | 单位  |
|-----|----------------------------|-------------------------------|-------------------|---------|-----|
| 細亏  |                            |                               | 最小值 最大值           | 最小值 最大值 | 平1世 |
| M30 | t <sub>su(DRV-CKXL)</sub>  | 建立时间,在 CLKX 低电平之前,DR 的有效时间    | 30                | 8P-10   | ns  |
| M31 | t <sub>h(CKXL-DRV)</sub>   | 保持时间,在 CLKX 低电平之后,DR 的有效时间    | 1                 | 8P-10   | ns  |
| M32 | t <sub>su(BFXL-CKXH)</sub> | 建立时间,在 CLKX 高电平之前,FSX 为低电平的时间 |                   | 8P+10   | ns  |
| M33 | t <sub>c(CKX)</sub>        | 周期时间,CLKX                     | 2P <sup>(1)</sup> | 16P     | ns  |

#### (1) 2P=1/CLKG

# Table 6-58. McBSP 作为 SPI 主控或者受控开关特性 (CLKSTP=10b, CLKXP=0)

| 编号  | 参数                         | 主控                                    |                   | 受控  |      | 单位  |    |
|-----|----------------------------|---------------------------------------|-------------------|-----|------|-----|----|
| 細亏  | <b>少</b> 数                 |                                       | 最小值               | 最大值 | 最小值  | 最大值 | 平世 |
| M24 | t <sub>h(CKXL-FXL)</sub>   | 保持时间,CLKX 低电平之后,FSX 为低电平的时间           | 2P <sup>(1)</sup> |     |      |     | ns |
| M25 | t <sub>d(FXL-CKXH)</sub>   | 延迟时间,FSX 低电平到 CLKX 变为高电平的时间           | Р                 |     |      |     | ns |
| M28 | t <sub>dis(FXH-DXHZ)</sub> | 禁用时间,从 FSX 高电平到最后一个数据位<br>后 DX 高阻抗的时间 | 6                 |     | 6P+6 |     | ns |
| M29 | t <sub>d(FXL-DXV)</sub>    | 延迟时间,FSX 低电平到 DX 有效时间                 | 6                 |     | 4P+6 |     | ns |

#### (1) 2P=1/CLKG

对于所有 SPI 受控模式,CLKX 必须至少为 8 个 CLKG 周期。 此外,通过设置 CLKSM=CLKGDV=1,CLKG 应该为 LSPCLK/2。在 LSPCLK 速度为75MHz 的最大值时,CLKX 最大频率 将达到 LSPCLK/16,即4.6875 MHz 且 P=13.3ns。



Figure 6-37. 作为 SPI 主控或者受控时的 McBSP 时序: CLKSTP=10b, CLKXP=0



## Table 6-59. SPI 主控或者受控时的 McBSP 定时要求 (CLKSTP=11b, CLKXP=0)

| 编号  |                           |                            | 主招                | ž   | 受控      | A A: |
|-----|---------------------------|----------------------------|-------------------|-----|---------|------|
| 細亏  |                           |                            | 最小值               | 最大值 | 最小值 最大值 | 单位   |
| M39 | t <sub>su(DRV-CKXH)</sub> | 建立时间,CLKX 高电平前,DR 的有效时间    | 30                |     | 8P-10   | ns   |
| M40 | t <sub>h(CKXH-DRV)</sub>  | 保持时间,CLKX 高电平后,DR 的有效时间    | 1                 |     | 8P-10   | ns   |
| M41 | t <sub>su(FXL-CKXH)</sub> | 建立时间,CLKX 高电平前,FSX 为低电平的时间 |                   |     | 16P+10  | ns   |
| M42 | t <sub>c(CKX)</sub>       | 周期时间,CLKX                  | 2P <sup>(1)</sup> |     | 16P     | ns   |

## (1) 2P=1/CLKG

## Table 6-60. McBSP 作为 SPI 主控或者受控开关特性 (CLKSTP= 11b, CLKXP= 0)

| 编号  | 参数                          |                                        | 主控                |     | 受控   |     | A C |
|-----|-----------------------------|----------------------------------------|-------------------|-----|------|-----|-----|
| 姍丂  |                             |                                        | 最小值               | 最大值 | 最小值  | 最大值 | 单位  |
| M34 | t <sub>h(CKXL-FXL)</sub>    | 保持时间,CLKX 低电平后,FSX 为低电平的时间             | Р                 |     |      |     | ns  |
| M35 | t <sub>d(FXL-CKXH)</sub>    | 延迟时间,FSX 低电平时间到 CLKX 高电平的时间            | 2P <sup>(1)</sup> |     |      |     | ns  |
| M37 | t <sub>dis(CKXL-DXHZ)</sub> | 禁用时间,从 CLKX 低电平到最后一个数据位后的 DX<br>高阻抗的时间 | P+6               |     | 7P+6 |     | ns  |
| M38 | t <sub>d(FXL-DXV)</sub>     | 延迟时间,FSX 低电平到 DX 有效时的时间                | 6                 |     | 4P+6 |     | ns  |

#### (1) 2P=1/CLKG

对于所有 SPI 受控模式,CLKX 必须为 8 CLKG 周期的一个最小值。 此外,通过设置 CLKSM=CLKGDV=1,CLKG 应该为 LSPCLK//2。在 LSPCLK 速度为75MHz 的最大值时,CLKX 最大频率 将达到 LSPCLK/16;即4.6875MHz 且 P=13.3ns。



Figure 6-38. 作为 SPI 主控或者受控时的 McBSP 时序: CLKSTP= 11b, CLKXP= 0



# Table 6-61. McBSP 作为 SPI 主控或者受控定时要求 (CLKSTP= 10b, CLKXP= 1)

| 编号  |                           |                            | 主                 | 主控  |       | 受控  |    |
|-----|---------------------------|----------------------------|-------------------|-----|-------|-----|----|
| 細亏  |                           |                            | 最小值               | 最大值 | 最小值   | 最大值 | 单位 |
| M49 | t <sub>su(DRV-CKXH)</sub> | 建立时间,CLKX 高电平前,DR 的有效时间    | 30                |     | 8P-10 |     | ns |
| M50 | t <sub>h(CKXH-DRV)</sub>  | 保持时间,CLKX 高电平后,DR 的有效时间    | 1                 |     | 8P-10 |     | ns |
| M51 | t <sub>su(FXL-CKXL)</sub> | 建立时间,CLKX 低电平前,FSX 为低电平的时间 |                   |     | 8P+10 |     | ns |
| M52 | t <sub>c(CKX)</sub>       | 周期时间,CLKX                  | 2P <sup>(1)</sup> |     | 16P   |     | ns |

#### (1) 2P=1/CLKG

## Table 6-62. McBSP 作为 SPI 主控或者受控开关特性 (CLKSTP= 10b, CLKXP= 1)

| 编号  | 参数                         |                                   | 主控                |     | 受控   |     | 单位 |
|-----|----------------------------|-----------------------------------|-------------------|-----|------|-----|----|
| 細亏  |                            |                                   | 最小值               | 最大值 | 最小值  | 最大值 | 半世 |
| M43 | t <sub>h(CKXH-FXL)</sub>   | 保持时间,CLKX 高电平后,FSX 为低电平的时间        | 2P <sup>(1)</sup> |     |      |     | ns |
| M44 | t <sub>d(FXL-CKXL)</sub>   | 延迟时间,FSX 低电平时间到 CLKX 低电平的时间       | Р                 |     |      |     | ns |
| M47 | t <sub>dis(FXH-DXHZ)</sub> | 禁用时间,从 FSX 高电平到最后一个数据位后 DX 高阻抗的时间 | 6                 |     | 6P+6 |     | ns |
| M48 | t <sub>d(FXL-DXV)</sub>    | 延迟时间,FSX 低电平到 DX 有效时的时间           | 6                 |     | 4P+6 |     | ns |

#### (1) 2P=1/CLKG

对于所有 SPI 受控模式,CLKX 必须为 CLKG 周期的一个最小值。 此外,通过设置 8 CLKSM=CLKGDV=1, CLKG 应该为 LSPCLK//2。 在 LSPCLK 速度为75MHz 的最大值时,CLKX 最大频 率将达到 LSPCLK/16; 即4.6875MHz 且 P=13.3ns。



Figure 6-39. 作为 SPI 主控或者受控时的 McBSP 时序: CLKSTP= 10b, CLKXP= 1

www.ti.com.cn

### Table 6-63. McBSP 作为 SPI 主控或者受控定时要求 (CLKSTP= 11b, CLKXP= 1)

| 编号  |                           |                             | 主控                | 受控      | 单位 |
|-----|---------------------------|-----------------------------|-------------------|---------|----|
| 細亏  |                           |                             | 最小值 最大值           | 最小值 最大值 | 半世 |
| M58 | t <sub>su(DRV-CKXL)</sub> | 建立时间,在 CLKX 低电平之前, DR 的有效时间 | 30                | 8P-10   | ns |
| M59 | t <sub>h(CKXL-DRV)</sub>  | 保持时间,在 CLKX 低电平之后, DR 的有效时间 | 1                 | 8P-10   | ns |
| M60 | t <sub>su(FXL-CKXL)</sub> | 建立时间,CLKX 低电平前,FSX 为低电平的时间  |                   | 16P+10  | ns |
| M61 | t <sub>c(CKX)</sub>       | 周期时间,CLKX                   | 2P <sup>(1)</sup> | 16P     | ns |

<sup>(1) 2</sup>P=1/CLKG

### Table 6-64. McBSP 作为 SPI 主控或者受控时的开关特性 (CLKSTP= 11b, CLKXP= 1)(1)

| 40 口 | 参数                          |                                        | 主控 <sup>(2)</sup> |     | 受控   |       | * 12- |
|------|-----------------------------|----------------------------------------|-------------------|-----|------|-------|-------|
| 编号   |                             |                                        | 最小值               | 最大值 | 最小值  | 最大值   | 单位    |
| M53  | t <sub>h(CKXH-FXL)</sub>    | 保持时间,CLKX 高电平后,FSX 为低电平的时间             | Р                 |     |      |       | ns    |
| M54  | t <sub>d(FXL-CKXL)</sub>    | 延迟时间,FSX 低电平时间到 CLKX 低电平的时间            | 2P <sup>(1)</sup> |     |      |       | ns    |
| M55  | t <sub>d(CLKXH-DXV)</sub>   | 延迟时间,CLKX 高电平到 DX 有效的时间                | -2                | 0   | 3P+6 | 5P+20 | ns    |
| M56  | t <sub>dis(CKXH-DXHZ)</sub> | 禁用时间,从 CLKX 高电平到最后一个数据位后的<br>DX 高阻抗的时间 | P+6               |     | 7P+6 |       | ns    |
| M57  | t <sub>d(FXL-DXV)</sub>     | 延迟时间,FSX 低电平到 DX 有效时的时间                | 6                 |     | 4P+6 |       | ns    |

<sup>(1) 2</sup>P=1/CLKG

对于所有 SPI 受控模式,CLKX 必须为 8 CLKG 周期的一个最小值。 此外,通过设置 CLKSM=CLKGDV=1,CLKG 应该为 LSPCLK/2。在 LSPCLK 速度为75MHz 的最大值时,CLKX 最大频率 达到 LSPCLK/16;即4.6875MHz 且 P=13.3ns。



Figure 6-40. 作为 SPI 主控或者受控时的 McBSP 时序: CLKSTP= 11b, CLKXP= 1

<sup>(2)</sup> C=CLKRX 低脉冲宽度 = P D=CLKRX 高脉冲宽度 = P



#### 6.17 闪存定时

### Table 6-65. 对于 A 和 S 温度材料的闪存耐受度<sup>(1)</sup>

|           |                     | 擦除 <b>/</b> 编程<br>温度 | 最小值   | 典型值   | 最大值 | 单位 |
|-----------|---------------------|----------------------|-------|-------|-----|----|
| $N_{f}$   | 闪存对于阵列的耐受度(写入/擦除周期) | 0℃ 至 85℃ (环境温度)      | 20000 | 50000 |     | 周期 |
| $N_{OTP}$ | OTP 对于阵列的耐受度(写入周期)  | 0℃ 至 85℃ (环境温度)      |       |       | 1   | 写入 |

(1) 所示温度范围之外的写入/擦除操作并未说明,有可能影响耐受数。

### Table 6-66. 闪存对于 Q 温度材料的耐受度<sup>(1)</sup>

|                  |                     | 擦除 <b>/</b> 编程<br>温度    | 最小值   | 典型值   | 最大值 | 单位 |
|------------------|---------------------|-------------------------|-------|-------|-----|----|
| N <sub>f</sub>   | 闪存对于阵列的耐受度(写入/擦除周期) | -40°C 至 125°C(环境温<br>度) | 20000 | 50000 |     | 周期 |
| N <sub>OTP</sub> | OTP 对于阵列的耐受度(写入周期)  | -40°C 至 125°C(环境温<br>度) |       |       | 1   | 写入 |

(1) 所示温度范围之外的写入/擦除操作并未说明,有可能影响耐受数。

### Table 6-67. 150MHz SYSCLKOUT 上的闪存参数:

| 参数                       |                                   | 测试条件 | 最小值 | 典型值  | 最大值 | 单位 |
|--------------------------|-----------------------------------|------|-----|------|-----|----|
| 编程时间                     | 16 位字                             |      |     | 50   |     | μs |
|                          | 32K 扇区                            |      |     | 1000 |     | ms |
|                          | 16K 扇区                            |      |     | 500  |     | ms |
| 擦除时间(1)                  | 32K 扇区                            |      |     | 2    |     | s  |
|                          | 16K 扇区                            |      |     | 2    |     | s  |
| I <sub>DD3VFLP</sub> (2) | 擦除/编程周期期间的 V <sub>DD3VFL</sub> 流耗 | 擦除   |     | 75   |     | mA |
|                          |                                   | 编程   |     | 35   |     | mA |
| I <sub>DDP</sub> (2)     | 擦除/编程周期期间的 V <sub>DD</sub> 流耗     |      |     | 180  |     | mA |
| I <sub>DDIOP</sub> (2)   | 擦除/编程周期期间的 V <sub>DDIO</sub> 流耗   |      |     | 20   |     | mA |

当器件从 TI 出货时,片载闪存存储器处于一个被擦除状态。 这样,当首次编辑器件时,在编程前无需擦除闪存存储器。 然而,对于所有 随后的编程操作, 需要执行擦除操作。

### Table 6-68. 闪存 / OTP 访问时序

|                     | 参数       | 最小值 | 最大值 | 单位 |
|---------------------|----------|-----|-----|----|
| t <sub>a(fp)</sub>  | 页式闪存访问时间 | 37  |     | ns |
| t <sub>a(fr)</sub>  | 随机闪存访问时间 | 37  |     | ns |
| t <sub>a(OTP)</sub> | OTP 访问时间 | 60  |     | ns |

#### Table 6-69. 闪存数据保持持续时间

|                 | 参数       | 测试条件                 | 最小值 | 最大值 | 单位 |
|-----------------|----------|----------------------|-----|-----|----|
| t <sub>保持</sub> | 数据保持持续时间 | T <sub>J</sub> =55°C | 15  |     | 年  |

电气规范

182

<sup>(2)</sup> 室温下包括函数调用开销在内的典型参数,是在所有外设关闭时的参数。



#### Table 6-70. 不同频率上所需最小的闪存 / OTP 等待状态

| SYSCLKOUT (MHz) | SYSCLKOUT (ns) | 页等待状态 | 随机等待状态(1) | OTP 等待状态 |
|-----------------|----------------|-------|-----------|----------|
| 150             | 6.67           | 5     | 5         | 8        |
| 120             | 8.33           | 4     | 4         | 7        |
| 100             | 10             | 3     | 3         | 5        |
| 75              | 13.33          | 2     | 2         | 4        |
| 50              | 20             | 1     | 1         | 2        |
| 30              | 33.33          | 1     | 1         | 1        |
| 25              | 40             | 1     | 1         | 1        |
| 15              | 66.67          | 1     | 1         | 1        |
| 4               | 250            | 1     | 1         | 1        |

<sup>(1)</sup> 页和随机等待状态必须≥1。

计算Table 6-70中闪存页等待状态和随机等待状态的等式如下:

Flash Page Wait State 
$$= \left[ \left( \frac{t_{a(f \cdot p)}}{t_{c(SCO)}} \right) - 1 \right]$$
 round up to the next highest integer or 1, whichever is larger

Flash Random Wait State 
$$= \left[ \left( \frac{t_{a(f \cdot f)}}{t_{c(SCO)}} \right) - 1 \right]$$
 round up to the next highest integer or 1, whichever is larger

计算Table 6-70中 OTP 等待状态的等式如下:

OTP Wait State 
$$= \left[ \left( \frac{t_{a(OTP)}}{t_{c(SCO)}} \right) - 1 \right]$$
 round up to the next highest integer or 1, whichever is larger



### 6.18 F2833x 器件和 F2823x 器件之间的迁移

这两个器件之间的主要区别是在 F2823x 器件中没有浮点单元(FPU)。 本节介绍如何为每个器件建立一个应用:

- 对于F2833x 器件:
  - 服务版本 9 更高版本 的 Code Composer Studio 3.3 被要求用于 C28x+ 浮点器件的调试支持。
  - 使用 -V28 -- float\_support = fpu32 的编译器选项。 -- float\_support 选项可在 V5.0.2 或更高版本的编译器中找到。 在 Code Composer Studio 中,-- float\_support 选项位于编译器选项中的高级标签页上 (Project → Build\_Options → Compiler → Advanced tab)。
  - 包括用于本地 32 位浮点的编译器的运行时间支持库。 例如,rts2800\_fpu32.lib 用于 C 代码 或rts2800\_fpu32\_eh.lib 用于 C++ 代码。
  - 考虑使用《*C28x FPU* 快速 *RTS 库*》(文献编号<u>SPRC664</u>)高性能浮点数学函数,如 sin, cos, div, sqrt, 和 atan。 在正常运行时支持库前,应连接快速 RTS 库。
- 对于 F2823x 器件:
  - 要么停止 --float support 开关,要么使用 -v28 --float support=none
  - 包括用于定点代码的适当的运行时间支持库。 例如, rts2800\_ml.lib 用于 C 代码 或 rts2800\_ml\_eh.lib 用于 C++ 代码。
  - 考虑使用*《C28x IQMath 库 一个虚拟浮点引擎》*(文献编号<u>SPRC087</u>)来实现从诸如sin, cos, div, sqrt, 和 atan 的数学函数的性能提升。 以这种方式建立的代码也将在 F2833x 器件上运行, 但它不能使用片上浮点运算单元。

在这两种情况下,为了允许本地浮点和定点设备之间的快速的可移植性,TI 建议使用 C28x IQMath 库中所述的 IQmath 宏语言编写代码。

184

www.ti.com.cn

ZHCS889M -JUNE 2007-REVISED AUGUST 2012

## 7 L-到-M 的修订历史记录

这个数据表的修订历史记录强调了使 SPRS439L 器件专用数据表变为 SPRS439M 修订版本所做的技术改变。

范围: 见下表。

| 位置          | 添加、删除、和修改            |
|-------------|----------------------|
| Figure 6-11 | 通用输入时序:              |
|             | • 将 XLKOUT 改为 SYSCLK |
| Figure 6-15 | PWM Hi-Z 特性:         |
|             | • 将 XLKOUT 改为 SYSCLK |
| Table 6-69  | 增加了"闪存数据保持持续时间"表     |



#### 8 K-到-L 修订历史记录

这个数据表的修订历史记录强调了使 SPRS439K 器件专用数据表变为 SPRS439L 修订版本所做的技术改

范围: 见下表。

| 位置      | 添加、删除、和修改                                                                                            |
|---------|------------------------------------------------------------------------------------------------------|
| 表 3-16  | PLL、时钟、安全装置和低功率模式寄存器:                                                                                |
|         | • 在 0X007019 中添加"保留"行                                                                                |
| 节 3.6.1 | OSC 和 PLL 块:  • 外部振荡器的配置清单:  - 配置 2: 把"在这种情况下,逻辑高电平不应超过"更改为"在这种情况下,逻辑高电平不应超过 <b>V<sub>DD</sub></b> " |

www.ti.com.cn

### 9 散热和机械数据

Table 9-1Table 9-2Table 9-3,和Table 9-4显示了散热数据。 有关散热设计考虑的更多信息请见Section 6.4.3。

表格之后的机械封装图反映了针对指定器件最新发布的机械数据。

Table 9-1. 散热模型 176 引脚 PGF 结果

| 空气流量                           |      |        |        |        |  |  |  |
|--------------------------------|------|--------|--------|--------|--|--|--|
| 参数                             | 0lfm | 150lfm | 250lfm | 500lfm |  |  |  |
| θ <sub>JA</sub> [°C/W] 高 k PCB | 44   | 34.5   | 33     | 31     |  |  |  |
| Ψ <sub>JT</sub> [°C/W]         | 0.12 | 0.48   | 0.57   | 0.74   |  |  |  |
| $\Psi_{JB}$                    | 28.1 | 26.3   | 25.9   | 25.2   |  |  |  |
| $\theta_{JC}$                  | 8.2  |        |        |        |  |  |  |
| $\theta_{JB}$                  | 28.1 |        |        |        |  |  |  |

Table 9-2. 散热模型 176 引脚 PTP 结果

| 空气流量                           |      |        |        |        |  |  |  |
|--------------------------------|------|--------|--------|--------|--|--|--|
| 参数                             | 0lfm | 150lfm | 250lfm | 500lfm |  |  |  |
| θ <sub>JA</sub> [°C/W] 高 k PCB | 17.4 | 11.7   | 10.1   | 8.8    |  |  |  |
| Ψ <sub>JT</sub> [°C/W]         | 0.2  | 0.3    | 0.4    | 0.5    |  |  |  |
| $\Psi_{JB}$                    | 5.0  | 4.7    | 4.7    | 4.6    |  |  |  |
| $\theta_{JC}$                  | 12.1 |        |        |        |  |  |  |
| $\theta_{JB}$                  | 5.1  |        |        |        |  |  |  |

Table 9-3. 散热模型 179 焊球 ZHH 结果

| 空气流量                           |      |        |        |        |  |  |  |  |  |  |
|--------------------------------|------|--------|--------|--------|--|--|--|--|--|--|
| 参数                             | 0lfm | 150lfm | 250lfm | 500lfm |  |  |  |  |  |  |
| θ <sub>JA</sub> [°C/W] 高 k PCB | 32.8 | 24.1   | 22.9   | 20.9   |  |  |  |  |  |  |
| Ψ <sub>JT</sub> [°C/W]         | 0.09 | 0.3    | 0.36   | 0.48   |  |  |  |  |  |  |
| $\Psi_{JB}$                    | 12.4 | 11.8   | 11.7   | 11.5   |  |  |  |  |  |  |
| $\theta_{JC}$                  | 8.8  |        |        |        |  |  |  |  |  |  |
| $\theta_{JB}$                  | 12.5 |        |        |        |  |  |  |  |  |  |



### Table 9-4. 散热模型 179 焊球 ZJZ 结果

| 空气流量                           |      |        |        |        |  |  |  |  |  |  |
|--------------------------------|------|--------|--------|--------|--|--|--|--|--|--|
| 参数                             | 0lfm | 150lfm | 250lfm | 500lfm |  |  |  |  |  |  |
| θ <sub>JA</sub> [°C/W] 高 k PCB | 29.6 | 20.9   | 19.7   | 18     |  |  |  |  |  |  |
| Ψ <sub>JT</sub> [°C/W]         | 0.2  | 0.78   | 0.91   | 1.11   |  |  |  |  |  |  |
| $\Psi_{JB}$                    | 12.2 | 11.6   | 11.5   | 11.3   |  |  |  |  |  |  |
| $\theta_{JC}$                  | 11.4 |        |        |        |  |  |  |  |  |  |
| $\theta_{JB}$                  | 12   |        |        |        |  |  |  |  |  |  |





21-Jun-2013

### **PACKAGING INFORMATION**

| Orderable Device | Status | Package Type     | Package<br>Drawing | Pins | Package<br>Qty | Eco Plan                   | Lead/Ball Finish | MSL Peak Temp       | Op Temp (°C) | Device Marking       | Samples |
|------------------|--------|------------------|--------------------|------|----------------|----------------------------|------------------|---------------------|--------------|----------------------|---------|
| TMS320F28232PGFA | ACTIVE | LQFP             | PGF                | 176  | 40             | Green (RoHS<br>& no Sb/Br) | CU NIPDAU        | Level-3-260C-168 HR | -40 to 85    | F28232PGFA<br>TMS320 | Samples |
| TMS320F28232PTPQ | ACTIVE | HLQFP            | PTP                | 176  | 40             | Green (RoHS<br>& no Sb/Br) | CU NIPDAU        | Level-4-260C-72 HR  |              | TMS320<br>F28232PTPQ | Samples |
| TMS320F28232PTPS | ACTIVE | HLQFP            | PTP                | 176  | 40             | Green (RoHS<br>& no Sb/Br) | CU NIPDAU        | Level-4-260C-72 HR  |              | TMS320<br>F28232PTPS | Samples |
| TMS320F28232ZHHA | ACTIVE | BGA<br>MICROSTAR | ZHH                | 179  | 160            | Green (RoHS<br>& no Sb/Br) | SNAGCU           | Level-3-260C-168 HR | -40 to 85    | F28232ZHHA<br>TMS320 | Samples |
| TMS320F28232ZJZA | ACTIVE | BGA              | ZJZ                | 176  | 126            | Green (RoHS<br>& no Sb/Br) | SNAGCU           | Level-3-260C-168 HR | -40 to 85    | 320F28232ZJZA<br>TMS | Samples |
| TMS320F28232ZJZQ | ACTIVE | BGA              | ZJZ                | 176  | 126            | Green (RoHS<br>& no Sb/Br) | SNAGCU           | Level-3-260C-168 HR | -40 to 125   | 320F28232ZJZQ<br>TMS | Samples |
| TMS320F28232ZJZS | ACTIVE | BGA              | ZJZ                | 176  | 126            | Green (RoHS<br>& no Sb/Br) | SNAGCU           | Level-3-260C-168 HR | -40 to 125   | 320F28232ZJZS<br>TMS | Samples |
| TMS320F28234PGFA | ACTIVE | LQFP             | PGF                | 176  | 40             | Green (RoHS<br>& no Sb/Br) | CU NIPDAU        | Level-3-260C-168 HR | -40 to 85    | F28234PGFA<br>TMS320 | Samples |
| TMS320F28234PTPQ | ACTIVE | HLQFP            | PTP                | 176  | 40             | Green (RoHS<br>& no Sb/Br) | CU NIPDAU        | Level-4-260C-72 HR  | -40 to 125   | TMS320<br>F28234PTPQ | Samples |
| TMS320F28234PTPS | ACTIVE | HLQFP            | PTP                | 176  | 40             | Green (RoHS<br>& no Sb/Br) | CU NIPDAU        | Level-4-260C-72 HR  | -40 to 125   | TMS320<br>F28234PTPS | Samples |
| TMS320F28234ZHHA | ACTIVE | BGA<br>MICROSTAR | ZHH                | 179  | 160            | Green (RoHS<br>& no Sb/Br) | SNAGCU           | Level-3-260C-168 HR | -40 to 85    | F28234ZHHA<br>TMS320 | Samples |
| TMS320F28234ZJZA | ACTIVE | BGA              | ZJZ                | 176  | 126            | Green (RoHS<br>& no Sb/Br) | SNAGCU           | Level-3-260C-168 HR | -40 to 85    | 320F28234ZJZA<br>TMS | Samples |
| TMS320F28234ZJZQ | ACTIVE | BGA              | ZJZ                | 176  | 126            | Green (RoHS<br>& no Sb/Br) | SNAGCU           | Level-3-260C-168 HR | -40 to 125   | 320F28234ZJZQ<br>TMS | Samples |
| TMS320F28234ZJZS | ACTIVE | BGA              | ZJZ                | 176  | 126            | Green (RoHS<br>& no Sb/Br) | SNAGCU           | Level-3-260C-168 HR | -40 to 125   | 320F28234ZJZS<br>TMS | Samples |
| TMS320F28235PGFA | ACTIVE | LQFP             | PGF                | 176  | 40             | Green (RoHS<br>& no Sb/Br) | CU NIPDAU        | Level-3-260C-168 HR | -40 to 85    | F28235PGFA<br>TMS320 | Samples |
| TMS320F28235PTPQ | ACTIVE | HLQFP            | PTP                | 176  | 40             | Green (RoHS<br>& no Sb/Br) | CU NIPDAU        | Level-4-260C-72 HR  |              | TMS320<br>F28235PTPQ | Samples |
| TMS320F28235PTPS | ACTIVE | HLQFP            | PTP                | 176  | 40             | Green (RoHS<br>& no Sb/Br) | CU NIPDAU        | Level-4-260C-72 HR  |              | TMS320<br>F28235PTPS | Samples |



21-Jun-2013

| Orderable Device | Status | Package Type     | Package<br>Drawing | Pins | Package<br>Qty | Eco Plan                   | Lead/Ball Finish | MSL Peak Temp       | Op Temp (°C) | Device Marking (4/5) | Samples |
|------------------|--------|------------------|--------------------|------|----------------|----------------------------|------------------|---------------------|--------------|----------------------|---------|
| TMS320F28235ZHHA | ACTIVE | BGA<br>MICROSTAR | ZHH                | 179  | 160            | Green (RoHS<br>& no Sb/Br) | SNAGCU           | Level-3-260C-168 HR | -40 to 85    | F28235ZHHA<br>TMS320 | Samples |
| TMS320F28235ZJZA | ACTIVE | BGA              | ZJZ                | 176  | 126            | Green (RoHS<br>& no Sb/Br) | SNAGCU           | Level-3-260C-168 HR | -40 to 85    | 320F28235ZJZA<br>TMS | Samples |
| TMS320F28235ZJZQ | ACTIVE | BGA              | ZJZ                | 176  | 126            | Green (RoHS<br>& no Sb/Br) | SNAGCU           | Level-3-260C-168 HR | -40 to 125   | 320F28235ZJZQ<br>TMS | Samples |
| TMS320F28235ZJZS | ACTIVE | BGA              | ZJZ                | 176  | 126            | Green (RoHS<br>& no Sb/Br) | SNAGCU           | Level-3-260C-168 HR | -40 to 125   | 320F28235ZJZS<br>TMS | Samples |
| TMS320F28332PGFA | ACTIVE | LQFP             | PGF                | 176  | 40             | Green (RoHS<br>& no Sb/Br) | CU NIPDAU        | Level-3-260C-168 HR | -40 to 85    | F28332PGFA<br>TMS320 | Samples |
| TMS320F28332PTPQ | ACTIVE | HLQFP            | PTP                | 176  | 40             | Green (RoHS<br>& no Sb/Br) | CU NIPDAU        | Level-4-260C-72 HR  |              | TMS320<br>F28332PTPQ | Samples |
| TMS320F28332PTPS | ACTIVE | HLQFP            | PTP                | 176  | 40             | Green (RoHS<br>& no Sb/Br) | CU NIPDAU        | Level-4-260C-72 HR  |              | TMS320<br>F28332PTPS | Samples |
| TMS320F28332ZHHA | ACTIVE | BGA<br>MICROSTAR | ZHH                | 179  | 160            | Green (RoHS<br>& no Sb/Br) | SNAGCU           | Level-3-260C-168 HR | -40 to 85    | F28332ZHHA<br>TMS320 | Samples |
| TMS320F28332ZJZA | ACTIVE | BGA              | ZJZ                | 176  | 126            | Green (RoHS<br>& no Sb/Br) | SNAGCU           | Level-3-260C-168 HR | -40 to 85    | 320F28332ZJZA<br>TMS | Samples |
| TMS320F28332ZJZQ | ACTIVE | BGA              | ZJZ                | 176  | 126            | Green (RoHS<br>& no Sb/Br) | SNAGCU           | Level-3-260C-168 HR | -40 to 125   | 320F28332ZJZQ<br>TMS | Samples |
| TMS320F28332ZJZS | ACTIVE | BGA              | ZJZ                | 176  | 126            | Green (RoHS<br>& no Sb/Br) | SNAGCU           | Level-3-260C-168 HR | -40 to 125   | 320F28332ZJZS<br>TMS | Samples |
| TMS320F28334PGFA | ACTIVE | LQFP             | PGF                | 176  | 40             | Green (RoHS<br>& no Sb/Br) | CU NIPDAU        | Level-3-260C-168 HR | -40 to 85    | F28334PGFA<br>TMS320 | Samples |
| TMS320F28334PTPQ | ACTIVE | HLQFP            | PTP                | 176  | 40             | Green (RoHS<br>& no Sb/Br) | CU NIPDAU        | Level-4-260C-72 HR  |              | TMS320<br>F28334PTPQ | Samples |
| TMS320F28334PTPS | ACTIVE | HLQFP            | PTP                | 176  | 40             | Green (RoHS<br>& no Sb/Br) | CU NIPDAU        | Level-4-260C-72 HR  |              | TMS320<br>F28334PTPS | Samples |
| TMS320F28334ZHHA | ACTIVE | BGA<br>MICROSTAR | ZHH                | 179  | 160            | Green (RoHS<br>& no Sb/Br) | SNAGCU           | Level-3-260C-168 HR | -40 to 85    | F28334ZHHA<br>TMS320 | Samples |
| TMS320F28334ZJZA | ACTIVE | BGA              | ZJZ                | 176  | 126            | Green (RoHS<br>& no Sb/Br) | SNAGCU           | Level-3-260C-168 HR | -40 to 85    | 320F28334ZJZA<br>TMS | Sample  |
| TMS320F28334ZJZQ | ACTIVE | BGA              | ZJZ                | 176  | 126            | Green (RoHS<br>& no Sb/Br) | SNAGCU           | Level-3-260C-168 HR | -40 to 125   | 320F28334ZJZQ<br>TMS | Sample  |
| TMS320F28334ZJZS | ACTIVE | BGA              | ZJZ                | 176  | 126            | Green (RoHS<br>& no Sb/Br) | SNAGCU           | Level-3-260C-168 HR | -40 to 125   | 320F28334ZJZS<br>TMS | Sample  |





21-Jun-2013

| Orderable Device  | Status   | Package Type     | Package | Pins | Package | Eco Plan                   | Lead/Ball Finish | MSL Peak Temp       | Op Temp (°C) | Device Marking       | Samples |
|-------------------|----------|------------------|---------|------|---------|----------------------------|------------------|---------------------|--------------|----------------------|---------|
|                   | (1)      |                  | Drawing |      | Qty     | (2)                        |                  | (3)                 |              | (4/5)                |         |
| TMS320F28335PGFA  | ACTIVE   | LQFP             | PGF     | 176  | 40      | Green (RoHS<br>& no Sb/Br) | CU NIPDAU        | Level-3-260C-168 HR | -40 to 85    | F28335PGFA<br>TMS320 | Samples |
| TMS320F28335PTPQ  | ACTIVE   | HLQFP            | PTP     | 176  | 40      | Green (RoHS<br>& no Sb/Br) | CU NIPDAU        | Level-4-260C-72 HR  |              | TMS320<br>F28335PTPQ | Samples |
| TMS320F28335PTPS  | ACTIVE   | HLQFP            | PTP     | 176  | 40      | Green (RoHS<br>& no Sb/Br) | CU NIPDAU        | Level-4-260C-72 HR  |              | TMS320<br>F28335PTPS | Samples |
| TMS320F28335ZHHA  | ACTIVE   | BGA<br>MICROSTAR | ZHH     | 179  | 160     | Green (RoHS<br>& no Sb/Br) | SNAGCU           | Level-3-260C-168 HR | -40 to 85    | F28335ZHHA<br>TMS320 | Samples |
| TMS320F28335ZJZA  | ACTIVE   | BGA              | ZJZ     | 176  | 126     | Green (RoHS<br>& no Sb/Br) | SNAGCU           | Level-3-260C-168 HR | -40 to 85    | 320F28335ZJZA<br>TMS | Samples |
| TMS320F28335ZJZQ  | ACTIVE   | BGA              | ZJZ     | 176  | 126     | Green (RoHS<br>& no Sb/Br) | SNAGCU           | Level-3-260C-168 HR | -40 to 125   | 320F28335ZJZQ<br>TMS | Samples |
| TMS320F28335ZJZQR | ACTIVE   | BGA              | ZJZ     | 176  | 1000    | Green (RoHS<br>& no Sb/Br) | SNAGCU           | Level-3-260C-168 HR |              | 320F28335ZJZQ<br>TMS | Samples |
| TMS320F28335ZJZS  | ACTIVE   | BGA              | ZJZ     | 176  | 126     | Green (RoHS<br>& no Sb/Br) | SNAGCU           | Level-3-260C-168 HR | -40 to 125   | 320F28335ZJZS<br>TMS | Samples |
| TMX320F28232ZHHA  | ACTIVE   | BGA<br>MICROSTAR | ZHH     | 179  |         | TBD                        | Call TI          | Call TI             | -40 to 85    |                      | Samples |
| TMX320F28232ZJZA  | ACTIVE   | BGA              | ZJZ     | 176  |         | TBD                        | Call TI          | Call TI             | -40 to 85    |                      | Sample  |
| TMX320F28234ZJZA  | ACTIVE   | BGA              | ZJZ     | 176  |         | TBD                        | Call TI          | Call TI             | -40 to 85    |                      | Samples |
| TMX320F28235ZJZA  | ACTIVE   | BGA              | ZJZ     | 176  |         | TBD                        | Call TI          | Call TI             | -40 to 85    |                      | Samples |
| TMX320F28334PGFA  | OBSOLETE | LQFP             | PGF     | 176  |         | TBD                        | Call TI          | Call TI             | -40 to 85    |                      |         |
| TMX320F28335ZHHA  | OBSOLETE | BGA<br>MICROSTAR | ZHH     | 179  |         | TBD                        | Call TI          | Call TI             | -40 to 85    |                      |         |

<sup>(1)</sup> The marketing status values are defined as follows:

**ACTIVE:** Product device recommended for new designs.

LIFEBUY: TI has announced that the device will be discontinued, and a lifetime-buy period is in effect.

NRND: Not recommended for new designs. Device is in production to support existing customers, but TI does not recommend using this part in a new design.

PREVIEW: Device has been announced but is not in production. Samples may or may not be available.

**OBSOLETE:** TI has discontinued the production of the device.

**TBD:** The Pb-Free/Green conversion plan has not been defined.

<sup>(2)</sup> Eco Plan - The planned eco-friendly classification: Pb-Free (RoHS), Pb-Free (RoHS Exempt), or Green (RoHS & no Sb/Br) - please check http://www.ti.com/productcontent for the latest availability information and additional product content details.



### PACKAGE OPTION ADDENDUM

21-Jun-2013

**Pb-Free** (RoHS): TI's terms "Lead-Free" or "Pb-Free" mean semiconductor products that are compatible with the current RoHS requirements for all 6 substances, including the requirement that lead not exceed 0.1% by weight in homogeneous materials. Where designed to be soldered at high temperatures, TI Pb-Free products are suitable for use in specified lead-free processes. **Pb-Free** (RoHS Exempt): This component has a RoHS exemption for either 1) lead-based flip-chip solder bumps used between the die and package, or 2) lead-based die adhesive used between the die and leadframe. The component is otherwise considered Pb-Free (RoHS compatible) as defined above.

Green (RoHS & no Sb/Br): TI defines "Green" to mean Pb-Free (RoHS compatible), and free of Bromine (Br) and Antimony (Sb) based flame retardants (Br or Sb do not exceed 0.1% by weight in homogeneous material)

- (3) MSL, Peak Temp. -- The Moisture Sensitivity Level rating according to the JEDEC industry standard classifications, and peak solder temperature.
- (4) There may be additional marking, which relates to the logo, the lot trace code information, or the environmental category on the device.
- (5) Multiple Device Markings will be inside parentheses. Only one Device Marking contained in parentheses and separated by a "~" will appear on a device. If a line is indented then it is a continuation of the previous line and the two combined represent the entire Device Marking for that device.

**Important Information and Disclaimer:** The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and continues to take reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals. TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release.

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis.

## ZHH (S-PBGA-N179)

### PLASTIC BALL GRID ARRAY



NOTES:

- A. All linear dimensions are in millimeters.
- B. This drawing is subject to change without notice.
- C. MicroStar BGA configuration.
- D. This is a Pb-free solder ball design.

MicroStar is a trademark of Texas Instruments.



# ZJZ (S-PBGA-N176)

## PLASTIC BALL GRID ARRAY



NOTES:

- A. All linear dimensions are in millimeters.
- B. This drawing is subject to change without notice.
- C. This is a lead-free solder ball design.



# PTP (S-PQFP-G176)

## PowerPAD™ PLASTIC QUAD FLATPACK



NOTES:

- A. All linear dimensions are in millimeters.
- B. This drawing is subject to change without notice.
- C. Body dimensions do not include mold flash or protrusion.
- D. This package is designed to be soldered to a thermal pad on the board. Refer to Technical Brief, PowerPad Thermally Enhanced Package, Texas Instruments Literature No. SLMA002 for information regarding recommended board layout. This document is available at www.ti.com <a href="https://www.ti.com">www.ti.com</a>.
- E. Falls within JEDEC MO-026

PowerPAD is a trademark of Texas Instruments.



# PTP (S-PQFP-G176)

# PowerPAD™ PLASTIC QUAD FLATPACK

### THERMAL INFORMATION

This PowerPAD  $^{\mathbf{m}}$  package incorporates an exposed thermal pad that is designed to be attached to a printed circuit board (PCB). The thermal pad must be soldered directly to the PCB. After soldering, the PCB can be used as a heatsink. In addition, through the use of thermal vias, the thermal pad can be attached directly to the appropriate copper plane shown in the electrical schematic for the device, or alternatively, can be attached to a special heatsink structure designed into the PCB. This design optimizes the heat transfer from the integrated circuit (IC).

For additional information on the PowerPAD package and how to take advantage of its heat dissipating abilities, refer to Technical Brief, PowerPAD Thermally Enhanced Package, Texas Instruments Literature No. SLMA002 and Application Brief, PowerPAD Made Easy, Texas Instruments Literature No. SLMA004. Both documents are available at www.ti.com.

The exposed thermal pad dimensions for this package are shown in the following illustration.



NOTE: All linear dimensions are in millimeters

NOTE: Keep—out features are identified to prevent board routing interference. These exposed metal features may vary within the identified area or be completely absent on some devices.

PowerPAD is a trademark of Texas Instruments



# PTP (S-PQFP-G176)

## PowerPAD™ PLASTIC QUAD FLATPACK



NOTES:

- A. All linear dimensions are in millimeters.
- B. This drawing is subject to change without notice.
- C. Customers should place a note on the circuit board fabrication drawing not to alter the center solder mask defined pad.
- D. This package is designed to be soldered to a thermal pad on the board. Refer to Technical Brief, PowerPad Thermally Enhanced Package, Texas Instruments Literature No. SLMA002, SLMA004, and also the Product Data Sheets for specific thermal information, via requirements, and recommended board layout. These documents are available at www.ti.com <a href="https://www.ti.com">http://www.ti.com</a>. Publication IPC-7351 is recommended for alternate designs.
- E. Laser cutting apertures with trapezoidal walls and also rounding corners will offer better paste release. Customers should contact their board assembly site for stencil design recommendations. Example stencil design based on a 50% volumetric metal load solder paste. Refer to IPC-7525 for other stencil recommendations.
- F. Customers should contact their board fabrication site for solder mask tolerances between and around signal pads.

PowerPAD is a trademark of Texas Instruments.



### PGF (S-PQFP-G176)

### PLASTIC QUAD FLATPACK



NOTES: A. All linear dimensions are in millimeters.

- B. This drawing is subject to change without notice.
- C. Falls within JEDEC MO-136

#### 重要声明

德州仪器(TI) 及其下属子公司有权根据 JESD46 最新标准, 对所提供的产品和服务进行更正、修改、增强、改进或其它更改, 并有权根据 JESD48 最新标准中止提供任何产品和服务。客户在下订单前应获取最新的相关信息, 并验证这些信息是否完整且是最新的。所有产品的销售都遵循在订单确认时所提供的TI 销售条款与条件。

TI 保证其所销售的组件的性能符合产品销售时 TI 半导体产品销售条件与条款的适用规范。仅在 TI 保证的范围内,且 TI 认为 有必要时才会使用测试或其它质量控制技术。除非适用法律做出了硬性规定,否则没有必要对每种组件的所有参数进行测试。

TI 对应用帮助或客户产品设计不承担任何义务。客户应对其使用 TI 组件的产品和应用自行负责。为尽量减小与客户产品和应 用相关的风险,客户应提供充分的设计与操作安全措施。

TI 不对任何 TI 专利权、版权、屏蔽作品权或其它与使用了 TI 组件或服务的组合设备、机器或流程相关的 TI 知识产权中授予 的直接或隐含权限作出任何保证或解释。TI 所发布的与第三方产品或服务有关的信息,不能构成从 TI 获得使用这些产品或服 务的许可、授权、或认可。使用此类信息可能需要获得第三方的专利权或其它知识产权方面的许可,或是 TI 的专利权或其它 知识产权方面的许可。

对于 TI 的产品手册或数据表中 TI 信息的重要部分,仅在没有对内容进行任何篡改且带有相关授权、条件、限制和声明的情况 下才允许进行复制。TI 对此类篡改过的文件不承担任何责任或义务。复制第三方的信息可能需要服从额外的限制条件。

在转售 TI 组件或服务时,如果对该组件或服务参数的陈述与 TI 标明的参数相比存在差异或虚假成分,则会失去相关 TI 组件 或服务的所有明示或暗示授权,且这是不正当的、欺诈性商业行为。TI 对任何此类虚假陈述均不承担任何责任或义务。

客户认可并同意,尽管任何应用相关信息或支持仍可能由 TI 提供,但他们将独力负责满足与其产品及在其应用中使用 TI 产品 相关的所有法律、法规和安全相关要求。客户声明并同意,他们具备制定与实施安全措施所需的全部专业技术和知识,可预见 故障的危险后果、监测故障及其后果、降低有可能造成人身伤害的故障的发生机率并采取适当的补救措施。客户将全额赔偿因 在此类安全关键应用中使用任何 TI 组件而对 TI 及其代理造成的任何损失。

在某些场合中,为了推进安全相关应用有可能对 TI 组件进行特别的促销。TI 的目标是利用此类组件帮助客户设计和创立其特 有的可满足适用的功能安全性标准和要求的终端产品解决方案。尽管如此,此类组件仍然服从这些条款。

TI 组件未获得用于 FDA Class III(或类似的生命攸关医疗设备)的授权许可,除非各方授权官员已经达成了专门管控此类使 用的特别协议。

只有那些 TI 特别注明属于军用等级或"增强型塑料"的 TI 组件才是设计或专门用于军事/航空应用或环境的。购买者认可并同 意,对并非指定面向军事或航空航天用途的 TI 组件进行军事或航空航天方面的应用,其风险由客户单独承担,并且由客户独 力负责满足与此类使用相关的所有法律和法规要求。

TI 己明确指定符合 ISO/TS16949 要求的产品,这些产品主要用于汽车。在任何情况下,因使用非指定产品而无法达到 ISO/TS16949 要求,TI不承担任何责任。

|               | 产品                                 |              | 应用                       |
|---------------|------------------------------------|--------------|--------------------------|
| 数字音频          | www.ti.com.cn/audio                | 通信与电信        | www.ti.com.cn/telecom    |
| 放大器和线性器件      | www.ti.com.cn/amplifiers           | 计算机及周边       | www.ti.com.cn/computer   |
| 数据转换器         | www.ti.com.cn/dataconverters       | 消费电子         | www.ti.com/consumer-apps |
| DLP® 产品       | www.dlp.com                        | 能源           | www.ti.com/energy        |
| DSP - 数字信号处理器 | www.ti.com.cn/dsp                  | 工业应用         | www.ti.com.cn/industrial |
| 时钟和计时器        | www.ti.com.cn/clockandtimers       | 医疗电子         | www.ti.com.cn/medical    |
| 接口            | www.ti.com.cn/interface            | 安防应用         | www.ti.com.cn/security   |
| 逻辑            | www.ti.com.cn/logic                | 汽车电子         | www.ti.com.cn/automotive |
| 电源管理          | www.ti.com.cn/power                | 视频和影像        | www.ti.com.cn/video      |
| 微控制器 (MCU)    | www.ti.com.cn/microcontrollers     |              |                          |
| RFID 系统       | www.ti.com.cn/rfidsys              |              |                          |
| OMAP应用处理器     | www.ti.com/omap                    |              |                          |
| 无线连通性         | www.ti.com.cn/wirelessconnectivity | 德州仪器在线技术支持社区 | www.deyisupport.com      |
|               |                                    |              |                          |

邮寄地址: 上海市浦东新区世纪大道 1568 号,中建大厦 32 楼 邮政编码: 200122 Copyright © 2013 德州仪器 半导体技术(上海)有限公司