# Paginación

1. Idea basica

number.

number.

PFN: Page Frame

## **Aspectos claves**

- Dividir el espacio de direcciones (address space) en unidades de tamaño fijo conocidas como páginas.
- Cada página es independientemente mapeada en memoria física.
- Elimina la necesidad de que los segmentos del espacio de direcciones sea continuo.





512e (An) =128B Esemplo ideal: Ejemplo (Muy ideal)

26.36(M2) = 6.M3 site (Frame) = NOB

Memoria física de 128 bytes con frames (marcos de página) de 16 bytes

Espacio de direcciones (Address Space) de 64 bytes con páginas de 16 bytes.

Se pide: Bosqueje la memoria virtual y la Fisica y responda.

(3目) Virtual Memory

Physical Memory



- = 28 ( AW) = YS8B - size (Frame) = 163 - Frames = A28/AG =

Frame

] size (frome)= AlB



PFN \$ PFN 2 PFN 3 PF1 4 PEN S PF7 6 5 KM 7

a. ¿ (val es el numero de paginos en que se divide la pages (AS) = 4

b. d'(un) es el numero de Frames en que se divide la PM? Frames (PM) = &

c. Teniendo en cuenta la signiente Figura como soria la Tabla de pagina?



64-Byte Address Space Placed In Physical Memory

PFNj

# Conceptos vistos?

1. Memoria Virtual (Address space) 3. Tabla de pagina (PT) - Paginas

2. Memoria Fraica - Frames

# 23/09/2025 - Sistemas Operativos (Vde@)

## 2. Traducción de direcciones





# Direcciones virtuales (Address Space)

Una dirección virtual está compuesta por dos partes:

- VPN (Virtual Page number): Índice asociado a una página en particular.
- Offset: Desplazamiento dentro de la página seleccionada.



Exemplo: Formato de direcciones Virtuales.

## Ejemplo - Enunciado del ejemplo original

- Memoria física de 128 bytes con frames (marcos de página) de 16 bytes
- Espacio de direcciones (Address Space) de 64 bytes con páginas de 16 bytes. AS( VM)



#### Datos

- size(AS) = 64 B
- size(page) = 16 B 🛩
- Número de páginas = 4 (Obtenido previamente)

#### Preguntas:

- 1. ¿Cuántos bits se necesitan para direccionar la memoria virtual? ハ (ソタ) ニ ? ニ ハ
- ¿Cuántos bits se necesitan para referirse a cada página? ハ(ソアル) ニ?
- 3. ¿Cuántos bits se necesitan para acceder a cada las direcciones de cada página? ト (っしゃっとりご?

5'12e (AS) = 2

 ¿Cuál es el VPN y el offset de la dirección virtual 21 en el AS de 64 B?

## $\Lambda$ . N(VA) = N = ?

Romgo & bits: 0 < VA < 2"-1 -> Total de direcciones: 2

n= h(vA)=6

$$N=6$$

$$VA = \begin{cases} VA = 1 \\ VA = 6 \end{cases}$$

$$V=6$$









$$25 = 5 \mu (nbh)$$

$$4 = 5 \mu (nbh)$$

## 3. n (offset) = ?





$$n(offset) = n - n(vpn)$$
  
 $n(offset) = 6 - 2$   
 $n(offset) = U$ 



$$5i3e(page) = 2^{h(offset)}$$

$$AG = 2^{h(offset)}$$

$$2^{u} = 2^{h(offset)}$$





#### Direcciones físicas

Una dirección física está compuesta por dos partes:

- PFN (Page Frame number): Frame dentro del que se encuentra la dirección física.
- Offset: Desplazamiento dentro del frame seleccionado.



Ejempla: Formato de direcciones fisicas

#### Ejemplo - Enunciado del ejemplo original

- Memoria física de 128 bytes con frames (marcos de página) de 16 bytes.
- Espacio de direcciones (Address Space) de 64 bytes con páginas de 16 bytes.

#### Datos:

- 5128(Frame)=16-• size(PM) = 128 B 🏑
- size(page) = 16 B
- Número de frames = 8 (Obtenido previamente)

- 1. ¿Cuántos bits se necesitan para direccionar la memoria física?<sup>™</sup>
- ¿Cuántos bits se necesitan para hacer referencia a los frames?
- 3. ¿Cuántos bits se necesitan para el offset?
- ¿Cómo es el formato de la dirección para este ejemplo?





Me Formato de la dirección Fisica

3. Traducción de Direcciones -> Necesito la PT (Page Table)

### Tabla de página (Page Table)

Array que traduce direcciones virtuales a físicas.



PTE (Page Table Entry): Hay una por cada página en el AS.



# Ejemplo:

#### Ejemplo - Enunciado del ejemplo original

- Memoria física de 128 bytes con frames (marcos de página) de 16 bytes.
- Espacio de direcciones (Address Space) de 64 bytes con páginas de 16 bytes.

#### Preguntas:

- 1. ¿Bosqueje la tabla de página?
- ¿Cuál es la dirección física asociada a la dirección virtual 21?



A Simple 64-byte Address Space



64-Byte Address Space Placed In Physical Memory





PTES = pages = 4



En direcciones





# Hardware para la traducción







2. Teniendo en cuenta la tabla de página (page table). Llenar la siguiente tabla:





page table

16

20

## **Ejemplo**

3. Suponga que se va a obtener de memoria la letra ha un registro de la CPU (llamado %eax) para lo cual se usa la siguiente instrucción:

mov VA, %eax

Donde **VA** es la dirección virtual donde se encuentra **h**. ¿Cual es el formato correspondiente a VA y PA?

F=AV E-X

mov VA, % eax





características:

- 32 bits de direcciones.
- Páginas de 4KB ~
- Asuma que cada PTE tiene un tamaño de 4B

Responda las siguientes preguntas:

- 1. ¿Cual es el formato de las VA en este caso?
- 2. ¿Cual es el tamaño de la tabla de página (PT)?







size(PTE) = 4B

$$pages = \frac{513e(AS)}{513e(paga)} = \frac{2^{32}}{4K} = \frac{2^{32}}{4(2^{10})} = \frac{2^{32}}{2^{12}} = 2^{20} = 10$$

H(Offset) = H - H(NAM) = 35 - 50 = 75

# 2. Size (PT)=?



$$2^{20} = \begin{bmatrix} 0 \\ 2^{20} - 1 \end{bmatrix}$$

$$PTES$$

$$SIZE(PT) = (PTES)(SIZE(PTE))$$

$$= 2^{20} \times 43$$

$$SIZE(PT) = 4MB$$

Gasto de Memoria



TE= Pits+PKN

PFN

PFN

bits

М

Prot

V R

PTE

(PT)

VPN

## Estructura de una PTE (Page Table Entry)

• Bit de validez (V): Indica si la traducción es válida.

• Bits de protección (Prot): read - write - execute.

- Bit de presencia (P): Indica si la página está en la mem. física.
- Bit sucio (M): Indica si la página ha sido modificada.
- 'Bit de referencia (R): Indica si la página ha sido accedida.



> Ver biapositions

Para comprender mejor cada uno de los **bits** mostrados descritos anteriormente, vamos a analizar el siguiente ejemplo tratando de explicar de manera gradual el rol de cada uno de los **bits** previamente mencionados.



# Registro PTRB

**Problema**: El hardware debe hacer la traslación pero ¿Dónde está la tabla asociada al proceso?

- Las tablas de página (PT) se encuentran dentro del espacio Kernel en la memoria física.
- Para conocer la ubicación de estas se emplea el PTRB (Page Table Base Register).
- El registro PTRB mantiene la dirección física de la tabla de página asociada al proceso.



#### Registro PTRB

Suponiendo que PTRB = 4, entonces tenemos:



7. Traducción de direcciones

#### Hardware asociado

El hardware debe conocer la estructura exacta de la tabla de página (PT)



Lógica implementada resumida

```
index into PT: PTRB + VPN*size(PTE)

Fetch PTE for VPN; // Traer la PTE

if (VALID == 0)

fault(); ×

PA = PFN << PAGESHIFT(offset) // Realizar la traducción

Fetch PA → R1; // Cargar los datos desde la memoria física
```



# Resumen protocolo completo

```
// Extract the VPN from the virtual address
   2
3
   // Form the address of the page-table entry (PTE)
4
5
   PTEAddr = PTBR + (VPN)* sizeof(PTE))
6
7
   // Fetch the PTE
   PTE = AccessMemory(PTEAddr)
8
9
   // Check if process can access the page
10
   if (PTE.Valid == False)
11
       RaiseException(SEGMENTATION FAULT)
12
13
   else if (CanAccess(PTE.ProtectBits) == False)
       RaiseException(PROTECTION_FAULT) ~
14
15
   else
       // Access is OK: form physical address and fetch it
16
       offset = VirtualAddress & OFFSET_MASK
17
18
       PhysAddr = (PTE.PFN << PFN_SHIFT) | offset <
19
       Register = AccessMemory(PhysAddr)
```



## Acceso simple a memoria

## Análisis de la traza de memoria

Para la ejecución del código del programa, cada instruction fetch genera dos referencias a memoria:

- Acceso a la tabla de página (PT) para obtener la dirección física en la que reside la instrucción.
- A la dirección física en la que se encuentra la instrucción para poder llevarla a la CPU para su ejecución

| Instrucción              | Accesos a memoria |
|--------------------------|-------------------|
| movl \$0x0,(%edi,%eax,4) | 2+2= <u>4</u>     |
| incl %eax                | 2                 |
| cmpl \$0x03e8,%eax       | 2_                |
| jne 0x1024               | 2                 |



5 primeros ciclos

