

# INSTRUCTIONS MICROCONTRÔLEURS PIC MICROCHIP

# **ADDLW** Add Literal and W

C,DC,Z

1 cycle

**<u>Description</u>**: Le contenu du registre W est additionné avec les 8 bits de la donnée littérale. Le résultat est placé dans W.

**Exemple:** ETIQ ADDLW 01B ;  $W = W + (1B)_h$ 

ADDLW h'1B' ADDLW d'27'

ADDLW b'00100111'

### **ANDLW** And Literal with W

Z

1 cycle

**<u>Description</u>**: ET logique entre le registre W et les 8 bits de la donnée littérale. Le résultat est placé dans W.

**Exemple:** ETIQ ANDLW 0F0;  $W = W \cdot (F0)_h$ : les 4 bits MSB de W sont inchangés

ANDLW h'F0'; les 4 bits LSB sont forcés à "0".

ANDLW d'240'

ANDLW b'11110000'

#### **ADDWF** Add W and F

C,DC,Z

1 cycle

**<u>Description</u>**: Le contenu du registre W est additionné avec le contenu du registre F (adresse sur 7 bits entre h00 et h7F et sélection Bank 0 ou Bank 1 par bit 5 du registre Status).

Le résultat est placé dans W si l'instruction est suivie de "0".

Le résultat est placé dans F si l'instruction est suivie de "1".

Exemple: PORTA EQU h'05'

ETIQ ADDWF PORTA,0 ; W = W + (PORTA à l'adresse 05 hexa)

#### **ANDWF** And W with F

Z

1 cycle

**Description:** Et logique entre W et F. Le résultat est placé dans W si l'instruction est suivie de "0". Résultat dans F si suivie de "1".

Exemple: STATUS EQU h'03'

ETIQ ANDWF STATUS,0 ; W = W . (STATUS à l'adresse hexa 03)

ANDWF PORTA,1 ; PORTA = W. (PORTA en h05)

**BCF** Bit Clear F

**Description:** Le bit en position "i" du registre F est mis à "0".

Exemple: STATUS EQU h'03'

ETIQ BCF STATUS,7; RAZ du bit 7 du registre STATUS.

**BSF** Bit Set F

1 cycle

**Description:** Le bit en position "i" du registre F est mis à "1".

Exemple: PORTA EQU h'05'

ETIQ BSF PORTA,7; Le bit 7 de PORTA est mis à "1".

**BTFSC** Bit Test of F and Skip if Clear

1 ou 2 cycles

**Description:** Si le bit "i" du registre F est à "1" on exécute l'instruction suivante. Si le bit "i" du registre F est à "0" on saute l'instruction suivante.

Exemple: STATUS EQU h'03'

ETIQ BTFSC STATUS,7; test du bit 7 du registre STATUS.

GOTO ERREUR; si ce bit =1 on va à ERREUR.

ADDLW h'E5'; si ce bit =0 on saute à cette ligne: W=W+E5

**BTFSS** Bit Test of F and Skip if Set

1 ou 2 cycles

**Description:** Si le bit "i" du registre F est à "0" on exécute l'instruction suivante.

Si le bit "i" du registre F est à "1" on saute l'instruction suivante.

Exemple: PORTA EQU h'05'

ETIQ BTFSS PORTA,2; test du bit 2 de PORTA.

GOTO SUITE ; si ce bit =0 on va à SUITE.

ADDLW h'E5'; si ce bit =1 on saute à cette ligne: W=W+E5

### **CALL** Call Subroutine

2 cycles

**Description:** Appel à un sous programme. L'adresse de retour (PC+1) est rangée dans la pile. Le compteur ordinal est chargé par les 11 bits de l'adresse immédiate. Les bits MSB du PC sont chargés à partir du registre PCLATH

**Exemple:** ETIQ CALL SP; PILE = adresse de ETIQ + 1 et PC= adresse de SP.

#### **CLRF** Clear F

Z

1 cycle

**Description:** RAZ du registre F.

Exemple: PORTA EQU h'05'

ETIQ CLRF PORTA; Le PORTA est mis à "0".

#### **CLRW** Clear W

Z

1 cycle

**Description:** RAZ du registre W.

**Exemple:** ETIQ CLRW ; RAZ du registre W.

# **CLRWDT** Clear Watchdog Timer

TO,PD

1 cycle

<u>Description</u>: RAZ du Timer de Watchdog et de son pré diviseur. Les bits TO et PD du registre STATUS sont mis à "1".

**Exemple:** ETIQ CLRWDT ; RAZ du compteur Watchdog et de son pré diviseur.

# **COMF** Complement F

Z

1 cycle

<u>Description</u>: Le contenu du registre F est complémenté. Le résultat est placé dans W si l'instruction est suivie de "0". Résultat dans F si elle est suivie de "1".

**Exemple:** PORTA EQU h'05'

ETIQ COMF PORTA,1 ; Le PORTA est complémenté.

#### **DECF** Decrement F

Z

1 cycle

<u>Description</u>: Décrémente le registre F. Le résultat est placé dans W si l'instruction est suivie de "0". Résultat dans F si elle est suivie de "1".

Exemple: CONT EQU h'0F'; Case mémoire en RAM

ETIQ DECF CONT,1 ; Le compteur en RAM est décrémenté de 1.

# **DECFSZ** Decrement F and Skip if 0

1 ou 2 cycles

**<u>Description</u>**: Décrémente le registre F. Le résultat est placé dans W si l'instruction est suivie de "0". Résultat dans F si elle est suivie de "1".

Si le résultat est # 0, l'instruction suivante est éxécutée. Si le résultat est 0, on saute l'instruction suivante.

**Exemple:** CONT EQU h'0F'; Case mémoire en RAM

ETIQ DECFSZ CONT,1 ; Le compteur en RAM est décrémenté.

GOTO ETIQ ; CONT est # de 0, on continu.

GOTO FIN : CONT = 0 on viens à cette instruction.

#### **GOTO** Unconditional Branch

2 cycles

**<u>Description</u>**: Branchement inconditionnel à une adresse. Les 11 bits de poids faibles du compteur ordinal sont chargés par la valeur immédiate de l'étiquette. Les 2 bits de poids forts sont les bits 3 et 4 de PCLATH.

#### **INCF** Increment F

 $\mathbf{Z}$ 

1 cycle

**<u>Description</u>**: Incrémente le registre F. Le résultat est placé dans W si l'instruction est suivie de "0". Résultat dans F si elle est suivie de "1".

Exemple: CONT EQU h'0F'; Case mémoire en RAM

ETIQ INCF CONT,1 ; Le compteur en RAM est incrémenté de 1.

#### **INCFSZ** Increment F and Skip if 0

1 ou 2 cycles

**Description:** Incrémente le registre F. Le résultat est placé dans W si l'instruction est suivie de "0". Résultat dans F si elle est suivie de "1".

Si le résultat est # 0, l'instruction suivante est éxécutée. Si le résultat est 0, on saute l'instruction suivante.

Exemple: CONT EQU h'0F' ; Case mémoire en RAM

> ; Le compteur en RAM est Incrémenté. **ETIO INCFSZ** CONT.1

> > GOTO ETIQ ; CONT est # de 0, on continu.

; CONT = 0, on viens à cette instruction. GOTO FIN

#### **IORLW** Inclusive OR Literal with W

Z 1 cycle

**Description:** Ou logique entre le registre W et les 8 bits de la donnée littérale. Le résultat est placé dans W.

**Exemple:** ETIQ **IORLW** 0F0 ;4 bits MSB de W forcés a"1" et 4 bits LSB inchangés.

> **IORLW** h'F0'; idem

#### **IORWF** Inclusive OR W with F

Z

1 cycle

**Description:** Ou logique entre le registre W et le registre F. Le résultat est placé dans W si l'instruction est suivie de "0". Résultat dans F si elle est suivie de "1".

**Exemple:** PORTA EQU h'05'

> **IORWF** PORTA,1; PORTA = W + PORTA

## **MOVF MOVFW**

Move F

Z

1 cycle

**Description:** Le contenu du registre F est déplacé soit dans W si l'instruction est suivie de "0" soit dans F lui même si elle est suivie de "1" ou de rien. (utilisé pour tester si un registre F est nul, car le bit Z est positionné après cette instruction).

**Exemple:** PORTA EQU h'05'

**MOVF** PORTA,0; contenu du PORTA chargé dans W. MOVFW

PORTA ; contenu du PORTA chargé dans W.

PORTA,1; PORTA est chargé sur lui même. idem PORTA ; PORTA est chargé sur lui même.

# **MOVLW** Move Literal to W

1 cycle

**<u>Description</u>**: Les 8 bits de la donnée littérale sont chargés dans le registre W.

**Exemple:** ETIQ MOVLW 0A8; W = A8.

MOVLW h'A8'; idem.

### **MOVWF** Move W to F

1 cycle

**Description:** Le contenu du registre W est déplacé dans le registre F.

**Exemple:** ETIQ MOVLW h'55' ;W=55

MOVWF PORTA ; PORTA = 55 et W = 55 aussi car inchangé.

# **NOP** No Operation

1 cycle

**Description:** Aucune opération n'est effectuée.

**Exemple:** ETIQ NOP

# **OPTION** Load Option Register

1 cycle

**<u>Description</u>**: Le contenu du registre W est placé dans le registre OPTION. Tant que le registre OPTION est un registre à écriture/ lecture il est recommandé de l'adresser directement. Cette instruction sert à la compatibilité du code pour les PIC de la série 16C5x

Pour maintenir la compatibilité avec les futurs microcontrôleurs PIC de la série 16Cxx, il est recommandé de ne pas utiliser cette instruction.

# **RETFIE** Return from Interrup

2 cycles

**<u>Description</u>**: Au retour d'une interruption le compteur ordinal est chargé par l'adresse de retour qui avait été sauvée dans la pile.

Les interruptions sont autorisées par écriture du bit GIE à "1" du registre INTCON.

### **RETLW** Return with Literal inW

2 cycles

**<u>Description</u>**: Le compteur ordinal est chargé avec l'adresse qui avait été sauvegardée dans la pile ( adresse de retour) au moment de l'appel à un sous programme et le registre W est chargé par les 8 bits de la donnée littérale.

**Exemple:** ETIQ MOVLW h'03'; W = 03

CALL TABLE; appel sous programme

Suite du programme ; W=K4

; \*\*\*\*\* Zone sous programme \*\*\*\*\*\*\*\*\*\*

TABLE ADDWF PC,1; PC=PC+W=PC+3

RETLW K1
RETLW K2
RETLW K3

RETLW K4; on retourne au prog pricipal et W=K4

RETLW K5

# **RETURN** Return from Subroutine

2 cycles

**<u>Description</u>**: Au retour d'un sous programme, le compteur ordinal est chargé par l'adresse sauvegardé dans la pile ( adresse de retour).

**Exemple:** ETIQ RETURN ; PC = PILE

# **RLF** Rotate Left F through carry

**(** 

1 cycle

**Description:** 



Le contenu du registre F est décalé de 1 bit vers la gauche à travers le flag de Carry. Le résultat est placé dans W si l'instruction est suivie de "0". Résultat dans F si elle est suivie de "1".

**Exemple:** ETIQ MOVLW b'11100110' ; W=11100110

MOVWF REG ; REG = 11100110 et supposons C=0

RLF REG,1 ; REG = 11001100 et C

**RRF** Rotate Right F through carry

C

1 cycle

**Description:** 



Le contenu du registre F est décalé de 1 bit vers la droite à travers le flag de Carry. Le résultat est placé dans W si l'instruction est suivie de "0". Résultat dans F si elle est suivie de "1".

**Exemple:** ETIQ MOVLW b'11100110' ; W=11100110

MOVWF REG ; REG = 11100110 et supposons C=0

RRF REG,1; REG = 01110011 et C=0

# SLEEP Sleep

TO,PD

1 cycle

<u>Description</u>: Dans le registre STATUS: le bit PD est mis à "0" et le bit TO est mis à "1". Le Timer du Watchdog et son prédiviseur sont mis à "0". L'oscillateur du processeur est stoppé et le micro est dans le mode sommeil.

**Exemple:** ETIQ SLEEP

# SUBLW Substract W from Literal C,DC,Z 1 cycle

**<u>Description</u>**: Le registre W est retranché aux 8 bits de la donnée littérale par la méthode du complément à 2. Le résultat est placé dans le registre W.

**Exemple:** EX1 MOVLW h'01 ; W = 01

SUBLW h'02'; W = 02 - 01 = 01. Et C = 1 car résult positif et Z=0

EX2 MOVLW h'02; W = 02

SUBLW h'02'; W = 02 - 02 = 00. Et Z = 1 car résult nul et C=1

EX3 MOVLW h'03'; W = 03

SUBLW h'02'; W = 02 - 03 = FF. Et C=0 car résult négatif et Z=0

# **SUBWF** Substract W from F

C,DC,Z

1 cycle

**<u>Description</u>**: Le registre W est retranché au registre F par la méthode du complément à 2. Le résultat est placé dans le registre W si l'instruction est suivie d'un "0". Le résultat sera placé dans F si on fait suivre l'instruction d'un "1".

**Exemple:** EX1 MOVLW h'01; W = 02 et supposons MEM=03

SUBWF MEM,1; MEM = 03 - 02 = 01. Et C = 1 et Z = 0

EX2 MOVLW h'02 ; W = 02 et supposons MEM=02

SUBWF MEM,1 ; MEM = 02 - 02 = 00. Et C = 1 et Z = 1

EX3 MOVLW h'02'; W = 02 et supposons MEM= 01

SUBWF MEM,1; MEM = 01 - 02 = FF. Et C = 0 et Z = 0

# **SWAPF** Swap Nibbles in F

1 cycle

1 cycle

**<u>Description</u>**: Inversion des 4 bits LSB avec les 4 bits MSB du registre F. Si l'instruction est suivie d'un "0" le résultat est placé dans W et il est placé dans F si elle est suivie d'un "1".

**Exemple:** EX1 MOVLW h'A5'; W = A5

MOVWF MEM ; MEM=A5

SWAPF MEM.0 : W = 5A et MEM = A5

## **XORLW** Exclusive OR Literal with W

**<u>Description</u>**: Ou exclusif entre W et les 8 bits de la donnée littérale. Le résultat est placé dans W.

**Exemple:** EX1 MOVLW h'B5'; W = B5

XORLW h'AF'; W=1A

#### **XORWF** Exclusive OR with F

Z 1 cycle

<u>Description</u>: Ou exclusif entre W et le registre F. Le résultat est placé dans W si l'instruction est suivie de "0". Résultat dans F si elle est suivie de "1".

**Exemple:** ETIQ MOVLW h'B5'; W = B5 et supposons que REG = AF

XORWF REG,1; REG = 1A et W inchangé

#### FORMAT DES INSTRUCTIONS

Elles sont codées sur 14 bits. Il y a 4 catégories :

#### -1 - <u>INSTRUCTIONS ORIENTEES OCTET</u>:



# - 2 - <u>INSTRUCTIONS ORIENTEES BIT</u>:



#### - 3 - OPERATION DE CONTROLE ou OPERATION IMMEDIATE :



#### - 4 - APPEL SOUS PROGRAMME et BRANCHEMENT (CALL et GOTO) :



## **INSTRUCTIONS MOVE**

MOVWF REGISTRE = 
$$W \longrightarrow REGISTRE$$

$$\left. \begin{array}{ll} \text{MOVF} & \text{REGISTRE,1} \\ \text{MOVF} & \text{REGISTRE} \end{array} \right\} = \left. \begin{array}{ll} \text{REGISTRE} \longrightarrow & \text{REGISTRE} \end{array} \right\}$$

$$\left. \begin{array}{ll} \text{MOVF} & \text{REGISTRE,0} \\ \text{MOVFW} & \text{REGISTRE} \end{array} \right\} \; = \; \text{REGISTRE} \qquad \longrightarrow \quad \mathbf{W}$$

$$MOVLW$$
 VALEUR = VALEUR  $\longrightarrow$  W