- 1. Aşağıdaki soruları yanıtlayınız:
  - a) CMOS teknolojinin çok yaygın ve tercih edilen bir teknoloji olmasının nedenlerinden, en öncelikli 4 tanesini açıklayınız.
    - Yaklaşık 0V V<sub>DD</sub> arasında salınan geniş V<sub>sw</sub>
    - Kararlı durumda, çıkış ile ya V<sub>DD</sub>, ya da toprak arasında, her zaman bir sınırlı direnç ile sağlanan bağlantı bulunur ve böylece düşük çıkış empedansı söz konusudur (kΩ mertebelerinde). Bu da gürültüye karşı duyarlığın daha az olmasını sağlar.
    - Gate mükemmel bir biçimde yalıtıldığından ve hemen hiç dc akım çekmediğinden, giriş empedansı çok büyüktür. Böylece kuramsal olarak sonsuz fan-out söz konusudur.
    - Kararlı durumda, V<sub>DD</sub> ile toprak arasında hiçbir doğrudan bağlantı (path) yoktur. Bu da devrenin hiçbir statik güç tüketmemesi anlamına gelir.
  - b) Çalışma ortamı ısısının değişimi, ters eğilimlenmiş (reverse biased) bir diod için mi, düz eğilimlenmiş (forward biased) bir diod için mi, devre çalışma koşulları açısından daha etkin sonuçlar doğurur? Açıklayınız.

Çalışma ısısının (ambient temperature) değişimi, ters eğilimlenmiş bir diod için daha etkin sonuçlar doğurur. Çünkü ters eğilimlenmiş bir diodda akacak olan terminal akımı ( $I = I_S - I_D$ ) saturasyon akımından daha küçük bir değerdedir ve saturasyon akımı ısıya duyarlı olduğundan (çünkü bu akımı "minority carrier"ler oluşturur ve "minority carrier"lerin sayısı ısı ile artar) I akımı bundan çok etkilenir. Oysa düz eğilimlenmiş bir diodda çok büyük olan difüzyon akımı ( $I_D$ ) yanında  $I_S$  (ve  $I_S$ 'deki değişim) ihmal edilebilir değerdedir

c) Bir P-N arakesitinde "drift" akımı ile "difüzyon" akımının nasıl oluştuğunu ve hangi yönlerde aktıklarını çizerek açıklayınız. Bu iki akımın eğilimleme ile nasıl değiştiğini belirtiniz.



P-N ara kesitinde, N tarafında elektron, P tarafında da boşluk yoğunluğu fazladır. Bu durumda, şekilde gösterildiği gibi, çok yoğun olan taraftan az yoğun olan tarafa karşılıklı geçiş (difüzyon) ve bunun toplam sonucu olarak da, P tarafından N tarafına doğru bir "difüzyon akımı" oluşur. Bu geçiş sonucunda biriken farklı işaretteki elektrik yükleri, + yüklerin yığıldığı N tarafından, - yüklerin biriktiği P tarafına doğru bir elektrik alanı doğurur. Bu elektrik alanı içindeki yükler de hareketlenerek elektrik alanı yönündeki "drift akımı"nı doğurur. İleri eğilimleme difüzyon akımını (I<sub>D</sub>) artırırken, ters eğilimleme drift akımını (I<sub>S</sub>) artırır.

d) ( $C_{GC}$ ) "Gate-to-channel" sığasının  $V_{GS}$ 'ye göre değişimini ( $V_{DS}$  = 0) çizerek açıklayınız.



Kanal oluşmamışken ( $V_{\rm GS}=0$ ) toplam "gate" sığası ( $WLC_{\rm ox}$ ) "gate-body" arasında görülür.  $V_{\rm GS}$   $V_{\rm T}$ 'ye doğru arttıkça, "gate"in altında bir boşaltılmış bölge oluşmaya başlar. Bu olgu, "gate dielectric" artışına ve sığanın düşmesine yol açar.  $V_{\rm GS}=V_{\rm T}$  olduğunda, kanal oluşur ve bir iletken perde gibi "gate" ile "body" terminallerini ayırır. Bunun sonucu olarak da,  $C_{\rm GCB}$  sıfıra düşer.  $V_{\rm DS}=0$  olduğundan, transistör linear bölgede çalışmaya başlar ve toplam sığa simetri nedeniyle "gate-drain" ve "gate-source" arasında paylaşılır ( $C_{\rm GCS}=C_{\rm GCD}=WLC_{\rm ox}/2$ ). Artan VGS ile doyuma yaklaşıldığında, kanal "drain" ucunda "pinch off" nedeniyle yok olmaya başlar ve  $C_{\rm GCD}$  de sıfıra düşer. Toplam "gate" sığası da biraz azalarak "gate-source" arasında görülür ( $C_{\rm GC}=C_{\rm GCS}=2WLC_{\rm ox}/2$ )

e) Bir CMOS inverter için VTC (Voltage Transfer Characteristic) çizerek, inverter'de yer alan transistörlerin, VTC'nin belli başlı bölümlerinde, hangi çalışma bölgelerinde bulunacağını gerekçeli biçimde açıklayınız.



| Process          | 65nm CMOS          | 90nm CMOS        |
|------------------|--------------------|------------------|
| Cost of Mask Set | 3,000,000\$        | 800,000\$        |
| Die Size         | 1.5cm <sup>2</sup> | 2cm <sup>2</sup> |
| Wafer Size       | 30cm               | 20cm             |
| Die Yield        | 78%                | 85%              |
| Cost of Wafer    | 2,000\$            | 1,200\$          |
| Test Cost        | 0.68\$/die         | 0.68\$/die       |
| Packaging Cost   | 0.40\$/chip        | 0.40\$/chip      |
| Final Test Yield | 95%                | 95%              |

Bir firmada belirli bir ürün için iki üretim süreci seçeneğinden (process) birine karar verilmesi gerekmektedir. Söz konusu süreçler ile ilgili bilgiler yukarda verilmektedir. Pazarlama birimi, bu ürünün yaklaşık 500,000 adet satılmasını beklemektedir. Hangi seçeneğin ekonomik bakımdan daha uygun olacağını açıklayarak belirtiniz.

dies per wafer = 
$$\frac{\pi \times (wafer\ diameter\ /\ 2)^2}{die\ area} - \frac{\pi \times wafer\ diameter}{\sqrt{2 \times die\ area}}$$

65nm CMOS süreç için :

dies per wafer = 
$$\frac{3.14 \times \left(\frac{30}{2}\right)^{2}}{1.5} - \frac{3.14 \times 30}{\sqrt{2 \times 1.5}} = 416$$
die cost = 
$$\frac{\cos t \text{ of wafer}}{\text{dies per wafer} \times \text{yield}} = \frac{2000}{416 \times 0.78} = 6.16\$$$

$$die cost = \frac{cost \ of \ wafer}{dies \ per \ wafer \times vield} = \frac{2000}{416 \times 0.78} = 6.16$$
\$

$$variable\ cost = \frac{die\ cost\ +\ test\ cost\ +\ packaging\ cost}{final\ test\ yield} = \frac{6.16 + 0.68 + 0.40}{0.95} = 7.62\$$$

fixed cost = cost of mask set = 3,000,000\$

$$cost\ per\ IC = variable\ cost + \frac{fixed\ cost}{production\ volume} = 7.62 + \frac{3,000,000}{500,000} = 13.62$$
\$

Benzer biçimde, 90nm CMOS süreç için :

 $dies\ per\ wafer = 125$ 

die cost = 11.29\$

variable cost = 13.02\$

 $fixed\ cost = 800,000\$$ 

cost per IC = 14.62\$ Bulunur. Buna göre, 500,000 adet üretim için 65nm süreç daha uygun olmaktadır.

| Deney | V <sub>GS</sub> | V <sub>DS</sub> | V <sub>BS</sub> | I <sub>D</sub> | Çalışma Böl. |
|-------|-----------------|-----------------|-----------------|----------------|--------------|
| 1     | 1V              | 0.6V            | 0V              | 69.99µA        | Vel. Sat     |
| 2     | 1V              | 0.2V            | 0V              | 40.64µA        | Linear       |
| 3     | 0.4V            | 0.8V            | 0V              | 12.93µA        | Sat.         |
| 4     | 0.4V            | 0.6V            | 0V              | 10.51µA        | Sat.         |
| 5     | 0.2V            | 0.6V            | 0V              | 0.71µA         | Sat          |

W/L =  $0.12\mu m/0.1\mu m$  olan bir NMOS transistör için yapılan 5 ayrı deneyde yukardaki ölçümler bulunmuştur. Bu transistör için geçerli  $V_{TO}$ ,  $\lambda$ , k' ve  $V_{DSAT}$  değerlerini bulunuz.

Deney 4 ve 5'i kullanarak iki denklem yazıp, ilk denklemi ikinci denkleme bölersek:

$$\frac{10.51 = k' \frac{W}{2L} (0.4 - V_T)^2}{0.71 = k' \frac{W}{2L} (0.2 - V_T)^2} \rightarrow 14.8 = \frac{(0.4 - V_T)^2}{(0.2 - V_T)^2} \rightarrow 3.85 = \frac{0.4 - V_T}{0.2 - V_T} \rightarrow V_T = 0.13V \ buluruz$$

Benzer şekilde 3 ve 4 numaralı deneyler, aynı  $V_{GS}$ , farklı  $V_{DS}$  değerlerine sahip olduklarından  $\lambda$ 'yı bulmada kullanılabilir:

$$\frac{12.93 = k' \frac{W}{2L} (0.4 - V_T)^2 (1 + \lambda 0.8)}{10.51 = k' \frac{W}{2L} (0.4 - V_T)^2 (1 + \lambda 0.6)} \rightarrow 1.23 = \frac{1 + \lambda 0.8}{1 + \lambda 0.6} \rightarrow \lambda = 3.71 \text{V}^{-1} \ buluruz$$

Bulduklarımızı deney 4 de yerine koyarak k' değerini bulabiliriz:

$$10.51 = k' \frac{0.12}{2 \times 0.1} (0.4 - 0.13)^2 (1 + 3.71 \times 0.6) \rightarrow k' = 74.5 \mu A / V^2$$

Deney 1 kullanılarak da V<sub>DSAT</sub> bulunabilir:

$$I_D = k' \frac{W}{L} \left[ \left( V_{GS} - V_T \right) V_{DSAT} - \frac{V_{DSAT}^2}{2} \right] \left( 1 + \lambda V_{DS} \right)$$

$$69.99 = 74.5 \times 1.2 \left[ (1 - 0.13) V_{DSAT} - \frac{V_{DSAT}^{2}}{2} \right] (1 + 3.71 \times 0.6) \rightarrow V_{DSAT} = 0.35 V_{DSAT}$$





Yandaki devrede  $V_{in}$  = 0V durumunda uzun süre bekledikten sonra, aniden ( $t_r$  = 0s)  $V_{DD}$  = 5V olmaktadır. Devrede kullanılan NMOS transistörün doyum akımının  $I_{Dsat}$  = 5mA olduğu ve doyuma girdiği anda  $V_{Dsat}$  = 4V olduğu bilinmektedir. "Channel length modulation" ve "velocity saturation" söz konusu değildir.

- i) V<sub>T0n</sub> ve k<sub>n</sub> değerlerini bulunuz
- ii) T<sub>pHL</sub> = 1.725ns olarak ölçüldüğüne göre, NMOS'un eşdeğer direncini (R<sub>eqn</sub>) bulunuz

**i)**  $V_{in}$  uzun süre 0V olduğunda NMOS kesimde, PMOS iletimde olacağından,  $C_L$  sğacı  $V_{DD}$  gerilimine kadar dolar. Sonra  $V_{in}$  aniden 5V olduğunda NMOS için  $V_{DS} = V_{DD} = 5V = V_{GS}$  olacağından NMOS doyuma (saturation) girer. Doyum sınırında  $V_{DS} = V_{GS} - V_T$  olduğuna göre:

 $V_{DSat} = 4 = 5 - V_T$  olmalıdır. Buradan  $V_T = V_{T0n} = 1V$  bulunur.

Öte yandan,  $I_{Dsat} = (k_n/2)(V_{GS} - V_{T0n})^2$  veya  $k_n = 2I_{Dsat}/(V_{GS} - V_{T0n})^2$  değerleri yerlerine koyarsak

$$k_0 = (2 \times 5 \times 10^{-3}) / 4^2 = 0.625 \times 10^{-3} \text{ A/V}^2 \text{ bulunur.}$$

ii) Çıktının yüksek gerilimden alçak gerilime düşüşü tamamen NMOS üzerinden olur. Tanım gereği bu düşüşün gecikme süresi de yüksek değerin %50'sine ineceği ana kadar geçen süredir ve

 $t_{pHL} = 0.69 \times R_{eqn} \times C_L$  olarak hesaplanır. Değerleri yerlerine koyarsak:

$$1.725 \times 10^{-9} = 0.69 \times R_{eqn} \times 1 \times 10^{-12}$$
 buradan da,  $R_{eqn} = 2.5k$  bulunur



Yukarıdaki "short channel" transistör için k' = 100  $\mu$ A/V², V<sub>T0</sub> = 0.5V, V<sub>DSAT</sub> = 0.5V,  $\lambda$ =0,  $\gamma$  = 0, W/L = 0.5/0.25, V<sub>DD</sub> = 2.5V, R = 40k $\Omega$  olarak verilmektedir. Devrenin 0-2.5V arasındaki girdi değişimine karşın çıktı değişimini gösterecek VTC'sini çiziniz. Parçalı doğrusal (piecewise-linear) VTC'nin her bölümü için hesaplamalarınızı ve gerekçenizi açıkça belirtiniz.

$$0 < V_{in} < 0.5V \rightarrow diod\ off, transist\"{o}r\ linear \rightarrow V_{out} = V_{in}$$

 $V_{in} = 2.5V \rightarrow transistör vel. sat kabul edelim$ 

$$V_{out} = V_D + Rk \frac{W}{L} \left[ \left( V_{DD} - V_{T0} - V_{out} \right) V_{DSAT} - \frac{V_{DSAT}^2}{2} \right]$$

$$=0.5+40\times10^{3}\times100\times10^{-6}\times\frac{0.5}{0.25}\left[\left(2.5-0.5-V_{out}\right)0.5-\frac{0.5^{2}}{2}\right] \rightarrow V_{out}=1.5V \ buluruz.$$

vel.sat varsayımımızı test edelim :  $V_{DS} = V_{in} - V_{out} = 2.5 - 1.5 = 1V > V_{DSAT}$  varsayım geçerli vel. sat başladığı andaki  $V_{in}$  değerini bulalım :  $V_{DSAT} = V_{insat} - V_{outsat} \rightarrow 0.5 = V_{insat} - 1.5$   $V_{insat} = 2V$  buluruz. Buna göre  $V_{in} = 2V$  olduktan sonra  $V_{out} = 1.5V$  da sabit kalacaktır  $\lambda = 0$  olduğuna göre,  $I_{Dsat}$  akımı da sabit olmalıdır. Bu akım :

$$I_{Dsat} = (V_{out} - V_D) / R = (1.5 - 0.5) / 40 \times 10^3 = 25 \mu A \ olacaktur.$$

Buna göre eşdeğer transistör direnci  $R_{\rm M}=V_{\rm DSAT}$  /  $I_{\rm Dsat}=0.5V$  /  $25\mu A=20k\Omega$  olur.

0.5V < Vin < 2V arasında  $V_{out} = V_D + V_{in} \frac{R}{R + R_M}$  olur. Değerleri yerine koyarsak :

 $V_{out} = 0.5V + \frac{40}{60}V_{in} = 0.5V + \frac{1}{1.5}V_{in}$  olacaktır. Bu bulgulara göre VTC'yi çizebiliriz



NOT: Soruların puan ağırlıkları eşittir.

SÜRE: 100 dakika

$$I_{D} = k' \frac{W}{L} \left[ \left( V_{GS} - V_{T} \right) V_{\min} - \frac{V_{\min}^{2}}{2} \right] \left( 1 + \lambda V_{DS} \right) \qquad V_{\min} = \min \left[ \left( V_{GS} - V_{T} \right), \ V_{DS}, \ V_{DSAT} \right]$$
 dies per wafer = 
$$\frac{\pi \times (wafer \ diameter / 2)^{2}}{die \ area} - \frac{\pi \times wafer \ diameter}{\sqrt{2 \times die \ area}}$$