# 电子科技大学计算机科学与工程学院

# 标准实验报告

(实验) 课程名称 计算机系统结构综合实验

电子科技大学教务处制表

## 实 验 报 告

学生姓名: 卢晓雅 学 号: 2020080904026 指导教师: 王华 实验地点: 清水河校区主楼 A2 区 实验时间: 5 月 19 日下午

- 一、实验室名称: 国家级计算机实验教学示范中心
- 二、实验项目名称:解决控制冒险问题
- 三、实验学时: 4

### 四、实验原理:

- 一)控制冒险: 当程序中遇到分支和跳转指令的时候,可能会改变流水线的执行顺序,依次进入流水线的指令不一定会被执行,因而产生冒险。所以必须进行检测分析以保证流水线执行结果的正确性。
- 二)如何检测出控制冒险?
- 1. 译码级检测
  - 1) 分支指令

本系统指令集中包含两条分支指令:

- ▶ beq rs,rt,label //if(rs==rt) PC←label
- ▶ bne rs,rt,label //if(rs! =rt) PC←label

分支指令的重要判定条件是两个寄存器值是否相等,正常情况下这个 exe\_z 信号在 EXE 级产生,届时后面有两条指令已经进入流水线。如果在 ID 级增加比较电路,提前获取 exe\_z 信号,就让后面进入流水线的指令变为一条,这是方案的第一步。即,将 exe\_z 信号变为 id\_z 信号,表达式为:

id\_z =(rs== rt )?1'b1 : 1'b0; 或者 id\_z = ~|(rs ^rt );

接下来,如果分支条件满足,已经进入取指阶段的指令对流水线来说就不应该执行,所以应该考虑如何让该指令对流水线不造成任何影响。这是第二步。

具体操作方案是: 让取指阶段的 IF\_Inst 信号受控。而跟分支指令密切相关的是 pcsource 信号。修改 IF\_Inst 的表达式如下:

IF\_Inst = (pcsource == 2'b01) ? 32'h0 : IF\_Inst\_org;

这里增加一个 IF\_Inst\_org 信号,表示按照流水线顺序从 inst\_ROM 中取出的指令。32h0 是一条无效指令,即如果分支成立,进入流水线的就是一条无效指令,否则就一切照旧。

#### 2) 跳转指令

本系统包含一条跳转指令

jump target //PC←target

该指令是无条件跳转,生命周期只有 IF 和 ID 两个阶段,所以只需要考虑对进入取指阶段的指令进行处理即可,修改 IF Inst 为:

IF\_Inst = (pcsource ==2'b10) ? 32'h0 : IF\_Inst\_org;

信号代表的含义同上所述。

综合考虑分支和跳转指令,IF\_Inst 信号的表达式最终为:

IF\_Inst = (pcsource==2'b01||pcsource==2'b10) ? 32'h0 : IF\_Inst\_org;

### 2. 执行级检测

这里只涉及分支指令。在执行级检测就不需要额外添加比较电路

了。此时要考虑的问题有:

▶ 分支条件成立时,已经进入流水线 IF 和 ID 级的指令需要作废操作方案: 需修改 IF\_Inst 和 ID\_Inst:

IF\_Inst = (pcsource==2'b01||pcsource==2'b10) ? 32'h0 : IF\_Inst\_org; ID\_Inst = (pcsource ==2'b01) ? 32'h0 : ID\_Inst\_org;

➤ 分支条件成立时,在原来 ID 级生成的 bpc 信号是否还有效? 答案: 无效,因为在 ID 级生成的 bpc 信号与当前 exe 级的分支指令无关。

### 操作方案:

(1) 重新计算 bpc 信号, 其表达式如下:

bpc=branch?(exe\_pc4+{ {14{EXE\_Inst[25]}}} ,EXE\_Inst[25:10],2'b00} )
 : id\_bpc;

branch 信号表达式如下:

branch = ( (EXE\_Inst[31:26]==6'b001111 && exe\_z == 1'b1) || (EXE\_Inst[31:26]==6'b010000 && exe\_z == 1'b0)) ? 1'b1 : 1'b0;

branch 信号代表分支是否成功(高电平有效),由于分支在 exe 级进行检测,所以需要通过 EXE\_Inst 和 exe\_z 信号状态进行判定。还需要通过 ID/EXE 流水线寄存器多传递一个 EXE\_Inst 信号和 exe\_pc4 信号。

(2) 直接在 ID\_EXE 流水线寄存器多传递一个 bpc 信号,ID 级产生的 bpc 为 id\_bpc,传递到 EXE 级的为 exe\_bpc(需修改流水线 CPU 架构图)。

bpc=branch?exe\_bpc : id\_bpc;

▶ 分支条件成立时,ID 级生成的 pcsource 信号是否有效?

答案:无效,因为原来的 pcsource 信号的产生条件之一 op 均是 ID 级的 op,而分支指令已经在 EXE 级,ID 级指令是另外一条指令,所以需要分开进行判断。具体的表达式为:

pcsource = branch ? 2'b01:ID\_Inst[31:26] == 6'b010010 ?2'b10:2'b00; 综上,必须定义 branch 信号。

▶ 分支条件成立时, ID 级生成的写信号是否有效?

答案:分支条件成立,意味着其后进入流水线的指令无效,因此,在 ID 级生成的写信号无效,应该重新进行描述。具体的操作方案是:

id\_wmem = branch? 1'b0 : id\_wmem\_org;

id\_wreg = branch? 1'b0 : id\_wreg\_org; 各个信号代表的含义同前所述。

### 五、实验目的:

- 1. 进一步掌握流水线 CPU 和单周期 CPU 的区别;
- 2. 进一步熟悉 Verilog HDL 硬件设计语言;
- 3. 熟悉和掌握开发平台 Xilinx ISE Design Suite 14.7 集成开发系统的操作方法;
- 4. 进一步理解和掌握流水线控制冒险的概念和解决方法。

### 六、实验内容:

1. 掌握控制冒险问题的成因,充分理解采用 ID 级检测和 EXE 级检测两种方式解决分支指令控制冒险问题的原理,以及如何解决跳转指

令的控制冒险问题;

- 2. 完成在 ID 级检测解决控制冒险问题,分析具体代码并给出仿真结果,结合 inst ROM 中的指令序列进行详尽分析说明
- 3. 完成在 EXE 级检测解决控制冒险问题,对于跳转指令仍然只能在 ID 级进行检测。分析具体代码并给出仿真结果,结合 inst\_ROM 中的 指令序列进行详尽分析说明
- 4. 结合数据冒险,设计一个能处理两种冒险的系统。

#### 七、实验器材:

同实验一

### 八、实验步骤:

同实验一

### 九、实验数据及结果分析:

- 一) ID 级检测解决控制冒险
- 1.修改后的模块介绍
- 1) 顶层模块

### 完整代码如下:

```
22 module SCCPU(Clock, Resetn, PC,
23
      id ra, id rb, id z, pcsource,
       if_inst_org, if_inst, id_inst,
24
       exe_Alu_Result
25
26
       );
27
       input Clock, Resetn;
       output [31:0] PC, if_inst, exe_Alu_Result, if_inst_org, id_ra, id_rb, id inst;
28
29
       output id z;
       output [1:0] pcsource;
31
       wire [31:0] mem_Alu_Result, wb_Alu_Result;
32
       wire [31:0] mem_mo, wb_mo; // 各阶段的inst,Alu_Result, mo
34
                                   // rom5和reg9的内容,检验指令是否正确执行
35
       wire [31:0] m5, r9;
36
       wire [31:0] bpc, jpc, if_pc4, id_pc4;
37
```

```
38
39
         wire [31:0] wdi;
40
         wire [31:0] exe_ra, exe_rb, mem_rb;
         wire [31:0] id_imm, exe_imm;
41
42
         wire [4:0] id_rn, exe_rn, mem_rn, wb_rn;
 43
         wire id_wreg, exe_wreg, mem_wreg, wb_wreg;
         wire id_m2reg, exe_m2reg, mem_m2reg, wb_m2reg;
46
         wire id wmem, exe wmem, mem wmem, id_aluimm, exe_aluimm; wire [2:0] id_aluc, exe_aluc;
47
48
         wire id shift, exe shift;
49
         // 将stall信号传入PC和IR
         IF_STAGE stagel (Clock, Resetn, pcsource, bpc, jpc, if_pc4, if_inst_org, PC);
52
53
         // 如果转移,则废除分支或转移指令之后的指令,换成32'h0
54
         assign if inst = (pcsource ==2'b01 || pcsource ==2'b10) ? 32'h0 : if inst org;
55
56
         _asign id_z = (id_ra == id_rb)?1'b1:1'b0; // 将操作数的比较提前到ID 阶段
// 或者 <del>id_a = ~|( id_</del>a ^ id_b );
57
58
59
         IF ID IR (if pc4, if inst, Clock, Resetn, id pc4, id inst);
60
61
         ID STAGE stage2 (id pc4, id inst, id rn, wdi, Clock, Resetn, bpc, jpc, pcsource,
62
                     id m2reg, id wmem, id aluc, id aluimm, id ra, id rb, id imm, r9, id shift, id wreg,
63
64
                    id z, wb wreg, wb rn);
65
         ID_EXE id_exe_reg (Clock, Resetn,
66
                    id_m2reg,id_wmem,id_aluc,id_aluimm,id_shift,id_wreg,
68
                    id_ra,id_rb,id_imm,id_rn,
                    exe_m2reg,exe_wmem,exe_aluc,exe_aluimm,exe_shift,exe_wreg,
69
70
                    exe ra, exe rb, exe imm, exe rn
71
73
         //z信号直接连到pc模块,不使用nop的情况下不会正确转移
74
         EXE_STAGE stage3 (exe_aluc, exe_aluimm, exe_ra, exe_rb, exe_imm, exe_shift, exe_Alu_Result, z);
75
         EXE_MEM exe_mem_reg (Clock, Resetn,
76
                 exe_Alu_Result, exe_rb, exe_wmem, exe_m2reg, exe_wreg, exe_rn,
                 mem_Alu_Result, mem_rb, mem_wmem, mem_m2reg, mem_wreg, mem_rn
79
80
        // Alu Result[6:2]报错: Cannot index into non-array mem Alu Result
81
         // 将Alu_Result[6:2]改为直接传入完整的Alu_Result信号
82
        MEM_STAGE stage4 (mem_wmem, mem_Alu_Result, mem_rb, Clock, mem_mo, m5);
        MEM_WB mem_wb_reg (Clock, Resetn,
85
                    mem Alu Result, mem m2reg, mem wreg, mem rn, mem mo,
86
                    wb_Alu_Result,wb_m2reg,wb_wreg,wb_rn,wb_mo);
87
         WB_STAGE stage5 (wb_Alu_Result, wb_mo, wb_m2reg, wdi); //wdi写入寄存器堆的数据直连到ID_STAGE即可
91 endmodule
```

将操作数的比较提前到 ID 阶段,产生 zero 标志 id\_z, Control\_Unit 不需要修改,只要将 id\_z 传入,代替之前代码中的 rsrtequ 即可。 当转移发生时,废除转移指令的后一条指令,即将该指令改为 0,所 以将 IF\_STAGE 生成的信号改成 if\_inst\_org, if\_inst = (pcsource ==2'b01 || pcsource ==2'b10) ? 32'h0 : if\_inst\_org; 将 if\_inst 传入 IR 寄存器。

### 2. 初始化部分

1)寄存器堆初始化(该模块完整代码):

同实验一

2) 数据存储器初始化(该模块完整代码):

同实验一

### 3) 指令存储器初始化:

| 指令地   | 汇编指令              | 机器指令         | 备注        |
|-------|-------------------|--------------|-----------|
| 址     |                   |              |           |
| 6'h01 | addi r1,r1,0x0004 | 32'h14001021 |           |
| 6'h02 | or r4,r5,r6       | 32'h042010a6 |           |
| 6'h03 | ori r6,r2,0x00cc  | 32'h28033046 | 无冒险3条     |
| 6'h04 | beq r1,r1,6'h03   | 32'h3c000c21 | 分支指令,跳    |
|       |                   |              | 转到地址 0x08 |
| 6'h05 | addi r1,r1,0x0005 | 32'h14001421 |           |
| 6'h08 | addi r1,r1,0x0004 | 32'h14001021 |           |
| 6'h09 | beq r3,r4,6'h06   | 32'h3c001883 | 分支指令,不    |
|       |                   |              | 相等则不跳转    |
| 6'h0a | add r5,r3,r4      | 32'h00101464 |           |
| 6'h0b | jump 0x0000001    | 32'h48000001 | 跳转指令      |
| 6'h0c | and r2,r2,r1      | 32'h04100841 |           |

该模块完整代码:

```
21 module Inst ROM(a,inst
       );
22
       input [5:0] a;
23
        output [31:0] inst;
24
25
       wire [31:0] rom [0:63];
26
        assign rom[6'h00]=32'h00000000;
27
28
                                        //addi rl,rl,0x0004 rl=0x00000005
29
       assign rom[6'h01]=32'h14001021;
                                        //or r4,r5,r6 r4=0x00000007
30
       assign rom[6'h02]=32'h042010a6;
31
        assign rom[6'h03]=32'h28033046;
                                        //ori r6,r2,0x00cc r6=0x000000ce
       assign rom[6'h04]=32'h3c000c21; //beq rl,rl,6'h03 offset=0x0003, 相等则转移到5+3=0x08
32
33
        assign rom[6'h05]=32'h14001421;
                                       //addi rl,rl,0x0005 rl=0x0000000a
34
35
       assign rom[6'h08]=32'h14001021; //addi r1,r1,0x0004 r1=0x00000009
36
       assign rom[6'h09]=32'h3c001883;
                                        //beq r3,r4,6'h06 offset=6, 不相等则不跳转
37
38
        assign rom[6'h0a]=32'h00101464; //add r5,r3,r4 r5=0x00000007
39
       assign rom[6'h0b]=32'h48000001; //jump 0x0000001 无条件转移到01h处
40
41
        assign rom[6'h0c]=32'h04100841;
                                       //and r2,r2,r1 r2=0x00000000
42
43
        assign inst=rom[a];
44
    endmodule
45
```

### 仿真测试代码如下:

```
25 module SSCPU test;
26
       // Inputs
27
28
       reg Clock;
       reg Resetn;
29
30
31
       // Outputs
       wire [31:0] PC, id ra, id rb;
32
       wire id z;
33
       wire [1:0] pcsource;
34
       wire [31:0] if inst_org;
35
36
       wire [31:0] if_inst, id_inst;
37
       wire [31:0] exe_Alu_Result;
38
       // Instantiate the Unit Under Test (UUT)
39
40
        SCCPU uut (
41
          .Clock(Clock),
          .Resetn (Resetn),
42
          .PC(PC),
43
          .id ra(id ra),
44
45
          .id rb(id rb),
46
          .id z(id z),
          .pcsource (pcsource),
47
           .if inst org(if inst org),
48
           .if_inst(if_inst),
49
           .id inst(id inst),
50
           .exe_Alu_Result(exe_Alu_Result)
51
52
       );
```

```
53
54
        initial begin
55
           // Initialize Inputs
           Clock = 0;
56
           Resetn = 0;
57
58
59
           #50;
60
           Resetn = 1;
61
        end
62
        always #50 Clock=~Clock;
63
64
65
    endmodule
```

### 仿真结果如下(截图):



### 仿真结果分析:

如图所示,前三条指令正常运行,第四条指令转移条件成立, pcsource=01,发生跳转,已进入IF阶段的下一条指令被废除(变成 0组成的空指令)。

成功跳转后指令继续运行,之后遇到转移条件不成立的分支指令,则不发生跳转,pc=0x30时,jump指令移动到ID阶段,pcsource=10,

直接跳转到第一条指令,已进入 IF 阶段的下一条指令也被废除。 时钟信号的设置同实验三,传入 RegFile 的时钟信号与全局的时钟信 号相反,即在时钟的下降沿完成写入寄存器,使得后半个周期能读到 最新数据。

### 结论:

整体运行符合预期。

- 二) 跳转用 ID 级检测,分支用 EXE 级检测
- 1.修改后的模块介绍
- 1) 顶层模块

完整代码如下:

```
22 module SCCPU(Clock, Resetn, PC, bpc,
      if_inst_org, if_inst,
id_inst_org, id_inst,
23
24
25
      exe_inst,
26
      pcsource, branch,
27
      exe_Alu_Result
28
       );
29
       input Clock, Resetn;
        output [31:0] PC, if_inst_org, if_inst, id_inst, id_inst_org, exe_inst;
30
       output [31:0] bpc, exe_Alu_Result;
31
       output branch;
32
33
       output [1:0] pcsource;
34
       wire [31:0] mem_mo, wb_mo; // 輸出pc, 各阶段的inst,Alu Result, mo
35
                                     // 输出rom5和reg9的内容,检验指令是否正确执行
        wire [31:0] m5, r9;
36
37
       wire [1:0] pcsource org;
38
       wire [31:0] jpc, if pc4, id pc4, id bpc, exe bpc;
39
40
        wire [31:0] wdi, mem Alu Result, wb Alu Result;
41
        wire [31:0] id ra, exe ra, id rb, exe rb, mem rb;
42
        wire [31:0] id_imm, exe_imm;
43
        wire [4:0] id_rn, exe_rn, mem_rn, wb_rn;
45
46
        wire id wreg, exe wreg, mem wreg, wb wreg;
47
        wire id m2reg, exe m2reg, mem m2reg, wb m2reg;
48
       wire id wmem, exe wmem, mem wmem, id aluimm, exe aluimm;
49
```

```
wire [2:0] id aluc, exe aluc;
50
         wire id_shift, exe_shift, z;
53
54
         IF_STAGE stagel (Clock, Resetn, pcsource, bpc, jpc, if_pc4, if_inst_org, PC);
                 if inst = (branch||id_inst[31:26] == 6'b010010) ? 32'h0 : if_inst_org;
56
57
         IF_ID IR (if_pc4, if_inst, Clock, Resetn, id_pc4, id_inst_org);
         ID_STAGE stage2 (id_pc4, id_inst_org, id_rn, wdi, Clock, Resetn, id_bpc, jpc, pcsource_org,
                      id m2reg, id wmem, id_aluc, id_aluimm, id_ra, id_rb, id_imm, r9, id_shift, id_wreg, z, wb_wreg, wb_rn);
59
60
61
         assign pcsource = (swe_inst[31:26] == 6'b001111 &&exe_z)
|| (eve_inst[31:26] == 6'b010000 && ~exe_z) ? 2'b01: (id_inst[31:26] == 6'b010010) ? 2'b10 : 2'b00;
62
63
64
          assign branch = ((exe_inst[31:26]==6'b001111 && exe_z == 1'b1)
|| (exe_inst[31:26]==6'b010000 && exe_z == 1'b0)) ? 1'b1 : 1'b0;
65
66
67
68
           ssign id_inst = branch ? 32'h0 : id_inst_org;
69
70
71
         assign bpc = branch ? exe_bpc: id_bpc;
72
73
         ID_EXE id_exe_reg (Clock, Resetn,
                      id m2reg, id wmem, id aluc, id aluimm, id shift, id wreg,
                      id_ra,id_rb,id_imm,id_rn, id_inst, id_bpc,
75
76
                      exe_m2reg,exe_wmem,exe_aluc,exe_aluimm,exe_shift,exe_wreg,
                      exe_ra,exe_rb,exe_imm,exe_rn, exe_inst, exe_bpc
77
         // 产生exe z信号
79
         EXE STAGE stage3 (exe aluc, exe aluimm, exe ra, exe rb, exe imm, exe shift, exe Alu Result, exe z);
80
         EXE_MEM exe_mem_reg (Clock, Resetn,
                  exe Alu Result, exe rb, exe wmem, exe m2reg, exe wreg, exe rn, mem Alu Result, mem rb, mem wmem, mem m2reg, mem wreg, mem rn
83
86
          // Alu_Result[6:2]报错: Cannot index into non-array mem_Alu_Result
87
         MEM_STAGE stage4 (mem_wmem, mem_Alu_Result[4:0], mem_rb, Clock, mem_mo, m5);
         MEM_WB mem_wb_reg (Clock, Resetn,
                      mem_Alu_Result,mem_m2reg,mem_wreg,mem_rn,mem_mo,
                      wb_Alu_Result,wb_m2reg,wb_wreg,wb_rn,wb_mo);
         WB_STAGE stage5 (wb_Alu_Result, wb_mo, wb_m2reg, wdi); //wdi写入寄存器堆的数据直连到ID_STAGE即可
96 endmodule
```

分支指令在 EXE 阶段处理, 跳转指令在 ID 阶段处理。

使用 EXE 阶段产生的 zero 标志,结合指令的 op 码产生 pcsource,之前代码中的 pcsource 不再起作用,为了方便修改,直接将在顶层代码中修改为 pcsource\_org,并不再使用。

增加表示分支是否成立的信号 branch,从而判断转移指令之后的两条进入流水线的指令是否需要废除。

原来的 bpc 是在 ID 阶段产生的,现在需要使用流水线寄存器将其传递到 EXE 阶段,如果分支成立的话,就将 exe\_bpc 传入 PC 部件。

### 1) ID\_EXE 流水段寄存器模块

完整代码如下:

```
21 module ID EXE(clk, clrn,
                id_m2reg,id_wmem,id_aluc,id_aluimm,id_shift,id_wreg,
                 id_qa,id_qb,id_imm,id_rn,id_inst,id_bpc,
24
                 exe_m2reg,exe_wmem,exe_aluc,exe_aluimm,exe_shift,exe_wreg,
25
                exe_qa,exe_qb,exe_imm,exe_rn,exe_inst,exe_bpc
26
27
28
        input clk, clrn;
        input id m2reg,id wmem,id aluimm,id shift,id wreg;
29
        input[2:0] id_aluc;
30
        input[31:0] id_inst,id_qa,id_qb,id_imm,id_bpc;
31
32
        input[4:0] id rn;
33
        output exe_m2reg,exe_wmem,exe_aluimm,exe_shift,exe_wreg;
34
35
        output[2:0] exe_aluc;
36
        output[31:0] exe_inst,exe_qa,exe_qb,exe_imm,exe_bpc;
        output[4:0] exe_rn;
37
38
        reg exe_m2reg,exe_wmem,exe_aluimm,exe_shift,exe_wreg;
40
        reg[2:0] exe_aluc;
        reg[31:0] exe_qa,exe_qb,exe_imm,exe_inst,exe_bpc;
41
        reg[4:0] exe rn;
        always @ (posedge clk or negedge clrn)
44
45
           if(clrn==0)
             begin
46
47
                exe m2reg<=0;
                 exe_wmem<=0;
48
                 exe_aluc<=0;
49
                 exe aluimm<=0;
                 exe shift<=0;
51
                exe wreg<=0;
52
                exe qa<=0;
53
54
                exe qb<=0;
                exe_imm<=0;
55
56
                exe rn<=0;
                exe_inst<=0;
                exe_bpc<=0;
58
59
             end
          else
60
             begin
                exe_m2reg<=id_m2reg;
62
                 exe_wmem<=id_wmem;
63
64
                 exe aluc<=id aluc;
65
                 exe aluimm<=id aluimm;
                 exe shift<=id shift;
66
                 exe wreg<=id wreg;
67
68
                 exe qa<=id qa;
                 exe_qb<=id_qb;
69
70
                 exe imm<=id imm;
71
                 exe rn<=id rn;
                 exe inst<=id inst;
72
73
                 exe bpc<=id bpc;
75 endmodule
```

由于 EXE 阶段需要用到 inst 产生 pcsource 和 branch,并将 bpc 传递到 EXE 阶段,该流水段寄存器需要传入 id\_inst 和 id\_bpc,写到 exe\_inst 和 exe\_bpc。

### 3. 初始化部分

1) 寄存器堆初始化(该模块完整代码):

### 同实验一

4) 数据存储器初始化(该模块完整代码):

### 同实验一

### 5) 指令存储器初始化:

| 指令地   | 汇编指令              | 机器指令         | 备注        |
|-------|-------------------|--------------|-----------|
| 址     |                   |              |           |
| 6'h01 | addi r1,r1,0x0004 | 32'h14001021 |           |
| 6'h02 | or r4,r5,r6       | 32'h042010a6 |           |
| 6'h03 | ori r6,r2,0x00cc  | 32'h28033046 | 无冒险3条     |
| 6'h04 | beq r1,r1,6'h03   | 32'h3c000c21 | 分支指令,跳    |
|       |                   |              | 转到地址 0x08 |
| 6'h05 | addi r1,r1,0x0005 | 32'h14001421 |           |
| 6'h06 | add r1,r1,r1      | 32'h00100421 |           |
| 6'h07 | and r2,r2,r1      | 32'h04100841 |           |
| 6'h08 | addi r1,r1,0x0004 | 32'h14001021 |           |
| 6'h09 | beq r3,r4,6'h06   | 32'h3c001883 | 分支指令,不    |
|       |                   |              | 相等则不跳转    |
| 6'h0a | add r5,r3,r4      | 32'h00101464 |           |
| 6'h0b | jump 0x0000001    | 32'h48000001 | 跳转指令      |
| 6'h0c | and r2,r2,r1      | 32'h04100841 |           |

### 该模块完整代码:

```
21 module Inst_ROM(a,inst
22
23
        input [5:0] a;
24
        output [31:0] inst;
25
        wire [31:0] rom [0:63];
26
        assign rom[6'h00]=32'h00000000;
28
        assign rom[6'h01]=32'h14001021;
                                          //addi rl,rl,0x0004 rl=0x00000005
29
        assign rom[6'h02]=32'h042010a6;
                                          //or r4,r5,r6 r4=0x00000007
30
        assign rom[6'h03]=32'h28033046;
                                          //ori r6,r2,0x00cc r6=0x000000ce
31
        assign rom[6'h04]=32'h3c000c21;
                                          //beq rl,rl,6'h03 offset=0x0003, 相等则转移到5+3=0x08
32
33
                                          //addi rl,rl,0x0005 rl=0x0000000a
        assign rom[6'h05]=32'h14001421;
34
        assign rom[6'h061=32'h00100421;
35
                                          //add rl,rl,rl
        assign rom[6'h07]=32'h04100841;
36
                                          //and r2,r2,r1
37
38
        assign rom[6'h08]=32'h14001021;
                                          //addi rl,rl,0x0004 rl=0x00000009
        assign rom[6'h09]=32'h3c001883;
                                          //beq r3,r4,6'h06 offset=6, 不相等则不跳转
        assign rom[6'h0a]=32'h00101464;
                                          //add r5,r3,r4 r5=0x00000007
40
        assign rom[6'h0b]=32'h48000001;
                                          //jump 0x0000001 无条件转移到01h处
41
42
        assign rom[6'h0c]=32'h04100841;
                                          //and r2,r2,r1 r2=0x00000000
43
       assion inst=rom[a]:
44
45 endmodule
```

#### 4. 仿真

#### 仿真测试代码如下:

```
25 module SSCPU test;
       // Inputs
27
       reg Clock;
28
29
       reg Resetn;
30
       // Outputs
31
       wire [31:0] PC;
32
       wire [31:0] if inst org;
33
       wire [31:0] if inst;
34
35
       wire [31:0] id_inst_org;
       wire [31:0] id_inst;
36
37
       wire [31:0] exe inst;
38
       wire [1:0] pcsource;
       wire [31:0] bpc;
39
       wire branch;
40
41
       wire [31:0] exe_Alu_Result;
42
       // Instantiate the Unit Under Test (UUT)
43
       SCCPU uut (
44
          .Clock(Clock),
45
          .Resetn (Resetn),
46
          .PC(PC),
47
48
          .bpc(bpc),
          .if inst org(if inst org),
49
          .if_inst(if_inst),
50
          .id inst org(id_inst_org),
51
          .id inst(id inst),
```

```
53
           .exe inst(exe inst),
54
           .pcsource (pcsource),
55
           .branch (branch),
56
           .exe Alu Result(exe Alu Result)
57
       );
58
       initial begin
59
          // Initialize Inputs
60
           Clock = 0;
61
          Resetn = 0;
62
63
           #50;
64
           Resetn = 1;
65
66
67
       end
       always #50 Clock=~Clock;
68
69
   endmodule
```

### 仿真截图如下:



### 仿真结果分析:

如图所示,分支指令运行到 EXE 阶段且跳转条件成立时,branch=1,pcsource=01,后面进入流水线的两条指令被废除,运行到跳转指令时,pcsource=10,成功跳转,后面进入流水线的一条指令被废除。时钟信号的设置同实验三。

### 结论:

整体运行符合预期。

- 三)解决数据冒险+控制冒险
- 1.修改后的模块介绍
- 1) 顶层模块

#### 完整代码如下:

```
22 module SCCPU(Clock, Resetn, PC, pcsource,
      if_inst_org, if_inst, id_inst,
       id ra, id rb,
24
       exe Alu Result,
25
       stall, FwdA, FwdB
26
27
       );
        input Clock, Resetn;
28
        output [31:0] PC, if_inst, id_inst, exe_Alu_Result;
29
30
        // 输出与冒险相关的信号,检查冒险处理是否正确
31
        output stall;
32
33
        output [1:0] FwdA, FwdB;
       output [1:0] pcsource;
34
       output [31:0] if_inst_org;
        output [31:0] id_ra, id_rb;
36
        wire [31:0] bpc, jpc, if_pc4, id_pc4;
38
39
40
        wire [31:0] wdi;
        wire [31:0] exe ra, exe rb, mem rb;
41
        wire [31:0] id_imm, exe_imm;
42
43
        wire [31:0] mem Alu Result, wb Alu Result, mem mo, wb mo;
44
        wire [4:0] id_rn, exe_rn, mem_rn, wb_rn;
45
       wire id_wreg, exe_wreg, mem_wreg, wb_wreg;
46
       wire id_m2reg, exe_m2reg, mem_m2reg, wb_m2reg;
47
48
       wire id_wmem, exe_wmem, mem_wmem, id_aluimm, exe_aluimm;
49
       wire [2:0] id_aluc, exe_aluc;
       wire id_shift, exe_shift, z;
       wire id_wmem_org, id_wreg_org;
       // 增加与冒险相关的wire变量
53
       wire [4:0] rs, rt;
       wire regrt;
55
       wire [31:0] id_ra_org, id_rb_org;
56
                                 57
       wire [31:0] m5, r9;
58
       // 将stall信号传入PC和IR
59
       IF_STAGE stagel (Clock, Resetn, posource, bpc, jpc, stall, if_pc4, if_inst_org, PC);
60
       7/ 废除分支或转移指令之后的指令,换成32'h0
62
       assign if_inst = (pcsource ==2'b01 || pcsource ==2'b10) ? 32'h0 : if_inst_org;
63
64
       IF_ID IR (if pc4, if inst, Clock, Resetn, stall, id pc4, id inst);
65
66
       assign id z = (id ra == id rb)?1'b1:1'b0; // 将操作数的比较提前到ID 阶段
67
                                              // 使用四选一MUX选出的ra和rb, 解决数据冒险
       // 或者 id z = ~|( id_a ^ id_b);
68
69
```

```
// MID_stage引出rs, rt, regrt
          // 将id_z传入ID_STAGE的Control Unit中,产生新的pcsource
          ID_STAGE stage2 (id_pc4, id_inst, id_rn, wdi, Clock, Resetn, bpc, jpc, pcsource,
 72
                       id m2reg, id wmem org, id_aluc, id_aluimm, id_ra_org, id_rb_org, id_imm, r9, id_shift, id_wreg_org,
 73
 74
                       id_z, wb_wreg, wb_rn, rs, rt, regrt);
 76
          // 检测load-use冒险,输出暂停信号
          assign stall= ((rs == exe_rn) | (rt == exe_rn)&~regrt)&(exe_rn!=5'b0)&(exe_wreg&exe_m2reg);
assign id_wmem = id_wmem_org & ~stall;
 78
 79
          assign id_wreg = id_wreg_org & ~stall;
          // 生成信号FwdA和FwdB,并控制MUX4_1
// 不需要检测单独排除shift和I型指令,因为后面还有一个多路选择器
 83
          assign FwdA = ((exe_rn != 5'b0) & exe_wreg & (exe_rn == rs) & ~exe_m2reg) ? 2'b01 : // 选 E_Alu
 84
                           ((mem_rn != 5'b0) & mem_wreg & (mem_rn == rs) & ~mem_m2reg) ? 2'b10 : // 选 M_Alu
 85
                           ((mem_rn != 5'b0) & mem_wreg & (mem_rn == rs) & ~mem_m2reg) ? 2'b10 : // 选 M_Alu
                          ((mem_rn != 5'b0) & mem_wreg & (mem_rn == rs) & mem_m2reg) ? 2'b11: 2'b00; // 2'b11 选M_mo(load), 2b'00 直接选regfile输出
 88
 89
          assign FwdB = ((exe_rn != 5'b0) & exe_wreg & (exe_rn == rt) & ~exe_m2reg) ? 2'b01 : // 选 E_Alu
                          ((mem_rn != 5'b0) & mem_wreg & (mem_rn == rt) & ~mem_m2reg) ? 2'b10 : // 选 M_Alu ((mem_rn != 5'b0) & mem_wreg & (mem_rn == rt) & mem_m2reg) ? 2'b11 : 2'b00; // 2'b11 选M_mo(load), 2b'00 直接选regfile输出
 94
          mux32_4_1 id_ina(id_ra_org,exe_Alu_Result,mem_Alu_Result,mem_mo,FwdA,id_ra);
mux32_4_1 id_inb(id_rb_org,exe_Alu_Result,mem_Alu_Result,mem_mo,FwdB,id_rb);
95
 96
 97
          ID EXE id exe_reg (Clock, Resetn,
 98
                       id_m2reg,id_wmem,id_aluc,id_aluimm,id_shift,id_wreg,
100
                       id_ra,id_rb,id_imm,id_rn,
                       exe_m2reg,exe_wmem,exe_aluc,exe_aluimm,exe_shift,exe_wreg,
101
                       exe_ra,exe_rb,exe_imm,exe_rn
102
103
104
           //z信号直接连到pc模块,不使用nop的情况下不会正确转移
105
          EXE STAGE stage3 (exe aluc, exe aluimm, exe ra, exe rb, exe imm, exe shift, exe Alu Result, z);
106
107
          EXE_MEM exe_mem_reg (Clock, Resetn,
109
                    exe_Alu_Result, exe_rb, exe_wmem, exe_m2reg, exe_wreg, exe_rn,
110
                    mem_Alu_Result, mem_rb, mem_wmem, mem_m2reg, mem_wreg, mem_rn
111
112
          // Alu_Result[6:2]报错: Cannot index into non-array mem_Alu_Result
// 将Alu_Result[6:2]改为直接传入完整的Alu_Result信号
113
114
          MEM_STAGE stage4 (mem_wmem, mem_Alu_Result[4:0], mem_rb, Clock, mem_mo, m5);
115
116
          MEM_WB mem_wb_reg (Clock, Resetn,
118
                       mem_Alu_Result,mem_m2reg,mem_wreg,mem_rn,mem_mo,
119
                       wb Alu Result, wb m2reg, wb wreg, wb rn, wb mo);
120
          WB_STAGE stage5 (wb_Alu_Result, wb_mo, wb_m2reg, wdi);
123 endmodule
```

废除分支或跳转指令后一条指令的操作与第一种方案一致。

用于产生零标志的两个操作数使用四选一多路选择器选出的数据,即处理数据冒险之后的数据 id\_ra 和 id\_rb,而不是 id\_ra\_org 和 id\_rb\_org。

2) 涉及到修改的子模块

完整代码如下:

其他模块的代码同使用停顿+前推的方案解决数据冒险的代码一致

### 5. 初始化部分

1) 寄存器堆初始化(该模块完整代码):

同实验一

6) 数据存储器初始化(该模块完整代码):

同实验一

### 7) 指令存储器初始化:

| 指令地   | 汇编指令              | 机器指令         | 备注     |
|-------|-------------------|--------------|--------|
| 址     |                   |              |        |
| 6'h01 | addi r1,r1,0x0004 | 32'h14001021 |        |
| 6'h02 | or r4,r5,r6       | 32'h042010a6 |        |
| 6'h03 | addi r3,r2,0x0005 | 32'h14001443 | 无冒险3条  |
| 6'h04 | beq r3,r4,6'h06   | 32'h3c001883 | 有数据冒险的 |
|       |                   |              | 分支指令   |
| 6'h05 | addi r1,r1,0x0005 | 32'h14001421 |        |
| 6'h0b | addi r1,r1,0x0004 | 32'h14001021 |        |
| 6'h0c | ori r6,r2,0x00cc  | 32'h28033046 |        |
| 6'h0d | add r5,r3,r4      | 32'h00101464 |        |
| 6'h0e | jump 0x0000001    | 32'h48000001 | 跳转指令   |
| 6'h0f | and r2,r2,r1      | 32'h04100841 |        |

该模块完整代码:

```
module Inst ROM(a,inst
   );
   input [5:0] a;
   output [31:0] inst;
   wire [31:0] rom [0:63];
                                     //0地址为空,从1地址开始执行;
    assign rom[6'h00]=32'h00000000;
   assign rom[6'h01]=32'h14001021;
                                     //addi rl,rl,0x0004 rl=0x00000005
   assign rom[6'h02]=32'h042010a6;
                                     //or r4,r5,r6 r4=0x00000007
   assign rom[6'h03]=32'h14001443;
                                     //addi r3,r2,0x0005 r3=0x00000007
    assign rom[6'h04]=32'h3c001883;
                                     //beq r3,r4,6'h0b offset=6,跳转到6'h0b
                                     //addi rl,rl,0x0005 rl=0x0000000a
   assign rom[6'h05]=32'h14001421;
   assign rom[6'h0b]=32'h14001021;
                                     //addi rl,rl,0x0004 rl=0x000000009
                                     //ori r6,r2,0x00cc r6=0x000000ce
   assign rom[6'h0c]=32'h28033046;
   assign rom[6'h0d]=32'h00101464;
                                     //add r5,r3,r4 r5=0x00000007
   assign rom[6'h0e]=32'h48000001;
                                     //jump 0x0000001 无条件转移到01h处
    assign rom[6'h0f]=32'h04100841;
                                     //and r2,r2,r1 r2=0x00000000
   assign inst=rom[a];
endmodule
```

### 6. 仿真

#### 仿真测试代码如下:

```
25 module SSCPU test;
26
       // Inputs
27
       reg Clock;
28
      reg Resetn;
29
30
31
      // Outputs
32
      wire [31:0] PC;
      wire [1:0] pcsource;
33
      wire [31:0] if inst org;
34
      wire [31:0] if inst;
35
      wire [31:0] id inst;
36
      wire [31:0] id ra;
37
      wire [31:0] id rb;
38
39
      wire [31:0] exe Alu Result;
      wire stall;
40
41
      wire [1:0] FwdA;
     wire [1:0] FwdB;
42
```

```
// Instantiate the Unit Under Test (UUT)
44
        SCCPU uut (
45
           .Clock(Clock),
46
           .Resetn (Resetn),
47
           .PC(PC),
48
49
           .pcsource (pcsource),
           .if inst org(if inst org),
50
           .if inst(if inst),
51
           .id_inst(id_inst),
52
53
           .id ra(id ra),
54
           .id_rb(id_rb),
           .exe Alu Result(exe_Alu_Result),
55
           .stall(stall),
56
57
           .FwdA(FwdA),
           . FwdB (FwdB)
58
       );
59
60
61
       initial begin
           // Initialize Inputs
62
           Clock = 0;
63
           Resetn = 0;
64
65
           #50;
66
           Resetn = 1;
67
68
69
70
        always #50 Clock=~Clock;
71
    endmodule
72
```

### 仿真结果如下(截图):



### 仿真结果分析:

如图所示,数据冒险被正确处理,分支指令 beq r3,r4,6'h06 在 ID 阶段 比较的数分别是 EXE 和 MEM 阶段前推得到的数据,因此两数相等,发生跳转,其余结果的分析同以上两种方案。时钟信号的设置同实验三。

### 结论:

整体运行符合预期。

7. 解决控制冒险的五级流水线 CPU 架构如下: 解决控制冒险的五级流水线 CPU 架构图 (ID):



解决控制冒险的五级流水线 CPU 架构图(EXE)(选择第二种方案,直接传递 bpc):



### 十、实验结论: (联系理论知识进行说明)

修改后的流水线 CPU 能处理控制冒险,正确完成转移,废除无意义的指令。

实验中需要注意以下两点:

- 1) EXE 级检测的方案中, branch=1 时,不是必须需修改 id\_wreg 和 id\_wmem,因为此时分支指令之后的两条指令已经被修改成 32'h0 了,之后产生的写使能信号本来就会是 0。
- 2)编写选择语句的时候需要注意书写顺序导致的优先级,比如下面表达式"Assign pcsource = branch ? 2'b01: id\_inst[31:26] == 6'b010010? 2'b10: 2'b00;",branch 会比 id\_inst 更先被判断。当分支指令后面跟着跳转指令时,分支指令执行到 EXE 级时产生 branch 信号,跳转指令运行到 ID 级,分支和跳转之间就会产生竞争,此时要优先执行前面的分支指令,所以书写选择语句时要先判断 branch,不能更改顺序。

#### 十一、总结及心得体会:

控制冒险通常会带来整条指令的废除,代价很大,我们需要选择适当的处理方式,尽可能减少控制冒险带来的损失。在 ID 阶段处理控制冒险的方法需要增加一个比较器,但能提前一个周期判断是否转移,也就能少产生一条需要被废除的指令,对流水线的效率有很大的提高。如果结合预测是否转移选中的方法,还能进一步提高效率。

### 十二、对本实验过程及方法、手段的改进建议:

对于 EXE 级检测控制冒险的方案, PPT 中好像只考虑了分支成立时要废除当前 IF 阶段的指令,没有考虑跳转时也要废除 IF 阶段的指令,所以代码要改成 assign if\_inst = (branch||id\_inst[31:26] == 6'b010010)? 32'h0: if\_inst\_org; 才能正确运行。

### 扩展: 执行级检测 (只有分支的情况)

```
branch = ( (EXE_Inst[31:26]==6'b001111 && exe_z == 1'b1) ||

(EXE_Inst[31:26]==6'b010000 && exe_z == 1'b0)) ? 1'b1 : 1'b0;

IF_Inst = branch ? 32'h0 : IF_Inst_org;

ID_Inst = branch ? 32'h0 : ID_Inst_org;
```

报告评分:

指导教师签字: