# Учреждение образования «БЕЛОРУССКИЙ ГОСУДАРСТВЕННЫЙ УНИВЕРСИТЕТ ИНФОРМАТИКИ И РАДИОЭЛЕКТРОНИКИ»

Факультет компьютерных систем и сетей Кафедра информатики Дисциплина: архитектура вычислительных систем

Отчет по лабораторной работе №2 ПЛИС-устройства и разработка на языке SystemVerilog

Выполнил: студент: гр. 053506 Слуцкий Никита Сергеевич

Проверил: ст. преподаватель Шиманский Валерий Владимирович

# СОДЕРЖАНИЕ

- 1. Введение
- 2. Постановка задачи и результаты выполнения
- 3. Выводы
- 4. Литература

# Введение

# Цели данной работы:

- 1 Научиться использовать инструменты программируемых логических интегральных схем (ПЛИС/FPGA)
- 2 Разрабатывать и симулировать описание аппаратуры на SystemVerilog, а затем синтезировать его для ПЛИС

В ходе выполнения данной лабораторной работы будут получены навыки проектирования простых и нетривиальных логических схем, изучены основы разработки схем конечных автоматов, изучены основы и не только языка SystemVerilog, а также получены навыки работы в ПО Intel Quartus Prime и ModelSim.

# Постановка задачи и результаты выполнения

#### Задание 1: Описание инструментов

Это задание призвано ознакомить с процессом и инструментами разработки. С инструментами ознакомился, необходимые результаты получил. Так как это необязательное и ознакомительное задание, его формулировка и результаты опускаются (но тем не менее задание было выполнено).

# Задание 2: Разработка структурного описания конечных автоматов Номер в журнале 21, Вариант 1

Задание для этой лабораторной работы заключается в разработке конечного автомата в SystemVerilog для контроля задних огней автомобиля 1965 г. Ford Thunderbird. На каждой стороне есть три огня, которые зажигаются последовательно, тем самым указывая направление поворота. На рис. 1 показаны задние огни автомобиля, а на рис. 2 показана последовательность мигания для левых огней (а) и правых огней (b).



Рисунок 1

#### Copyright © 2000 by Prentice Hall, Inc. Digital Design Principles and Practices, 3/e



Рисунок 2

КА должен иметь два входных контакта, левый и правый, которые запускают последовательность мигания в цикле после их включения. В любой момент времени включется только один из двух входов (левый или правый). КА должен иметь шесть выходных контактов, LA, LB, LC, RA, RB и RC. После запуска последовательности она должна продолжаться, даже если сигнал на входе сброше. Когда последовательность завершится, она должна на цикл вернуться в состояние с выключенными огнями, прежде чем можно будет начать другую последовательность. Пример ожидаемого поведения см. в файле тестового вектора Thunderbird далее в этой лабораторной работе.

- Получить у преподавателя свой вариант включения поворотных сигналов. Составьте тестовые векторы.
- Составить диаграмму переходов состояний для вашего КА.
- Выбрать кодировку состояний
- Составть схему.
- Написать структурный код SystemVerilog для КА
- Смоделировать свой КА с помощью следующего самопроверяющегося тестового стенда и векторов. Изучить тестовый стенд и проследить, как он применяет входы и проверяет выходы

#### Выполнение:

В соответствии с вариантом задания №1 я построил автомат и прописал состояния в нём. Это представлено на рисунке ниже.

| Α         | В                                |    | С  | D | E  | F                       | G  |  |
|-----------|----------------------------------|----|----|---|----|-------------------------|----|--|
| Вариант 1 | Вариант 1 Сигнал левого поворота |    |    |   |    | Сигнал правого поворота |    |  |
| Этап      | LC                               | LB | LA | 4 | RA | RB                      | RC |  |
|           | 1                                | 0  | 0  | 0 | 0  | 0                       | 0  |  |
|           | 2                                | 0  | 0  | 1 | 1  | 0                       | 0  |  |
|           | 3                                | 0  | 1  | 1 | 1  | 1                       | 0  |  |
|           | 4                                | 1  | 1  | 1 | 1  | 1                       | 1  |  |
|           | 5                                | 0  | 0  | 0 | 0  | 0                       | 0  |  |
|           |                                  |    |    |   |    |                         |    |  |

Рисунок 3



Рисунок 4

В соответствии с смоделированным на листе автоматом я написал модуль CarsLights на языке SystemVerilog:

```
linput logic clk, input logic reset, input logic L, input logic R, output logic LA, output logic LB, output logic LC, output logic RA, output logic RB, output logic RC, output logic RA, output logic RC, output logic RA, output logic RC
       ⊟module CarsLights(
 5
 67
               typedef enum logic [2:0] {S0, S1, S2, S3, S4, S5, S6} statetype;
 8
               statetype state, nextstate;
10
               // регистр состояния always_ff @(posedge clk, posedge reset) if (reset) state <= S0; else state <= nextstate;
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
               // логика следующего состояния always_comb
                    case (state)
S0: if (L) nextstate = S1;
  else if (R) nextstate = S4;
       else nextstate = S0 ;
                    S1: nextstate = S2;
                    S2: nextstate = S3;
S3: nextstate = S0;
                    S4: nextstate = S5;
                    S5: nextstate = S6;
                     S6: nextstate = S0;
                     default: nextstate = S0;
               endcase
31
               // выходная логика
32
               assign LA = (state == S3 | state == S2 | state == S1);|
assign LB = (state == S2 | state == S3);
33
34
35
               assign LC = (state == S3);
36
               assign RA = (state == S4 | state == S5 | state == S6);
assign RB = (state == S5 | state == S6);
assign RC = (state == S6);
37
38
39
40
41
          endmodule
```

Синтезированная в RTL Viewer программы Quartus схема имеет следующий вид:



Рисунок 5

Соотношение сигналов и контактов на устройстве выполнено в соответствии с документацией от Intel. Оно представлено на скриншоте из окна Pin Planner программы Quartus:



Рисунок 6

Далее я написал модуль testbench для синтеза и проверки в ModelSim.

Модуль имеет следующую реализацию:

```
| module testbench(); | logic | clk, reset; | logic | left, right, la, lb, lc, ra, rb, rc; | logic | left, right, la, lb, lc, ra, rb, rc; | logic | supected; | logic | si.0] | expected; | logic | si.0] | vectornum, errors; | logic | f:0] | testvectors | superior | testvectors | superior | final | logic | superior | testvectors | superior | final | logic | superior | final | logic | superior |
```

В программе ModelSim были синтезированы файлы и проведена работа с помощью тестового стенда testbench. Скриншоты с осциллограммой и выводом про успешное прохождение тестов представлены на скриншотах ниже.



Рисунок 7

```
VSIM 3> run 200

# 14 tests completed with 0 errors

# ** Note: $stop : D:/Other/HomeWork/Architecture of Computing Systems/lab02/Taskl/testbench2.sv(42)

# Time: 155 ps Iteration: 1 Instance: /testbench

# Break in Module testbench at D:/Other/HomeWork/Architecture of Computing Systems/lab02/Taskl/testbench2.sv line 42

VSIM 4>

| Oceta 163 pc | Deposet TootTaskloart3 | Nove 155 pc Delta 1 | Deposet TootTaskloart3 | Nove 155 pc Delta 1 | Deposet TootTaskloart3 | Nove 155 pc Delta 1 | Deposet TootTaskloart3 | Nove 155 pc Delta 1 | Deposet TootTaskloart3 | Nove 155 pc Delta 1 | Deposet TootTaskloart3 | Nove 155 pc Delta 1 | Deposet TootTaskloart3 | Nove 155 pc Delta 1 | Deposet TootTaskloart3 | Nove 155 pc Delta 1 | Deposet TootTaskloart3 | Nove 155 pc Delta 1 | Deposet TootTaskloart3 | Nove 155 pc Delta 1 | Deposet TootTaskloart3 | Nove 155 pc Delta 1 | Deposet TootTaskloart3 | Nove 155 pc Delta 1 | Deposet TootTaskloart3 | Nove 155 pc Delta 1 | Deposet TootTaskloart3 | Nove 155 pc Delta 1 | Deposet TootTaskloart3 | Nove 155 pc Delta 1 | Deposet TootTaskloart3 | Nove 155 pc Delta 1 | Deposet TootTaskloart3 | Nove 155 pc Delta 1 | Deposet TootTaskloart3 | Nove 155 pc Delta 1 | Deposet TootTaskloart3 | Nove 155 pc Delta 1 | Deposet TootTaskloart3 | Nove 155 pc Delta 1 | Deposet TootTaskloart3 | Deposet
```

Рисунок 8

Делаю вывод, что модуль выполняет то, что от него ожидаю, что он соответствует спроектированному автомату. Благодаря RTL Viewer можно посмотреть, как реализовать модуль с использованием логических компонентов из изученной в первой лабораторной работы программы Logisim.

### Задание 2 Разработка поведенческой модели конечных автоматов

Цель этого задания заключается в разработке конечного автомата, используя поведенческий SystemVerilog.

## Приключенческая игра

Приключенческая игра-квест, которую вы будете разрабатывать, имеет семь комнат и один объект - меч. Игра начинается в локации "Пещера какофонии". Чтобы пройти игру, вы сначала должны последовать на восток через локацию "Извилистый туннель", а затем на юг к "Стремительной реке". После чего, на западе в локации "Тайник с мечом" вы должны найти "Вострый меч". Меч позволит вам безопасно пройти на восток от "Стремительной реки" через "Логово дракона" в локацию "Победный свод", и на этом моменте вы с победой завершите игру. Если же вы пойдете через "Логово дракона" без "Вострого меча", то будете повержены опасным драконом и будете брошены на "Тёмное кладбище", где игра завершится с поражением. Игра останется на кладбище или в победном своде до тех пор, пока вы не перезапустите её. Общая карта игры показана на следующем изображении.



Рисунок 9

#### Код конечного автомата для движения:

```
Bmodule GameMove(
    input logic clk,
    input logic reset,
    input logic west, north, east, south,
    output logic [1:0] room_number;

typedef enum logic [2:0] {$0, $1, $2, $3, $4, $5, $6} statetype;
    statetype state, nextstate;

always_ff @(posedge clk, posedge reset)
    if (reset) state <= $0;
    else state <= nextstate;

always_comb
    case (state)
    // cave
    S0: if (east) nextstate = $1;
        else nextstate = $0;

    // tonnel
    S1: if (west) nextstate = $1;
        else if (south) nextstate = $2;
        else nextstate = $1;

        // river
    S2: if (north) nextstate = $1;
        else if (east) nextstate = $2;
        else nextstate = $1;

    // secret room
    S3: if (east) nextstate = $2;
        else nextstate = $3;

    // drogon
    S4: if (east) nextstate = $6;
        else if (west) nextstate = $5;
        else if (west) nextstate = $5;

        // trap
        $5: nextstate = $6;
        default: nextstate = $6;

        default: nextstate = $6;

        default: nextstate = $6;

        default: nextstate = $0;
</pre>
```

#### Тестовый код:

```
module testbench();
 logic clk, reset;
 logic W, N, S, E, y1, y2, y1_expected, y2_expected;
logic [31:0] vectornum, errors;
logic [5:0] testvectors[10000:0];
// инстанцировать тестируемое устройство
move dut(clk, reset, W, N, S, E, y1, y2);
// generate clock
always
 begin
   clk=1; #5; clk=0; #5;
 end
// на старте теста, загрузите вектора и запустите сброс
initial
 begin
   $readmemb("testWin.tv", testvectors);
vectornum = 0; errors = 0; reset = 1; #22; reset = 0;
// применение тестовых векторов по нарастающему фронту тактового сигнала
always @(posedge clk)
 begin
   #1; {W, N, S, E, y1_expected, y2_expected} =
  testvectors[vectornum];
always @(negedge clk)
if (~reset) begin // skip during reset
   if (y1 !== y1_expected | y2 !== y2_expected)
   begin
       $display("Error: inputs = %b", {W, N, S, E});
$display(" outputs = %b %b (%b %b expected)", y1, y2, y1_expected, y2_expected);
       errors = errors + 1;
   else if((y1 === y1_expected & y2 === y2_expected)&(y1 === 1'b1 & y2 === 1'b0))
       $display("WIN");
   end
   else if((y1 === y1\_expected & y2 === y2\_expected)&(y1 === 1'b0 & y2 === 1'b1))
   begin
       $display("DIE");
   end
 vectornum = vectornum + 1;
    if (testvectors[vectornum] === 6'bx) begin
        $display("%d tests completed with %d errors", vectornum, errors);
        //$display("OK");
        $stop;
   end
 end
endmodule
```

# Выводы

В результате выполнения лабораторной работы №2 на практике были изучены основы работы с программным продуктом Quartus и ModelSim и применены существующие знания для разработки простых и не очень логических схем. Были спроектированы автоматы для решения поставленных задач, а также уже реализованы на языке описания архитектуры SystemVerilog в среде Intel Quartus. Тесты пройдены, схемы синтезированы, реализованные модули готовы к поставленным в условиях задачам. Работа к сдаче готова.

# Литература

Харрис, Дэвид; Харрис, Сара «Цифровая схемотехника и архитектура компьютера. RISC-V»

Джон Хопкрофт, Раджив Мотвани, Джеффри Ульман «Введение в теорию автоматов, языков, вычислений»