

Versión 8/07/18

#### **Conceptos nuevos:**

- Hojas jerárquicas.
- Conexiones jerárquicas y locales.
- Verificación de reglas eléctricas y power flag.
- Criterios para la asociación de huellas.

Preparado por **Diego Brengi**, para la Carrera de Especialización en Sistemas Embebidos y para el Taller de Electrónica.



#### **Ejercicio 2 - Inicio**

En este ejercicio iremos viendo un poco más en profundidad las opciones de KiCad.

El ejercicio consiste en un circuito simple, pero se enfocará en tareas y métodos que son utilizados de igual forma en un diseño de baja y mediana complejidad:

- Uso de jerarquía de hojas.
- Uso de etiquetas y buses.
- Funcionamiento del ERC.
- Asociación de huellas.



- 1)Crear un proyecto "Ejercicio2".
- 2)Guardar.

## **Configurar** bibliotecas

#### Ejercicio 2 - Configuración de bibliotecas

Las bibliotecas provistas por KiCad pueden modificarse en el tiempo, pero nuestro diseño debe mantenerse inalterado.

Las bibliotecas que usaremos son:

- device (dispositivos de uso común)
- power (Etiquetas para alimentación)
- conn (Conectores)
- cmos4000

1) Dejar solo las bibliotecas que utilizaremos.

**Tip:** Es una buena práctica al finalizar el diseño, dejar solamente una biblioteca con todos los componentes utilizados dentro.

**Tip:** Al agregar una ruta (path) que está dentro de nuestro proyecto, es conveniente agregarla en forma relativa. Así no depende del lugar absoluto de trabajo.



### Crear jerarquía

#### **Eeschema - Jerarquía de hojas**

#### Diseño Jerárquico:

KiCad permite diseño jerárquico simple y complejo. Para el ejercicio utilizaremos una hoja principal y dos sub-hojas.

Tip: Configurar siempre las páginas en tamaño A4 para permitir una correcta impresión del esquemático.



#### **Eeschema - Jerarquía de hojas - Botones**



Subir/bajar jerarquía

Diseño Jerárquico: Flujo de trabajo

1) Agregar en la hoja principal las sub-hojas.

#### Navegación entre hojas

 Para ir a cualquier hoja usar el navegador de la barra superior o el de la barra lateral derecha (funcionan diferente). Crear label jerárquico en sub-hoja

Crear nueva hoja jerárquica en hoja principal
Importar pin jerárquico en la hoja jerárquica
Crear pin jerárquico en hoja jerárquica



#### **Ejercicio 2 - Jerarquía de hojas**

#### Realizaremos una jerarquía de hojas con:

- Una página principal
- Una sub-hoja para el oscilador.
- Una sub-hoja para los LEDs.



# Sheet: Oscilador

Sheet: Leds

1)Crear dos hojas jerárquicas en la página principal. 2)Probar ingresar y salir de las hojas jerárquicas.

File: leds.sch

File: oscilador.sch

## Completar el rótulo

#### **Esquemático - El rótulo**

#### Completar adecuadamente el rótulo para una documentación prolija:

- Fecha: No es automático, actualizarlo luego de cambios significativos.
- Revisión: Actualizar luego de cambios mayores.
- Company: Institución/empresa y autor particular.
- En proyectos abiertos: Es conveniente mencionar la licencia, o indicar donde se encuentra.
- Para varios autores se puede indicar donde encontrar el listado de autores.



Tip: Utilizar la opción de exportar a las demás hojas para los campos comunes. El título base es común a todos, y luego se edita para agregar el subtítulo de cada hoja particular.

Ejercicio Oscilador con 40106 - Principal

Ejercicio Oscilador con 40106 – Etapa oscilador

Ejercicio Oscilador con 40106 – Leds indicadores

### Completar el circuito

#### **Esquemático - Hoja Oscilador**



#### **Esquemático - Hoja Indicadores LEDs**



## Conexiones de alimentación

#### Esquemático - Conexión de alimentación.



## Conexiones jerárquicas

#### **Eeschema - Pines/etiquetas jerárquicos**

#### Diseño Jerárquico: Flujo de trabajo

- 2) Editar cada sub-hoja creando las etiquetas jerárquicas correspondientes.
- 3) Importar los pines jerárquicos en cada sub-hoja de la hoja principal.
- 4) Realizar las interconexiones entre hojas.

#### **Tips**

- Evitar usar etiquetas globales ya que son difíciles de rastrear en el esquemático.
- Ubicar los labels jerárquicos en los bordes de las páginas para encontrarlos rápidamente.

Crear label jerárquico en sub-hoja Crear nueva hoja jerárquica en hoja principal Importar pin jerárquico en la hoja jerárquica Crear pin jerárquico en hoja jerárquica

Este último botón no conviene usarlo, no es práctico!



1

×

AD

AD

DA

Ö

9

#### **Esquemático - Hoja Principal**



# Numeración de componentes

#### **Esquemático - Numeración de componentes**



Usaremos numeración independiente en cada hoja.

#### **Tip**

Para trabajar independientemente en cada hoja se puede numerar con rangos de a 100 componentes por hoja.

Kicad Escuela - Diego Brengi

# Chequeo de reglas eléctricas y power flags

#### **Esquemático - ERC**





#### **Esquemático - Propiedades de los pines**

#### **INVESTIGACIÓN:**

Para ver las propiedades de cada pin del 40106, lo editamos con el editor de librerías.



#### **Esquemático - Propiedades de los pines**



Vemos que tiene varias unidades.

Nos muestra una tabla de los pines y las propiedades de cada uno.

INPUT. PASSIVE. OPEN COLLECTOR, OUTPUT. NO ESPECIFICADO, POWER INPUT, OPEN EMITTER,

BIDIRECCIONAL, NO CONNECTION

TRI-STATE, POWER OUTPUT.

#### **Esquemático - Propiedades de los pines**

#### **ATENCIÓN:**

Los pines 7 y 14 figuran con propiedad de "ENTRADA DE ALIMENTACIÓN".

| Tabla de pines |        |                         |             |
|----------------|--------|-------------------------|-------------|
| Número 🕶       | Nombre | Tipo                    | Posición    |
| <b>1</b>       | 1:In   | Entrada                 | (-500,0)    |
| <b>)</b> 2     | 1:Out  | Salida                  | (500,0)     |
| <b>3</b>       | 2:In   | Entrada                 | (-500,0)    |
| <b>4</b>       | 2:Out  | Salida                  | (500,0)     |
| <b>5</b>       | 3:In   | Entrada                 | (-500,0)    |
| ▶ 6            | 3:Out  | Salida                  | (500,0)     |
| 7              | 2:VSS  | Entrada de alimentación | (-100,-150) |
| <b>&gt;</b> 7  | 4:VSS  | Entrada de alimentación | (-100,-150) |
| <b>7</b>       | 6:VSS  | Entrada de alimentación | (-100,-150) |
| <b>7</b>       | 5:VSS  | Entrada de alimentación | (-100,-150) |
| 7              | 1:VSS  | Entrada de alimentación | (-100,-150) |
| 7              | 3:VSS  | Entrada de alimentación | (-100,-150) |
| 8              | 4:Out  | Salida                  | (500,0)     |
| 9              | 4:In   | Entrada                 | (-500,0)    |
| ▶ 10           | 5:Out  | Salida                  | (500,0)     |
| <b>1</b> 1     | 5:In   | Entrada                 | (-500,0)    |
| <b>1</b> 2     | 6:Out  | Salida                  | (500,0)     |
| <b>1</b> 3     | 6:In   | Entrada                 | (-500,0)    |
| ▶ 14           | 5:VDD  | Entrada de alimentación | (-100,150)  |
| ▶ 14           | 2:VDD  | Entrada de alimentación | (-100,150)  |
| ▶ 14           | 4:VDD  | Entrada de alimentación | (-100,150)  |
| 14             | 3:VDD  | Entrada de alimentación | (-100,150)  |
| ▶ 14           | 6:VDD  | Entrada de alimentación | (-100,150)  |
| ▶ 14           | 1:VDD  | Entrada de alimentación | (-100,150)  |

Aceptar

#### **Esquemático - ERC**

#### Las propiedades de los pines son utilizadas por el ERC.

El ERC (Electrical Rules Checker) de KiCad NO SIMULA, solamente aplica esta matriz en cada nodo, considerando las propiedades de los pines conectados al mismo.





#### **Esquemático - ERC - Power**

KiCad verifica que un pin de entrada de alimentación (power input) esté alimentado por algúno de los componentes del nodo.



Ademá el ERC verifica que todos los componentes tengan una referencia válida, elementos no conectados, etc.



El POWER FLAG se utiliza para evitar el error de ERC cuando la alimentación proviene de un conector o viene de un componente con propiedad pasiva (fusible, diodo, resistor, etc.).

#### **Esquemático - Power Flags**

Si la alimentación ingresa por los conectores, colocar los power flag cerca de los mismos.



## Etiquetas locales

#### **Eeschema - Etiqueta local**

La etiqueta local permite realizar una conexión dentro de una hoja, sin que una línea realice todo el trayecto de conexión.

La etiqueta debe aplicarse sobre un pin o sobre un tramo de cable.

El punto de conexión es un cuadrado debajo de la primera letra de la etiqueta, y debe estar en contacto con el pin o con el tramo de cable.

TIP: Las etiquetas pueden hacer más claro un circuito esquemático al eliminar líneas que cruzan por la hoja. Pero su abuso conduce a esquemáticos sin interconexiones visibles que dificultan la interpretación (como leer un archivo netlist).

Las etiquetas también sirven para definir buses.



**Etiqueta local** 



#### **Eeschema - Etiqueta local**

- 1)Mover el bloque de buffers de salida.
- 2) Agregar las etiquetas locales.
- 3)Repetir el ERC.



# Agujeros de sujeción

#### Eeschema - Agujeros de sujeción

- 1) Agregar la biblioteca "Mechanical".
- 2)Agregar cuatro agujeros de sujeción "Mounting\_Hole".





Se debe tener especial cuidado al asociar un símbolo con un footprint. La problemática es la siguiente:

1) Existe una gran cantidad de símbolos genéricos que se pueden utilizar para una gran variedad de componentes diferentes (como por ejemplo el símbolo de un transistor NPN).



- 2) Existe una gran cantidad de footprints estandarizados como por ejemplo TO-92, TO-220, TO-3, TO-18, SOT-23. El estándar del encapsulado define la forma y las dimensiones, pero no la función de cada pin o el tipo de dispositivo.
- 3) Lo que termina definiendo la relación entre la funcionalidad del pin y su correspondiente pin en el encapsulado es la hoja de datos.



https://commons.wikimedia.org/wiki/File:Transbauformen.jpg





Se presenta al transistor NPN como ejemplo de la problemática. El diseñador debe verificar que las conexiones físicas al encapsulado

se realicen correctamente.

Es necesario consultar la hoja de datos, analizar y realizar los ajustes necesarios:





Footprint estándar

#### En nuestro caso tenemos un BC546/47/48:

- 1) Supongamos que en el esquemático elegimos el Q\_NPN\_BCE.
- 2) Seleccionamos de la biblioteca de footprints (TO\_SOT-Packages-THT) alguno de los modelos TO-92 existentes.





- 3) La asociación que realizará KiCad es simple:
- 1- base 1 footprint
- 2- colector 2 footprint
- 3- emisor 3 footprint

Verificamos si coincide la numeración en el símbolo con la del footprint, mirando la hoja de datos.

4) Si no coincide, la convención definida en KiCad es la de cambiar el símbolo esquemático para que coincida con la numeración de la huella.



5) Consultamos la hoja de datos para ver como estan ubicadas las funciones de cada pin.

NO COINCIDE







6) Cambiamos el símbolo por uno que coincida con nuestro transistor y la numeración de la huella.







#### **Asociación de footprints**

7) Usando Cvpcb realizar la asociación de todos los footprints según la tabla dada.

Kicad Escuela - Diego Brengi

Tip:

Recordar la utilización de los tres tipos de filtros: keyword, número de pines y biblioteca.



```
C201 -
                           1uF: Capacitors THT:CP Radial D5.0mm P2.50mm
       C202 -
                          0.1u : Capacitors THT:C Disc D5.0mm W2.5mm P2.50mm
 2
       D201 -
                        1N4148 : Diodes THT:D DO-41 SOD81 P10.16mm Horizontal
       D202 -
                        1N4148 : Diodes THT:D DO-41 SOD81 P10.16mm Horizontal
       D301 -
                      LED ROJO : LEDs:LED D3.0mm
       D302 -
 6
                     LED VERDE : LEDs:LED D3.0mm
       J201 -
                    Conn 01x02 : TerminalBlock:TerminalBlock bornier-2 P5.08mm
 8
      MK101 -
                 Mounting Hole: Mounting Holes: MountingHole 3.2mm M3
      MK102 -
                 Mounting Hole: Mounting Holes: MountingHole 3.2mm M3
 9
                 Mounting Hole: Mounting Holes: MountingHole 3.2mm M3
10
      MK103 -
11
      MK104 -
                 Mounting Hole: Mounting Holes: MountingHole 3.2mm M3
                         BC546 : TO_SOT_Packages THT:TO-92 Molded Wide Oval
12
       0301 -
13
       0302 -
                         BC546 : TO SOT Packages THT:TO-92 Molded Wide Oval
       R201 -
14
                          100k : Resistors THT:R Axial DIN0207 L6.3mm D2.5mm P10.16mm Horizontal
15
       R202 -
                          180k : Resistors THT:R Axial DIN0207 L6.3mm D2.5mm P10.16mm Horizontal
16
       R301 -
                           2k2 : Resistors THT:R Axial DIN0207 L6.3mm D2.5mm P10.16mm Horizontal
                          470R : Resistors THT:R Axial DIN0207 L6.3mm D2.5mm P10.16mm Horizontal
17
       R302 -
       R303 -
18
                           2k2 : Resistors THT:R Axial DIN0207 L6.3mm D2.5mm P10.16mm Horizontal
19
       R304 -
                          470R : Resistors THT:R Axial DIN0207 L6.3mm D2.5mm P10.16mm Horizontal
       U201 -
                         40106 : Housings DIP:DIP-14 W7.62mm LongPads
20
```

#### A continuación..

- 8) Generar el netlist.
- 9) Grabar el esquemático.



Kicad Escuela - Diego Brengi

#### Autores e imágenes de esta presentación

#### Autor de esta adaptación y contacto: Diego Brengi - djavier@ieee.org



"Escuela KiCad – Esquemático y asociación de huellas" Preparado para la Carrera de Especialización en Sistemas Embebidos del LSE-FIUBA (CESE) y para el Taller de Electrónica de la UNLaM.

Carátula principal:

Foto titulada "JTAG board 4" de Andrew Magill bajo licencia CC BY 2.0 disponible en https://flic.kr/p/5oj6zf

Fondo de la presentación:

Foto de John R. Southern bajo licencia CC BY-SA 2.0 disponible en:

https://flic.kr/p/6igdwH

Las imágenes de clipart se tomaron de: https://openclipart.org/

Los demás logos corresponden a proyectos de Software Libre u Open Source. Consultar cada licencia en particular.

Todas las capturas de pantalla fueron realizadas por los autores y están bajo la misma licencia que esta presentación.

El resto de las imágenes se cita la fuente debajo de cada una.