# Иерархия памяти

Основы информатики.

Компьютерные основы программирования

goo.gl/X7evF

Ha основе **CMU** 15-213/18-243: Introduction to Computer Systems

goo.gl/TDDVV

Лекция 10, 20 апреля, 2015

Лектор:

Дмитрий Северов, кафедра информатики 608 КПМ dseverov@mail.mipt.ru



## Иерархия памяти

- Кэширование в иерархии памяти
- Организация и работа кэша
- Влияние кэша на быстродействие памяти
  - Диаграмма быстродействия памяти
  - Реорганизация циклов улучшает пространственную локальность
  - Блокирование улучшает временнУю локальность

## Пример иерархии хранения данных



## Кеш

- *Kew(Cache):* Устройство хранения меньшей ёмкости и большего быстродействия, действующее как вспомогательное для доступа к части данных более крупного и медленного устройства.
- Фундаментальная идея иерархии:
  - Устройство уровня к служит кешем для устройства уровня к+1.
- Почему работает иерархия хранения данных?
  - Благодаря локальности программы к данным уровня k доступ происходит чаще, чем к данным уровня k+1.
  - Значит уровень хранения k+1 может быть медленнее, а значит больше и дешевле (на единицу хранения)
- *Идеально:* Иерархия предоставляет большой объём хранения по цене экономичного нижнего уровня с скоростью доступа верхнего уровня для программ.

## Кэш в общем



## Кэш в общем: Попадание



## Кэш в общем: Промах



## Кэш в общем: типы промахов

## Холодный промах

Кеш пуст. Например при старте.

## Конфликтный промах

- Большинство кэшей ограничивает (вплоть до 1) количество позиций размещения в кэше для каждого кэш-блока памяти.
  - Пример: блок і в памяти должен размещаться в (і mod 4) позиции кэша.
- Конфликтный промах, если в кэше есть место, но несколько блоков памяти претендуют на одно место в кэше.
  - Пример: обращения к блокам 0, 8, 0, 8, 0, 8, ... промахиваются всегда.

### Промах ёмкости

Множество используемых кэш-блоков, рабочий набор (working set) превышает размер кэша.

# Пример кэширования в иерархии

| Тип кэша         | Что кэшируем?         | Где кэшируем?       | Задержка<br>(циклов) | Кто<br>управляет?     |
|------------------|-----------------------|---------------------|----------------------|-----------------------|
| Регистры         | Слова 4-8 байт        | Ядро ЦП             | 0                    | Компилятор            |
| TLB              | Трансляция<br>адресов | ТLВ на кристалле ЦП | 0                    | Аппаратура            |
| Кэш уровня 1     | Блок 64 байта         | На кристалле ЦП     | 1                    | Аппаратура            |
| Кэш уровня 2     | Блок 64 байта         | На кристалле ЦП     | 10                   | Аппаратура            |
| Виртуальная пам. | Страница 4-КБ         | Основная память     | 100                  | Аппарат.+ОС           |
| Кэш-буфер        | Части файлов          | Основная память     | 100                  | ос                    |
| Кэш диска        | Сектора дисков        | Контроллер диска    | 100,000              | ПО в диске            |
| Кэш сети         | Части файлов          | Местный диск        | 10,000,000           | AFS/NFS<br>клиент     |
| Кэш браузера     | Веб-страницы          | Местный диск        | 10,000,000           | Веб браузер           |
| Веб-кэш          | Веб-страницы          | Удалённый сервер    | 1,000,000,000        | Веб прокси-<br>сервер |

## Иерархия памяти

- Кэширование в иерархии памяти
- Организация и работа кэша
- Влияние кэша на быстродействие памяти
  - Диаграмма быстродействия памяти
  - Реорганизация циклов улучшает пространственную локальность
  - Блокирование улучшает временнУю локальность

## Кэш памяти

- Кэш памяти небольшая, быстрая память на основе SRAM, автоматически управляемая аппаратурой.
  - Хранит часто используемые блоки основной памяти
- Ядро ЦП сначала обращается за данными в кэши, а затем в память. Если необходимо.
- Типичная структура системы:



# Общая организация кэша (S, E, B)



## Чтение кэша

- Выбрать набор • Проверить на совпадение метки линий в наборе • Есть + актуальна: попадание!
- Выбрать данные начиная от смещения



## Пример: Кэш прямого отображения (Е = 1)

Прямое отображение: одна линия в наборе

Допустим: размер кэш-блока - 8 байт



## Пример: Кэш прямого отображения (Е = 1)

Прямое отображение: одна линия в наборе

Допустим: размер кэш-блока - 8 байт



Если не совпала, то старая линия освобождается и замещается

# Имитирование кэша прямого отображения

| t=1 | s=2 | b=1 |  |
|-----|-----|-----|--|
| X   | XX  | Х   |  |

M=16 адресов байтов, B=2 байта в кэш-блоке, S=4 набора, E=1 линия в наборе

Трассировка адресов (чтения, по одному байту):

| 0 | [0 <u>00</u> 0 <sub>2</sub> ], | промах    |
|---|--------------------------------|-----------|
| 1 | [0 <u>00</u> 1 <sub>2</sub> ], | попадание |
| 7 | $[0\underline{11}_{2}],$       | промах    |
| 8 | $[1\underline{00}0_{2}^{-}],$  | промах    |
| 0 | [0000]                         | промах    |

|         | V | метка | кеш-блок |
|---------|---|-------|----------|
| Набор 0 | 1 | 0     | M[0-1]   |
| Набор 1 |   |       |          |
| Набор 2 |   |       |          |
| Набор 3 | 1 | 0     | M[6-7]   |

# E-канальный наборно-ассоциативный кэш (здесь: E = 2)

Е = 2: Две линии в наборе Допустим: размер кэш-блока – 8 байт **Адрес short int:** t бит 0...01 100 0 1 2 3 4 5 6 7 0 1 2 3 4 5 6 7 v метка выбор 0 1 2 3 4 5 6 7 0 1 2 3 4 5 метка l v l метка набора 0 1 2 3 4 5 6 7 метка метка

метка

0 1 2 3 4 5 6 7

# E-канальный наборно-ассоциативный кэш (здесь: E = 2)

Е = 2: Две линии в наборе



# E-канальный наборно-ассоциативный кэш (здесь: E = 2)

Е = 2: Две линии в наборе



### Если не совпала, то...

- •Одна линия в наборе освобождается и замещается
- •Политики замещения: случайно, least recently used (LRU), ...

# **Имитирование 2-канального** наборно-ассоциативного кэша

| t=2 | s=1 | b=1 |  |
|-----|-----|-----|--|
| XX  | Х   | Х   |  |

M=16 байтовых адресов, B=2 байта в кэш-блоке, S=2 набора, E=2 линии в набор

Трассировка адресов (чтения, по одному байту):

| 0 | [00 <u>0</u> 0 <sub>2</sub> ], | промах    |
|---|--------------------------------|-----------|
| 1 | [00 <u>0</u> 1 <sub>2</sub> ], | попадание |
| 7 | $[01\underline{1}1_2],$        | промах    |
| 8 | $[10\underline{0}0_{2}],$      | промах    |
| 0 | $[0000_{2}]$                   | попадание |

|        | V | метка | кэш-блок |  |
|--------|---|-------|----------|--|
| Блок 0 | 1 | 00    | M[0-1]   |  |
|        | 1 | 10    | M[8-9]   |  |
|        |   |       |          |  |
| Блок 1 | 1 | 01    | M[6-7]   |  |
|        | 0 |       |          |  |

## Немного о записи

- Присутствуют несколько копий данных:
  - Кэши памяти, основная память, диск
- Что делать при записи с попаданием?
  - Write-through (запись непосредственно в память )
  - Write-back (запись в память задерживается до замены линии)
    - Нужен бит несоответствия (линия совпадает с памятью или нет)
- Что делать при записи с промахом?
  - Write-allocate (загрузка в кэш, изменение линии кэша)
    - Хорошо если ожидаются ещё записи
  - No-write-allocate (запись непосредственно в память)
- Типичные политики
  - Write-through + No-write-allocate
  - Write-back + Write-allocate

## Иерархия кэшей Intel Core i7

#### Интегральная схема процессора



# Кэш команд и кэш данных уровня 1:

32 КБ, 8-каналов, Доступ: 4 цикла

#### Общий кэш уровня 2:

256 КБ, 8-каналов, Доступ: 11 циклов

#### Общий кэш уровня 3:

8 МБ, 16-каналов, Доступ: 30-40 циклов

**Размер кеш-блока**: 64 байта для всех кэшей

## Характеристики эффективности кэша

### Вероятность промахов

- Доля обращений в память не обнаруженных к кэше (промахов / доступов) = 1 – вероятность попаданий
- Типичные значения (в процентах):
  - 3-10% для кэша уровня 1
  - Может быть весьма малым (< 1%) для кэша уровня 2, в зависимости от размера

#### Продолжительность доступа в кэш

- Время доставки данных из кэша в процессор
  - Включая время определение наличия данных в кэше
- Типичные величины:
  - 1-2 такта для кэша уровня 1
  - 5-20 тактов для кэша уровня 2

#### ■ Продолжительность промаха

- Дополнительное время необходимое при промахе
  - обычно 50-200 тактов для основной памяти (и будет расти!)

# Некоторые мысли о характеристиках эффективности кэша

- Громадная разница между попаданиями и промахами
  - До 100 раз, для кэша первого уровня и основной памяти
- Верно ли что 99% попаданий в два раза лучше чем 97%?
  - Допустим:
     продолжительность доступа в кэш 1 такт
     продолжительность промаха 100 тактов
  - Среднее время доступа:

```
97% попаданий: 1 такт + 0.03 * 100 тактов = 4 такта 99% попаданий: 1 такт + 0.01 * 100 тактов = 2 такта
```

■ Поэтому в основном используется термин "вероятность промаха", и не "вероятность попадания"

## Создание программ дружелюбных к кэшу

- Ускорение наиболее часто исполняемых участков
  - Сосредоточение на внутренних циклах основных функций
- Минимизация промахов во внутренних циклах
  - Повторные обращение к переменным (временнАя локальность)
  - Доступ с единичным шагом (пространственная локальность)

Ключевая идея: благодаря пониманию кэш-памяти качественное теоретическое понятие локальности получает практическую количественную меру

## Иерархия памяти

- Кэширование в иерархии памяти
- Организация и работа кэша
- Влияние кэша на быстродействие памяти
  - Диаграмма быстродействия памяти
  - Реорганизация циклов улучшает пространственную локальность
  - Блокирование улучшает временнУю локальность

- Скорость чтения (пропускная способность чтения)
  - К-во байт считываемых из памяти за секунду (МБ/сек)
- Диаграмма быстродействия:
  - Измеренная пропускная способность чтения как функция временной и пространственной локальности.
    - Компактный способ охарактеризовать быстродействие подсистемы памяти.

#### Ссылки

- http://www.cs.inf.ethz.ch/cops/ECT/
- http://www.cs.cmu.edu/afs/cs/academic/class/15213-f05/code/ mem/mountain/

## Измерительная функция для диаграммы

```
/* Измерительная функция */
void test(int elems, int stride) {
    int i, result = 0;
    volatile int sink;
    for (i = 0; i < elems; i += stride)
        result += data[i]:
    sink = result; /* Блокировка оптимизации */
/* Запуск test(elems, stride) и возврат пропускной способности (МБ/сек) */
double run(int size, int stride, double Mhz)
    double cycles;
    int elems = size / sizeof(int);
    test(elems, stride);
                                            /* предзаполнение кэша */
    cycles = fcyc2(test, elems, stride, 0); /* вызов test(elems, stride) */
    return (size / stride) / (cycles / Mhz); /* преобраз. циклы в МБ/сек */
```



Intel Core i7
32 КВ кэш команд ур.1
32 КВ кэш данных ур.1
256 КВ общий кэш ур.2
8М общий кэш ур.3
Все кэши на кристалле





## Иерархия памяти

- Кэширование в иерархии памяти
- Организация и работа кэша
- Влияние кэша на быстродействие памяти
  - Диаграмма быстродействия памяти
  - Реорганизация циклов улучшает пространственную локальность
  - Блокирование улучшает временнУю локальность

# Анализ вероятности промаха для матричного умножения

#### ■ Допустим:

- Размер линии = 32 байта (достаточно для 4-х 64-битных слов)
- Размер матрицы (N) очень большой
  - 1/N приблизительно представляется 0.0
- Кэш недостаточно велик, чтобы содержать несколько строк матрицы

### Метод анализа:

Посмотрим на схему доступа во внутреннем цикле



## Пример перемножения матриц

#### ■ Описание:

- Перемножение матриц N x N
- Всего O(N³) операций
- N чтений каждого исходного элемента
- Каждый результат сумма
   N значений
  - может накапливаться в регистре

```
/* ijk */

в регистре

for (i=0; i<n; i++) {

  for (j=0; j<n; j++) {

    sum = 0.0; ←

  for (k=0; k<n; k++)

    sum += a[i][k] * b[k][j];

  c[i][j] = sum;

}
```

Переменная sum

## Расположение в памяти массивов Си

- Массивы Си хранятся в памяти по строкам
  - строки располагаются друг за другом
- Проход по столбцам в одной строке:
  - for (i = 0; i < N; i++)
    sum += a[0][i];</pre>
  - доступ к последовательно расположенным элементам
  - Если размер кэш-блока (В) > 4 байт, действует пространственная локальность
    - вероятность вынужденного промаха = 4 байта / В
- Проход по строкам в одном столбце:
  - for (i = 0; i < n; i++)
    sum += a[i][0];</pre>
  - Доступ к разнесённым в памяти элементам
  - Пространственная локальность отсутствует!
    - вероятность вынужденного промаха = 1 (т.е. 100%)

## Перемножение матриц (ijk)

```
/* ijk */
for (i=0; i<n; i++) {
  for (j=0; j<n; j++) {
    sum = 0.0;
    for (k=0; k<n; k++)
       sum += a[i][k] * b[k][j];
    c[i][j] = sum;
  }
}</pre>
```



## Промахов в итерации внутреннего цикла:

<u>A</u> <u>B</u> <u>C</u> 0.25 1.0 0.0

# Перемножение матриц (kij)

```
/* kij */
for (k=0; k<n; k++) {
  for (i=0; i<n; i++) {
    r = a[i][k];
  for (j=0; j<n; j++)
    c[i][j] += r * b[k][j];
}</pre>
```



### Промахов в итерации внутреннего цикла:

| <u>A</u> | <u>B</u> | <u>C</u> |
|----------|----------|----------|
| 0.0      | 0.25     | 0.25     |

# Перемножение матриц (jki)

```
/* jki */
for (j=0; j<n; j++) {
  for (k=0; k<n; k++) {
    r = b[k][j];
  for (i=0; i<n; i++)
    c[i][j] += a[i][k] * r;
  }
}</pre>
```



### Промахов в итерации внутреннего цикла:

<u>A</u> <u>B</u> <u>C</u> 1.0 0.0 1.0

# Сводка перемножений матриц

```
for (i=0; i<n; i++) {
  for (j=0; j<n; j++) {
    sum = 0.0;
  for (k=0; k<n; k++)
    sum += a[i][k] * b[k][j];
  c[i][j] = sum;
}
}</pre>
```

```
for (k=0; k<n; k++) {
  for (i=0; i<n; i++) {
    r = a[i][k];
  for (j=0; j<n; j++)
    c[i][j] += r * b[k][j];
}</pre>
```

```
for (j=0; j<n; j++) {
  for (k=0; k<n; k++) {
    r = b[k][j];
    for (i=0; i<n; i++)
      c[i][j] += a[i][k] * r;
  }
}</pre>
```

### ijk и jik:

- 2 чтения, 0 записей
- промахов в итерации = **1.25**

### kij и ikj:

- 2 чтения, 1 запись
- промахов в итерации = 0.5

### jki и kji:

- 2 чтения, 1 запись
- промахов в итерации = 2.0

# Скорость перемножения матриц на Core i7



# Иерархия памяти

- Кэширование в иерархии памяти
- Организация и работа кэша
- Влияние кэша на быстродействие памяти
  - Диаграмма быстродействия памяти
  - Реорганизация циклов улучшает пространственную локальность
  - Блокирование улучшает временнУю локальность

# Пример: Перемножение матриц

```
c = (double *) calloc(sizeof(double), n*n);

/* Перемножение а и b - матриц размерами n x n */
void mmm(double *a, double *b, double *c, int n) {
   int i, j, k;
   for (i = 0; i < n; i++)
        for (j = 0; j < n; j++)
        for (k = 0; k < n; k++)
        c[i*n+j] += a[i*n + k]*b[k*n + j];
}</pre>
```



### ■ Допустим:

- Элементы матриц double
- Блок кэша = 8 double (64 байта)
- Размер кэша C << n (много меньше n)

# ■ Первая итерация:

■ n/8 + n = 9n/8 промахов

■ То, что в кэше: (схематично)



### ■ Допустим:

- Элементы матриц double
- Блок кэша = 8 double (64 байта)
- Размер кэша C << n (много меньше n)

### Вторая итерация:

Опять:n/8 + n = 9n/8 промахов



### Всего промахов:

# Блочное перемножение матриц



### ■ Допустим:

- Блок кэша = 8 doubles
- Размер кэша C << n (много меньше n)
- Четыре блока умещаются в кеш : 4B<sup>2</sup> < С

### ■ Первая (блочная) итерация:

- B<sup>2</sup>/8 промахов в блоке
- 2n/B \* B²/8 = nB/4
   (не считая матрицу с)





n/B blocks

### Допустим:

- Блок кэша = 8 doubles
- Размер кэша C << n (много меньше n)
- Четыре блока умещаются в кеш : 4B<sup>2</sup> < С

### Second (block) iteration:

- Как и на первой итерации
- 2n/B \* B<sup>2</sup>/8 = nB/4

# = \* m/B blocks

Размер блока В х В

### Всего промахов:

 $\blacksquare$  nB/4 \* (n/B)<sup>2</sup> = n<sup>3</sup>/(4B)

### Итого

- Без блокирования: (9/8) \* n³
- С блокированием: 1/(4B) \* n³
- Предполагается наибольший размер блока В, ограниченный как 4В<sup>2</sup> < С!</p>
- Причины существенной разницы:
  - Матрице присуща временная локальность:
    - 3n² входных данных, 2n³ операций
    - Каждый элемент массивов используется O(n) раз!
  - При условии, что программа написана правильно

### Заключение

- Программист может оптимизировать производительность кэша
  - Организация структур данных
  - Организация доступа к данным
    - Структура вложенных циклов
    - Объединение в блоки общеупотребительная техника
- Для всех систем полезен "дружелюбный к кэшу код"
  - Получение абсолютно оптимального кода очень зависит от платформы
    - Размер кеша, размер линии, канальность, и т.п.
  - Основные улучшения можно выполнить в общем случае.
    - Минимизация рабочего набора данных (временная локальность)
    - Использование малых шагов (пространственная локальность)