# Příloha: Výstupní zpráva (Ukázka)

Jméno: Vladyslav Yeroma

Login: xyerom00

## Architektura navrženého obvodu (na úrovni RTL)

### Schéma obvodu



## Popis funkce

Schemata se skalda z:

- FSM
- CNT (Main Clock Tick Counter)
- CNT\_BITS (Counter of Bits)
- Demultiplexor (Outputs Logic Vector [7:0])

Poprvé cena na změnu DIN = "1" do DIN = "0". Pak spustíme CNT, který bude pocitat do >=11000 ak RX\_EN = "0" (abych prošli ten Start Bit a došli k Mid Bitu 0. Bitu), a ak RX\_EN = "1" bude se vynulovan pri >=10000 (vunulije ne prima do 0, a do 00001, protoze máme jednu if-structure a nechceme vynulovanim do same 0 a propustit ten jeden Clock Tick). Pak pri RX\_EN = "1" budeme pocitat CNT\_BITS pro kazdy bit, který jsme prošli, a pri každej CNT = 10000 budeme poslat signál k Demultiplexoru. Na konci ak dojde CNT\_BITS = "8", FSM zkontroluje ak CNT projede ostatní 16 Clock Ticks k Mid Bitu toho Stop Bitu a jestli na tom bitu DIN = "1", a posle spravny signal DOUT VLD

## Návrh automatu (Finite State Machine)

### Schéma automatu

#### Legenda:

- Stavy automatu: INACTIVE, PASS\_START\_BIT, RECIEVE\_DATA, PASS\_STOP\_BIT, VALIDATE\_DATA
- Vstupní signály: DIN(D), CNT(C), CNT\_BITS(CB)
- Mealyho výstupy: CNT EN, RX EN, DOUT VLD
- Moorovy výstupy: CNT\_EN, RX\_EN, DOUT\_VLD



## Popis funkce

Vyckava c stavu INACTIVE, pri DIN = "0" presune do PASS\_START\_BIT kde zapne CNT, a projde Start Bit a polovinu 0. Bitu. Pak projde k RECIEVE\_DATA kde zapne Reciever Dat (CNT\_BITS) a Začne predávat jich na DOUT. Ak CNT\_BITS bude 8,zapne CNT\_BITS a prejde na PASS\_STOP\_BIT, kde vyckava jeste 16 Clock Ticks abych dostat k mid bitu Stop Bitu, a ak DIN = "1" predast DOUT\_VLD = "1" a projde na stav VALIDATE, který ma uz jenom Mooreová vystup a prevede vsi vystupy FSM na 0.

# Snímek obrazovky ze simulací

