# Electrónica digital Laboratorio No. 10

### Ejercicio No. 1

## Código en Verilog

```
// Flip Flop 4 bits tipo D de 4 bits con reset sincrono y asincrono
module FFD4(input wire clk, reset, EN,
    input wire [3:0]C,
    output reg [3:0]D);

// Con always una sección del código estará siempre activado
    always @ (posedge clk, posedge reset) begin // Count on the rising edge of the clk

    if(reset) begin // En caso de reset colocar todas las salidas en 0
    D <= 4'b0;
    end

    else if (EN) begin // Entrada igual a la salida
    D <= C;
    end
    end
endmodule

// Flip Flop tipo D de 8 bits
module FETCH(input wire clk, reset, EN, input wire [7:0]D, output wire[3:0]instr, oprnd);

FFD4 Al(clk, reset, EN, D[7:4], instr); // bits más significativos
FFD4 Bl(clk, reset, EN, D[3:0], oprnd); // bits menos significativos
endmodule

// Implementar un contador de 12 bits con un enable y capaz de hacer un load
module contador(input wire clk, rst, EN, blo,
    input wire [11:0]load,
    output reg [11:0]val);</pre>
```

```
// Non-blocking assignent
    always @(posedge clk or posedge rst or posedge blo) begin

if(rst == 1) // Colocar todos los valores en 0
    val <= 12'b0;

else if(EN == 1) //Enabled encendido cuenta en cada flanco de reloj
    val <= val + 1;

else if(blo == 1) // Blo encendido entonces Load comienza a contar
    val <= load;

end
endmodule

// Implementación de la memoria ROM de 4Kx8
module Mrom(input wire [11:0]address,
    output wire [7:0]D); // Tamaño del dato de 8 bits

reg[7:0] Mrom[0:4095]; // Ancho y localidades de memoria

// Inicializar la memoria
    initial begin
    $readmemb("Mrom.list", Mrom); // Leer los valores de la lista en binario end

assign D = Mrom[address]; // Asignarle el valor en la dirección dada endmodule</pre>
```

```
Integrands table
under Mittgemet(not wire Clb, reset, MMC, NW, bls, kopst wire [110]koss, butput wire [70]F_S, output wire [10]koste, out
```

#### **Testbench**

```
// Testbench del circuito mostrado en el diagrama

module testbench();
reg clk, reset, ENPC, ENF, blo;
reg [l1:0]load;
wire [7:0]P_8;
wire[3:0]loatr;
wire [3:0]oprnd;

// Reloj de una unidad de tiempo con cambio en el flanco
always
#1 clk = ~clk;

// Iteración del modulo
integrador U(clk, reset, ENPC, ENF, blo, load, P_8, instr, oprnd);

// Prueba para el Flip Flop tipo D de 8 bits
initial begin
#1

**Sdisplay("\n");
**Sdi
```

Carné: 19659

Sección: 20

```
initial
    #35 $finish;

// GTK wave
    initial begin
    $dumpfile("Lab10_tb.vcd");
    $dumpvars(0, testbench);
    end
endmodule
```

### Prueba realizada

| 1      |   | ese | t E | NPC | ENF blo load | P_B      | instr | oprnd |
|--------|---|-----|-----|-----|--------------|----------|-------|-------|
| ,      | 1 | 0   | 0   | 0   | 000000000000 | 00000000 | 0000  | 0000  |
|        | 1 | 0   | 0   | 0   | 000000000000 | 00000000 | 0000  | 0000  |
| 9      | 0 | 1   | 1   | 0   | 000000000000 | 00000000 | 0000  | 0000  |
| L      | 0 | 1   |     | 0   | 000000000000 | 11110000 | 0000  | 0000  |
| 9      | 0 | 1   | 1   | 0   | 000000000000 | 11110000 | 0000  | 0000  |
| 9<br>1 | 0 | 1   |     | 0   | 000000000000 | 00111010 | 1111  | 0000  |
| 0      | 0 |     |     | 0   | 000000000100 | 00111010 | 1111  | 0000  |
| 1      | 0 | 1   | 1   | 0   | 000000000100 | 11101100 | 0011  | 1010  |
|        | 0 | 1   |     | 1   | 000000000100 | 01100000 | 0011  | 1010  |
| 0<br>1 | 0 | 1   | 1   | 1   | 000000000100 | 01111000 | 0110  | 0000  |
| 0      | 0 | 1   |     | 1   | 000000000100 | 01111000 | 0110  | 0000  |
| 1      | 0 | 0   | 0   | 0   | 000000000100 | 01111000 | 0110  | 0000  |
| 0      | 0 | 0   | 0   | 0   | 000000000100 | 01111000 | 0110  | 0000  |
| 0<br>1 | 0 | 0   | 0   | 0   | 000000000100 | 01111000 | 0110  | 0000  |
| 0      | 0 | 0   | 0   | 0   | 000000000100 | 01111000 | 0110  | 0000  |
| 1      | 0 | 0   | 0   | 0   | 000000000100 | 01111000 | 0110  | 0000  |
| 0      | 0 | 0   | 0   | 0   | 000000000100 | 01111000 | 0110  | 0000  |
| 1      | 0 | 0   | 0   | 0   | 000000000100 | 01111000 | 0110  | 0000  |
| 0      | 0 | 0   | 0   | 0   | 000000000100 | 01111000 | 0110  | 0000  |
| 1      | 0 | 0   | 0   | 0   | 000000000100 | 01111000 | 0110  | 0000  |
| 0      | 0 | 0   | 0   | 0   | 000000000100 | 01111000 | 0110  | 0000  |
| 0<br>1 | 0 | 0   | 0   | 0   | 000000000100 | 01111000 | 0110  | 0000  |
| 0      | 0 | 0   | 0   | 0   | 000000000100 | 01111000 | 0110  | 0000  |
| 1      | 0 | 0   | 0   | 0   | 000000000100 | 01111000 | 0110  | 0000  |
| 0      | 0 | 0   | 0   | 0   | 000000000100 | 01111000 | 0110  | 0000  |
| 1      | 0 | 0   | 0   | 0   | 000000000100 | 01111000 | 0110  | 0000  |
| 0      | 0 | 0   | 0   | 0   | 000000000100 | 01111000 | 0110  | 0000  |
| 1      | 0 | 0   | 0   | 0   | 000000000100 | 01111000 | 0110  | 0000  |
| 0      | 0 | 0   | 0   | 0   | 000000000100 | 01111000 | 0110  | 0000  |
| 1      | 0 | 0   | 0   | 0   | 000000000100 | 01111000 | 0110  | 0000  |
| 0      | 0 | 0   | 0   | 0   | 000000000100 | 01111000 | 0110  | 0000  |
| 1      | 0 | 0   | 0   | 0   | 000000000100 | 01111000 | 0110  | 0000  |
| 0      |   |     |     |     | 000000000100 | 01111000 | 0110  | 0000  |
| 1      | 0 | 0   | 0   | 0   | 000000000100 | 01111000 | 0110  | 0000  |
| 9      | 0 | 0   | ø   | ø   | 000000000100 | 01111000 | 0110  | 0000  |

## Diagrama de Timing



Para realizar implementar el program counter, la program rom y el fetch en un solo módulo se crearon los módulos de cada uno. El FETCH es un FF de 8 bits con dos salidas las cuales se dividen en instrucciones y operaciones. El program counter es un contador de 12 bits con un enable y capaz de hacer un load por lo que, a este, se le incluyó un bit para controlar el load. Por último, el program rom esta conformado por una memoria de 4Kx8 y se utilizó el comando \$readmemb para leer información de un documento externo.

Para el testbench se comprobó que el load funcionara apropiadamente, así como ambos enables permitieran pasar el valor establecido y para que el load comience a contar.

# Ejercicio No. 2

```
// Módulo Buffer triestado
module BT(input wire EN,
input wire [3:0]X;

// Módulo Buffer triestado
module BT(input wire EN,
input wire [3:0]Y);

// Con always una sección del código estará siempre activado
always @ (posedge clk, posedge reset) begin // Count on the rising edge of the

if(reset) begin // En caso de reset colocar todas las salidas en 0

ACCU <= 4'b0;
end

else if (EN) begin // Entrada igual a la salida
ACCU <= ALU;
end
end
end
module

// Módulo Buffer triestado
module BT(input wire EN,
input wire [3:0]Y;
output wire [3:0]Y;
output wire [3:0]Y;
assign Y = (EN) ? I : 4'bz; // Cuando EN = 0 la salida está en alta impedancia endmodule
```

```
// Módulo ALU
module ALUU(input wire [3:8]ACCU,
   input wire [3:8]BUFFER,
   input wire [3:0]SAL,
   output wire [3:0]SAL,
   output wire G, ZERO);

reg [4:8]OF; // el 5to bit es por si hay un overflow

always @ (ACCU, BUFFER, S) begin
   case(S)
   a'bees: OF <= ACCU;
   a'bees: OF <= ACCU = BUFFER;
   a'bels: OF <= CACCU = BUFFER);
   default: OF <= 5'beeee; // Si no es alguna operación la salida es igual a endcase
   end
   assign SAL = OF[3:0];
   assign C = OF[4];
   assign ZERO = (OF == 5'80000) ? 1:0;
endmodule

// Módulo para juntar la ALU, los buffers y el acumulador
module operacional(input wire clk, reset, ENA, ENB, ENC,
   input wire [3:0]ORNO,
   output wire [3:0]ORNO,
   output wire [3:0]ORAA,
   output wire [3:0]ACCUMULATOR,
   output wire [3:0]ACCUMULATOR,
   output wire C, ZERO); //Enable de los buffers y del acumulador</pre>
```

```
// Módulo para juntar la ALU, los buffers y el acumulador
module operacional(input wire clk, reset, ENA, ENB, ENC,
input wire [2:8]s,
input wire [3:8]OPRND,
output wire [3:0]DATA,
output wire [3:0]DATA,
output wire [3:0]ALU, SAL,
output wire [3:0]ALU, SAL,
output wire [3:0]ACCUMULATOR,
output wire (, ZERO); //Enable de los buffers y del acumulador
wire [3:0]BUFFER;
wire [3:0]BUFFER;
wire [3:0]ACCU;
wire [3:0]ALU;
// Instanciación de los módulos
BT R2(ENG, OPRND, BUFFER);
BT R3(ENC,ALU, SAL);
ACCUMULATOR R4(clk, reset, ENA, ALU, ACCU);
ALUU R1(ACCU, BUFFER, S, ALU, C, ZERO);
assign DATA = BUFFER;
assign ALU_SAL = ALU;
assign ACCUMULATOR = ACCU;
endmodule
```

#### **Testbench**

```
#1 clk = 0; reset = 1; ENA = 1; ENB = 1; ENC = 1; S = 3'b000;
#2 reset = 0;
#2 OPRND = 4'b1010;
#2 S = 3'b010;
#2 S = 3'b001;
#2 S = 3'b001;
#2 S = 3'b001;
#2 S = 3'b100; ENC = 0; OPRND = 4'B1111;
#2 S = 3'b100;
#2 ENC = 1;
#2 S = 3'b000;
#2 ENB = 0; OPRND = 4'b0001;
#2 ENB = 0; OPRND = 4'b0001;
#2 ENB = 1;
end
initial
#30 $finish;
// GTK wave
initial begin
$dumpfile("Ejercicio_2_tb.vcd");
$dumpvars(0, testbench);
end
endmodule
```

# Diagrama de Timing



Para implementar el acumulador, la ALU, y ambos bus drivers se utilizó un FF de 4 bits para crear el acumulador. Asimismo, para los bus drivers se utilizó un buffer tri estado que fue instanciado para obtener dos. Su comportamiento se basa en que al estar Enable en 0 la salida estará en altaimpedancia. Por otro lado, para la Alu cabe mencionar que se

utilizó un bus de 5 bits para que, al momento de haber un overflow, en la bandera del carry se evidencie este comportamiento.

Para finalizar, en el módulo del testbench se probaron diferentes operaciones para comprobar que el funcionamiento era el correcto.

# Link al repositorio:

https://github.com/valeelorraine/Laboratorios\_Digital