#### Electrónica digital Laboratorio 8

## Ejercicio 01: Contador

#### **Testbench**

```
module testbench();
    reg clk, rst, en, blo;
    reg [11:8]load;
    wire [11:8]val;

contador AI(clk, rst, en, blo, load, val);

initial begin
#1

$display("\n");
$display("\contador de 12 bits ");
$display("\load rst en blo load | val | ");
$display("\load rst en blo load | val | ");
$display("\load rst en blo load | val | ");
$display("\load rst en blo load | val | ");
$monitor("|Xb %b %b %b %b %b | %b | ", clk, rst, en, blo, load, val);

clk = 8; rst = 8; en = 8; blo = 8; load = 12'b8088888888888;
#1 rst = 8;
#1 rst = 8;
#1 rst = 8;
#1 rst = 8;
#1 rst = 9;
#2 blo = 1; load = 12'b808881888818;
#1 blo = 8; en = 1;
#1 en = 1;
end

always
#1 clk = -clk;
initial
#200 $finish;
initial begin
$dumpfile("Contador_tb.vcd");
$dumpvars(8, testbench);
end
endmodule
```

## Tabla generada por el código

Carné: 19659

Sección: 20

| cl | k | rst | е | n blo l  | oad  | val          |
|----|---|-----|---|----------|------|--------------|
| 1  | 0 | 0   | 0 | 00000000 | 9999 | xxxxxxxxxxx  |
| 0  | 0 | 0   | 0 | 00000000 | 9999 | XXXXXXXXXXXX |
| 1  | 0 | 0   | 0 | 00000000 | 9999 | xxxxxxxxxxx  |
| 0  | 1 | 0   | 0 | 00000000 | 9999 | 000000000000 |
| 1  | 0 | 0   | 0 | 00000000 | 0000 | 000000000000 |
| 0  | 0 | 0   | 0 | 00000000 | 0000 | 000000000000 |
| 1  | 0 | 0   | 1 | 00000100 | 0010 | 000001000010 |
| 0  | 0 | 1   | 0 | 00000100 | 0010 | 000001000010 |
| 1  | 0 | 1   | 0 | 00000100 | 0010 | 000001000011 |
| 0  | 0 | 1   | 0 | 00000100 | 0010 | 000001000011 |
| 1  | 0 | 1   | 0 | 00000100 | 0010 | 000001000100 |
| 0  | 0 | 1   | 0 | 00000100 | 0010 | 000001000100 |
| 1  | 0 | 1   | 0 | 00000100 | 0010 | 000001000101 |
| 0  | 0 | 1   | 0 | 00000100 | 0010 | 000001000101 |
| 1  | 0 | 1   | 0 | 00000100 | 0010 | 000001000110 |
| 0  | 0 | 1   | 0 | 00000100 | 0010 | 000001000110 |
| 1  | 0 | 1   | 0 | 00000100 | 0010 | 000001000111 |
| 0  | 0 | 1   | 0 | 00000100 | 0010 | 000001000111 |
| 1  | 0 | 1   | 0 | 00000100 | 0010 | 000001001000 |
| 0  | 0 | 1   | 0 | 00000100 | 0010 | 000001001000 |
| 1  | 0 | 1   | 0 | 00000100 | 0010 | 000001001001 |
| 0  | 0 | 1   | 0 | 00000100 | 0010 | 000001001001 |
| 1  | 0 | 1   | 0 | 00000100 | 0010 | 000001001010 |
| 0  | 0 | 1   | 0 | 00000100 | 0010 | 000001001010 |
| 1  | 0 | 1   | 0 | 00000100 | 0010 | 000001001011 |
| 0  | 0 | 1   | 0 | 00000100 | 0010 | 000001001011 |
| 1  | 0 | 1   | 0 | 00000100 | 0010 | 000001001100 |
| 0  | 0 | 1   | 0 | 00000100 | 0010 | 000001001100 |
| 1  | 0 | 1   | 0 | 00000100 | 0010 | 000001001101 |
| 0  | 0 | 1   | 0 | 00000100 |      | 000001001101 |
| 1  | 0 | 1   | 0 | 00000100 |      | 000001001110 |
| 0  | 0 | 1   | 0 | 00000100 |      | 000001001110 |
| 1  | 0 | 1   | 0 | 00000100 | 0010 | 000001001111 |

# Diagrama de Timing



Para realizar el módulo del contador se utilizó un bus de 12 bits para almacenar los valores y uno para establecer hasta cuánto llegaría el load, el cual era controlado por un bit (blo). Por otro lado, se utilizó el *non-blocking assigment* para que todas las condicionales se comprueben en paralelo. Para finalizar, en el

módulo del *testbench* se realizaron distintas pruebas con el fin de probar todas las funciones del contador (Contar, cargar, contar después de cargar, no contar).

### Ejercicio 02: Memoria ROM

```
// Implementación de la memoria ROM de 4Kx8
module Mrom(input wire [11:0]address,
   output wire [7:0]D); // Tamaño del dato de 8 bits

reg[7:0] Mrom[0:4095]; // Ancho y localidades de memoria

// Inicializar la memoria
   initial begin
   $readmemb("Mrom.list", Mrom); // Leer los valores de la lista en binario end

assign D - Mrom[address]; // Asignarle el valor en la dirección dada endmodule
```

#### **Testbench**

```
moria ROM
module testbench();
reg [11:0]address; // Dirección de almacenamiento
Mrom A1(address, D);
initial begin
$display("\n");
$display(" Memoria ROM ");
$display("\n");
$display("|-----|");
$display("|-----|");
$monitor("| %b | %b |", address, D);
// Se declaran las 10 diferentes direcciones
address = 12'b00000000000;
#1 address = 12'b00000000001;
#1 address = 12'b000000000001;
  #1 address = 12'b0000000000011;
 #1 address = 12'b000000000100;
#1 address = 12'b000000000101;
#1 address = 12'b000000000110;
  #1 address = 12'b000000000111;
 #1 address = 12'b000000001000;
#1 address = 12'b000000001001;
  #1 address = 12'b000000001010;
#200 $finish;
//GTKwave
initial begin
  $dumpfile("Memoria rom tb.vcd");
  $dumpvars(0, testbench);
endmodule
```

#### Lista de valores

| 0000_0000 |
|-----------|
| 1111_0000 |
| 0011_1010 |
| 1110_1100 |
| 0110_0000 |
| 0111_1000 |
| 0110_0110 |
| 1100_0110 |
| 0010_1110 |
| 1110_0100 |
| 1110_0111 |
|           |

### Tabla generada por el código

| address      | Dato     |
|--------------|----------|
| İ            |          |
| 000000000000 | 00000000 |
| 000000000001 | 11110000 |
| 000000000010 | 00111010 |
| 000000000011 | 11101100 |
| 00000000100  | 01100000 |
| 000000000101 | 01111000 |
| 00000000110  | 01100110 |
| 00000000111  | 11000110 |
| 000000001000 | 00101110 |
| 000000001001 | 11100100 |
| 000000001010 | 11100111 |

## Diagrama de Timing



Un *array* de datos son matrices utilizadas para agrupar elementos a objetos multidimensionales para que puedan ser manipulados con facilidad. Por cada *array* es necesario establecer la dimensión por lo que el valor mínimo y máximo se declaran entre corchetes y los índices de cada matriz se pueden escribir en cualquier dirección.

Las instrucciones \$readmemb y \$readmemh se utilizan para leer los datos almacenados en binario y hexagesimal respectivamente.

Para realizar el código se utilizó un bus de 12 bits para la entrada (*address*) la cual indica la dirección de almacenamiento y una salida de 8 bits la cual representa el dato guardado en la lista creada y almacenada en una localidad específica. La idea es tener 10 datos

almacenados en una lista externa al código, y con \$readmemb leer cada dato los cuales fueron asignados en una localidad específica en el testbench.

#### Ejercicio No. 3: ALU

#### **Testbench**

### Tabla generada por el código



### Diagrama de Timing



La ALU combina varias operaciones lógicas y matemáticas en una unidad. Por lo que, para implementar la ALU se creó un modulo que incluye las operaciones lógicas y comparaciones las cuales operan dentro de un always, el cual permite que si existen cambios en las variables dependientes de las funciones se registren simultáneamente.

#### Link:

https://github.com/valeelorraine/Laboratorios\_Digital