# SINTESIS DE REDES ACTIVAS



# Trabajo Practico N°2

AO REAL: Errores

Síntesis de Redes Activas - 2024

# Integrantes

Valentin Jose Ramirez, 43700362 José Ignacio Lopez Sivilat, 44805902 Franco Gabriel Lopez, 43271762 Alejo Adrian Beierbach, 43700333

# Profesores adjuntos

Dr. Ing. Pablo A. Ferreyra Ing. César Reale

# $\acute{\mathbf{I}}\mathbf{ndice}$

| 1. |       | nsigna                                        | 1               |
|----|-------|-----------------------------------------------|-----------------|
|    | 1.1.  | Objetivos                                     | 1               |
| 2. | Circ  | cuito I: Sumador Inversor                     | 2               |
|    | 2.1.  | Requisitos                                    | 2               |
| 3. | Aná   | álisis teórico                                | 3               |
|    | 3.1.  | Ganancia ideal en banda de paso               | 3               |
|    | 3.2.  |                                               | 3               |
|    |       | 3.2.1. Error por tensión de offset, $v_{os}$  | 3               |
|    |       | 3.2.2. Error por corrientes de bias, $I_{os}$ | 3               |
|    |       | 3.2.3. Error por $A_d < \infty$               | 4               |
|    |       | 3.2.4. Error por $RRMC < \infty$              | 4               |
|    | 3.3.  | Errores en AC                                 | 5               |
|    |       | 3.3.1. Ancho de banda a plena potencia        | 5               |
|    |       | 3.3.2. Ancho de banda de pequeña señal        | 5               |
|    |       | 3.3.3. Error vectorial                        | 5               |
| 4. | Cas   | o de estudio para $R_i = 50[\Omega]$          | 7               |
|    |       | Diseño de la etapa                            | 7               |
|    |       | Cálculo de errores                            | 7               |
|    |       | 4.2.1. Errores en DC                          | 7               |
|    |       | 4.2.2. Errores en AC                          | 7               |
|    | 4.3.  |                                               | 8               |
| 5  | Cas   | so de estudio para $R_i=100[k\Omega]$         | 12              |
| 0. |       | Diseño de la etapa                            |                 |
|    | 0.1.  | •                                             | $\frac{12}{12}$ |
|    | 5.2.  |                                               | $\frac{12}{13}$ |
|    | IJ.∠. |                                               | 13              |
|    |       | 5.2.2. Errores en AC                          |                 |
|    | 5.3.  |                                               | 13<br>14        |
|    | J.J.  | DIIIUIaCionos                                 | 14              |



## 1. Consigna

## 1.1. Objetivos

Introducir al estudiante en el diseño, armado, medición y análisis de circuitos amplificadores lineales, teniendo en cuenta las fuentes de error del AO real, y como se relacionan con las condiciones de entorno del circuito. En este trabajo de laboratorio se lleva a cabo el análisis de funcionamiento del un amplificador real para lo cual se tiene en cuenta las fuentes de error presentes en el mismo, causantes de que la salida final presente una desviación respecto a la respuesta ideal teórica. El circuito sobre el cual se lleva a cabo el estudio es un sumador inversor.

Los errores sobre los cuales se realiza el análisis son:

#### Errores en DC:

- 1. Error de tensión,  $v_{os}$ .
- 2. Error de corriente,  $I_{os}$ .
- 3. Error por  $A_d < \infty$ .
- 4. Error por  $RRMC < \infty$ .

#### • Errores en AC:

- 1. Error vectorial.
- 2. Ancho de banda a plena potencia.
- 3. Ancho de banda para pequeña señal.

Para cada circuito, se realizará un análisis teórico, simulaciones y mediciones experimentales. Finalmente, se van a comparar los datos obtenidos en cada etapa.



## 2. Circuito I: Sumador Inversor



Figura 1: Circuito propuesto

## 2.1. Requisitos

Para el desarrollo del presente trabajo se empleará un circuito sumador inversor utilizando el amplificador operacional LM324. El circuito debe cumplir con las siguientes especificaciones:

- $\bullet \ V_{cc} = 10[V] \ \mathrm{y} \ V_{ss} = -10[V]$
- $A_{v|v_1} = 30, A_{v|v_2} = 30$
- $\blacksquare R_i \ll Z_{i1}, R_i \ll Z_{i2}$
- $\bullet$  Emplear resistencias menores a  $10[M\Omega]$



## 3. Análisis teórico

A continuación se obtienen las ecuaciones pertinentes para el cálculo de errores.

## 3.1. Ganancia ideal en banda de paso

Pasivando  $V_2$ 

$$V_O|_{V_2=0} = -\frac{R_f}{R}$$

Pasivando  $V_1$ 

$$V_O|_{V_1=0} = -\frac{R_f}{R}$$

$$\boxed{ \begin{aligned} V_O &= A_1 \cdot v_1 + A_2 \cdot v_2 \\ \text{reemplazando con } A_1 &= A_2 = -\frac{R_f}{R} \\ \end{aligned} }$$
 
$$\boxed{ \begin{aligned} V_O &= -\frac{R_f}{R} \cdot (v_1 + v_2) \end{aligned} }$$

#### 3.2. Errores en DC

Del circuito general, pasivando las entradas, se calcula la ganancia de lazo.

$$T(S) = -\frac{R}{R + 2R_f} \cdot A_d(S)$$

Para obtener las ecuaciones que describen cada error se emplea la ecuación de *Blackman* y se suponen el resto de las característiscas del amplificador ideal a excepción de la de interés.

#### **3.2.1.** Error por tensión de offset, $v_{os}$

El error por tensión de offset se estima colocando en la entrada no inversora una fuente de tensión constinua de valor  $v_{os}$ 

$$\boxed{ \begin{aligned} \frac{V_O}{V_{os}} &= 1 + \frac{R_f}{R_p} \\ \text{donde } R_p &= \frac{R}{2}; \text{ reemplazando} \\ V_O &= (1 + 2 \cdot \frac{R_f}{R}) \cdot v_{os} \end{aligned}}$$

## 3.2.2. Error por corrientes de bias, $I_{os}$

Debido a que no hay una resistencia asociada a la entrada no inversora la corriente  $I_p^+$  no produce error, en consecuencia el error en la salida solo está definido por  $I_p^-$ 

$$\boxed{\frac{V_O}{V^-} = \frac{R + 2R_f}{R}}$$

Donde  $V^- = I_p^- \cdot R_p, \, R_p = \frac{R_f \cdot R}{2R_f + R}$ , por lo que resulta,

$$V_O(I_p^-) = -I_p \cdot R_f$$



## 3.2.3. Error por $A_d < \infty$

La ganancia real de un amplificador puede definirse como:

$$A_v(s) = \frac{A_{vfi}}{1 - \frac{1}{T(s)}}$$

Donde:

- $A_{vfi}$ : ganancia ideal para la configuración seleccionada.
- $\blacksquare T(s)$ : ganancia de lazo.

Si  $A_d(s) \to \infty$  entonces  $T(s) \to \infty$  por lo que el error para  $A_d(s) < \infty$  como:

$$\epsilon_{G0} = \frac{1}{T_O}$$

Luego,

$$A_{vf}(s) = \frac{A_{vfi}}{1 + \epsilon_G(s)}$$

$$A_{vf}(0) = \frac{A_{vfi}}{1 + \epsilon_G(0)}$$

$$A_{vf}(0) = A_{vfi}(1 - \epsilon_G(0))$$

Despejando  $\epsilon_G(0)$  y reordenando,

$$\Delta V_0 = \epsilon_G(0) \cdot V_{0i}$$

De la ecuación anterior se tiene que el máximo error sucede cuando  $V_{0i} = FS$ ,

$$\Delta V_{0,max}(A_d < \infty) = \epsilon_G(0) \cdot FS = \frac{FS}{T_O}$$

### **3.2.4.** Error por $RRMC < \infty$

Debido a que la entrada no inversora está conectada a masa el error producido por  $RRMC < \infty$  resulta despreciable ya que la tensión común es mínima.



#### 3.3. Errores en AC

Para el análsis en AC se debe contemplar la expresión que define el comportamiento de la ganancia del amplificador en función de la frecuencia.

$$A_{vf}(s) = \frac{A_{vf}(0)}{(1 + \frac{s}{\omega_H})}$$

#### 3.3.1. Ancho de banda a plena potencia

Se define como la máxima frecuencia que puede presentar la señal de entrada para ser reproducida en la salida sin distorsión,

$$\boxed{\omega_{HP} = \frac{SR}{V_{pp}}}$$

de donde,

 $\blacksquare$  SR: Slew-Rate.

•  $V_{pp}$ : Tensión pico a pico máxima.

## 3.3.2. Ancho de banda de pequeña señal

Se define así al punto donde la ganancia cae -3dB respesto al valor en la banda de paso. Del producto GBW se obtiene,

$$\omega_H \cdot A_{vf} = \omega_T$$

$$\omega_H = \frac{\omega_T}{A_{vf}}$$

## 3.3.3. Error vectorial

Se define como la diferencia entre la ganancia ideal y la real:

$$E_v = A_{vfi} - A_{vf}(s)$$

Dado que le resultado lo conforma un vector se puede dividir en error de ganancia y error de fase.

Error de ganancia Se define de esta manera a la diferencia entre los módulos real e ideal. Normalizando la ecuación para el error vectorial en función de  $A_{vfi}$ :

$$e_v = |1| - \frac{1}{1 + \frac{s}{\omega_H}}$$

$$e_v = 1 - \frac{1}{\sqrt{1 + \frac{\omega}{\omega_H}^2}}$$



Se puede aproximar a:

$$e_v = 1 - \sqrt{1 + \frac{\omega^2}{\omega_H}^2}$$

**Error de fase** Es la diferencia entre las fases de la ganancia ideal y la ganancia real:

$$\Phi_v = -\arctan\left(\frac{\omega}{\omega_H}\right) + \frac{\pi}{2}$$



## 4. Caso de estudio para $R_i = 50[\Omega]$

## 4.1. Diseño de la etapa.

Entre los requisitos de diseño mencionados se solicita que la impedancia de entrada no cargue a la fuente, que se trabaje con resistencias menores a  $1[M\Omega]$  y que la ganancia para cada fuente sea de 30 veces.

A partir de dichas especificaciones se obtiene:

$$R_i = 50[\Omega] \longrightarrow Z_{i1,2} \ge 10R_i$$

donde  $Z_{i1,2} = R$ .

Tomando  $R=1[k\Omega]$  y recordando que  $A_{v1,2}(0)=30$ 

$$\frac{R_f}{R} = 30 \longrightarrow R_f = 30[k\Omega]$$

#### 4.2. Cálculo de errores.

A partir de las características eléctricas del LM324 se calculan los respectivos errores.

## 4.2.1. Errores en DC.

$$\Delta V_O(v_{os}) = \left(1 + 2\frac{R_f}{R}\right) \cdot v_{os} = 61v_{os} = 61 \cdot 2[mV] = 122[mV]$$

$$\Delta V_O(I_{os}) = -R_f \cdot I_p^- = 30[k\Omega] \cdot I_p^- = 30[k\Omega] \cdot 45[\mu A] = 1350[\mu V]$$

$$\Delta V_O(A_d < \infty) = \frac{FS}{T_O} = \frac{10[V]}{1640} = 6.1[mV]$$

$$\Delta V_O(RRMC < \infty) = 0[V]$$

#### 4.2.2. Errores en AC.

Ancho de banda de plena potencia.

$$f_{HP} = \frac{SR}{2\pi \cdot V_{pp}} = \frac{0.5 \left[\frac{V}{uS}\right]}{2\pi \cdot 10[V]} = 8[kHz]$$

Ancho de banda de pequeña señal.



$$f_{HP} = k \cdot f_T = \frac{R}{R + 2R_f} \cdot f_T = 16.4[kHz]$$

Error vectorial.

|     | Avf    |          | Error Vectori | al      |
|-----|--------|----------|---------------|---------|
| f_h | Modulo | Fase (°) | Modulo        | Fase(°) |
| 0,1 | 0,995  | -5,713   | 0,005         | 84,287  |
| 0,2 | 0,981  | -11,316  | 0,019         | 78,684  |
| 0,3 | 0,958  | -16,708  | 0,042         | 73,292  |
| 0,4 | 0,928  | -21,812  | 0,072         | 68,188  |
| 0,5 | 0,894  | -26,579  | 0,106         | 63,421  |
| 0,6 | 0,857  | -30,979  | 0,143         | 59,021  |
| 0,7 | 0,819  | -35,01   | 0,181         | 54,99   |
| 0,8 | 0,781  | -38,679  | 0,219         | 51,321  |
| 0,9 | 0,743  | -42,01   | 0,257         | 47,991  |
| 1   | 0,707  | -45,023  | 0,293         | 44,977  |

Figura 2: Error vectorial

## 4.3. Simulaciones.

Realizamos las mediciones del primer caso para el siguiente circuito simulado en LTSpice:



Figura 3: Circuito simulado



Figura 4: Barrido en frecuencia



Figura 5: Diagrama de Bode



Figura 6: Slew Rate



Figura 7: Factor de amplificación,  $A_v=30\,$ 



Figura 8: Vout(Ios)



Figura 9: Vout(Vos)



## 5. Caso de estudio para $R_i = 100[k\Omega]$

## 5.1. Diseño de la etapa.

Para este segundo caso, se deben cumplir los mismos requisitos del circuito anterior.

A partir de dichas especificaciones se obtiene:

$$R_i = 50[\Omega] \longrightarrow Z_{i1.2} \ge 10R_i = 1[M\Omega]$$

donde  $Z_{i1,2} = R$ .

Como el valor obtenido es el límite máximo admitido se toma  $R=1[M\Omega].$  Si  $A_{v1,2}(0)=30$ 

$$\frac{R_f}{R} = 30 \longrightarrow R_f = 30[M\Omega]$$

En este caso  $R_f\gg 10[M\Omega]$  razón por la cual se hace uso de una red T para cumplir con las especificaciones solicitadas.

#### 5.1.1. Red T.

Para el diseño de la red T se debe tener en cuenta la relación entre  $V_O$  y la corriente de alimentación  $i_f$  que pasa por la resistencia  $R_1$ .

Suponiendo la entrada inversora a masa,

$$\begin{split} i_f &= \frac{V_O}{R_2 + R_1 || R_3} \cdot R_1 || R_3 \cdot \frac{1}{R_1} \\ i_f &= \frac{R_3}{R_2 \cdot R_1 + R_2 \cdot R_3 + R_3 \cdot R_1} \cdot V_O \\ \frac{V_O}{i_f} &= \frac{R_2 \cdot R_1}{R_3} + R_2 + R_1 \end{split}$$

Si 
$$\frac{V_O}{i_f} = R_f$$
,

$$R_f = \frac{R_2 \cdot R_1}{R_3} + R_2 + R_1$$

Tomando  $R_1=100[k\Omega]$ y  $R_2=220[k\Omega]$  con  $R_f=30[M\Omega],$ 

$$R_3 = 741[\Omega]$$

De esta manera se logran satisfacer todas las especificaciones.



#### 5.2. Cálculo de errores.

Con la incorporación de la red T la ganancia de lazo cambia a:

$$T = -\frac{1}{2} \cdot \frac{A_d \cdot R \cdot R_3}{\left(R_1 + \frac{R}{2}\right) \cdot (R_2 + R_3)}$$

#### 5.2.1. Errores en DC.

$$\Delta V_O(v_{os}) = 2 \cdot \left(\frac{\left(R_1 + \frac{R}{2}\right) \cdot \left(R_2 + R_3\right)}{R \cdot R_3}\right) \cdot v_{os} = 357, 5v_{os} = 357, 5 \cdot 2[mV] = 715[mV]$$

$$\Delta V_O(I_{os}) = -R_f \cdot I_p^- = 30[M\Omega] \cdot I_p^- = 30[M\Omega] \cdot 45[\mu A] = 1.350[V]$$

$$\Delta V_O(A_d < \infty) = \frac{FS}{T_O} = \frac{10[V]}{280} = 35, 7[mV]$$

$$\Delta V_O(RRMC < \infty) = 0[V]$$

El error total resulta:

$$\Delta V_o = 2, 1[V]$$

## 5.2.2. Errores en AC.

Ancho de banda de plena potencia.

$$f_{HP} = \frac{SR}{2\pi \cdot V_{pp}} = \frac{0.5 \left[\frac{V}{uS}\right]}{2\pi \cdot 10[V]} = 8[kHz]$$

Ancho de banda de pequeña señal.

$$f_{HP} = k \cdot f_T = \frac{f_T}{A_{vfi}} = 33,3[kHz]$$

Debido a que el amplificador utilizado en la simulación es de segundo órden, es decir tiene un polo que no permite que que el ancho de banda llegue a 1[MHz], sino que provoca la caída de 3dB en 2.7[kHz] es necesario recalcular para los 2.7[kHz]:

$$f_h = 0.9[kHz]$$

Error vectorial.



|     | Avf    |          | Error Vectori | al      |
|-----|--------|----------|---------------|---------|
| f_h | Modulo | Fase (°) | Modulo        | Fase(°) |
| 0,1 | 0,995  | -5,713   | 0,005         | 84,287  |
| 0,2 | 0,981  | -11,316  | 0,019         | 78,684  |
| 0,3 | 0,958  | -16,708  | 0,042         | 73,292  |
| 0,4 | 0,928  | -21,812  | 0,072         | 68,188  |
| 0,5 | 0,894  | -26,579  | 0,106         | 63,421  |
| 0,6 | 0,857  | -30,979  | 0,143         | 59,021  |
| 0,7 | 0,819  | -35,01   | 0,181         | 54,99   |
| 0,8 | 0,781  | -38,679  | 0,219         | 51,321  |
| 0,9 | 0,743  | -42,01   | 0,257         | 47,991  |
| 1   | 0,707  | -45,023  | 0,293         | 44,977  |

Figura 10: Error vectorial

## 5.3. Simulaciones.

A continuación se adjuntan las simulaciones para el circuito bajo estudio



Figura 11: Barrido en frecuencia, hasta 100kHz

14



Figura 12: Barrido en frecuencia, hasta 1GHz



Figura 13: Vout(Vos)