

# Trabalho Prático 3 – TP3 (EM DUPLAS)

O módulo a ser implementado é o *traffic\_filter*. O objetivo deste módulo é detectar determinados padrões em um fluxo de entrada de dados serial. Estes padrões correspondem a "ataques", devendo-se <u>notificar</u> o mesmo. O *traffic\_filter* bloqueia a saída de dados em caso de detecção de igualdade entre o fluxo de entrada e um determinado padrão.

## 1 Orientações Gerais

# Entrega do TP3 07/JUNHO/23 (qua) – 09h45

Este trabalho consiste nas seguintes tarefas:

- [2,0 pontos] Projetar a máquina de estados (FSM) que controla o circuito proposto, traffic\_filter, desenhando-a e explicando o funcionamento da mesma. Este projeto é a parte 1 do relatório a ser entregue. Significa apresentar de forma textual a descrição da FSM, com o seu desenho, e explicação do funcionamento do circuito.
- [1,0 pontos] Modelar corretamente o módulo compara\_dado. Este módulo é um componente do traffic\_filter.
- **[4,0 pontos]** Desenvolver a modelagem do circuito proposto em linguagem VHDL. No material de apoio ao trabalho há o arquivo *tp3.vhd*, que deve receber o código desenvolvido. Os pontos serão divididos da seguinte maneira:
  - o [0.5 ponto] correta modelagem da entidade
  - o [0.5 ponto] correta modelagem dos sinais internos à arquitetura
  - o [0.5 ponto] instanciação correta dos 4 módulos compara\_dado
  - o [1.0 ponto] correta modelagem da máquina de estados finita (FSM)
  - o [1.0 ponto] correta modelagem dos registradores dependentes da FSM, e registrador de deslocamento
  - o [0.5 ponto] correta modelagem dos circuitos combinacionais e atribuição das saídas
- [3,0 pontos] Apresentar no relatório um cenário de operação contendo:
  - o [1.0 ponto] programação de 4 padrões diferentes
  - o [1.0 ponto] detecção de ao menos 3 padrões
  - [1.0 ponto] reprogramação de novos padrões (pode ser apenas 1) evento não mostrado na figura exemplo – e detecção do novo padrão programado

Apresentar e explicar os vetores de teste e as formas de onda. A apresentação do cenário de teste é a parte 2 do relatório a ser entregue. Usar como modelo para o relatório a figura apresentada no final deste documento.

- Entregar: um arquivo em formato ZIP contendo <u>6 (seis)</u> arquivos:
  - modelagem em VHDL módulo compara\_dado (comp.vhd)
  - 2. modelagem em VHDL do circuito proposto (*tp3.vhd*)
  - 3. tb.vhd (alterado em relação ao arquivo fornecido para contemplar a parte 2 do relatório)
  - 4. script de simulação sim.do (fornecido)
  - 5. arquivo wave.do (fornecido)
  - 6. relatório em formato PDF
- O cenário de teste só será avaliado se o resultado corresponder ao resultado da simulação, isto é, o código deverá ser compilado e o simulador gerar as formas de onda presentes no relatório.
- Plágio é impossível, pois cada grupo necessariamente fará cenários de teste diferentes.
- Plágio em qualquer parte das entregas zera a nota para os grupos em que se detectar esta grave infração.



### 2 Descrição do módulo a ser implementado

O **traffic\_filter** em modo normal de operação transfere o fluxo serial de dados (**din**) para a saída (**dout**). O fluxo de dados é síncrono ao sinal de **clock**, ou seja, em todo ciclo de **clock** há um bit de dados válido em **din**.

#### Demais saídas:

- alarme em caso de uma situação de ataque a saída alarme é ativada (nível lógico 1), e fluxo de dados de saída é bloqueado.
- *número* indica o *número* do padrão que gerou o alarme.

Observar que *din* continuamente entra em um registrador de deslocamento de 8 bits, formando uma palavra da dados de 8 bits, denominado *data*.

O *traffic\_filter* possui 4 módulos *compara\_dado*, podendo-se comparar o fluxo de entrada com até quatro padrões diferentes. O usuário pode selecionar em *prog* os valores {1,2,3,4} para programar e habilitar um determinado padrão.



A primeira ação do usuário é **programar** os padrões a serem detectados no fluxo de dados. Os padrões ficam armazenados em um **módulo** denominado *compara\_dado* (figura ao lado). Funcionamento do *compara\_dado*:

- Se prog='1' armazena-se a entrada pattern no registrador padrao;
- Se habilita='1' habilita-se a comparação entre o dado de entrada (dado) com o padrão armazenado (padrao);
- A saída do módulo compara\_dado é o sinal match, o qual indica igualdade entre o valor armazenado (padrao) e o valor de entrada (dado), se o módulo está habilitado.





O barramento prog (3 bits) do traffic\_filter indica o que o circuito deve fazer (comandos de entrada) para a FSM:

| prog | ação                                                                                                                                                                                                                                                                          |
|------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 0    | Não realiza nenhuma ação.                                                                                                                                                                                                                                                     |
| 1    | Armazena o padrão 1 no registrador interno do primeiro <i>compara_padrao</i> <b>e</b> ativa o sinal sel(0), o qual habilita a comparação no primeiro <i>compara_padrao</i>                                                                                                    |
| 2    | Ação semelhante à <i>prog=1</i> , só que armazena e habilita a comparação com o padrão 2                                                                                                                                                                                      |
| 3    | Ação semelhante à <i>prog=1</i> , só que armazena e habilita a comparação com o padrão 3                                                                                                                                                                                      |
| 4    | Ação semelhante à <i>prog=1</i> , só que armazena e habilita a comparação com o padrão 4                                                                                                                                                                                      |
| 5    | Ativa o estado <b>buscando.</b> Caso ocorra a ocorrência de igualdade com algum padrão ( <b>found=1</b> ), a FSM deve ir para o estado <b>bloqueio</b>                                                                                                                        |
| 6    | Zera alarme_int, fazendo a FSM voltar para ao estado <b>buscando</b> (só aceitar este valor estando no estado bloqueio)                                                                                                                                                       |
| 7    | Faz com que a FSM vá para um estado de <b>zerar</b> os registradores <i>alarme_int</i> e <i>sel</i> (só aceitar este valor estando nos estados <i>buscando</i> ou <i>bloqueio</i> ), e posteriormente ao zeramento dos registradores a FSM deve voltar para o estado inicial. |

Após a programação ocorrer, o usuário seleciona *prog=5*, indo para o estado *buscando*. Neste estado o registrador *alarme\_int* (e consequentemente a saída *alarme*) passa a armazenar o valor da comparação *found*. Se *alarme\_int* receber '1' o alarme é acionado e a saída é bloqueada (valor '0'). Acontecendo alarme (*found=1*), a FSM vai para o estado *bloqueio*, e o usuário pode selecionar:

- 1.  $prog=6 \rightarrow$  a FSM voltar ao estado **buscando**.
- 2. *prog=7* → a FSM vai para um estado de zerar os registradores *alarme\_int* e *sel*, e posteriormente ao zeramento a FSM deve voltar para o estado inicial.

# 3 Configuração do Test Bench

Para a criação de um cenário de teste diferente deve-se modificar no test bench o padrão de teste, onde: t indica o tempo em períodos de clock, prog indica o modo de configuração, e padrão o valor do padrão a ser armazenado, como mostrado abaixo:

 A sequência de dados din é gerada de forma pseudoaleatória. Para alterar a sequência deve-se alterar a semente de geração de dados, isto é, o valor seed, como mostrado abaixo:

```
constant seed : std_logic_vector(GP-1 downto 0) := " 1101101110110110110110110";
```

 Como os valores gerados s\u00e3o pseudoaleat\u00f3rios, sugere-se observar na forma de onda os valores gerados para escolher os padr\u00f3es a serem comparados.



A figura abaixo mostra o din sendo gerado, o data que é resultado do registrador de deslocamento, e o
"conta\_tempo" que auxilia a determinar o t nos vetores de teste.



# 4 Estrutura Sugerida para a Modelagem do traffic\_filter

A partir do desenho do traffc\_filter, o código deve possuir:

```
begin
                                                       REGISTRADOR DE DESLOCAMENTO QUE RECEBE O FLUXO DE ENTRADA
library IEEE;
                                                       4 PORT MAPS PARA OS compara_dado
use IEEE.std_logic_1164.all;
use IEEE.std_logic_unsigned.all;
                                                      <= . . .
                                               program(0) <= . . .
                                               program(1) <= . . .
entity tp3 is
 port (clock
               : in std_logic;
                                               program(2) <= . . .
               : in std_logic;
                                               program(3) <= . . .
       reset
                                                       registradores para ativar as comparações (sel)
        );
                                                       registrador para o alarme interno
                                                      MÁOUINA DE ESTADOS (FSM)
end entity;
                                                --SAIDAS:
                                               alarme <= . . .
architecture tp3 of tp3 is
                                               dout
  type state is ( . . .);
                                               numero <= ...
  signal EA, PE: state;
                                             end architecture;
```



### 5 Exemplo de Simulação

#### Exemplo de simulação. Produzir no relatório um cenário diferente deste, mas este cenário deve funcionar na modelagem



#### **Eventos destacados:**

- 1. prog {1,2,3,4} programando os padrões e habilitando a comparação observar que {sel(0), sel(1), sel(2), sel(3)} só voltam a zerar com o comando 7 (prog=7, no evento 8, ao final desta simulação)
- 2. início da busca por ataque, estado **buscando** − (BSC na figura) → prog=5
- 3. match com o primeiro padrão, número=0, com a máquina indo para o estado bloqueio (BLK na figura), e com o tráfego de saída bloqueado (dout=0, destacado em vermelho) e o alarme ativado (destacado em vermelho)
- 4. Prog=6, permitindo comparar novamente. Logo depois de liberar a comparação, houve um match com o padrão 2 (número=2)
- 5. Voltou-se novamente para o estado de *bloqueio* (BLK na figura) tráfego bloqueado e alarme acionado
- **6.** Prog=6, permitindo comparar novamente, estado **buscando** (BSC na figura)
- 7. Match com o primeiro padrão, número=1, com a máquina indo para o estado bloqueio (BLK na figura) tráfego bloqueado e alarme acionado
- 8. Circuito vai para o estado de zerar, deixando passar o tráfego de entrada, zerando (sel(0), sel(1), sel(2), sel(3)), e depois para o estado IDLE.