# Modelarea/simularea circuitelor logice combinaţionale MUX şi DCD

#### 1. Modelarea unui MUX 2:1 (multiplexor cu 2 itrări de date și una de selecție)

În multe situații intervine necesitatea efectuării mai multor transmiteri de informații pe un același canal. Cum acest lucru nu se poate face simultan, se recurge la o partajare în timp a acelui canal. Această acțiune de partajare este denumită *multiplexare*. Ea are ca operație inversă *demultiplexarea*, în cadrul căreia un semnal sosit pe o cale unică este dispersat pe mai multe căi derivație.

**Multiplexorul** oferă posibilitatea de selecție a uneia dintre intrările de date ce va fi canalizată spre ieşire. Această selecție se realizează cu un număr de intrări de selecție care să asigure toate variantele de selecție egale în număr cu numărul intrărilor de date.

a) Schema bloc a unui multiplexor cu 2 linii intrări de date  $(i_0, i_1)$ , cu o linie de ieşire date (out) și cu o linie intrare de selecție (sel) este prezentată mai jos.



## b) Tabelul de adevăr

Circuitul este astrfel construit încât, când semnalul de selecţie **sel= 0**, la ieşire se va afla valoarea semnalului **i**<sub>0</sub>, iar când **sel=1**, la ieşire se va afla valoarea semnalului **i**<sub>1</sub>. Deci **sel**, în acest caz, este o variabilă de 1 bit ce poate cunoaşte două stări logice care sunt totodată stări de selecţie pentru cele două intrări de date.

| Input | Output                |  |  |  |
|-------|-----------------------|--|--|--|
| sel   | out                   |  |  |  |
| 0     | $i_0$                 |  |  |  |
| 1     | <i>i</i> <sub>1</sub> |  |  |  |

### c) Funcția logică executată de către MUX:

$$out = i_0 \cdot \overline{sel} + i_1 \cdot sel$$

**d) Structura multiplexorului** poate fi realizată cu două porți logice AND, un inversor și o poartă OR, conform schemei logice de mai jos.



#### e) Schema bloc a dispozitivului de simulare

Obiectul simulării de faţă este multiplexorul MUX 2:1, botezat DUT (*Device Under Test*). Simularea se face cu ajutorul semnalelor de test (stimuli) generate de un generator de stimuli botezat TB (*Test Bench*). Reprezentarea bloc a celor două dispozitive logice este dată mai jos. Legătuile dintre aceste două blocuri sunt asigurate de blocul TEST cu rol de părinte. În desen sunt prezentate denumirile porturilor de intrare şi de ieşire, precum şi denumirile firelor de legătură. Sensul circulaţiei stimulilor pe fire este de la blocul TB spre blocul DUT.



#### f) Codul Verilog scris pentru descrierea și simularea multiplexorului MUX 2:1

Pentru modelarea comportamentală a multiplexorului s-a folosit instrucţiunea de atribuire continuă **assign**, în două variante:

- în var.1, cu utilizarea operatorilor "&", "~" și "/" (denumiți AND, INV și respectiv OR) și
- în var.2, prin utilizarea operatorului condițional "?", prin care variabilei **out** i se atribuie valoarea lui **i**<sup>1</sup> dacă sel=true = 1, respectiv a lui **i**<sup>2</sup> dacă sel=false = 0).
- Descrierea comportamentală a multiplexorului MUX 2:1. Descrierea este conţinută în modulul de mai jos botezat mux. Acest modul se va salva în fişierul denumit mux.v, în directorul proiectului.

Varianta 1 de modelare, cu utilizarea operatorilor "&" "~" și "|".

```
//Descrierea struncturala a multiplexorului de 2 biti. Versiunea 1
module mux1 (i0, i1, sel, out);

input i0, i1, sel;
output out;

assign out = (i0 & (~sel)) | (i1 & sel);

endmodule
```

#### Varianta 2 de modelare, cu utilizarea operatorului condițional "?"

```
//Descrierea struncturala a multiplexorului de 2 biti,versiunea 2
module mux2 (i0, i1, sel, out);

input i0, i1, sel;
output out;

assign out = (sel) ? i1 : i0;// s-a folosit operatorul conditional
endmodule
```

Descrierea comportamentală a Test Bencher-ului TB. Descrierea este conţinută în modulul botezat test\_bench\_mux de mai jos. Acest modul se va salva în fişierul denumit test\_bench\_mux.v, în directorul proiectului.

```
module test bench mux (i0, i1, sel);
 2
 3
      parameter per = 5; // semi-perioada de ceas pentru gen. stimuli
      output i0, i1, sel;
 5
      reg [2:0] counter;
      reg clk;
      initial
      begin
11
        clk = 0;
12
        counter = 0;
13
      end
14
15
      always @( posedge clk )
16
17
       if (counter == {3{1'b1}})
18
       begin
19
           $stop;
20
        end
21
        else
22
       begin
23
           counter = counter + 1;
24
        end
25
      end
26
27
      assign i0 = counter[0];
28
      assign i1 = counter[1];
29
      assign sel = counter[2];
30
31
      always
32
        #per clk = ~clk;
33
34
      endmodule
```

Modulul test\_mux1 reprezintă descrierea structurală în cod Verilog, de nivel superior, a conexiunilor dintre blocurile DUT şi TB. Fişierul modulului se salvează sub numele de test\_mux1.v în directorul proiectului.

În acest modul părinte, modulele blocurilor DUT și TB apar instanțiate (citate) sub denumirile *mux1 DUT* și respectiv *test\_bench\_mux BT*.

În cazul simulării variantei 2 de MUX (varianta cu utilizarea operatorului condiţional "?") se va utiliza un modul părinte test\_mux2, în care modulul blocului DUT trebuie să apară instanţiat (citat) sub denumirea mux2 DUT.

### Observație

În parantezele înscrise după instanţe sunt reprezentat conexiunile în stilul mapării după nume (named mapping). De exemplu, în cazul instanţei mux DUT, înscrisul .a(a) reprezintă o conexiune prin care portul a al mux—ului este legat la firul a (numele a al firului e înscris între paranteze). Pentru uşurinţa consemnării conexiunilor şi evitarea unor adresări greşite, se recomandă ca scrierea liniilor lor de cod să se facă cu consultarea schemei bloc.

```
/* Instantierea modulelor test bench mux
2
          si muxl in modulul test muxl */
3
      module test mux1();
 4
 5
      parameter per = 5;
7
      //wire i0, i1, sel, out;
9
      test bench mux # (per) TB (
10
           .i0(i0),
11
           .i1(i1),
12
           .sel(sel)
13
           );
14
15
      mux1 DUT (
16
           .io(io),
17
           .i1(i1),
18
           .sel (sel) ,
19
           .out (out)
20
           );
21
22
      endmodule
```



Pe diagramă, se observă că semnalul **sel** ia valoarea bitului *counter* [2] în vreme ce biţii *counter* [1] şi *counter* [0] sunt atribuiţi intrărilor *i*₁ şi respectiv *i*₀ de date.

#### Modelarea unui decodificator DCD 3:8

**Decodificatoarele** sunt circuite logice combinaţionale, cu n intrări şi  $2^n$  ieşiri, la care fiecărei combinaţii distincte a celor n semnale binare de intrare îi corespunde aducerea în stare activă (1 logic) a uneia dintre cele  $2^n$  ieşiri. Conform tabelei de adevăr de mai jos corspunzătoare decodificatorului DCD 3:8, valoarea 1 este generată doar pe ieşirea (Output)  $O_i$  al cărei indice zecimal este echivalentul secvenţei binare a celor trei biţi de intrare, pe celelalte ieşiri fiind generată starea 0 (zero) logic.

#### a) Tabelul de adevăr

| Input          |                |                | Output                |                |                       |                |                       |                |                |    |
|----------------|----------------|----------------|-----------------------|----------------|-----------------------|----------------|-----------------------|----------------|----------------|----|
| i <sub>2</sub> | i <sub>1</sub> | i <sub>0</sub> | <b>O</b> <sub>7</sub> | O <sub>6</sub> | <b>O</b> <sub>5</sub> | O <sub>4</sub> | <b>O</b> <sub>3</sub> | O <sub>2</sub> | O <sub>1</sub> | Oo |
| 0              | 0              | 0              | 0                     | 0              | 0                     | 0              | 0                     | 0              | 0              | 1  |
| 0              | 0              | 1              | 0                     | 0              | 0                     | 0              | 0                     | 0              | 1              | 0  |
| 0              | 1              | 0              | 0                     | 0              | 0                     | 0              | 0                     | 1              | 0              | 0  |
| 0              | 1              | 1              | 0                     | 0              | 0                     | 0              | 1                     | 0              | 0              | 0  |
| 1              | 0              | 0              | 0                     | 0              | 0                     | 1              | 0                     | 0              | 0              | 0  |
| 1              | 0              | 1              | 0                     | 0              | 1                     | 0              | 0                     | 0              | 0              | 0  |
| 1              | 1              | 0              | 0                     | 1              | 0                     | 0              | 0                     | 0              | 0              | 0  |
| 1              | 1              | 1              | 1                     | 0              | 0                     | 0              | 0                     | 0              | 0              | 0  |

#### b) Funcția logică:

$$out = \overline{i_0} \overline{i_1} \overline{i_2} + i_0 \overline{i_1} \overline{i_2} + \overline{i_0} \overline{i_1} \overline{i_2} + i_0 \overline{i_1} \overline{i_2} + i_0 \overline{i_1} \overline{i_2} + \overline{i_0} \overline{i_1} \overline{i_2} + i_0 \overline{i_1$$

## c) Codul verilog

Descrierea comportamentală în cod Verilog a decodificatorului DCD 3:8 este cuprinsă în corpul modulului botezat dec, salvat sub numele de fişier dec.v.

▶ Descrierea comportamentală în cod Verilog a generatorului TestBench (TB) de 3 stimuli este pezentată în modulul tb\_dec, salvat în fişierul tb\_dec.v.

```
module tb dec (in, enable); // identificatorul (lista porturilor)
 1
 2
 3
      parameter per = 5; // 5 untitati de timp ptr. semi-perioada de clock
 4
 5
                        // cei trei biti stimuli trimisi decodificatorului
 6
                         // intrarea de autorizare decodificator
      output enable;
 7
      reg [3:0] counter; // trebuie sa fie de tip reg
 8
 9
                         // trebuie sa fie de tip reg
      reg clk;
10
11
     initial
                       // blocul begin/end dupa initial se executa o singura data
12
       begin
         clk = 0;
13
14
         counter = 0;
15
16
17
     always @( posedge clk )
18
        begin
          if (counter == {4{1'b1}}) // cand cei 4 biti ai lui counter sunt 1111
19
20
           begin
21
            $stop: // e rulat taskul $stop care stopeaza procesul de simulare
22
23
         else
24
           begin
            counter = counter + 1; // altfel se incrementeaza cu 1 vectorul counter
25
26
27
       end
28
29
      assign in[0] = counter[0]; //bitul LSB al lui counter e atribuit bitului LSB al lui in
      assign in[1] = counter[1];
30
31
      assign in[2] = counter[2];
32
      assign enable = counter[3]; //enable = bitul MSB counter
33
34
35
      #per clk = ~clk; /* comutare clock in starea complementara,
36
                           la intervale de 5 unitati de timp */
37
38
      endmodule
```

Codul Verilog al modulului părinte test\_dec, care realizează structura conexiunilor dintre instanţele modulelor copii/fii dec si tb\_dec, este prezentat mai jos. Modulul se va salva într-un fişier sub numele test\_dec.v. Acest modul, pentru calitatea lui de părinte, este cel ce va trebui selectat în procedura de simulare în ModelSim.

```
module test dec();
                            // Modulul de instantiere. Nu are parametri.
 2
        parameter per = 5; // per e declarata parametru si atribuita cu valoarea 5
 3
 4
        wire[2:0] in; // semnalele de adresare DCD
 5
        wire enable;
                       // semnalul enable de autorizare DCD
 6
        wire[7:0] out; // dimensiunea de 8 biti a liniilor de cuvant
 7
 8
        tb dec #(per) TB (.in(in),.enable(enable)); // portul < .in > se lega la firul < (in) >
 9
        dec DUT (.in(in),.enable(enable),.out(out));
10
11
12
      endmodule
```

La simulare în ModelSim s-a obținut diagrama **wave** de mai jos. Se poate observa că, abia după ce **counter** devine egal cu secvența binară 1000, variabila **enable** devine 1 și autorizea-ză decodificatorul să lucreze. Din acel moment (75 ps), secvența celor trei biți **in[2], in[1], in[0]** activează pe rând liniile de cuvânt reprezentate de variabila vector **out**.



În continuare, este prezentat modulul unei variante de decodificator 3:8 care conţine în corpul său și generarea stimulilor necesari. Modulul a fost botezat **decoder**.

Prin task-urile **\$display** şi **\$monitor** înscrise în liniile de cod 8 şi 9, se prevede afişarea, în panoul **Transcript** din fereastra aplicaţiei ModelSim, a valorilor variabilelor de intrare şi de ieşire. Momentele de afişare sunt stabilite cu întârzieri între ele de 1 ps.

```
module decoder(); // decodificator 3:8 (3 intrari : 8 iesiri)
 2
       reg [2:0] in; // cele 3 intrari ale DCD
 3
       reg [7:0] out; // cele 8 iesiri ale DCD
 4
 5
 6
       initial
7
        begin
          $display("Time\t out[b]\t\t in[b]\t in[d]"); // afiseaza capul de tabel
8
          $monitor("%g\t %b\t %d", $time,out,in,in); // afiseaza valorile semnalelor
9
10
          #1 in = 3'b000;
          #1 in = 3'b001;
11
          #1 in = 3'b010;
12
          #1 in = 3'b011;
13
          #1 in = 3'b100;
14
15
          #1 in = 3'b101;
16
          #1 in = 3'b110;
17
          #1 in = 3'b111;
18
         end
19
20
          always @(in) out = (1'b1 << in);
21
```

| Transcrip | t =====   |       |       |
|-----------|-----------|-------|-------|
| # Time    | out[b]    | in[b] | in[d] |
| # 0       | XXXXXXXXX | XXX   | x     |
| # 1       | 00000001  | 000   | 0     |
| # 2       | 00000010  | 001   | 1     |
| #3        | 00000100  | 010   | 2     |
| #4        | 00001000  | 011   | 3     |
| # 5       | 00010000  | 100   | 4     |
| #6        | 00100000  | 101   | 5     |
| #7        | 01000000  | 110   | 6     |
| #8        | 10000000  | 111   | 7     |

Întocmit, Îndrumător lucr. lab. ing. Hurubeanu Ştefan Valeriu Braşov, la 27 febr. 2012.