# **Computer Organization Lab4**

# **Architecture diagram:**



# Detailed description of the implementation:

- 一、以 Pipe\_CPU\_1 為主要的模組,此模組會去呼叫它所需要的所有模組,包含 PC、IM、RG、Decoder、ALU\_Ctrl、Sign\_Extend、MUX、ALU、Data\_Memory、PipeReg、Forwarding\_Unit、Hazard\_Detection\_Unit 等模組。此 CPU 為 pipeline 版本的 CPU。
- 二、這次大部分的模組都跟上一次 lab 一樣,唯獨新增了 pipeline 所需要的 Pipe\_Reg、Forwarding\_Unit、Hazard\_Detection\_Unit 這三個模組。而主要模組也與上次大同小異,只差在 這次的主模組須呼叫 Pipe Reg 等模組。

### 三、Forwarding\_Unit 模組說明:

1. 輸入輸出:

- 2. 此模組的功能就是判斷需不需要 forwarding 需要的值給前面的 stage,判斷方法是講義上那種判斷方法。
- 3. 輸出對應說明:

| Src1_Forward_select_o, Src2_Forward_select_o | 運算值來源                         |
|----------------------------------------------|-------------------------------|
| 00                                           | 原本 register 讀取的值              |
| 01                                           | EXMEM pipeline register 傳回來的值 |
| 10                                           | MEMWB pipeline register 傳回來的值 |

#### 四、Decoder 模組說明:

1. 輸入輸出:

```
module Decoder(¤¬
 ···instr_op_i, ¤¬
   Branch_o, ¤-
   MemToReg_o,¤¬
   BranchType_o,¤¬
   MemRead_o,¤¬
   MemWrite_o,¤¬
   ALU_op_o, ¤¬
   ALUSrc_o, ¤¬
    RegWrite_o, ¤-
    RegDst_o¤¬
//I/O ports¤¬
input [6-1:0] instr_op_i;¤-
output Branch_o; ¤¬
output [2-1:0] MemToReg_o; ¤¬
output [2-1:0] BranchType_o;
//output Jump_o;
output MemRead_o;¤¬
output MemWrite_o; ¤¬
output [3-1:0] ALU_op_o;¤¬
output ALUSrc_o; ¤-
output RegWrite_o; ¤¬
output [2-1:0] RegDst_o; ¤¬
```

輸出的控制訊號一個 14 bit。

#### 五、Hazard\_Detection\_Unit 模組說明:

1. 輸入輸出:

```
Hazard_Dete...
    module Hazard_Detection_Unit(¤¬
     » PCSrc_select_i, #
     » MemRead_EX_i,¤-
       RSaddr_IFID_i,¤-
        RTaddr_IFID_i, ¤
        RTaddr_IDEX_i,¤-
     » PCWrite_o,¤
    » Flush_IFID_o,¤-
    » WritePipeReg_IFID_o,¤¬
    » ControlReset_ID_o,¤-
        ControlReset_EX_o¤-
    input PCSrc_select_i;¤-
14 input MemRead_EX_i;¤
15 input [5-1:0] RSaddr_IFID_i; ¤¬
16 input [5-1:0] RTaddr_IFID_i; ¤¬
    input [5-1:0] RTaddr_IDEX_i; ¤¬
    output PCWrite_o;
    output Flush_IFID_o; #-
20 output WritePipeReg_IFID_o;¤¬
    output ControlReset_ID_o; #-
    output ControlReset_EX_o; ¤-
```

- 2. 此模組的功能是判斷有無 load-use data hazard 發生。
- 3. 當有 Load-use data hazard 發生時, PCwrite\_o 要為 0, 因為要 stall 一個 cycle; WritePipeReg\_IFID\_o 也要為 0, 重新 decode 一次指令; Flush\_IFID\_o 要為 1, 因為要將原本指令變為 bubble 指令。

#### 六、Pipe Reg 模組說明:

- 1. 輸入: clk i, rst i, data i, Pipe Reg Write i, Flush i, 輸出: data o
- 2. Flush\_i 的用意在於判斷是否要將 pipeline register 裡面的重設為 0, 在 control hazard 時會需要用到; Pipe\_Reg\_Write\_i 的用意在於當 Flush\_i 為 0 時是否要寫入新值進入 pipeline register, 這在需要 stall cycle 的時候會用到。
- 七、因為有 control hazard,所以有可能要將某些 stage 的控制訊號 reset 成 0。在這次 lab 中,若branch 發生了,則需將 ID、EX 這兩個 stage 的控制訊號 reset 成 0,這部分的工作是交給兩個 MUX 來做,分別是 Mux\_ControlReset\_ID 及 Mux\_ControlReset\_EX,經過處理的控制訊號分別 為 Real Control IDEX i 及 Real Control EXMEM i。
- 八、各階段 Pipeline register 說明:
  - 1. IF/ID pipeline register
    - i. 資料量:64 bit。
    - ii. 資料: PC+4(32bit)、instruction(32bit)。
    - iii. Pipe Reg Write i 是由 Hazard Detection Unit 的 WritePipeReg IFID o 傳來的。
  - 2. ID/EX pipeline register
    - i. 資料量:189 bit
    - ii. 資料:
      - ① Real Control IDEX i (14bit)
      - ② PC+4 (32bit)
      - ③ shift amout (32bit)
      - 4 RSdata (32bit)
      - (5) RTdata (32bit)
      - 6 SE data o (32bit, sign-extend data)
      - 7 RSaddr (5bit)
      - ® RTaddr (5bit)
      - (9) RDaddr (5bit)
    - iii. Pipe Reg Write i 永遠是 1,因為不會在這個階段有 stall 發生。
  - 3. EX/MEM pipeline register
    - i. 資料量:142 bit
    - ii. 資料:
      - ① Real\_Control\_EXMEM\_i

        (8bit, {Branch o, MemtoReg o, BranchType o, MemRead o, MemWrite o, RegWrite o})
      - ② Branch\_target\_o (32bit)
      - 3 zero o (1bit)
      - 4 result\_o (32bit, ALU result)
      - ③ RTdata IDEX o (32bit, RTdata come from IDEX pipeline register)
      - WriteReg (5bit, Write Register address)
      - ② SE data IDEX o(32bit, sign-extend data from IDEX pipeline register)
    - iii. Pipe Reg Write i 永遠是 1,因為不會在這個階段有 stall 發生。
  - 4. EX/MEM pipeline register
    - i. 資料量:104 bit
    - ii. 資料:
      - ① Ori Control MEM (3bit, {MemtoReg o, RegWrite})

- 2 MEM Read data o (32bit, Date read from Memory)
- 3 ALU result EXMEM o (32bit, ALU result come from EXMEM pipeline register)
- 4 Write\_Reg\_EXMEM\_o (5bit, Write Register address come from EXMEM pipeline register)
- ⑤ SE data EXMEM o (32bit, sign-extend data from EXMEM pipeline register)
- iii. Pipe Reg Write i 永遠是 1,因為不會在這個階段有 stall 發生。
- iv. Flush i 皆為 0,因為 branch 發生時不會影像到在此 stage 的指令。
- 5. 當 Branch 指令在 MEM stage 發現要 branch 時,PCSrc\_select\_o 會變成 1,代表要選 branch target 當作下一個 pc number,而這個 PCSrc\_select\_o 也是 IFID、IDEX、EXMEM 三個 pipeline register 的 Flush i 訊號來源。
- 九、Stall 方法說明,在需要的 stall 的 register 上面我們是利用控制 Pipe\_Reg\_Write\_i 來控制要不要將 pipeline register 的值保留住,當其值為 1 時,代表將新的值寫入 register;反之則不寫入新值,利用這種方式達到 stall 的效果。

### Problems encountered and solutions:

1. Register 不能同時讀寫的問題,照理說如果在 ID stage 要對同一個 register 做讀跟寫的動作應該 是不會有 hazard 的問題,但是在測第一個測資的時候發現當現在的 cycle 要同時對同一個 register 做讀取時無法讀到正確的值出來。看了一下 code 發現原來是寫法造成的,因為當這個 cycle 要寫入 register 時,要下一個 cycle 那個新的值才會顯現在 register 上,這樣的現象造成讀 取該 register 永遠讀到舊值,解決方法就是在要寫也要讀的時候,直接把要寫入的新值指派到輸出,即可解決此問題。如下圖所示:

2. Forwarding 判斷的方法的流程其實一開始很困惱我們,因為一開始我們是分成四個 case 分開處理,可是這樣處理的結果就是 select 訊號會被改兩次,造成訊號錯誤。後來我們直接分成兩種 case,一種是要 forwarding 給 operand 1 跟要 forwarding 給 operand 2,至於是要從哪裡 forwarding 則是留作每種 case 內部判斷,這樣確保 select 訊號不會被改到兩次。

# Lesson learnt (if any):

- 1. 簡易版 Pipeline CPU 的實作方法。
- 2. Control hazard 的處理方法。