## Arquitetura de Computadores 2 - Exercício Prático 1

Victor Souza Lima – 835287

### LOGISIM

-Circuito Meia Soma



### -Circuito Soma Completa



#### -Circuito Somador de 4 bits



# -Circuito 4 bits com decodificadores ligados aos displays



-Lógica dos decodificadores



### • TINKERCAD

## Somador Completo de 1 bit:

- 0+0:



- 0+1:



- 1+0:



- 1+1:



#### PERGUNTAS

2) Qual o problema de tempo associado a esse tipo de somador (pense no carry), considere o atraso médio de cada porta lógica de 10 ns.

Resp: Por ter várias portas sequenciais, o tempo de execução aumenta consideravelmente. Uma vez que um sinal deve "esperar" o outro para liberar uma resultante.

3) Qual o tempo necessário para a computação de uma soma e do vai um em um somador de 4 bits.

Resp: Considerando que cada porta possui atraso de 10 ns, o tempo gasto para passar pelo primeiro somador seria de 30 ns.

Sinal 1 --> 10 ns até a porta or do CarryOut (1 and)
Sinal 2 --> 20 ns até a porta or do CarryOut (1 xor, 1 and)

Sinal1 or Sinal2 = + 10 ns;

Total = 30 ns;

Para calcular o atraso dos 4 somadores, devemos considerar os circuitos paralelos:

No instante t0, todos os sinais estao no mesmo ponto;

No instante t1, os Sinais1n ja estao na porta or antes do CarryOut, e os Sinais2n passaram pela primeira porta xor;

Para que os Sinais2n passem pela porta and e caminhem para or anterior ao CarryOut, é necessário receber o sinal do CarryIn, este que chega após 20 ns;

Portanto, dado um Somador de Nbits, temos que o atraso total se dá pela seguinte fórmula:

Atraso(N) = 
$$30 + 20*N-1$$
 , N = numero de bits do somador

Para 4 bits --> Atraso(4) = 
$$30 + 20*(4-1) = 90$$
 ns

4) O que seria necessário para um somador de 32 bits?

Utilizando a fórmula desenvolvida na questao anterior:

$$Atraso(N) = 30 + 20*N-1$$

5) Considerando esses tempos acima, calcule a freqüência de operação de um somador de 32 bits.

Seja a frequencia F = 1/T, T em ns, temos que:

```
F = 1/650 * 10^(-9)

= 1/6,5* 10^(-7)

= 10^7/6,5

= (10/6,5) * 10^6 hz

=~ 1,538 mhz
```

6) Você consegue propor alguma forma de tornar essa soma mais veloz?

Utilizando a tabela verdade de um somador de Nbits, podemos determinar uma expressão lógica através dos mintermos (SoP), de forma que, se aumentarmos o número de entradas, podemos entao paralelizar o circuito.

Seguindo esta ideia, podemos escrever esta expressao em funcão de propagadores e geradores. Chamamos esta técnica de Carry-LookAhead.