

# Universidade Federal de Pelotas Centro de Desenvolvimento Tecnológico Bacharelado em Ciência da Computação Engenharia de Computação

# Arquitetura e Organização de Computadores I

**Prática** 

Aula 2

Revisão, Adição e Subtração

Prof. Guilherme Corrêa gcorrea@inf.ufpel.edu.br

#### Assembly

#### • Exemplo:

## Assembly (simbólico)

load b
load c
and a, b, c
store a

# Assembly (linguagem de máquina)

10100010 00101011 10000100 00100010 10100011 00101011

10110010 00101011

10011000 00100110

10100100 00100011

10100001 00101011 10000000 00100000

#### Assembly

- Vantagens
  - Desempenho
  - Sistemas embarcados
  - Tempo de execução previsível
  - Sistemas com tempo crítico
- Desvantagens
  - Programas para uma máquina específica
  - Programas longos
  - Pouca legibilidade (ou seja, comentem os seus códigos!!!)

#### MIPS: estrutura básica

- Banco de registradores (32 registradores)
- Program Counter (PC)
- Memória (dados, instruções)
- Unidade Lógica e Aritmética (ULA)

#### MIPS: estrutura básica

- Banco de registradores (32 registradores)
- Program Counter (PC)
- Memória (dados, instruções)
- Unidade Lógica e Aritmética (ULA)

#### MIPS: Registradores

- Elemento mais alto na hierarquia de memória
- Única memória que o processador acessa diretamente
- 32 registradores de propósito geral de 32 bits
  - **\$0, \$1, ..., \$31**
  - operações inteiras
  - endereçamento
- \$0 tem sempre valor 0
- \$31 é utilizado para retorno de funções

#### MIPS: Registradores

| Registrador | Nome        | Uso (convenção)                  |
|-------------|-------------|----------------------------------|
| \$0         | \$zero      | Zero                             |
| \$1         | \$at        | Assembler Temporary              |
| \$2, \$3    | \$v0, \$v1  | Valor de retorno de subrotina    |
| \$4 – \$7   | \$a0 – \$a3 | Argumentos de subrotina          |
| \$8 - \$15  | \$t0 - \$t7 | Temporários (locais à função)    |
| \$16 – \$23 | \$s0 - \$s7 | Salvos (não alterados na função) |
| \$24, \$25  | \$t8, \$t9  | Temporários                      |
| \$26, \$27  | \$k0, \$k1  | Kernel (reservado para SO)       |
| \$28        | \$gp        | Global Pointer                   |
| \$29        | \$sp        | Stack Pointer                    |
| \$30        | \$fp        | Frame Pointer                    |
| \$31        | \$ra        | Endereço de Retorno              |

#### MIPS: Registradores

| Registrador | Nome        | Uso (convenção)                  |
|-------------|-------------|----------------------------------|
| \$0         | \$zero      | Zero                             |
| \$1         | \$at        | Assembler Temporary              |
| \$2, \$3    | \$v0, \$v1  | Valor de retorno de subrotina    |
| \$4 - \$7   | \$a0 – \$a3 | Argumentos de subrotina          |
| \$8 - \$15  | \$t0 - \$t7 | Temporários (locais à função)    |
| \$16 – \$23 | \$s0 - \$s7 | Salvos (não alterados na função) |
| \$24, \$25  | \$t8, \$t9  | Temporários                      |
| \$26, \$27  | \$k0, \$k1  | Kernel (reservado para SO)       |
| \$28        | \$gp        | Global Pointer                   |
| \$29        | \$sp        | Stack Pointer                    |
| \$30        | \$fp        | Frame Pointer                    |
| \$31        | \$ra        | Endereço de Retorno              |

#### MIPS: Unidade Lógica e Aritmética (ULA)

- Circuito responsável pelas operações lógicas e aritméticas
- Exemplo:

and \$10, \$8, \$9



#### MIPS: Instruções

- Todas as instruções têm 32 bits
- Todas têm opcode de 6 bits







#### Instruções do Tipo R (Registrador)



#### Operações Lógicas (and, or, xor, nor)

Tipo R



and \$t1, \$zero, \$t3



or \$t0, \$t1, \$t2



xor \$t1, \$t2, \$t3



nor \$t0, \$t0, \$t3

#### Operações Lógicas (and, or, xor, nor)

01001

Tipo R

| 31  | 26   | 25  | 21  | 20  | 16   | 15  | 11  | 10  | 6    | 5  | 0    |
|-----|------|-----|-----|-----|------|-----|-----|-----|------|----|------|
| орс | ode  | r   | S   | r   | t    | re  | d   | sha | ımt  | fu | nct  |
| 6 b | oits | 5 b | its | 5 b | oits | 5 b | its | 5 b | oits | 6  | bits |

and \$t1, \$zero, \$t3

| 0н     | 0н    | Вн    | 9н    | 0н    | <b>24</b> н |
|--------|-------|-------|-------|-------|-------------|
| 000000 | 00000 | 01011 | 01001 | 00000 | 100100      |
| 0н     | 9н    | Ан    | 8н    | 0н    | 25н         |

01010

or \$t0, \$t1, \$t2

| VOr | <b>C+1</b> | <b>\$t2</b> | C+3 |
|-----|------------|-------------|-----|

nor \$t0, \$t0, \$t3

| 0н     | Ан    | Вн    | 9н    | 0н    | <b>26</b> н |
|--------|-------|-------|-------|-------|-------------|
| 000000 | 01010 | 01011 | 01001 | 00000 | 100110      |
|        |       |       |       |       |             |
| 0н     | 8н    | Вн    | 8н    | 0н    | 27н         |

01000

00000

000000

100101



Tipo R



sll \$t0, \$t1, 12



srl \$t5, \$t5, 28



#### Operações Lógicas (sll, slr)

Tipo R

| 31  | 26   | 25  | 21  | 20 | 16   | 15  | 11  | 10  | 6    | 5  | 0    |
|-----|------|-----|-----|----|------|-----|-----|-----|------|----|------|
| орс | ode  | r   | S   |    | rt   | r   | d   | sha | amt  | fu | nct  |
| 6 b | oits | 5 b | its | 5  | bits | 5 b | its | 5 k | oits | 6  | bits |

sll \$t0, \$t1, 12

srl \$t5, \$t5, 28

| 0н     | <b>0</b> н | 9н         | 8н         | 12н   | <b>0</b> н |
|--------|------------|------------|------------|-------|------------|
| 000000 | 00000      | 01001      | 01000      | 01100 | 000000     |
| Он     | 0н         | <b>D</b> н | <b>D</b> н | 1Сн   | 2н         |
| 000000 | 00000      | 01101      | 01101      | 11100 | 000010     |

#### Instruções do Tipo I (Imediato)



#### Instruções do Tipo I (Imediato)



#### Operações Lógicas (andi, ori, xori)



#### Operações Lógicas (andi, ori, xori)

Tipo I

| 31  | 26  | 25  | 21  | 20  | 16   | 15 0                        |
|-----|-----|-----|-----|-----|------|-----------------------------|
| орс | ode | r   | S   | r   | t    | Deslocam. ou oper. imediato |
| 6 b | its | 5 b | its | 5 b | oits | 16 bits                     |

andi \$t1, \$t0, 0xA0A0

| Сн     | 8н    | 9н    | <b>А0А0</b> н    |
|--------|-------|-------|------------------|
| 001100 | 01000 | 01001 | 1010000010100000 |

ori \$t0, \$zero, 0xFFFF

| <b>D</b> н | 0н    | 8н    | FFFF <sub>H</sub> |
|------------|-------|-------|-------------------|
| 001101     | 00000 | 01000 | 111111111111111   |

xori \$t1, \$t1, 0x538

| Ен     | 9н    | 9н    | 538н             |
|--------|-------|-------|------------------|
| 001110 | 01001 | 01001 | 0000010100111000 |

#### Utilizações Especiais (or, ori, nor, sll)

or \$t1, \$t2, \$zero ori \$t1, \$zero, 0x6 nor \$t1, \$t2, \$zero

sII \$t1, \$t0, 4

Copia em \$t1 o valor de \$t2

Copia em \$t1 o valor 0x6

Copia em \$t1 o valor de \$t2 negado

Coloca em \$t1 o valor de \$t0 multiplicado por 2<sup>4</sup> = 16

#### **Exemplo:**

Após sll \$t1, \$t0, 4

Instruções do Tipo R (Registrador)





Tipo R



add \$t2, \$t0, \$t1



sub \$t2, \$t0, \$t1



Soma, Subtração (add, sub)

Tipo R

| 31     | 26   | 25  | 21  | 20  | 16   | 15  | 11   | 10    | 6    | 5     | 0    |
|--------|------|-----|-----|-----|------|-----|------|-------|------|-------|------|
| opcode |      | rs  |     | rt  |      | rd  |      | shamt |      | funct |      |
| 6      | bits | 5 b | its | 5 k | oits | 5 k | oits | 5 k   | oits | 6     | bits |

add \$t2, \$t0, \$t1

sub \$t2, \$t0, \$t1

| <b>0</b> н | 8н    | 9н    | Ан    | 0н    | 20н    |  |
|------------|-------|-------|-------|-------|--------|--|
| 000000     | 01000 | 01001 | 01010 | 00000 | 100000 |  |
| <b>0</b> н | 8н    | 9н    | Ан    | 0н    | 22н    |  |
| 000000     | 01000 | 01001 | 01010 | 00000 | 100010 |  |

#### Instruções do Tipo I (Imediato)



Soma Imediata (addi)

Tipo I



addi \$t2, \$t0, 0x12

Soma Imediata (addi)

Tipo I



addi \$t2, \$t0, 0x12

| 8н     | 8н    | Ан    | 12н             |
|--------|-------|-------|-----------------|
| 001000 | 01000 | 01010 | 000000000010010 |

Por que não existe instrução para subtração imediata? (subi)



#### Por que não existe instrução para subtração imediata? (subi)

- Constantes negativas aparecem com muito menos frequência
- O campo imediato de instruções do Tipo I também mantém constantes negativas
- Ou seja: a soma imediata utilizando uma constante negativa é o mesmo que uma subtração imediata com uma constante positiva
- Portanto: subtrações imediatas devem ser feitas com addi!

$$\mathbf{a} - \mathbf{b} == \mathbf{a} + (-\mathbf{b})$$

#### Inteiros Positivos: Representação

- Quantos inteiros positivos são representáveis com N bits?
- Resposta:  $\frac{de}{dt} = 0$
- Exemplo: N = 8 00000000 = 0  $00000001 = 2^{0} = 1$   $00000010 = 2^{1} = 2$   $00000011 = 2^{1}+2^{0} = 2+1 = 3$   $00000100 = 2^{2} = 4$   $00000101 = 2^{2}+2^{0} = 4+1 = 5$ ...  $11111111 = 2^{7}+2^{6}+2^{5}+2^{4}+2^{3}+2^{2}+2^{1}+2^{0} = 255 = 2^{N}-1$
- Se N = 16, representação de 0 a 65.535
- Se N = 32, representação de 0 a 4.294.967.295

#### Inteiros Positivos: Overflow

• Em somas de inteiros positivos, o overflow acontece quando o bit de *carry* mais significativo ("vai-um") é 1.

$$+\frac{001111100}{00101100} + \frac{44}{00110111} + \frac{55}{01100011}$$

Sem overflow

Com overflow

#### Complemento de Dois

- Serve para representar inteiros positivos e negativos
- Bit mais significativo:
  - Inteiros positivos: 0
  - Inteiros negativos: 1
- Como se calcula?

$$-X == NOT(X) + 1$$

Isto é, o número negativo é representado pelo mesmo número positivo invertido, somado em uma unidade

• Exemplo (para um número representado com 4 bits):

$$5_{\rm D} = 0101_{\rm B}$$
 $5_{\rm D} = NOT(0101) + 0001 = 1010$ 

$$-5_D = NOT(0101_B) + 0001_B = 1010_B + 0001_B = 1011_B$$

#### **Complemento de Dois**

- Conveniente porque a soma simples entre números positivos e negativos em Complemento de Dois funciona corretamente
- Exemplo:

#### Complemento de Dois: Representação

- Quantos inteiros são representáveis com N bits?
- Resposta:  $\frac{de}{de} \frac{2^{(N-1)}}{2^{(N-1)}} = \frac{2^{(N-1)}}{2^{(N-1)}} = \frac{1}{2^{(N-1)}}$
- Exemplo: N = 8

```
10000000 → 01111111 → 01111111 + 1 = 100000000 = -128

10000001 → 01111110 → 01111110 + 1 = 01111111 = -127

...

1111111 → 00000000 → 00000000 + 1 = 00000001 = -1

00000000 = 0

00000001 = 1

...

00000101 = 5

...

01111111 = 127 = 2^{(N-1)}-1

Descobrimos o valor de um número em complemento de dois calculando novamente o complemento de dois.
```

• Se N = 32, representação de -2.147.483.648 a 2.147.483.647

#### Complemento de Dois: Overflow

• Em somas com números em complemento de dois, o overflow acontece quando os dois bits de *carry* mais significativos ("vaium") são diferentes.

$$+\frac{111111111}{000111111} + 63 \\ +\frac{11010101}{00010100} + (-43)$$

Sem overflow

$$+ \frac{01111111}{00111111} \qquad 63 \\ + \frac{01100100}{10100011} + \frac{163}{163} (-93)$$

Com overflow

#### Instruções Especiais: addu, addiu e subu

- Realizam a soma (ou subtração) sobre inteiros sem sinal (unsigned)
  - Ou seja, sabemos o resultado final sem necessidade de realizar o Complemento de Dois
- Não causam exceção (trap) em caso de overflow
- O usuário deve evitar operações que causem overflow