# PODER EXECUTIVO MINISTÉRIO DA EDUCAÇÃO UNIVERSIDADE FEDERAL DE RORAIMA DEPARTAMENTO DE CIÊNCIA DA COMPUTAÇÃO



ARQUITETURA E ORGANIZAÇÃO DE COMPUTADORES

RELATÓRIO DO PROJETO: PROCESSADOR INTEL BAT

#### **ALUNOS:**

Vitor Jordão Carneiro Briglia - 2021013087 Marcos Vinícius Tenacol Coêlho - 2021000759

> Dezembro de 2022 Boa Vista/Roraima



# PODER EXECUTIVO MINISTÉRIO DA EDUCAÇÃO UNIVERSIDADE FEDERAL DE RORAIMA DEPARTAMENTO DE CIÊNCIA DA COMPUTAÇÃO

ARQUITETURA E ORGANIZAÇÃO DE COMPUTADORES

RELATÓRIO DO PROJETO: PROCESSADOR INTEL BAT

Dezembro de 2022 Boa Vista/Roraima

#### Resumo

Este trabalho aborda o projeto e implementação de um processador uni-ciclo de 8 bits com o que foi estudado na disciplina de arquitetura e organização de computadores. Tudo que foi utilizado e implementado durante os testes para seu funcionamento será descrito. O processador feito é capaz de executar 6 instruções: load, store, add, jump, beq e sub. Toda a implementação foi feita utilizando a linguagem Logsim, junto dos testes dos componentes. Usando instruções do próprio processador ele possui uma variedade de operações diferentes.

O processador **INTEL BAT** possui 4 registradores, podendo acessar até dois ao mesmo tempo: Ra e Rb, assim como 6 formatos de instruções de 8 bits cada, categorizadas pelos tipos **R, I e J**. As instruções do tipo R são as que acessam os registradores, enquanto que as do tipo I acessam um registrador e um valor imediato. Por fim, as instruções do tipo J alteram diretamente o valor do PC, condicionalmente ou não.

## Conteúdo

| 1 Especificação                   | 7  |
|-----------------------------------|----|
| 1.1 Plataforma de desenvolvimento | 7  |
| 1.2 Conjunto de instruções        | 8  |
| 1.3 Descrição do Hardware         | 10 |
| 1.3.1 ALU ou ULA                  | 10 |
| 1.3.2 Banco de Registradores      | 10 |
| 1.3.3 Clock                       | 11 |
| 1.3.4 Unidade de Controle         | 11 |
| 1.3.5 Memória de dados            | 12 |
| 1.3.6 Memória de Instruções       | 12 |
| 1.3.7 Somador                     | 13 |
| 1.3.8 And                         | 13 |
| 1.3.9 Mux_2x1                     | 13 |
| 1.3.10 PC                         | 13 |
| 1.3.11 ZERO                       | 13 |
| 1.4 Datapath                      | 14 |
| 2 Simulações e Testes             | 15 |
| 3 Considerações finais            | 16 |

# Lista de Figuras

| Figura 1 - Especificações no logisim.                                  | 7      |
|------------------------------------------------------------------------|--------|
| Figura 2 - Bloco simbólico do componente QALU gerado pelo logsim .     | 10     |
| Figura 3 - Bloco simbólico do componente Banco de Registradores gerado | o pelo |
| logisim.                                                               | 11     |
| Figura 4 - clock.                                                      | 12     |
| Figura 5 - Unidade de controle.                                        | 12     |
| Figura 6 - memória de dados.                                           | 13     |
| Figura 7 - (Memória RAM com dois bits de endereço)                     | 13     |
| Figura 8 - memória de instruções .                                     | 14     |
| Figura 9 - (Memória ROM com dois bits de endereço).                    | 14     |
| Figura 10 - Somador +4.                                                | 14     |
| Figura 11 - Representação por circuito .                               | 14     |
| Figura 12 - Somador 1 bit                                              | 16     |
| Figura 13 - somador de 8 bits                                          | 16     |
| Figura 14 - Representação do AND.                                      | 17     |
| Figura 15 - Representação do circuito do mux 2x1.                      | 17     |
| Figura 16 - Registrador tipo D representando um PC.                    | 18     |
| Figura 17 - Representação do ZERO dentro da ULA.                       | 18     |
| Figura 18 - Representação do Datapah.                                  | 19     |
| Figura 19 - Resultado na waveform.                                     | 20     |

## Lista de Tabelas

| Tabela 1 – Tabela que mostra a lista de Opcodes utilizadas pelo processador |   |
|-----------------------------------------------------------------------------|---|
| INTEL BAT.                                                                  | 7 |
| Tabela 2 - Detalhes das flags de controle do processador.                   | 9 |

# 1 Especificação

Nesta seção é apresentado o conjunto de itens para o desenvolvimento do processador **INTEL BAT**, bem como a descrição detalhada de cada etapa da construção do processador.

#### 1.1 Plataforma de desenvolvimento

Para a implementação do processador **INTEL BAT** foi utilizado a IDE: logisim-win-2.7.1

| Componente                          | Biblioteca | Simples | Exclusiva | Recursiva |
|-------------------------------------|------------|---------|-----------|-----------|
| main                                | dsada      | 0       | 4         | 4         |
| UC                                  | dsada      | 1       | 2         | 5         |
| Somador +4                          | dsada      | 1       | 1         | 1         |
| ULA                                 | dsada      | 1       | 1         | 1         |
| BR                                  | dsada      | 1       | 1         | 1         |
| Distribuidor                        | Conexão    | 9       | 16        | 38        |
| Pino                                | Conexão    | 18      | 48        | 100       |
| Túnel                               | Conexão    | 35      | 35        | 35        |
| Clock                               | Conexão    | 1       | 1         | 1         |
| Constante                           | Conexão    | 4       | 13        | 45        |
| Porta AND                           | Portas     | 1       | 2         | 2         |
| Porta OR                            | Portas     | 0       | 3         | 11        |
| Porta NAND                          | Portas     | 0       | 1         | 1         |
| Multiplexador                       | Plexers    | 4       | 8         | 12        |
| Demultiplexador                     | Plexers    | 0       | 2         | 6         |
| Somador                             | Aritmética | 1       | 3         |           |
| Subtrator                           | Aritmética | 0       | 1         | 1         |
| Deslocador                          | Aritmética | 2       | 2         | 2         |
| Flip-Flop tipo D                    | Memória    | 0       | 8         | 32        |
| Registrador                         | Memória    | 1       | 1         | 1         |
| RAM                                 | Memória    | 1       | 1         | 1         |
| ROM                                 | Memória    | 1       | 1         | 1         |
| TOTAL (sem subcircuitos do projeto) |            | 78      | 146       | 292       |
| TOTAL (com subcircuitos)            |            | 82      | 155       | 304       |

Figura 1 - Especificações no logisim

#### 1.2 Conjunto de instruções

O processador **INTEL BAT** possui 4 registradores, podendo acessar até dois ao mesmo tempo: Ra e Rb. Assim como 6 formatos de instruções de 8 bits cada, Instruções do **tipo R, I e J** seguem algumas considerações sobre as estruturas contidas nas instruções:

- Opcode: a operação básica a ser executada pelo processador, tradicionalmente chamado de código de operação;
- Reg1: o registrador contendo o primeiro operando fonte e adicionalmente para alguns tipos de instruções (ex. instruções do tipo R) é o registrador de destino;
- Reg2: o registrador contendo o segundo operando fonte;
- Imediato: neste tipo de endereçamento, o operando é especificado diretamente no campo de endereço-base da instrução;
- Endereço: um valor de endereço.

#### Tipo de Instruções:

- **Formato do tipo R:** Este formato aborda instruções de Soma e Subtração (Instruções relacionadas a aritmética).

Formato para escrita de código na linguagem Quantum:

Formato para escrita em código binário:

| 3 bits   | 2<br>bits | 2<br>bits | 1 Bit      |
|----------|-----------|-----------|------------|
| 7-5      | 4-3       | 2-1       | 0          |
| Opcode 3 | Reg<br>2  | Reg<br>2  | Shamt<br>X |

- Formato do tipo I: Este formato aborda instruções de Load, Store e BEQ (Instruções relacionadas à imediato).

Formato para escrita de código na linguagem Quantum:

Formato para escrita em código binário:

| 3 bits | 2    | 2    | 1 Bit |
|--------|------|------|-------|
|        | bits | bits |       |
| 7-5    | 4-3  | 2-1  | 0     |
| Opcode | Reg  | Reg  |       |
| 3      | 2    | 2    | 1     |

- Formato do tipo J: Este formato aborda a instrução Jump.

Formato para escrita de código na linguagem Quantum:

Formato para escrita em código binário:

| 3 bits | 5 bits   |
|--------|----------|
| 7-5    | 4-0      |
| Opcode | Endereço |
| 3      | 5        |

#### Visão geral das instruções do Processador INTEL BAT:

O número de bits do campo **Opcode** das instruções é igual a três, sendo assim obtemos um total  $(Bit(0e1)^3 \div 2^3 = 8)$  de 8 **Opcodes (0-7)** que são distribuídos entre as instruções, assim como é apresentado na Tabela 1.

Tabela 1 – Tabela que mostra a lista de Opcodes utilizadas pelo processador INTEL BAT.

| Opcode | Nome | Formato | Breve Descrição | Exemplo                                                  |
|--------|------|---------|-----------------|----------------------------------------------------------|
| 000    | LW   | I       | Load            | lw \$S0, Endereço memória                                |
| 001    | SW   | R       | Store           | Sw \$S0, Endereço memória                                |
| 010    | ADD  | R       | Soma            | <b>add</b> \$S0, \$S1 ,ou seja, \$S0 := \$S0+\$S1        |
| 011    | SUB  | R       | Subtração       | <b>sub</b> \$\$0, \$\$1 ,ou seja, \$\$0 := \$\$0 - \$\$1 |
| 100    | BEQ  | I       | Branch if Equal | <b>beq</b> \$50, \$51, Imediato                          |

101 JUMP 110 e Não

111 implementados

### 1.3 Descrição do Hardware

Nesta seção são descritos os componentes do hardware que compõem o processador Quantum, incluindo uma descrição de suas funcionalidades, valores de entrada e saída.

#### 1.3.1 ALU ou ULA

O componente ALU (Unidade Lógica Aritmética) tem como principal objetivo efetuar as principais operações aritméticas, dentre elas: soma e subtração. Adicionalmente o ALU efetua operações de comparação de valor igual, além das operações AND e OR. O componente ALU recebe como entrada três valores: **A** – dado de 8bits para operação; **B** - dado de 8bits para operação e **OP** – identificador da operação que será realizada de 2bits. O ALU também possui duas saídas: **zero** – identificador de resultado (2bit) para comparações (1 se verdade e 0 caso contrário); e **resultado** – saída com o resultado das operações aritméticas.



Figura 2 - Bloco simbólico do componente ALU gerado pelo logsim

#### 1.3.2 Banco de Registradores

Um banco de registradores é um componente digital composto por um conjunto de registradores que podem ser acessados de forma organizada. De uma maneira geral, podem ser executadas operações de leitura dos dados anteriormente gravados e de escrita de dados para modificar as informações internas. Este componente é um dos componentes mais importantes do fluxo de dados em um processador.



Figura 3 - Bloco simbólico do componente Banco de Registradores gerado pelo logisim

#### 1.3.3 Clock

O clock tem apenas um pino, uma saída com largura de 1 bit, cujo valor representa o estado corrente do clock, os componentes que foram necessários para a entrada de clock estão conectados com um único clock.



Figura 4 - Clock

#### 1.3.4 Unidade de Controle

O componente Control tem como objetivo realizar o controle de todos os componentes do processador de acordo com o opcode ... Esse controle é feito através das flags de saída abaixo:

RegWrite: 0,1.

MemRead: 0,1.

MemWrite: 0,1.

MemToReg: 0,1.

• **Branch:** 0,1.

Jump: 0,1.

ULASource: 0,1.

• **ULAOP**: 00,01,10,11.

Abaixo segue a tabela, onde é feita a associação entre os opcodes e as flags de controle:

| Tabela 2 - | Detalhes | das flag | s de con | ıtrole d | o processador. |
|------------|----------|----------|----------|----------|----------------|
|------------|----------|----------|----------|----------|----------------|

| Comando | RegWrite | MemRe<br>ad | MemW<br>rite | Mem<br>ToRe<br>g | Branch | Jump | ULASrc | ULAOP |
|---------|----------|-------------|--------------|------------------|--------|------|--------|-------|
| LW      | 1        | 1           | 0            | 1                | 0      | 0    | 1      | 10    |
| SW      | 0        | 0           | 1            | 0                | 0      | 0    | 1      | 10    |
| ADD     | 1        | 0           | 0            | 0                | 1      | 0    | 0      | 10    |
| SUB     | 1        | 0           | 0            | 0                | 0      | 0    | 0      | 11    |
| BEQ     | 0        | 0           | 0            | 0                | 1      | 0    | 0      | 11    |
| JUMP    | 0        | 0           | 0            | 0                | 0      | 1    | 0      | XX    |



Figura 5 - Unidade de controle

#### 1.3.5 Memória de dados

O componente RAM, é o componente mais complexo nas bibliotecas predefinidas do Logisim. A memória RAM é uma memória de acesso rápido aleatório, que permite a leitura como a memória ROM e a escrita de arquivos. Diferentemente da memória de leitura, a RAM é volátil e tem suas informações perdidas com o desligamento da energia."



Figura 6 - Memória de dados (Memória RAM, 8 bits de endereço)



Figura 7 - (Memória RAM com dois bits de endereço)

#### 1.3.6 Memória de Instruções

A memória de instruções, é o componente responsável por armazenar os passos e instruções relativas aos mesmos. Será a ROM que enviará para o divisor uma instrução associada ao passo recebido pelo PC. Este tipo de memória é não-volátil, ou seja, ela não perde os dados com o desligamento da energia.



Figura 8 - Memória de instruções (Memória ROM, 8 bits de endereço)



Figura 9 - (Memória ROM com dois bits de endereço)

#### 1.3.7 Somador

O circuito **somador completo** pode ser representado por três entradas, A, B e Carry de entrada, ou Carry In, que são somados e obtemos o resultado da soma, ou sinal S de saída, e Carry de Saída, ou Carry Out. A tabela verdade pode ser representada conforme a tabela a seguir para diferentes valores de entrada.



Figura 10 - Somador + 4



Figura 11 - Representação por circuito do somador de 8 bits + 4



Figura 12 - Somador 1 bit



Figura 13 - somador de 8 bits

## 1.3.8 And

É uma porta lógica em dois operandos que resulta em um valor lógico verdadeiro somente se todos os operado tem um valor verdadeiro.



Figura 14 - Representação do AND

#### 1.3.9 Mux\_2x1

Os multiplexadores é um seletor utilizado para definir qual dos valores de entrada será o valor de saída, utilizando como endereço de seleção, flags da unidade de controle.



Figura 15 - Representação do circuito do mux 2x1

#### 1.3.10 PC

O PC é um registrador flip-flop tipo D que armazena o endereço da instrução que está sendo executada no momento.



Figura 16 - Registrador tipo D, representando um PC

#### 1.3.11 ZERO

O Zero fica dentro da ULA, e é utilizado apenas no caso das operações comparativas. Sua função é apenas inicializar a flag necessária para realizar a comparação.

Ele recebe todos os valores de saída do cálculo e o overflow do subtrator, passando tudo por um AND negando as entradas, caso todos os valores forem 0, a saída Zero é positiva.



Figura 17 - Representação do ZERO dentro da ULA

## 1.4 Datapath

É a conexão entre as unidades funcionais formando um único caminho de dados e adicionando uma unidade de controle responsável pelo gerenciamento das ações que serão realizadas para diferentes classes de instruções. O **Datapath** Representa um caminho para os dados em um repositório de armazenamento. O caminho representado pelo objeto **DataPath** pode apontar para um diretório ou um artefato de dados.



Figura 18 - Representação do Datapath

# 2 Simulações e Testes

Objetivando analisar e verificar o funcionamento do processador, efetuamos alguns testes analisando cada componente do processador em específico, em seguida efetuamos testes de cada instrução que o processador implementa. Para demonstrar o funcionamento do processador **INTEL BAT.** 

**Verificação dos resultados no relatório da simulação:** Após a compilação e execução da simulação, o seguinte relatório é exibido.

| OPCODE    | OP  | RA | RB | I         | Salvar Reg |
|-----------|-----|----|----|-----------|------------|
| 0010 1001 | 001 | 10 | 00 | 0000 0001 | 00         |
| 0101 0100 | 010 | 01 | 01 | 0000 0000 | 01         |
| 0000 0011 | 000 | 00 | 10 | 0000 0001 | 10         |
| 0000 0011 | 000 | 00 | 10 | 0000 0001 | 10         |
| 0000 0010 | 000 | 00 | 10 | 0000 0000 | 10         |
| 0000 0100 | 000 | 00 | 01 | 0000 0000 | 01         |
| 0011 0010 | 001 | 01 | 10 | 0000 0000 | 10         |
| 0000 0100 | 000 | 00 | 01 | 0000 0000 | 01         |
| 0001 0010 | 000 | 01 | 10 | 0000 0000 | 10         |
| 0010 0011 | 001 | 00 | 10 | 0000 0001 | 10         |
| 0001 0010 | 000 | 01 | 10 | 0000 0000 | 10         |
| 0101 0100 | 010 | 01 | 01 | 0000 0000 | 01         |
| 0011 0010 | 001 | 01 | 10 | 0000 0000 | 10         |
| 0010 0011 | 001 | 00 | 10 | 0000 0001 | 10         |
| 0100 0010 | 010 | 00 | 10 | 0000 0000 | 10         |
| 0011 0100 | 001 | 01 | 01 | 0000 0000 | 01         |
| 0010 0011 | 001 | 00 | 10 | 0000 0001 | 10         |
| 0011 0100 | 001 | 01 | 01 | 0000 0000 | 01         |

| Valor RA  | Valor RB  | Entrada ULA 1 | Entrada ULA 2 | Saida da ULA |
|-----------|-----------|---------------|---------------|--------------|
| 0000 0000 | 0011 0100 | 0000 0000     | 0000 0001     | 0000 0001    |
| 0011 0100 | 0011 0100 | 0011 0100     | 0011 0100     | 0110 1000    |
| 0011 0100 | 0110 1000 | 0011 0100     | 0000 0001     | 0011 0101    |
| 0011 0100 | 0000 0000 | 0011 0100     | 0000 0001     | 0011 0101    |
| 0011 0100 | 0000 0000 | 0011 0100     | 0000 0000     | 0011 0100    |
| 0011 0100 | 0000 0000 | 0011 0100     | 0000 0000     | 0011 0100    |
| 0000 0000 | 0000 0000 | 0000 0000     | 0000 0000     | 0000 0000    |
| 0011 0100 | 0000 0000 | 0011 0100     | 0000 0000     | 0011 0100    |
| 0000 0000 | 0000 0000 | 0000 0000     | 0000 0000     | 0000 0000    |
| 0011 0100 | 0000 0000 | 0011 0100     | 0000 0001     | 0011 0101    |
| 0000 0000 | 0000 0000 | 0000 0000     | 0000 0000     | 0000 0000    |
| 0000 0000 | 0000 0000 | 0000 0000     | 0000 0000     | 0000 0000    |
| 0000 0000 | 0000 0000 | 0000 0000     | 0000 0000     | 0000 0000    |
| 0011 0100 | 0000 0000 | 0011 0100     | 0000 0001     | 0011 0101    |
| 0011 0100 | 0000 0000 | 0011 0100     | 0000 0000     | 0011 0100    |
| 0011 0100 | 0011 0100 | 0011 0100     | 0000 0000     | 0011 0100    |
| 0011 0100 | 0011 0100 | 0011 0100     | 0000 0001     | 0011 0101    |
| 0011 0100 | 0011 0100 | 0011 0100     | 0000 0000     | 0011 0100    |

Figura 19 - Resultado na waveform.

## 3 Considerações finais

Este trabalho apresentou o projeto e implementação do processador de 8 bits denominado de INTEL BAT. Inicialmente o processador foi algo difícil de ser pensado , mas com o tempo as ideias de como executar foram surgindo depois de um longo esforço de pesquisas e testes. A atividade de Laboratório de Circuitos ajudou elaborada pelo professor Herbert Oliveira, foi de grande ajuda para entender como funcionam os componentes de um processador.

O processador possui uma limitação onde o Load e Store atua em uma instrução de 8 bits. O processador atua exatamente como um processador uniciclo deveria agir com suas respectivas instruções, com a capacidade de armazenar até 8 bits em seus registradores.

## 4 Referências bibliográficas

PATTERSON, D.; HENESSY, J. L. Organização e projeto de computadores: a interface hardware/software. 3ª Edição. São Paulo: Elsevier, 2005, 484 p