## Struttura del chip

Organizzeremo il chip nel modo seguente: i blocchi *iir* ed *enfasi* verranno implementati autonomamente, in modo da ottenere due macroblocchi (più sinteticamente, macro). Le due macro saranno poi utilizzate nel chip complessivo in cui saranno anche presenti le celle relative al blocco *detector*. La figura seguente mostra il risultato finale cui vogliamo pervenire, in cui blocco1 si riferisce alla macro *iir*, mentre blocco2 alla macro *enfasi*:



#### Fasi di backend

Partiamo dalla descrizione del backend per la macro *iir* (per la macro *enfasi* i passi sono analoghi). I passi che seguiremo sono elencati di seguito:

- 1. Sintesi
- 2. Floorplan
- 3. Placement
- 4. Clock tree
- 5. Routing
- 6. Controlli finali

# Tecnologia e libreria di celle standard

Il progetto verrà realizzato utilizzando una tecnologia a 45nm denominata FreePDK45. Questa tecnologia non corrisponde ad un processo costruttivo commerciale, ma è un "kit di progettazione" (process design kit, PDK) sviluppato in ambito universitario che consente a ricercatori e studenti di sperimentare la progettazione su un nodo tecnologico moderno senza dover firmare accordi di non divulgazione restrittivi o pagare per le licenze. La tecnologia prevede 10 livelli di metal. Tutte le informazioni sono disponibili al sito: <a href="https://eda.ncsu.edu/freepdk/freepdk45/">https://eda.ncsu.edu/freepdk/freepdk45/</a>

La Tabella seguente riporta dimensione minima e spaziatura minima dei vari livelli di metal

| Metal           | Dimensione minima | Spaziatura minima |
|-----------------|-------------------|-------------------|
| metal1          | 65nm              | 65nm              |
| metal2, metal3  | 70nm              | 70nm              |
| metal4, metal6  | 65nm              | 65nm              |
| metal7, metal8  | 140nm             | 140nm             |
| metal9, metal10 | 400nm             | 400nm             |

La libreria di celle standard è denominata FreePDK45 ed è anch'essa disponibile liberamente; uno dei siti che ne ospita i files è:

 $\underline{https://github.com/JulianKemmerer/Drexel-ECEC575/tree/master/Encounter/NangateOpenCellLibrary}$ 

Il databook che riporta le caratteristiche delle celle standard è disponibile nel file: /vlsi/tech/stdcells-databook-1.pdf (potete visualizzare il file pdf con il programma *evince*). Il file di libreria (con le indicazioni di timing, power ecc.) è:

#### /vlsi/tech/nangate45/lib/NangateOpenCellLibrary\_typical.lib

Aprite il file con visual studio code, facendo attenzione a NON MODIFICARLO. Il file è diviso in più parti: una prima parte dichiarativa, ed una seconda parte contenente la descrizione delle celle standard. Nella parte dichiarativa vengono fissate le unità di misura, i valori di tensione, temperatura e processo con i quali sono state ottenute le prestazioni delle celle, e le tabelle del wireload model.

La seconda parte del file, invece, contiene una lista di tutte le celle standard che possono essere utilizzate nella sintesi. Utilizzando il menù "Edit -> Find" (o semplicemente Ctrl+F) cercate nel file la parola "NAND2". Troverete diverse celle: NAND2\_X1, NAND2\_X2 ecc. ecc. Tutte realizzano la funzione nand a due ingressi; le celle si differenziano per le dimensioni dei dispositivi (driving strength): le celle con drive strength maggiore sono in grado di pilotare carichi più elevati con minori tempi di commutazione, al prezzo di maggiore area e potenza. Potete notare che la libreria utilizza il modello non-lineare (tabellare) per la caratterizzazione dei ritardi.

#### Sintesi del blocco iir

Posizioniamoci nella cartella backend del blocco iir; vi troveremo alcune sottocartelle: **src scripts results.** Nella cartella **src** dovete copiare i files systemverilog del blocco (i testbench NON DEVONO ESSERE COPIATI, NON SERVONO in questa fase – non sono sintetizzabili). La cartella include anche il file con i constraints, denominato *constraints.sdc*. Apritelo con visual studio code. Il contenuto è il seguente:

```
1
    # file di vincoli
2
3
    set cmd units -time ns -capacitance fF
4
    create_clock -name my_clock -period 10 clk
5
    set clock transition 0.050 my clock
6
7
    # jitter: 100ps
     set clock uncertainty -setup -hold 0.100 my clock
8
9
10
     set_input_delay -clock my_clock 0.500 [all_inputs -no_clocks]
11
     set_output_delay -clock my_clock 0.500 [all_outputs ]
12
     set load 3.9 [all outputs]
13
     set_driving_cell -lib_cell BUF_X1 [all_inputs]
14
```

Abbiamo avuto modo di descrivere i vari comandi che compaiono in questo file durante le lezioni del corso (set di slides: Lez012-Vincoli-temporizzazione).

Nella cartella **results** salveremo i risultati delle varie fasi del backend.

Nella cartella scripts sono contenuti i comandi che servono durante le varie fasi.

Per effettuare i vari step richiameremo i tools <u>rimando nella directory backend</u>. Partiamo dalla sintesi. Apriamo con visual studio code il file <u>scripts/sintesi.tcl</u> in modo da avere sott'occhio i comandi da inviare al sintetizzatore. I comandi sono molto semplici: dapprima si legge il contenuto della libreria di celle standard (**read\_liberty**), poi si leggono i files systemverilog (**read\_slang**), quindi si effettua una sintesi generica (**syn\_generic** non riferita ad una particolare tecnologica) infine si effettua il **mapping** utilizzando le celle di libreria (**syn\_map**). I nomi dei vari files da utilizzare sono definiti mediante variabili, cui si attribuisce un valore con il comando **set** 

```
# sintesi.tcl
    # Script per la sintesi
 2
    set VERILOG FILES {src/iir section1.sv src/iir section2.sv src/iir.sv}
    set TOP MODULE iir
    set LIB FILE /vlsi/tech/nangate45/lib/NangateOpenCellLibrary typical.lib
    set CONSTRAINTS FILE ./src/constraints.sdc
 7
    read liberty $LIB FILE
9
    read slang {*}$VERILOG FILES
10
11
    # Sintesi generica. Il comando richiede un solo parametro:
12
13
    # il nome del modulo top-level
    syn generic $TOP MODULE
14
15
   # Standard-cell mapping ed ottimizzazione.
    # Il comando richiede un solo parametro:
17
    # il nome del file di constraints
19
    syn map $CONSTRAINTS FILE
20
21
   report area
22
    report timing
23
    write netlist results/iir netlist.v
24
   report_area results/area_report.txt
25
    report_timing results/timing_report.txt
```

I comandi in linea 21-25 mostrano a video o salvano su file dei report relativi alle celle standard utilizzate ed al timing. Il comando in linea 23 salva la netlist sintetizzata nella cartella *results.* 

Richiamate il sintetizzatore digitando nella finestra di comandi *myosys*. Inviate quindi i vari comandi come riportati nel file (a tal fine potete copiare riga per riga il contenuto del file dall'editor ed incollarlo nella finestra di comandi – ricordate che selezionando del testo esso viene automaticamente copiato, e che per incollarlo è sufficiente premere il tasto centrale del mouse).

Al termine della sintesi, prendete nota dell'area complessiva delle celle standard – ci servirà come punto di partenza per il floorplan.

## **Floorplanning**

I comandi per il floorplanning sono contenuti nel file *scripts/floorplan.tcl* Aprite il file con visual studio code in modo da avere i vari comandi sottomano. Nella finestra del terminale invocate il programma che ci consentirà di completare il progetto del chip: *openroad* 

Bisogna preliminarmente leggere alcuni files: la netlist sintetizzata in precedenza, il file di libreria delle celle standard, il file di constraints. Bisogna inoltre caricare due files con estensione .lef che riportano informazioni circa la dimensione e la posizione dei pin delle celle standard ed alcune caratteristiche della tecnologia, relativamente ai livelli di metal ed alle vias (distanza minima fra due linee di metal, resistenza per unità di lunghezza ecc. ecc)

Dopo questa fase preliminare, si effettua il comando *initialize\_floorplan* che definisce la regione in cui allocare il chip. In particolare, è necessario definire le coordinate di quello che viene definito il *core* (dove verranno alloggiate le celle standard) ed il *die* (dove arriveranno i terminali del circuito). Il die è più grande del core, includendo una zona "cuscinetto", priva di celle standard, attorno al core. La Figura seguente mostra i parametri inseriti nel file, che prevedono la realizzazione di un macroblocco quadrato (le coordinate sono espresse in micron).



Prendete nota della *percentuale di utilizzo*, data dal rapporto fra Area\_Celle\_Standard/Area\_Core.

Si procede quindi al piazzamento dei pin sul bordo del die, con il comando **place\_pin**. Lasciamo al programma la libertà di piazzare casualmente i pin. Utilizziamo metal3 per i pin posti sui lati est ed ovest del die, e metal2 per quelli posti sui lati nord e sud.

A questo punto potete attivare la finestra grafica del programma, con il comando **gui::show** Compare una finestra come quella in Figura, che evidenzia al momento solo il contorno del die e la posizione dei pin (in rosso i pin di ingresso, in verde quelli di uscita)



La parte a sinistra della finestra grafica consente di evidenziare gli oggetti che si intende visualizzare. Provate ad attivare la visione delle *rows*, cliccando sul corrispondente quadratino: si evidenzieranno le righe in cui verranno allocate le celle standard. Le tracks, invece, sono "i binari" su cui verranno alloggiati i collegamenti orizzontali e verticali. Potete usare il tasto destro del mouse per fare uno zoom, mentre con il menù View=>Fit vediamo l'intero die.

Possiamo inserire i successivi comandi all'interno della finestra "TCL commands" dell'interfaccia grafica:



Con il comando *tapcell* inseriamo su ogni riga delle celle particolari, che non hanno funzione logica, ma sono indispensabili per realizzare i collegamenti di substrato.

Passiamo quindi a definire la griglia di alimentazione. Alcuni comandi preliminari servono a definire i nomi dei segnali di alimentazione e massa ed il nome che si intende assegnare alla griglia di alimentazione. Dopo averli eseguiti, eseguiamo il comando:

add pdn stripe-grid power grid-layer metal1-followpins

Eseguiamo quindi il comando:

#### pdngen

Vengono generate delle linee orizzontali in metal1 (azzurro) che rappresentano i collegamenti di alimentazione e massa delle celle standard. Provate a fare uno zoom su una parte del chip ed a selezionare una delle linee – noterete che vengono selezionate anche altre linee collegate elettricamente, mente nella finestra a destra compariranno le indicazioni relative al nome della linea selezionata:



Aggiungiamo ora delle strisce verticali di alimentazione, che serviranno a collegare fra loro le alimentazioni delle righe delle celle, riducendo la resistenza complessiva della rete di alimentazione. Poiché le linee orizzontali di alimentazione sono in metal1, quelle verticali dovranno utilizzare un livello di metal differente. Usiamo metal6 (in modo da consentire l'utilizzo indisturbato dei livelli di metal da 2 a 5 per completare i collegamenti). I comandi sono i seguenti:

add\_pdn\_stripe -grid power\_grid -layer metal6 -width 0.56 -pitch 10 -offset 5 -extend\_to\_boundary add\_pdn\_connect -grid power\_grid -layers {metal1 metal6} pdngen

Il comando add\_pdn\_stripe definisce la geometria delle strisce verticali di alimentazione secondo la Figura seguente. Nel nostro caso non abbiamo specificato lo *spacing*, assunto di default uguale alla metà del *pitch*:



Gli ultimi comandi del file ci forniscono una indicazione dell'occupazione di area, mentre il comando **write\_db** consente di salvare nella directory dei risultati il floorplan appena realizzato.

#### **Placement**

I comandi per il placement sono contenuti nel file *scripts/placement.tcl* Anche in questo caso – come faremo in seguito – conviene editare il file per vedere i comandi da eseguire di volta in volta. Dalla finestra del terminale invochiamo nuovamente *openroad* 

Procediamo alla lettura dei files di libreria ed anche al caricamento del floorplan salvato in precedenza (comando read\_db results/floorplan.odb).

Il placement si sviluppa in due step. Il primo è il global placement, che definisce una posizione iniziale, di tentativo, per le varie celle. Dopo aver eseguito il comando corrispondente:

#### global placement -density 0.75

attiviamo la finestra grafica con *gui::show*. Noterete che le celle sono posizionate in maniera ancora approssimativa, senza rispettare l'allocazione sulle righe e sovrapponendosi parzialmente. Questo piazzamento rozzo consente comunque di avere una prima stima della lunghezza delle interconnessioni che andremo a realizzare in seguito. Eseguiamo quindi i comandi:

### estimate\_parasitics -placement

#### set\_propagated\_clock clk

Possiamo ora richiamare il programma di analisi statica dei ritardi, per vedere se i vincoli di timing sono rispettati:

report\_checks -path\_delay max -digits 3 -format full\_clock\_expanded -field capacitance report\_checks -path\_delay min -digits 3 -format full\_clock\_expanded

Il primo report fornisce l'analisi per il ritardo massimo (vincolo di setup). Abbiamo un notevole margine e quindi non avremo problemi a rispettare questo vincolo anche dopo la fase di routing.

Il secondo report\_checks si riferisce invece al ritardo minimo (vincolo di hold). In questo caso il margine (ammesso sia positivo) è molto ridotto. Conviene pertanto inserire dei buffer in modo da avere un slack maggiore, che ci rassicuri sul fatto che il vincolo di hold venga rispettato anche dopo il routing. Prima di effettuare questa operazione usiamo la finestra grafica di openroad per vedere la posizione delle celle che compongono i vari cammini. Nella parte in basso a destra della gui, selezionate "Timing report"



Quindi, nella parte a destra in alto, cliccate "Update"



Cliccando a questo punto sul pulsante "Setup" vengono riportati i vari cammini, mentre nella schermata centrale della gui si evidenziano le celle attraverso cui si instrada il cammino selezionato.

Passiamo ora a migliorare il vincolo sul tempo di hold. Il comando proposto è:

## repair\_timing -hold -hold\_margin 0.10 -verbose

L'esecuzione del comando richiede qualche secondo, dopo i quali il tool informa che sono stati inseriti numerosi buffer. Eseguendo la verifica sul tempo di hold, osserviamo che effettivamente lo slack è aumentato, portandosi a non meno di 100ps.

Dobbiamo ora provvedere alla seconda fase del piazzamento delle celle, denominata detailed placement. A tal fine, eseguiamo il comando:

#### detailed\_placement -max\_displacement 20

con il quale si richiede di effettuare il piazzamento, spostando le celle entro un raggio di 20 m rispetto alla posizione approssimativa stabilita dal global placement. Notate il sintetico report fornito dal tool, che riporta un parametro denominato HPWL (half-perimeter wirelength) che rappresenta una stima di quella che sarà la lunghezza complessiva dei futuri collegamenti (tanto minore HPWL, tanto migliore il placement). Il programma evidenzia che, avendo "legalizzato" il placement (posizionando le celle nelle righe, evitando sovrapposizioni delle celle) si è evidenziato un certo aumento del HPWL. È possibile migliorare il placement con i due comandi successivi:

#### optimize\_mirroring

### improve\_placement -max\_displacement 10

Il primo comando prova a ruotare di 180 gradi alcune celle e riesce a migliorare solo di qualche punto percentuale il valore di HPWL. Il secondo comando, invece, prova a spostare nuovamente le celle al fine di individuare un miglior piazzamento complessivo. L' **improve\_placement** produce risultati migliori – in alcuni casi aiuta a legalizzare un piazzamento quando il detailed\_placement fallisce. Provate ad eseguire nuovamente l'improve\_placement, noterete che i successivi miglioramenti di HPWL divengono marginali.

Procediamo a questo punto al salvataggio del progetto, da cui ripartiremo per effettuare la sintesi dell'albero di clock:

#### write db results/placement.odb

### Generazione dell'albero di clock

I comandi sono nel file *scripts/cts.tcl* Dopo il caricamento dei files di libreria si procede al caricamento del floorplan salvato in precedenza (comando **read\_db results/placement.odb**).

Invochiamo quindi il comando che general l'albero di clock:

### clock tree synthesis -buf list {BUF X8 BUF X4 BUF X2 BUF X1} -root buf BUF X8

Il comando successivo **report\_cts** ci fornisce alcune informazioni sull'albero di clock (come il numero di buffer inseriti ed il numero di "Sinks", ovvero di punti in cui il clock deve essere distribuito che, nel nostro caso, coincide con il numero complessivo di flip-flop). I comandi **report\_clock\_latency** e **report\_clock\_skew** ci danno invece indicazioni sul ritardo complessivo e sullo skew.

Attiviamo la gui e, nella parte destra della finestra grafica, in basso, evidenziamo "Clock Tree Viewer"



Clicchiamo quindi il tasto "Update" nella parte a destra in alto. Compare una vista grafica dell'albero di clock, mentre nella parte centrale della finestra grafica viene evidenziato il piazzamento dei buffer



In questo semplice circuito il generatore dell'albero di clock ha suddiviso gli 88 flip flop in 8 gruppi, ognuno dei quali è pilotato da un buffer. L'insieme degli 8 buffer è a sua volta pilotato da un altro buffer, posizionato all'incirca al centro del chip. In questo modo (mancando ancora informazioni relative ai ritardi introdotti dalle interconnessioni) l'albero di clock è perfettamente bilanciato e lo skew che viene riportato è esclusivamente quello legato alla *clock uncertainty* definita nel file di constraints.

Con i successivi comandi provvediamo nuovamente a verificare lo slack sul tempo di hold, che è cambiato rispetto al controllo precedente, sia per la presenza dell'albero di clock, sia perché il placement è stato legalizzato. Il comando **repair\_timing** -hold aggiunge ulteriori buffer per riportare nuovamente lo slack ad almeno 100ps.

Si deve ora legalizzare nuovamente il piazzamento (avendo aggiunto i buffer del clock e quelli per il vincolo di hold) per poi salvare il progetto in vista della fase successiva di routing.

### **Routing**

I comandi sono nel file *scripts/route.tcl* Si procede, come di consueto, al caricamento dei files di libreria e del progetto salvato in precedenza (comando **read\_db results/cts.odb**).

Con il comando set\_routing\_layers -signal metal1-metal5 -clock metal1-metal4 definiamo i livelli di metal da usare per completare il routing del progetto. Anche la fase di routing (come il placement) si compone di due step: global routing e detailed routing. Nella fase di global routing di definiscono dei collegamenti di tentativo fra i vari pin, senza preoccuparsi di eventuali violazioni di regole di progetto (due linee dello stesso livello di metal troppo vicine fra loro ecc. ecc.). Al termine del global routing si ha una indicazione abbastanza attendibile della lunghezza delle interconnessioni ed è possibile stimare con buona accuratezza i ritardi che introdurranno. La fase di detailed routing provvede a legalizzare il routing, in modo da ottenere il risultato finale.

Dopo il global routing controlliamo nuovamente i vincoli di setup e di hold – eventualmente si potrebbe effettuare in questa fase un ultimo aggiornamento del progetto per rispettare i vincoli assegnati. Nel nostro caso questo non è necessario e possiamo quindi passare alla fase di detailed routing. Questa è la fase più lunga del backend e può richiedere alcuni minuti; noterete che il programma effettua alcune iterazioni durante le quali riduce le violazioni fino a portarle a 0.

Completato il routing rimangono degli spazi vuoti nei canali delle celle che vanno riempiti con opportune celle "filler" (comando **filler\_placement**). Dopo alcuni controlli finali, il layout viene salvato per le successive analisi.

#### Controlli finali

I comandi sono nel file *scripts/final.tcl* Dopo aver caricato i vari files iniziali, si valutano i parametri parassiti delle interconnessioni con il comando **extract\_parasitics**. Viene quindi generato un file che riporta resistenze e capacità delle interconnessioni (comando **write\_spef**); i parametri parassiti vengono quindi re-importati (**read\_spef**). Viene poi effettuata un'ultima analisi dei ritardi che, grazie all'inserimento dei buffer effettuato in precedenza, non mostra alcuna violazione; viene inoltre realizzata una stima della dissipazione di potenza.

Apriamo la gui ed analizziamo l'albero di clock. Noterete che i tempi di arrivo del clock ai vari flip-flop mostrano una certa variabilità, introdotta dai parametri parassiti delle interconnessioni

Lo script provvede, infine, a salvare i risultati finali del progetto: i files **lef** e **def** riportano delle informazioni geometriche sulle interconnessioni presenti nel chip, mentre il file **lib** riporta i dati relativi al timing. L'ultimo comando serve per modificare il file lef, in modo da renderlo compatibile per il successivo utilizzo del sistema appena progettato come macro nel chip complessivo.

### Blocco enfasi.

Il secondo macroblocco del progetto è realizzato seguendo esattamente gli stessi passi visti per il blocco iir. Al termine, anche per il blocco enfasi dovranno essere disponibili i files lef, def, e lib.

## Top level del progetto.

Per completare il progetto, posizioniamoci nella cartella backend del blocco *detector*; nella cartella **src** dovete copiare i files systemverilog del blocco.

In questa cartella troverete anche un file denominato **top.sv.** Dovete completare il file inserendo l'istanza del blocco *detector* e dei suoi componenti, <u>dovete inoltre istanziare anche i due macroblocchi progettati in precedenza (*iir* ed *enfasi*). **NOTA**: i due macroblocchi <u>devono</u> essere istanziati senza utilizzare la sintassi sintetica .\* del systemverilog ma utilizzando invece la sintassi estesa, ad esempio: **iir blocco1** (.clk(clk), .......) L'editor mostrerà degli errori in corrispondenza delle istanze di *iir* ed *enfasi* - questo non è un problema, in quanto noi non intendiamo utilizzare una descrizione systemverilog di questi blocchi ma intendiamo invece istanziarli nel progetto finale come macro.</u>

Sempre nella cartella backend troverete altre due sottocartelle (iir ed enfasi): copiate in queste due cartelle i files *lef def* e *lib* delle due macro.

Procediamo quindi alla sintesi del top level. Il file di comandi *scripts/sintesi.tcl* è riportato di seguito:

```
# sintesi.tcl
     # Script per la sintesi
    set VERILOG_FILES {src/top.sv src/detector.sv src/fsm.sv src/ser_par.sv}
    set LIB_FILE /vlsi/tech/nangate45/lib/NangateOpenCellLibrary_typical.lib
     set CONSTRAINTS FILE ./src/constraints.sdc
9
    read_liberty $LIB_FILE
10
     read liberty iir/iir.lib
    read liberty enfasi/enfasi.lib
11
12
     # Notare l'opzione aggiuntiva, necessaria per i blocchi iir ed enfasi
    read slang --ignore-unknown-modules {*}$VERILOG FILES
14
15
    # Sintesi generica. Il comando richiede un solo parametro:
17
    # il nome del modulo top-level
18
    syn generic $TOP MODULE
20
    # Standard-cell mapping ed ottimizzazione.
21
    # Il comando richiede un solo parametro:
22
    # il nome del file di constraints
    syn map $CONSTRAINTS FILE
23
    report area
26
    report_timing
    write_netlist results/top_netlist.v
28
    report_area results/area_report.txt
    report_timing results/timing_report.txt
```

Rispetto ai files di sintesi utilizzati in precedenza notiamo che si procede alla lettura dei file *lib* delle due macro:

```
read_liberty iir/iir.lib
read_liberty enfasi/enfasi.lib
```

Inoltre, nel richiamare i files systemverilog del progetto, si utilizza una opportuna opzione relativa ai due moduli che utilizzeremo come macro:

```
read_slang --ignore-unknown-modules {*}$VERILOG_FILES
```

Gli altri comandi sono analoghi a quelli utilizzati in precedenza. La sintesi si conclude con la generazione della netlist che viene salvata nella cartella *results*.

## Floorplanning - prima parte

La fase di floorplan del top level è un po' più complessa a causa della presenza delle macro – la dividiamo pertanto in due parti. I comandi relativi alla prima parte sono nel file scripts/floorplan1.tcl

In openroad, dopo la lettura dei vari files (fra cui quelli *lib* e *lef* delle due macro) si provvede ad inizializzare il floorplan. Considerate le dimensioni delle due macro, la struttura cui si vuole pervenire è riportata in Figura (è mostrato solo il *die*, per semplicità – il *core* è più piccolo di 0.5um):



I comandi relativi sono:

Procediamo quindi al posizionamento delle tapcell ed al salvataggio di questa prima parte del floorplan.

## Floorplanning - seconda parte

I comandi sono nel file *scripts/floorplan2.tcl* e servono alla realizzazione della power grid. Realizzeremo una power grid un po' più elaborata rispetto agli esempi precedenti. Innanzitutto, utilizziamo delle stripes in metal 6 per assicurare il collegamento all'alimentazione delle righe che si trovano a sinistra del primo blocco, a destra del secondo e nella zona compresa fra i due blocchi. Da notare che non possiamo utilizzare metal6 per passare sopra le due macro, dato che le macro utilizzano esse stesse il metal6. La situazione cui si vuol pervenire è mostrata in Figura:



Allo scopo, utilizziamo i comandi seguenti in cui si include un pitch molto grande, in modo che ogni comando generi una sola coppia di stripes:

add\_pdn\_stripe -grid power\_grid -layer metal6 -width 0.28 -spacing 0.28 -offset 4 -pitch 200 -extend\_to\_boundary add\_pdn\_stripe -grid power\_grid -layer metal6 -width 0.28 -spacing 0.28 -offset 95 -pitch 200 -extend\_to\_boundary add\_pdn\_stripe -grid power\_grid -layer metal6 -width 0.28 -spacing 0.28 -offset 195 -pitch 200 -extend\_to\_boundary

Procediamo aggiungendo ulteriori stripes verticali in metal8. Dato che il metal8 non è utilizzato nelle macro, queste stripes possono estendersi su tutto il chip senza alcun vincolo particolare:

add\_pdn\_stripe -grid power\_grid -layer metal8 -width 1.2 -pitch 20 -offset 10 -extend\_to\_boundary

Otteniamo così la situazione in Figura:



Infine, aggiungiamo delle stripes orizzontali in metal7. Anche queste strisce possono estendersi sull'intero chip:

add pdn stripe -grid power grid -layer metal7 -width 1.2 -pitch 20 -offset 10 -extend to boundary



I comandi successivi (add\_pdn\_connect) servono a collegare le strisce orizzontali con quelle verticali.

Dobbiamo ora collegare la griglia principale di alimentazione con quella delle due macro. Allo scopo possiamo utilizzare le stripes orizzontali in metal7 che possono essere collegate con quelle in metal6 delle macro. I comandi da utilizzare sono:

define\_pdn\_grid -name macro\_grid -voltage\_domains CORE -macro -cells {.\*}
add\_pdn\_connect -grid macro\_grid -layers {metal6 metal7}

Completata la griglia di alimentazione con il comando **pdngen**, provvediamo a salvare il risultato del floorplan ed a verificare con la gui il risultato ottenuto.

## Placement, clock tree, routing, controlli finali

Questi passi sono del tutto analoghi a quelli effettuati per i due macroblocchi.

Al termine del progetto è interessante verificare il clock tree totale, mostrato nella Figura seguente:



Per pilotare i pochi flip-flop del top level, il tool ha inserito una cascata di sei buffer al fine di rendere il ritardo complessivo sul clock paragonabile a quello dei due macroblocchi.