## Міністерство освіти і науки України Національний авіаційний університет Навчально-науковий інститут комп'ютерних інформаційних технологій Кафедра комп'ютеризованих систем управління

Лабораторна робота №4 з дисципліни «Комп'ютерна схемотехніка» на тему «Дослідження суматорів»

> Виконав: студент ННІКІТ СП-225 Клокун В. Д. Перевірив: Іскренко Ю. Ю.

## 1 Мета роботи

Вивчення принципів побудови і логіки роботи двійкових сумматорів ЕОМ. Освоєння методики визначення статичних і динамічних характеристик суматорів ЕОМ. Ознайомлення з суматорами ЕОМ в серіях інтегральних мікросхем ТТЛШ.

## 2 Хід роботи

#### 2.1 Дослідження схеми напівсуматора на логічних елементах І—НЕ

Перетворюємо рівняння напівсуматора до вигляду, зручного для реалізації на елементах І—НЕ:

$$M_1 = \neg \left( \neg \left( \neg X_1 \wedge Y_1 \vee X_1 \wedge \neg Y_1 \right) \right) = \neg \left( \neg X_1 \wedge Y_1 \wedge X_1 \wedge \neg Y_1 \right), \quad R_i = \neg \left( X_1 \wedge Y_1 \right).$$

На основі отриманих рівнянь складаємо схему напівсуматора на елементах І— НЕ (рис. 1). Підключаємо входи  $X_1X_1$  і  $Y_1Y_1$  до тумблерного регістра, а виходи  $M_1$  $i R_1$  — до світлових індикаторів. Досліджуємо роботу напівсуматора (табл. 1). Задаємо значення вхідних змінних за допомогою тумблерів та записуємо їх. Порівнюємо отримані результати з теоретичними даними.



| $X_1$ | $Y_1$ | $M_1$ | $R_1$ |
|-------|-------|-------|-------|
| 0     | 0     | 0     | 0     |
| 0     | 1     | 1     | 0     |
| 1     | 0     | 1     | 0     |
| 1     | 1     | 0     | 1     |

на логічних елементах I—HE

Рис. 1: Схема напівсуматора Табл. 1: Таблиця істинності напівсуматора на логічних елементах І—НЕ

#### 2.2 Дослідження схеми напівсуматора на логічних елементах І—АБО—НЕ

Перетворюємо рівняння напівсуматора до вигляду, зручного для реалізації на елементах І—АБО—НЕ:

$$M_1 = \neg X_1 \wedge Y_1 \vee X_1 \wedge \neg Y_1 = \neg (X_1 \wedge Y_1 \vee \neg X_1 \wedge \neg Y_1),$$
  

$$R_i = \neg (\neg (X_1 \wedge Y_1)) = \neg (\neg X_1 \vee \neg Y_1).$$

На основі отриманих рівнянь складаємо схему напівсуматора на елементах І-АБО—НЕ (рис. 2). Підключаємо входи  $X_1X_1$  і  $Y_1Y_1$  до тумблерного регістра, а виходи  $M_1$  і  $R_1$  — до світлових індикаторів. Досліджуємо роботу напівсуматора (табл. 2). Задаємо значення вхідних змінних за допомогою тумблерів та записуємо їх. Порівнюємо отримані результати з теоретичними даними.



| $X_1$ | $Y_1$ | $M_1$ | $R_1$ |
|-------|-------|-------|-------|
| 0     | 0     | 0     | 0     |
| 0     | 1     | 1     | 0     |
| 1     | 0     | 1     | 0     |
| 1     | 1     | 0     | 1     |

на логічних елементах І—АБО—НЕ

Рис. 2: Схема напівсуматора Табл. 2: Таблиця істинності напівсуматора на логічних елементах І—АБО—НЕ

# 2.3 Дослідження схеми однорозрядного суматора на логічних елементах

Перетворюємо рівняння однорозрядного суматора до вигляду, зручного для реалізації на елементах І-НЕ:

$$\begin{split} M_1 &= \neg \left( \neg \left( \neg X_1 \wedge \neg Y_1 \wedge Z_i \vee \neg X_i \wedge Y_i \wedge \neg Z_i \vee X_i \wedge \neg Y_i \wedge \neg Z_i \vee X_i \wedge Y_i \wedge Z_i \right) \right) \\ &= \neg \left( \neg \left( \neg X_i \wedge \neg Y_i \wedge Z_i \right) \wedge \neg \left( \neg X_i \wedge Y_i \wedge \neg Z_i \right) \wedge \neg \left( X_i \wedge \neg Y_i \wedge \neg Z_i \right) \wedge \neg \left( X_i \wedge Y_i \wedge Z_i \right) \right), \\ P &= \neg \left( \neg \left( X_1 \wedge Y_1 \vee X_1 \wedge Z_1 \vee Y_1 \wedge Z_1 \right) \right) \\ &= \neg \left( \neg \left( X_1 \wedge Y_1 \right) \wedge \neg \left( X_1 \wedge Z_1 \right) \wedge \neg \left( Y_1 \wedge Z_1 \right) \right). \end{split}$$

На основі отриманих рівнянь складаємо схему однорозрядного суматора на елементах І—НЕ (рис. 3). Підключаємо входи  $X_1X_1$ ,  $Y_1Y_1$  і  $Z_1Z_1$  до тумблерного регістра, а виходи  $S_1$  і  $P_1$  — до світлових індикаторів. Досліджуємо роботу однорозрядного суматора (табл. 3). Задаємо значення вхідних змінних за допомогою тумблерів та записуємо їх. Порівнюємо отримані результати з теоретичними даними.



| $X_1$ | $Y_1$ | $Z_1$ | $S_1$ | $P_1$ |
|-------|-------|-------|-------|-------|
| 0     | 0     | 0     | 0     | 0     |
| 0     | 0     | 1     | 1     | 0     |
| 0     | 1     | 0     | 1     | 0     |
| 0     | 1     | 1     | 0     | 1     |
| 1     | 0     | 0     | 1     | 0     |
| 1     | 0     | 1     | 0     | 1     |
| 1     | 1     | 0     | 0     | 1     |
| 1     | 1     | 1     | 1     | 1     |

Рис. 3: Схема однорозрядного суматора на логічних елементах І-НЕ

Табл. 3: Таблиця істинності однорозрядного суматора на логічних елементах І—НЕ

### 2.4 Дослідження схеми однорозрядного суматора на логічних елементах І—АБО—НЕ

Перетворюємо рівняння однорозрядного суматора до вигляду, зручного для реалізації на елементах І—АБО—НЕ:

$$S_{i} = \neg (\neg (X_{i} \wedge \neg P_{i} \vee Y_{i} \wedge \neg P_{i} \vee Z_{i} \wedge \neg P_{i} \vee X_{i} \wedge Y_{i} \wedge Z_{i})),$$
  

$$P_{i} = \neg (\neg (X_{i} \wedge Y_{i} \vee X_{i} \wedge Z_{i} \vee Y_{i} \wedge Z_{i})).$$

На основі отриманих рівнянь складаємо схему однорозрядного суматора на елементах І—АБО—НЕ (рис. 4). Підключаємо входи  $X_1X_1$ ,  $Y_1Y_1$  і  $Z_1Z_1$  до тумблерного регістра, а виходи  $S_1$  і  $P_1$ — до світлових індикаторів. Досліджуємо роботу однорозрядного суматора (табл. 4). Задаємо значення вхідних змінних за допомогою тумблерів та записуємо їх. Порівнюємо отримані результати з теоретичними даними.



| $X_1$ | $Y_1$ | $Z_1$ | $S_1$ | $P_1$ |
|-------|-------|-------|-------|-------|
| 0     | 0     | 0     | 0     | 0     |
| 0     | 0     | 1     | 1     | 0     |
| 0     | 1     | 0     | 1     | 0     |
| 0     | 1     | 1     | 0     | 1     |
| 1     | 0     | 0     | 1     | 0     |
| 1     | 0     | 1     | 0     | 1     |
| 1     | 1     | 0     | 0     | 1     |
| 1     | 1     | 1     | 1     | 1     |
|       |       |       |       |       |

Рис. 4: Схема однорозрядного суматора на логічних елементах І—АБО— НЕ

Табл. 4: Таблиця істинності однорозрядного суматора на логічних елементах І—АБО—НЕ

#### 3 Висновок

Під час виконання данох лабораторної роботи ми вивчили принципи побудови і логіку роботи двійкових сумматорів ЕОМ; освоїли методику визначення статичних і динамічних характеристик суматорів ЕОМ; ознайомились з суматорами ЕОМ в серіях інтегральних мікросхем ТТЛШ.