## TP5: Pilotage des LEDs à partir d'un port série RS232 en assembleur et en C

**Objectif du TP**: Réaliser un programme en langage C et en assembleur pour piloter les 4 LEDs de la carte de développement en utilisant l'interface série RS232. L'utilisateur tape un caractère (1...9A...F) sur le clavier de l'ordinateur hôte (PC). Le caractère est envoyé par le port série vers la carte de développement. Suivant le caractère reçu, le programme résidant de la carte de développement pilote les 4 LEDs pour afficher le caractère correspondant. Réalisation

Pour ce faire, il faut réaliser les différents programmes suivants :

- Réaliser une procédure en assembleur permettant de récupérer un caractère ASCII issu du port série RS232 : unsigned char ReceptionCar(void).
- Réaliser une procédure en assembleur permettant d'envoyer un caractère ASCII vers le port série RS232 : void EnvoiCar(unsigned char car).
- Réaliser un programme en C pour récupérer une chaîne de caractères à travers le port série RS232 en utilisant les deux procédures précédentes.

**Configuration du port série RS232** : Le port série RS232 est configuré de la manière suivante (voir programme principal main.c) :

- Mode normal et 8 bits par caractère sans parité,
- 1 bit stop,
- Vitesse de communication 115200 bits par seconde.

## Test et validation du programme

- 1- Lancer le programme Terminal.exe,
- 2- Configurer le port série du PC adapté au port série du KIT de développement (Figure 1).
- 3- Clicker sur 'connect'.
- 4- Connecter le port série RS232 du PC au port série (UARTO) du kit de développement. Pour envoyer un caractère vers le port série, il faut positionner le curseur dans la fenêtre d'envoi et taper un caractère au clavier puis clicker sur 'send'.



Figure 1: Interface du programme Terminal.exe

TP5 Page 1



Figure 2 : Schéma synoptique du contrôleur RS232

| 31.7.6 USA<br>Name: | RT Channel St<br>US_CSI | •    |        |        |           |           |          |
|---------------------|-------------------------|------|--------|--------|-----------|-----------|----------|
| Access Type:        | Read-or                 | nly  |        |        |           |           |          |
| 31                  | 30                      | 29   | 28     | 27     | 26        | 25        | 24       |
| -                   | -                       | -    | -      | -      | -         | -         | -        |
| 23                  | 22                      | 21   | 20     | 19     | 18        | 17        | 16       |
| CTS                 | DCD                     | DSR  | RI     | CTSIC  | DCDIC (1) | DSRIC (1) | RIIC (1) |
| 15                  | 14                      | 13   | 12     | 11     | 10        | 9         | 8        |
| _                   | -                       | NACK | RXBUFF | TXBUFE | ITERATION | TXEMPTY   | TIMEOUT  |
| 7                   | 6                       | 5    | 4      | 3      | 2         | 1         | 0        |
| PARE                | FRAME                   | OVRE | ENDTX  | ENDRX  | RXBRK     | TXRDY     | RXRDY    |

Figure 3 : Le registre d'état

Table 31-12. Memory Map

| Offset        | Register                       | Name    | Access     | Reset |
|---------------|--------------------------------|---------|------------|-------|
| 0x0000        | Control Register               | US_CR   | Write-only | -     |
| 0x0004        | Mode Register                  | US_MR   | Read-write | _     |
| 0x0008        | Interrupt Enable Register      | US_IER  | Write-only | _     |
| 0x000C        | Interrupt Disable Register     | US_IDR  | Write-only | _     |
| 0x0010        | Interrupt Mask Register        | US_IMR  | Read-only  | 0x0   |
| 0x0014        | Channel Status Register        | US_CSR  | Read-only  | _     |
| 0x0018        | Receiver Holding Register      | US_RHR  | Read-only  | 0x0   |
| 0x001C        | Transmitter Holding Register   | US_THR  | Write-only | _     |
| 0x0020        | Baud Rate Generator Register   | US_BRGR | Read-write | 0x0   |
| 0x0024        | Receiver Time-out Register     | US_RTOR | Read-write | 0x0   |
| 0x0028        | Transmitter Timeguard Register | US_TTGR | Read-write | 0x0   |
| 0x2C - 0x3C   | Reserved                       | -       | _          | _     |
| 0x0040        | FI DI Ratio Register           | US_FIDI | Read-write | 0x174 |
| 0x0044        | Number of Errors Register      | US_NER  | Read-only  | _     |
| 0x0048        | Reserved                       | _       | _          | _     |
| 0x004C        | IrDA Filter Register           | US_IF   | Read-write | 0x0   |
| 0x5C - 0xFC   | Reserved                       | _       | -          | -     |
| 0x100 - 0x128 | Reserved for PDC Registers     | -       | -          | _     |

Figure 4 : Les registres internes de l'UARTO

TP5 Page 2

## Le fichier main.c: Le programme principal main.c à compléter. /\* Modified by KM HOU ISIMA 2011\*/ #include <board.h> #include <pio/pio.h> #include <usart/usart.h> //#include <tc/tc.h> //#include <aic/aic.h> #include <pmc/pmc.h> #include <utility/trace.h> #include <stdio.h> Local definition //-----#ifndef AT91C ID TC0 #if defined(AT91C ID TC012) #define AT91C ID TC0 AT91C ID TC012 #elif defined(AT91C\_ID\_TC) #define AT91C\_ID\_TC0 AT91C\_ID\_TC #error Pb define ID\_TC #endif #endif /// Maximum Bytes Per Second (BPS) rate that will be forced using the CTS pin. #define MAX BPS 500 // Local variables //-----/// Pins to configure for the application. const Pin pins[] = { PINS DBGU, PIN USARTO\_RXD, PIN\_USARTO\_TXD, PIN USARTO CTS, PIN\_USARTO\_RTS /// Number of bytes received between two timer ticks. volatile unsigned int bytesReceived = 0; /// Receive buffer. unsigned char pBuffer[BUFFER SIZE]; /// String buffer. char pString[24]; /// Configures USARTO in hardware handshaking mode, asynchronous, 8 bits, 1 stop /// bit, no parity, 115200 bauds and enables its transmitter and receiver. void ConfigureUsart0(void) { unsigned int mode = AT91C US USMODE HWHSH | AT91C US CLKS CLOCK | AT91C\_US\_CHRL\_8\_BITS | AT91C US PAR NONE AT91C\_US\_NBSTOP\_1\_BIT AT91C\_US\_CHMODE\_NORMAL; // Enable the peripheral clock in the PMC PMC\_EnablePeripheral(AT91C\_ID\_US0); // Configure the USART in the desired mode with 115200 bauds USART\_Configure(AT91C\_BASE\_US0, mode, 115200, BOARD\_MCK); // Enable receiver & transmitter

TP5 Page 3

```
USART_SetReceiverEnabled(AT91C_BASE_US0, 1);
int main(void)
        unsigned char car='9';
// section code d'initialisation obligatoire
// Configure pins
       PIO Configure(pins, PIO LISTSIZE(pins));
// Configure USARTO and display startup trace
        ConfigureUsart0();
// Ecrire votre programme à partir d'ici
/* fichier assembleur
       Auteur: KM HOU Date: 20/05/2011 ISIMA
// ====== Register definition for USO peripheral =======
#define AT91C_US0_TTGR ((AT91_REG *) 0xFFFC0028) // (US0) Transmitter Time-guard Register
#define AT91C_US0_BRGR ((AT91_REG *) 0xFFFC0020) // (US0) Baud Rate Generator Register
#define AT91C USO RHR ((AT91 REG *) 0xFFFC0018) // (US0) Receiver Holding Register
#define AT91C_US0_IMR ((AT91_REG *) OxFFFC0010) // (US0) Interrupt Mask Register
#define AT91C_US0_NER ((AT91_REG *) 0xFFFC0044) // (US0) Nb Errors Register
#define AT91C USO RTOR ((AT91 REG *) 0xFFFC0024) // (US0) Receiver Time-out Register
#define AT91C US0 FIDI ((AT91 REG *)
                                       0xFFFC0040) // (US0) FI DI Ratio Register
#define AT91C US0 CR ((AT91 REG *)
                                       0xFFFC0000) // (US0) Control Register
                                       0xFFFC0008) // (US0) Interrupt Enable Register
#define AT91C USO IER ((AT91 REG *)
#define AT91C_US0_IF ((AT91_REG *)
                                       0xFFFC004C) // (US0) IRDA FILTER Register
#define AT91C US0 MR ((AT91 REG *)
                                       0xFFFC0004) // (US0) Mode Register
#define AT91C US0 IDR ((AT91 REG *)
                                       OxFFFC000C) // (US0) Interrupt Disable Register
#define AT91C_US0_CSR ((AT91_REG *)
                                       0xFFFC0014) // (US0) Channel Status Register
#define AT91C US0 THR ((AT91 REG*) 0xFFFC001C) // (US0) Transmitter Holding Register
*/
Exemples et définitions des paramètres
Définitions des paramètres :
Adresse_base_Uart0
                       EQU 0xFFFC0000;
Offset_RegStatus
                       EQU 0x14; 20
Offset_RegRxD
                       EQU 0x18; 24
Offset_RegTxD
                       EQU 0x1C; 28
TxRDY
                       EQU 0x2
RxRDY
                       EQU 0x1
Exemple pour le test d'envoi
Exemple en assembleur pour tester si le registre de transmission est disponible :
       ; R1 contient le l'adresse de base de l'UARTO
       LDR R2,[R1,#0x14]; lecture du registre d'état
       ANDS R2,R2,#02; test si Tx est disponible
Exemple pour le test de réception
Exemple en assembleur pour tester si le registre de réception contient un caractère reçu :
        ; R1 contient le l'adresse de base de l'UARTO
       LDR R2,[R1,#0x14]; lecture du registre d'état
        ANDS R2.R2.#01: test si Rx est disponible
```

USART SetTransmitterEnabled(AT91C BASE US0, 1);

TP5 Page 4

NB: Ces tests sont indispensables avant l'envoi et la lecture d'un caractère reçu.