

# Εισαγωγή σε VLSI

Up/Down Counter 4-bit με επίτρεψη μέτρησης, ασύγχρονο reset και παράλληλη φόρτωση

## ΠΊΝΑΚΑΣ ΠΕΡΙΕΧΟΜΈΝ $\Omega$ Ν

| Εισαγωγή                               | 2  |
|----------------------------------------|----|
| Library πυλών                          | 3  |
| Υλοποίηση και προσομοίωση ακολουθιακού | 10 |

#### Εισαγωγή

Στόχος της άσκησης είναι ο σχεδιασμός ενός 4-bit Up/Down Counter με επίτρεψη μέτρησης, ασύγχρονο reset και παράλληλη φόρτωση.



| reset_ | n clk | enable | load | mode | dout   |
|--------|-------|--------|------|------|--------|
| 0      | х     | X      | х    | ×    | 0 `    |
| 1      | ^     | 0 ;    | ×    | ×    | dout   |
| 1      | ^     | , 1    | 1    | x    | din    |
| 1      | ^ -   | 1      | 0    | 1    | dout+1 |
| 1      | ^     | 1      | 0    | 0    | dout-1 |

Η παραπάνω υλοποίηση ξεκινάει από τον σχεδιασμό σε επίπεδο CMOS των παρακάτω βασικών πυλών – συνδυαστικών κυκλωμάτων:

- 1. AND (2 inputs)
- 2. OR (2 inputs)
- 3. Inverter
- 4. NAND
  - 2 inputs
  - 3 inputs
- 5. NOR (2 inputs)
- 6. XOR (2 inputs)
- 7. D Flip Flop (Positive rise edge)
- 8. Multiplexer 2-1

## Library πυλών

Παρακάτω παρουσιάζουμε τα schematics κάθε μιας πύλης-ακολουθιακού κυκλώματος της βιβλιοθήκης που σχεδιάσαμε. Για το σχεδιασμό της βιβλιοθήκης χρησιμοποιήσαμε CMOS με size ratio 25/1 (για το n-mos, W/L = 2uM/80nM = 25/1).

Σημείωση: Αξίζει να σημειωθεί ότι κάθε ένα από τα παρακάτω schematic (πύλης-ακολουθιακού κυκλώματος) ελέγχθηκε για τη σωστή λειτουργία του με ξεχωριστό simulation.

#### NAND (2 inputs)



NOR (2 inputs)



#### <u>Inverter</u>



AND (2 inputs)



OR (2 inputs)



#### NAND (3 inputs)



XOR (2 inputs)





## D Flip Flop (Positive rise edge)



## Υλοποίηση και προσομοίωση ακολουθιακού

Παρακάτω φαίνεται το σχηματικό υλοποίησης του ακολουθιακού κυκλώματος που σχεδιάσαμε:





Στην πρώτη περίπτωση φαίνεται το κύκλωμα μέσω του εργαλείου Cadence ενώ στη δεύτερη περίπτωση μέσω του εργαλείου Logisim (το οποίο χρησιμοποιήθηκε σε ορισμένες περιπτώσεις για λόγους εύκολου testing του κυκλώματος).

Στη συνέχεια, εξομοιώνουμε το παραπάνω κύκλωμα προκειμένου να βεβαιωθούμε ότι λειτουργεί ορθά κάθε μία από τις απαιτούμενες λειτουργίες του. Συνολικά εκτελέσαμε 4 simulations προκειμένου να ελέγξουμε τις λειτουργίες:

- Μέτρηση 0-15 (Up Count)
- Μέτρηση 15-0 (Down Count)
- Παράλληλης φόρτωσης (Load)
- Επίτρεψης μέτρησης (Enable)

Σημείωση: Στις λειτουργίες της μέτρησης γίνεται έλεγχος της λειτουργίας RESET.

#### <u>Μέτρηση 0-15 (Up Count)</u>





# <u>Μέτρηση 15-0 (Down Count)</u>





# <u>Παράλληλη φόρτωση (Load)</u>





# Επίτρεψη μέτρησης (Enable)





#### Σημειώσεις:

Στα παραπάνω simulations η συχνότητα του clock είναι 1Ghz. Επομένως, το κύκλωμά μας λειτουργεί ορθά στην παραπάνω συχνότητα, πράγμα που αποτελούσε και ζητούμενο της άσκησης. Αξίζει να σημειωθεί πως συνολικά για το κύκλωμα χρειάστηκαν 318 transistors.

Επιπλέον, για τις ανάγκες των simulations αντί για πυκνωτές στις εξόδους του κυκλώματος χρησιμοποιούμε μια διάταξη που αποτελείται από 8 inverters παράλληλα προκείμενου να εξομοιώσουμε μια χωρητικότητα που θα συναντούσαμε στον πραγματικό κόσμο. Η προαναφερθήσα διάταξη φαίνεται παρακάτω:



Τέλος, τα schematics, symbols και simulations βρίσκονται στο server του εργαστηρίου στο path: /users/papanasta/vlsi\_lab/MyDesignLib.