## 1. 体系结构基础: 判断下列描述更符合 CISC 还是(早期) RISC

|                                     | CISC | RISC     |
|-------------------------------------|------|----------|
| 指令机器码长度固定                           |      | <b>~</b> |
| 指令类型多、功能丰富                          | V    |          |
| 不采用条件码                              |      | <b>~</b> |
| 实现同一功能,需要的汇编代码较多                    |      | <b>~</b> |
| 译码电路复杂                              | V    |          |
| 访存模式多样                              | V    |          |
| 参数、返回地址都使用寄存器进行保存                   |      | <b>~</b> |
| x86-64                              | V    |          |
| MIPS                                |      | <b>~</b> |
| 广泛用于嵌入式系统                           |      | V        |
| 已知某个体系结构使用add R1,R2,R3 来完成加法运算。当要将数 |      | V        |
| 据从寄存器S 移动至寄存器D 时,使用add S,#ZR,D 进行操作 |      |          |
| (#ZR 是一个恒为0 的寄存器),而没有类似于mov的指令。     |      |          |
| 已知某个体系结构提供了 xlat 指令,它以一个固定的寄存器A 为基  | V    |          |
| 地址,以另一个固定的寄存器B 为偏移量,在A 对应的数组中取出下    |      |          |
| 标为B 的项的内容,放回寄存器A 中。                 |      |          |

## 2. 写出下面电路的表达式



(!A&&B) || (!B&&A)

3. 下列寄存器在时钟上升沿锁存数据, 画出输出的电平(忽略建立/保持时间)



4. SEQ 模型:根据 Y-86 模型完成下表

|               | E. 1836 1 00 15 | CALL Dest                     | JXX Dest                            |
|---------------|-----------------|-------------------------------|-------------------------------------|
| Fetch         | icode:ifun      |                               | icode:ifun <- M <sub>1</sub> [PC]   |
|               | rA,rB           |                               |                                     |
|               | valC            | valC <- M <sub>8</sub> [PC+1] | valC <- M <sub>8</sub> [PC+1]       |
|               | valP            | valP <- PC+9                  | valP <- PC+9                        |
| Decode        | valA,srcA       |                               |                                     |
|               | valB,srcB       | valB <- R[%rsp]               |                                     |
| Execute       | valE            | valE <- valB + (-8)           |                                     |
|               | Cond Code       |                               | <pre>Cnd &lt;- Cond(CC, ifun)</pre> |
| Memory        | valM            | M <sub>8</sub> [%rsp] <- valP |                                     |
| Write<br>Back | dstE            | R[%rsp] <- valE               |                                     |
|               | dstM            |                               |                                     |
| PC<br>Update  | PC              | PC <- valC                    | PC <- Cnd? valC: valP               |

5. 已知 valA,valB 为从寄存器 rA,rB 中读出的值, valC 为指令中的常数值, valM 为访存得到的数据,valP 为 PC 自增得到的值,完成SEQ处理器中下面的HCL 逻辑:

```
Stage: Execute

word aluA = [
    icode in { IRRMOVQ, IOPQ } : valA;
    icode in { IIRMOVQ, IRMMOVQ, IMRMOVQ } : valC;
    icode in { ICALL, IPUSHQ } : -8;
    icode in { IRET, IPOPQ } : 8;
];

Stage: PC Update
int new_pc = [
    icode == ICALL : valC;
    icode == IJXX && Cnd: valC;
    icode == IRET: valM;
    1: valP;
];
```