# 同際大學

TONGJI UNIVERSITY

# 《计算机系统实验》 实验报告

| 实验名称 | 实验 1-89 条流水线 CPU |  |
|------|------------------|--|
| 实验成员 |                  |  |
| 日 期  | 二零二三年 四月 五日      |  |

#### 1、实验目的

- 1. 改造 54 条指令 cpu, 支持到 89 条, 实现 CP0、异常处理。
- 2. 下板,通过验证,确认设计正确性。

#### 2、实验内容

主要的实验内容就是改造 CPU,支持到 89 条指令。参考《自己动手写 CPU》,改造 54 条指令 MIPS 流水线 CPU,支持到 89 条指令,实现 CP0、异常处理,需要新增的 35 条指令如下:

• 移动操作指令:

movn, movz

- 算术操作指令:
- clo, madd, maddu, msub, msubu
- 转移指令:
- b, bal, bgezal, bgtz, blez, bltz, bltzal
- 加载存储指令:
- 11, lwl, lwr, sc, swl, swr
- 异常相关指令:

tge, tgeu, tlt, tltu, tne, teqi, tgei, tgeiu, tlti, tltiu, tnei

• 其他指令:

nop, ssnop, sync, pref

#### 3、实验步骤

1、整体数据通路设计与指令设计:

本次试验所实现的89条MIPSCPU的整体数据通路如下:



其中,移动操作 MOVN、MOVZ 被当作算数指令一起处理,在 EX 段的基础上修改而成,具体指令格式设计如下:

#### 1. movn

- 格式: movn rd, rs, rt
- •描述: if rt ≠0 then rd rs,判断地址为rt的通用寄存器的值,如果不为零,那么将地址为rs 的通用寄存器的值赋给地址为rd 的通用寄存器;反之,保持地址为rd 的通用寄存器不变。movn 即为 Move Conditional on Not Zero的意思。

#### 2. movz

- 格式: movz rd, rs, rt
- 描述: if rt = 0 then rd rs,与 movn 相反,判断地址为 rt 的通用寄存器的值,如果为零,那么将地址为 rs 的通用寄存器的值赋给地址为 rd 的通用寄存器;反之,保持地址为 rd 的通用寄存器不变。movn 即为 Move Conditional on Zero 的意思。

```
1. #EX.v
2.    `EXE_MOVZ_OP:    begin
3.         moveres <= reg1_i;
4.     end
5.    `EXE_MOVN_OP:    begin
6.         moveres <= reg1_i;
7.    end</pre>
```

II. 算术操作指令 clo、madd、maddu、msub、msubu 的引入主要是为了实现 位统计和 64 位宽字节的计算,对其的增加同样主要针对 EX 段进行,同时对译码 阶段进行修改。具体指令设计如下:

#### 3, clo

- 格式: clo rd, rs
- 描述: rd coun\_leading\_ones rs, 对地址为 rs 的通用寄存器的值,从其最高位开始向最低位方向检查,直到遇到值为"0"的位,将该位之前"1"的个数保存到地址为 rd 的通用寄存器中,如果地址为 rs 的通用寄存器的所有位都为1(即 0xFFFFFFFF),那么将保存到地址为 rd 的通用寄存器中。
  - •部件: PC, NPC, IMEM, RegFile

```
1. #EX.v
2.
               EXE_CLZ_OP:
                              begin
3.
                   arithmeticres <= reg1_i[31] ? 0 : reg1_i[30] ? 1 : reg1_i[29] ? 2 :
4.
                               reg1_i[28] ? 3 : reg1_i[27] ? 4 : reg1_i[26] ? 5 :
5.
                               reg1_i[25] ? 6 : reg1_i[24] ? 7 : reg1_i[23] ? 8 :
6.
                               reg1_i[22] ? 9 : reg1_i[21] ? 10 : reg1_i[20] ? 11 :
7.
                               reg1_i[19] ? 12 : reg1_i[18] ? 13 : reg1_i[17] ? 14 :
8.
                               reg1_i[16] ? 15 : reg1_i[15] ? 16 : reg1_i[14] ? 17 :
9.
                               reg1_i[13] ? 18 : reg1_i[12] ? 19 : reg1_i[11] ? 20 :
10.
                                reg1_i[10] ? 21 : reg1_i[9] ? 22 : reg1_i[8] ? 23 :
11.
                                reg1_i[7] ? 24 : reg1_i[6] ? 25 : reg1_i[5] ? 26 :
12.
                                reg1_i[4] ? 27 : reg1_i[3] ? 28 : reg1_i[2] ? 29 :
13.
                                reg1_i[1] ? 30 : reg1_i[0] ? 31 : 32 ;
```

#### 4. madd

- 格式: madd rs, rt
- 描述: {HI, L0} {HI, L0}+ rs ×rt, 将地址为 rs 的通用寄存器的值与地址为 rt 的通用寄存器的值作为有符号数进行乘法运算,运算结果与{HI, L0}相加,相加的结果保存到{HI, L0}中。此处{HI, L0}表示 HI、L0 寄存器连接形成的 64 位数, HI 是高 32 位, L0 是低 32 位。
  - •部件: PC, NPC, IMEM, RegFile, HI, LO

#### 5. maddu

- 格式: maddu rs, rt
- 描述: {HI, L0} {HI, L0}+ rs ×rt, 将地址为 rs 的通用寄存器的值与

装 订 1 线 1

地址为 rt 的通用寄存器的值作为无符号数进行乘法运算,运算结果与{HI,L0}相加,相加的结果保存到{HI,L0}中。此处{HI,L0}表示 HI、L0 寄存器连接形成的 64 位数,HI 是高 32 位,L0 是低 32 位。

- 部件: PC, NPC, IMEM, RegFile, HI, LO
- 6. msub
- 格式: msub rs, rt
- 描述: {HI, LO} -rs ×rt, 将地址为rs 的通用寄存器的值与地址为rt 的通用寄存器的值作为有符号数进行乘法运算,运算使用{HI, LO}减去乘法结果,相减的结果保存到{HI, LO}中。
  - 部件: PC, NPC, IMEM, RegFile, HI, LO 6
  - 7. msubu
  - 格式: msubu rs, rt
- 描述: {HI, LO} -rs ×rt, 将地址为rs 的通用寄存器的值与地址为rt 的通用寄存器的值作为无符号数进行乘法运算,运算使用{HI, LO}减去乘法结果,相减的结果保存到{HI, LO}中。
  - •部件: PC, NPC, IMEM, RegFile, HI, LO

```
#EX.v
1.
2.
    always @ (*) begin
3.
              if(rst == `RstEnable) begin
4.
                  hilo temp o <= {`ZeroWord,`ZeroWord};</pre>
5.
                   cnt o <= 2'b00;
6.
                   stallreq_for_madd_msub <= `NoStop;</pre>
7.
              end else begin
8.
9.
                   case (aluop i)
10.
                       `EXE_MADD_OP, `EXE_MADDU_OP:
                                                                begin
11.
                            if(cnt_i == 2'b00) begin
12.
                                hilo temp o <= mulres;</pre>
13.
                                cnt o <= 2'b01;
14.
                                stallreq_for_madd_msub <= `Stop;</pre>
15.
                                hilo_temp1 <= {`ZeroWord,`ZeroWord};</pre>
16.
                            end else if(cnt i == 2'b01) begin
17.
                                 hilo temp o <= {`ZeroWord,`ZeroWord};</pre>
18.
                                cnt o <= 2'b10;
19.
                                hilo_temp1 <= hilo_temp_i + {HI,LO};</pre>
20.
                                stallreq_for_madd_msub <= `NoStop;</pre>
```

```
21.
                            end
22.
                       end
23.
                       `EXE_MSUB_OP, `EXE_MSUBU_OP:
                                                                begin
24.
                            if(cnt_i == 2'b00) begin
25.
                                hilo temp o <= ~mulres + 1;
26.
                                cnt o <= 2'b01;
27.
                                stallreq_for_madd_msub <= `Stop;</pre>
28.
                            end else if(cnt_i == 2'b01)begin
29.
                                 hilo temp o <= {`ZeroWord,`ZeroWord};</pre>
30.
                                cnt_o <= 2'b10;
                                hilo_temp1 <= hilo_temp_i + {HI,LO};</pre>
31.
32.
                                stallreq for madd msub <= `NoStop;</pre>
33.
                            end
34.
                       end
35.
                       default:
                                     begin
36.
                            hilo_temp_o <= {`ZeroWord,`ZeroWord};</pre>
37.
                            cnt o <= 2'b00;
38.
                            stallreq_for_madd_msub <= `NoStop;</pre>
39.
                       end
40.
                  endcase
41.
              end
42.
         end
```

III. 转移指令 b、bal、bgezal、bgtz、blez、bltz、bltzal的引入在很大程度上丰富了指令集的跳转结构,使得程序控制部分更加精简,效率更高。该部分的设置较为复杂,不仅要向 PC 传输跳转指令和计算出的跳转地址,同时也需要考虑到流水线的暂停、恢复问题和延迟槽的设置问题,主要在 ID 段中进行实现,具体的指令格式设计如下,其中 B和 BAL 指令直接将特殊情况写入了 BEQ和 BAL 指令处理段中。

8.b

- 格式: b offset
- 描述: 无条件转移, b 指令可以认为是 beq 指令的特殊情况, 当 beq 指令的 rs、rt 都等于 0 时, 即为 b 指令。
  - 部件: PC, NPC, IMEM, RegFile, ALU, EXT18, ADD
  - 9. bal
  - 格式: baloffset

## 同勝大學

- 描述: 无条件转移,并且将转移指令后面第 2 条指令的地址作为返回地址,保存到通用寄存器\$31。bal 指令是 bgezal 指令的特殊情况,当 bgezal 指令的rs 为 0 时,就是 bal 指令。
  - 部件: PC, NPC, IMEM, RegFile, ALU, EXT18, ADD

10. bgezal

- 格式: bgezalrs, offset
- 描述: if rs ≥0 then branch,如果地址为rs的通用寄存器的值大于等于0,那么发生转移,并且将转移指令后面第2条指令的地址作为返回地址,保存到通用寄存器\$31。
  - •部件: PC, NPC, IMEM, RegFile, ALU, EXT18, ADD

11. bgtz

- 格式: bgtzrs, offset 7
- 描述: if rs > 0 then branch,如果地址为rs的通用寄存器的值大于零,那么发生转移。
  - •部件: PC, NPC, IMEM, RegFile, ALU, EXT18, ADD

12. blez

- 格式: blezrs, offset
- 描述: if rs ≤0 then branch,如果地址为rs的通用寄存器的值小于等于零,那么发生转移。
  - •部件: PC, NPC, IMEM, RegFile, ALU, EXT18, ADD

13. b1tz

- 格式: bltzrs, offset
- 描述: if rs < 0 then branch,如果地址为rs的通用寄存器的值小于0,那么发生转移。
  - 部件: PC, NPC, IMEM, RegFile, ALU, EXT18, ADD

14. b1 tza1

- 格式: bltzal rs, offset
- 描述: if rs < 0 then branch, 如果地址为rs 的通用寄存器的值小于0,

那么发生转移,并且将转移指令后面第2条指令的地址作为返回地址,保存到通用寄存器\$31。

•部件: PC, NPC, IMEM, RegFile, ALU, EXT18, ADD

```
1. #EX.v
2. `EXE_BGEZ: begin
      wreg_o <= `WriteDisable; aluop_o <= `EXE_BGEZ_OP;</pre>
           alusel o <= `EXE RES JUMP BRANCH; reg1 read o <= 1'b1;</pre>
4.
    reg2 read o <= 1'b0;
5.
           instvalid <= `InstValid;</pre>
6.
           if(reg1_o[31] == 1'b0) begin
7.
                branch_target_address_o <= pc_plus_4 + imm_sll2_signe</pre>
   dext;
8.
               branch_flag_o <= `Branch;</pre>
9.
                next inst_in_delayslot_o <= `InDelaySlot;</pre>
10.
                end
11. end
12. `EXE_BGEZAL:
                         begin
                                       aluop o <= `EXE BGEZAL OP;</pre>
13.
       wreg o <= `WriteEnable;</pre>
            alusel_o <= `EXE_RES_JUMP_BRANCH; reg1_read_o <= 1'b1;</pre>
14.
     reg2_read_o <= 1'b0;
15.
            link_addr_o <= pc_plus_8;</pre>
16.
            wd o <= 5'b11111; instvalid <= `InstValid;</pre>
            if(reg1_o[31] == 1'b0) begin
17.
18.
                 branch_target_address_o <= pc_plus_4 + imm_sll2_sign</pre>
   edext;
19.
                 branch flag o <= `Branch;</pre>
20.
                next_inst_in_delayslot_o <= `InDelaySlot;</pre>
21.
                end
22. end
23. `EXE BLTZ:
                     begin
24. wreg_o <= `WriteDisable; aluop_o <= `EXE_BGEZAL_OP;
25.
            alusel_o <= `EXE_RES_JUMP_BRANCH; reg1_read_o <= 1'b1;</pre>
     reg2 read o <= 1'b0;</pre>
26.
            instvalid <= `InstValid;</pre>
            if(reg1_o[31] == 1'b1) begin
27.
28.
                 branch_target_address_o <= pc_plus_4 + imm_sll2_sign</pre>
   edext;
29.
                 branch flag o <= `Branch;</pre>
30.
                 next_inst_in_delayslot_o <= `InDelaySlot;</pre>
31.
                 end
32. end
33. `EXE BLTZAL:
34. wreg_o <= `WriteEnable; aluop_o <= `EXE_BGEZAL_OP;
```

```
35.
             alusel o <= `EXE RES JUMP BRANCH; reg1 read o <= 1'b1;
     reg2 read o <= 1'b0;
            link_addr_o <= pc_plus_8;</pre>
36.
37.
            wd_o <= 5'b11111; instvalid <= `InstValid;</pre>
38.
            if(reg1 o[31] == 1'b1) begin
39.
                 branch_target_address_o <= pc_plus_4 + imm_sll2_sign</pre>
   edext;
40.
                 branch_flag_o <= `Branch;</pre>
41.
                 next inst in delayslot o <= `InDelaySlot;</pre>
            end
```

IV. 存储指令11、1w1、1wr、sc、swl、swr 为程序设计提供了更为丰富的数据加载和数据存储方式,为精确的字节级存储控制和不同类型数据处理提供了更优化、更精简的编写模式。对该段的设计主要在MEM 段中进行拓展和修改,具体的指令格式设计如下:

#### 15.11

订

线

- 格式: 11 rt, offset (base)
- 描述: 从内存中指定的加载地址处,读取一个字节,然后符号扩展至 32 位,保存到地址为 rt 的通用寄存器中。
  - •部件: PC, NPC, IMEM, RegFile, ALU, EXT16, DMEM 8 16.1wl
  - •格式: lwl rt, offset (base)
- 描述: 从内存中指定的加载地址处,加载一个字的最高有效部分。1w1 指令对加载地址没有要求,从而允许地址非对齐加载,这是与 1h、1hu、1w 指令的不同之处。在大端模式、小端模式下,1w1 指令的效果不同。
  - 部件: PC, NPC, IMEM, RegFile, ALU, EXT16, DMEM

#### 17. lwr

- 格式: lwrrt, offset (base)
- 描述: 从内存中指定的加载地址处,加载一个字的最低有效部分。
- •部件: PC, NPC, IMEM, RegFile, ALU, EXT16, DMEM
- 1. #MEM.v
- 2. `EXE LWL OP: begin
- 3. mem\_addr\_o <= {mem\_addr\_i[31:2], 2'b00};</pre>
- 4. mem\_we <= `WriteDisable;</pre>

```
5.
       mem sel o <= 4'b1111;
      mem_ce_o <= `ChipEnable;</pre>
6.
7.
       case (mem_addr_i[1:0
                                   ])
8.
           2'b00: begin
9.
                wdata_o <= mem_data_i[31:0];</pre>
10.
             end
11.
             2'b01:
                     begin
12.
                 wdata_o <= {mem_data_i[23:0],reg2_i[7:0]};</pre>
13.
             end
14.
             2'b10: begin
15.
                 wdata_o <= {mem_data_i[15:0],reg2_i[15:0]};</pre>
16.
             end
17.
             2'b11:
                      begin
18.
                 wdata_o <= {mem_data_i[7:0],reg2_i[23:0]};</pre>
19.
             end
20.
            default:
                          begin
21.
                 wdata_o <= `ZeroWord;</pre>
22.
             end
23.
        endcase
24. end
25. EXE LWR OP:
                          begin
26.
        mem_addr_o <= {mem_addr_i[31:2], 2'b00};</pre>
27.
        mem we <= `WriteDisable;</pre>
28.
        mem_sel_o <= 4'b1111;
29.
        mem_ce_o <= `ChipEnable;</pre>
30.
        case (mem_addr_i[1:0])
31.
             2'b00: begin
32.
                 wdata_o <= {reg2_i[31:8],mem_data_i[31:24]};</pre>
33.
             end
34.
            2'b01: begin
35.
                 wdata_o <= {reg2_i[31:16],mem_data_i[31:16]};</pre>
36.
             end
37.
             2'b10:
                      begin
38.
                 wdata_o <= {reg2_i[31:24],mem_data_i[31:8]};</pre>
39.
             end
40.
            2'b11: begin
41.
                 wdata_o <= mem_data_i;</pre>
42.
             end
43.
             default:
                          begin
44.
                 wdata_o <= `ZeroWord;</pre>
45.
             end
46.
        endcase
47. end
48. `EXE_LL_OP: begin
49.
        mem_addr_o <= mem_addr_i;</pre>
50.
        mem we <= `WriteDisable;</pre>
51.
        wdata_o <= mem_data_i;</pre>
```

```
52.     LLbit_we_o <= 1'b1;
53.     LLbit_value_o <= 1'b1;
54.     mem_sel_o <= 4'b1111;
55.     mem_ce_o <= `ChipEnable;
56. end</pre>
```

18. sc

订

线--

- •格式: sc rt, offset (base)
- 描述:如果 RMW 序列没有受到干扰,也就是 LLbit 为 1,那么将地址为 rt 的通用寄存器的值保存到内存中指定的存储地址处,同时设置地址为 rt 的通用寄存器的值为 1,设置 LLbit 为 0。如果 RMW 序列受到了干扰,也就是 LLbit 为 0,那么不修改内存,同时设置地址为 rt 的通用寄存器的值为 0。
  - •部件: PC, NPC, IMEM, RegFile, ALU, EXT16, DMEM 19.swl
  - 格式: swl rt, offset (base)
- 描述:将地址为 rt 的通用寄存器的高位部分存储到内存中指定的地址处,存储地址的最后两位确定了要存储 rt 通用寄存器的哪几个字节。swl 指令对存储地址没有对齐要求,这是与 sh、sw 指令的不同之处。在大端模式、小端模式下,swl 指令的效果不同。
  - •部件: PC, NPC, IMEM, RegFile, ALU, EXT16, DMEM 9 20.swr
  - 格式: swrrt, offset (base)
  - 描述: 将地址为 rt 的通用寄存器的低位部分存储到内存中指定的地址处。
  - •部件: PC, NPC, IMEM, RegFile, ALU, EXT16, DMEM

```
1. #MEM.v
2. `EXE_SWL_OP:
                         begin
       mem_addr_o <= {mem_addr_i[31:2], 2'b00};</pre>
4.
       mem_we <= `WriteEnable;</pre>
5.
       mem ce o <= `ChipEnable;</pre>
6.
       case (mem_addr_i[1:0])
7.
            2'b00: begin
8.
                mem sel o <= 4'b1111;
9.
                mem_data_o <= reg2_i;</pre>
10.
```

```
11.
            2'b01:
                     begin
12.
                mem_sel_o <= 4'b0111;
13.
                mem_data_o <= {zero32[7:0],reg2_i[31:8]};</pre>
14.
            end
15.
            2'b10:
                    begin
16.
                mem_sel_o <= 4'b0011;
17.
                mem_data_o <= {zero32[15:0],reg2_i[31:16]};</pre>
18.
            end
19.
            2'b11: begin
20.
                mem_sel_o <= 4'b0001;
21.
                mem_data_o <= {zero32[23:0],reg2_i[31:24]};</pre>
22.
            end
23.
            default:
                         begin
24.
                 mem sel o <= 4'b0000;
25.
            end
26.
       endcase
27. end
28. `EXE_SWR_OP:
                         begin
29.
       mem_addr_o <= {mem_addr_i[31:2], 2'b00};</pre>
30.
       mem_we <= `WriteEnable;</pre>
31.
       mem_ce_o <= `ChipEnable;</pre>
32.
       case (mem_addr_i[1:0])
33.
            2'b00: begin
34.
                mem_sel_o <= 4'b1000;
35.
                mem_data_o <= {reg2_i[7:0],zero32[23:0]};</pre>
36.
            end
37.
            2'b01: begin
38.
                mem_sel_o <= 4'b1100;
39.
                mem_data_o <= {reg2_i[15:0],zero32[15:0]};</pre>
40.
            end
41.
            2'b10: begin
42.
                mem_sel_o <= 4'b1110;
43.
                mem_data_o <= {reg2_i[23:0],zero32[7:0]};</pre>
44.
            end
45.
            2'b11: begin
46.
                mem_sel_o <= 4'b1111;
47.
                mem_data_o <= reg2_i[31:0];</pre>
48.
            end
49.
            default:
                         begin
50.
                mem_sel_o <= 4'b0000;
51.
            end
52.
       endcase
53. end
54. `EXE_SC_OP: begin
55.
       if(LLbit == 1'b1) begin
56.
            LLbit_we_o <= 1'b1;
57.
            LLbit_value_o <= 1'b0;
```

```
58.
             mem_addr_o <= mem_addr_i;</pre>
59.
             mem_we <= `WriteEnable;</pre>
60.
             mem_data_o <= reg2_i;</pre>
61.
             wdata_o <= 32'b1;
62.
             mem sel o <= 4'b1111;
63.
             mem_ce_o <= `ChipEnable;</pre>
64.
        end else begin
65.
             wdata_o <= 32'b0;
66.
        end
67. end
```

V. 异常处理指令 tge、tgeu、tlt、tltu、tne、teqi、tgei、tgeiu、tlti、tltiu、tnei 等,实现。此部分代码的数值计算在 EX 段的跳转过程中已经被较好地解决了,因此这里主要修改的是 ID 译码过程,需要考虑到 TRAP 过程对整个 CPU 的数据流的排空问题,具体的指令设计如下:

#### 21. tge

- 格式: tge rs, rt
- •描述: if GPR[rs] ≥GPR[rt] then trap, 将地址为 rs 的通用寄存器的值, 与地址为 rt 的通用寄存器的值作为有符号数进行比较, 如果前者大于等于后者, 那么引发自陷异常。
  - •部件: PC, NPC, CPO, IMEM, RegFiles, ALU

#### 22. tgeu

- 格式: tgeurs, rt
- •描述: if GPR[rs] ≥GPR[rt] then trap,将地址为rs的通用寄存器的值,与地址为rt的通用寄存器的值作为无符号数进行比较,如果前者大于等于后者,那么引发自陷异常。
  - •部件: PC, NPC, CPO, IMEM, RegFiles, ALU

#### 23. t1t

- 格式: tlt rs, rt
- 描述: if GPR[rs] 〈 GPR[rt] then trap, 将地址为 rs 的通用寄存器的值, 与地址为 rt 的通用寄存器的值作为有符号数进行比较, 如果前者小于后者, 那么引发自陷异常。

• 部件: PC, NPC, CPO, IMEM, RegFiles, ALU 10

24. t1tu

- 格式: tltu rs, rt
- 描述: if GPR[rs] < GPR[rt] then trap,将地址为rs的通用寄存器的值,与地址为rt的通用寄存器的值作为无符号数进行比较,如果前者小于后者,那么引发自陷异常。
  - •部件: PC, NPC, CPO, IMEM, RegFiles, ALU

25. tne

- 格式: tne rs, rt
- 描述: if GPR[rs] ≠GPR[rt] then trap, 将地址为 rs 的通用寄存器的值, 与地址为 rt 的通用寄存器的值进行比较,如果不相等,那么引发自陷异常。
  - •部件: PC, NPC, CPO, IMEM, RegFiles, ALU

```
1. #ID.v
2. `EXE TEQ: begin
3. wreg_o <= `WriteDisable; aluop_o <= `EXE_TEQ_OP;</pre>
      alusel_o <= `EXE_RES_NOP; reg1_read_o <= 1'b0;</pre>
                                                           reg2_rea
 d_o <= 1'b0;</pre>
5.
      instvalid <= `InstValid;</pre>
6. end
7. `EXE_TGE: begin
8. wreg_o <= `WriteDisable; aluop_o <= `EXE_TGE_OP;</pre>
9. alusel o <= `EXE RES NOP; reg1 read o <= 1'b1; reg2 rea</p>
   d o <= 1'b1;</pre>
10.
      instvalid <= `InstValid;</pre>
11. end
12. `EXE_TGEU: begin
13. wreg_o <= `WriteDisable; aluop_o <= `EXE_TGEU_OP;</pre>
14. alusel_o <= `EXE_RES_NOP; reg1_read_o <= 1'b1; reg2_re
 ad_o <= 1'b1;
15.
       instvalid <= `InstValid;</pre>
16. end
17. `EXE_TLT: begin
18. wreg_o <= `WriteDisable; aluop_o <= `EXE_TLT_OP;</pre>
       alusel o <= `EXE RES NOP; reg1 read o <= 1'b1; reg2 re
   ad_o <= 1'b1;
20.
       instvalid <= `InstValid;</pre>
21. end
22. `EXE_TLTU: begin
```

# 同勝大學

```
23. wreg_o <= `WriteDisable; aluop_o <= `EXE_TLTU_OP;</pre>
       alusel_o <= `EXE_RES_NOP; reg1_read_o <= 1'b1; reg2_re</pre>
   ad_o <= 1'b1;
25.
       instvalid <= `InstValid;</pre>
26. end
27. `EXE_TNE: begin
28. wreg_o <= `WriteDisable; aluop_o <= `EXE_TNE_OP;</pre>
       alusel_o <= `EXE_RES_NOP; reg1_read_o <= 1'b1; reg2_re</pre>
   ad o <= 1'b1;
       instvalid <= `InstValid;</pre>
31. end
32. `EXE_SYSCALL: begin
33. wreg_o <= `WriteDisable; aluop_o <= `EXE_SYSCALL_OP;
       alusel_o <= `EXE_RES_NOP; reg1_read_o <= 1'b0; reg2_re</pre>
   ad o <= 1'b0;
35.
       instvalid <= `InstValid; excepttype_is_syscall<= `True_v;</pre>
36. end
```

#### 26. teqi

- 格式: teqi rs, immediate
- 描述: if GPR[rs] = sign\_extended(immediate) then trap, 将地址为 rs 的通用寄存器的值,与指令中 16 位立即数符号扩展至 32 位后的值进行比较,如果两者相等,那么引发自陷异常。
  - •部件: PC, NPC, CPO, IMEM, RegFiles, ALU

#### 27. tgei

- 格式: tgei rs, immediate
- 描述: if GPR[rs] ≥ sign\_extended(immediate) then trap,将地址为 rs 的通用寄存器的值,与指令中 16 位立即数符号扩展至 32 位后的值作为有符号数进行比较,如果前者大于等于后者,那么引发自陷异常。
  - 部件: PC, NPC, CPO, IMEM, RegFiles, ALU
  - 数据通路: 11

#### 28. tgeiu

- 格式: tgeiu rs, immediate
- 描述: if GPR[rs] ≥sign\_extended(immediate) then trap,将地址为 rs 的通用寄存器的值,与指令中 16 位立即数符号扩展至 32 位后的值作为无符号

订 线 数进行比较,如果前者大于等于后者,那么引发自陷异常。

• 部件: PC, NPC, CPO, IMEM, RegFiles, ALU

29. t1ti

- 格式: tlti rs, immediate
- 描述: if GPR[rs] < sign\_extended(immediate) then trap,将地址为 rs 的通用寄存器的值,与指令中 16 位立即数符号扩展至 32 位后的值作为有符号数进行比较,如果前者小于后者,那么引发自陷异常。
  - •部件: PC, NPC, CPO, IMEM, RegFiles, ALU

30. t1tiu

- 格式: tltiu rs,immediate
- 描述: if GPR[rs] < sign\_extended(immediate) then trap,将地址为 rs 的通用寄存器的值,与指令中 16 位立即数符号扩展至 32 位后的值作为无符号数进行比较,如果前者小于后者,那么引发自陷异常。
  - •部件: PC, NPC, CPO, IMEM, RegFiles, ALU

31. tnei

- 格式: tnei rs, immediate
- •描述: if GPR[rs] ≠sign\_extended(immediate) then trap,将地址为 rs 的通用寄存器的值,与指令中 16 位立即数符号扩展至 32 位后的值进行比较,如果两者不相等,那么引发自陷异常。
  - 部件: PC, NPC, CPO, IMEM, RegFiles, ALU

```
1. #ID.v
2. `EXE_TEQI:
                       begin
          wreg_o <= `WriteDisable; aluop_o <= `EXE_TEQI_OP;</pre>
          alusel_o <= `EXE_RES_NOP; reg1_read_o <= 1'b1;</pre>
  _read_o <= 1'b0;
5.
      imm <= {{16{inst_i[15]}}, inst_i[15:0]};</pre>
6.
      instvalid <= `InstValid;</pre>
7. end
8. `EXE_TGEI:
                        begin
          wreg_o <= `WriteDisable; aluop_o <= `EXE_TGEI_OP;</pre>
           alusel_o <= `EXE_RES_NOP; reg1_read_o <= 1'b1;</pre>
2_read_o <= 1'b0;</pre>
```

## 同勝大學

```
imm <= {{16{inst_i[15]}}, inst_i[15:0]};</pre>
12.
       instvalid <= `InstValid;</pre>
13. end
14. `EXE_TGEIU: begin
          wreg_o <= `WriteDisable; aluop_o <= `EXE TGEIU OP;</pre>
16.
           alusel_o <= `EXE_RES_NOP; reg1_read_o <= 1'b1; reg</pre>
 2_read_o <= 1'b0;</pre>
       imm <= {{16{inst_i[15]}}, inst_i[15:0]};</pre>
18. instvalid <= `InstValid;</pre>
19. end
20. `EXE_TLTI:
                       begin
           wreg_o <= `WriteDisable; aluop_o <= `EXE_TLTI_OP;</pre>
           alusel_o <= `EXE_RES_NOP; reg1_read_o <= 1'b1;</pre>
   2_read_o <= 1'b0;</pre>
23.
       imm <= {{16{inst_i[15]}}, inst_i[15:0]};</pre>
       instvalid <= `InstValid;</pre>
25. end
26. `EXE_TLTIU:
                       begin
          wreg_o <= `WriteDisable; aluop_o <= `EXE_TLTIU OP;</pre>
28. alusel_o <= `EXE_RES_NOP; reg1_read_o <= 1'b1;
  2_read_o <= 1'b0;</pre>
29.
       imm <= {{16{inst_i[15]}}, inst_i[15:0]};</pre>
30. instvalid <= `InstValid;
31. end
32. `EXE TNEI: begin
           wreg_o <= `WriteDisable; aluop_o <= `EXE_TNEI_OP;</pre>
34. alusel o <= `EXE_RES_NOP; reg1_read_o <= 1'b1;
2_read_o <= 1'b0;
       imm <= {{16{inst_i[15]}}, inst_i[15:0]};</pre>
     instvalid <= `InstValid;</pre>
37. end
```

VI. 未设计指令

32. nop

• 描述: 空指令。

33. ssnop

• 描述: 一种特殊类型的空指令,此次实验中实现的 MIPS CPU 中与 nop 的作用相同,所以可以按照 nop 指令的处理方式来处理 ssnop 指令。

34. sync

• 描述: 用于保证加载、存储操作的顺序。此次实验中实现的 MIPS CPU 中,售加载、存储操作是严格按照指令顺序执行的,所以可将 sync 指令当作 nop 指令处理。

35. pref

• 描述: 用于缓存预取。此次实验中实现的 MIPS CPU 中没有实现缓存, 所以可将 pref 指令当作 nop 指令处理。

这四条指令采用的方法为直接译码成 NOP, 未进行额外设计。

后期会考虑在引入三级缓存系统后实现 PREF 指令。

#### 2、架构部件解释说明:

#### I. IF 段:

地址控制器 PC:负责输出当前 PC 位置以及控制新 PC 的产生。

#### 模块定义如下:

| 1. mod | ule pc_reg(                    |                                     |
|--------|--------------------------------|-------------------------------------|
| 2.     | input wire clk,                |                                     |
| 3.     | input wire rst,                |                                     |
| 4.     | //来自控制模块的信息                    |                                     |
| 5.     | input wire[5:0]                | stall,                              |
| 6.     | input wire                     | flush,                              |
| 7.     | <pre>input wire[`RegBus]</pre> | new_pc,                             |
| 8.     | //来自译码阶段的信息                    |                                     |
| 9.     | input wire                     | branch_flag_i,                      |
| 10.    | <pre>input wire[`RegBus]</pre> | <pre>branch_target_address_i,</pre> |
| 11.    | //输出                           |                                     |
| 12.    | output reg[`InstAddrBus]       | pc,                                 |
| 13.    | output reg                     | ce                                  |
| 14.);  |                                |                                     |

#### II. ID段:

指令译码器 ID:负责解析来自 IF 段的指令并将其转化为之后控制的输出。模块定义如下:

| 1. mo | dule id(                            |         |
|-------|-------------------------------------|---------|
| 2.    | input wire                          | rst,    |
| 3.    | <pre>input wire[`InstAddrBus]</pre> | pc_i,   |
| 4.    | <pre>input wire[`InstBus]</pre>     | inst_i, |
| 5.    | //执行命令输入                            |         |

# 线

# 同僚大學

| 6.    | <pre>input wire[`AluOpBus]</pre> | ex_aluop_i,                          |
|-------|----------------------------------|--------------------------------------|
| 7.    | input wire                       | ex_wreg_i,                           |
| 8.    | input wire[`RegBus]              | ex_wdata_i,                          |
| 9.    | input wire[`RegAddrBus]          | ex_wd_i,                             |
| 10.   | //数据相关输入                         |                                      |
| 11.   | input wire                       | mem_wreg_i,                          |
| 12.   | input wire[`RegBus]              | <pre>mem_wdata_i,</pre>              |
| 13.   | input wire[`RegAddrBus]          | mem_wd_i,                            |
| 14.   | input wire[`RegBus]              | reg1_data_i,                         |
| 15.   | input wire[`RegBus]              | reg2_data_i,                         |
| 16.   | //延迟槽输入                          |                                      |
| 17.   | input wire                       | is_in_delayslot_i,                   |
| 18.   | output reg                       | reg1_read_o,                         |
| 19.   | output reg                       | reg2_read_o,                         |
| 20.   | output reg[`RegAddrBus]          | reg1_addr_o,                         |
| 21.   | output reg[`RegAddrBus]          | reg2_addr_o,                         |
| 22.   | //功能部件命令输出                       |                                      |
| 23.   | output reg[`AluOpBus]            | aluop_o,                             |
| 24.   | output reg[`AluSelBus]           | alusel_o,                            |
| 25.   | output reg[`RegBus]              | reg1_o,                              |
| 26.   | output reg[`RegBus]              | reg2_o,                              |
| 27.   | output reg[`RegAddrBus]          | wd_o,                                |
| 28.   | output reg                       | wreg_o,                              |
| 29.   | output wire[`RegBus]             | inst_o,                              |
| 30.   | output reg                       | <pre>next_inst_in_delayslot_o,</pre> |
| 31.   | output reg                       | branch_flag_o,                       |
| 32.   | output reg[`RegBus]              | <pre>branch_target_address_o,</pre>  |
| 33.   | output reg[`RegBus]              | link_addr_o,                         |
| 34.   | output reg                       | is_in_delayslot_o,                   |
| 35.   | output wire[31:0]                | excepttype_o,                        |
| 36.   | output wire[`RegBus]             | current_inst_address_o,              |
| 37.   | output wire                      | stallreq                             |
| 38.); |                                  |                                      |

寄存器堆 REGS: 负责处理对寄存器的读写

#### 模块定义如下:

| 1. mod | dule regfile(           |         |
|--------|-------------------------|---------|
| 2.     | input wire clk,         |         |
| 3.     | input wire rst,         |         |
| 4.     | //写端口                   |         |
| 5.     | input wire              | we,     |
| 6.     | input wire[`RegAddrBus] | waddr,  |
| 7.     | input wire[`RegBus]     | wdata,  |
| 8.     | //读端口1                  |         |
| 9.     | input wire              | re1,    |
| 10.    | input wire[`RegAddrBus] | raddr1, |

| 11.   | output reg[`RegBus]                | rdata1, |
|-------|------------------------------------|---------|
| 12.   | //读端口 2                            |         |
| 13.   | input wire                         | re2,    |
| 14.   | <pre>input wire[`RegAddrBus]</pre> | raddr2, |
| 15.   | output reg[`RegBus]                | rdata2  |
| 16.); |                                    |         |

流水线状态控制器 CTRL: 负责控制整体流水线的状态,处理流水线暂停、流水线排空,并在指令地址跳转时产生相应的延迟槽和新 PC 地址。

#### 模块定义如下:

| 1. mod | dule ctrl(                     |                   |
|--------|--------------------------------|-------------------|
| 2.     | input wire                     | rst,              |
| 3.     | <pre>input wire[31:0]</pre>    | excepttype_i,     |
| 4.     | <pre>input wire[`RegBus]</pre> | cp0_epc_i,        |
| 5.     | input wire                     | stallreq_from_id, |
| 6.     | input wire                     | stallreq_from_ex, |
| 7.     | output reg[`RegBus]            | new_pc,           |
| 8.     | output reg                     | flush,            |
| 9.     | output reg[5:0]                | stall             |
| 10.    | );                             |                   |

#### III. EX 段:

集成计算/执行器 EX:负责处理 ID 段送到执行段的信息,对计算指令(非乘除指令)充当 ALU 计算单元的作用,同时整体给出后续单元对 HILO 寄存器、CPO 寄存器和转移状态、转移地址的控制。同时,EX 处理器还负责检测后续状态中存在的数据相关问题,并进行相应处理。

#### 模块定义如下:

| 1. mod | dule ex(                           |                                    |
|--------|------------------------------------|------------------------------------|
| 2.     | input wire                         | rst,                               |
| 3.     | //送到执行阶段的信息                        |                                    |
| 4.     | input wire[`AluOpBus]              | aluop_i,                           |
| 5.     | <pre>input wire[`AluSelBus]</pre>  | alusel_i,                          |
| 6.     | input wire[`RegBus]                | reg1_i,                            |
| 7.     | input wire[`RegBus]                | reg2_i,                            |
| 8.     | <pre>input wire[`RegAddrBus]</pre> | wd_i,                              |
| 9.     | input wire                         | wreg_i,                            |
| 10.    | <pre>input wire[`RegBus]</pre>     | inst_i,                            |
| 11.    | input wire[31:0]                   | excepttype_i,                      |
| 12.    | <pre>input wire[`RegBus]</pre>     | <pre>current_inst_address_i,</pre> |
| 13.    | //HT、LO 寄存器的值                      |                                    |

# 

# 同僚大學

| 14. | input wire[`RegBus]                  | hi_i,                   |
|-----|--------------------------------------|-------------------------|
| 15. | input wire[`RegBus]                  | lo_i,                   |
| 16. | //回写阶段的指令是否要写 HI、LO,                 | 用于检测 HI、LO 的数据相关        |
| 17. | <pre>input wire[`RegBus]</pre>       | wb_hi_i,                |
| 18. | <pre>input wire[`RegBus]</pre>       | wb_lo_i,                |
| 19. | input wire                           | wb_whilo_i,             |
| 20. | //访存阶段的指令是否要写 HI、LO,                 | 用于检测 HI、LO 的数据相关        |
| 21. | input wire[`RegBus]                  | mem_hi_i,               |
| 22. | input wire[`RegBus]                  | mem_lo_i,               |
| 23. | input wire                           | mem whilo i,            |
| 24. | input wire[`DoubleRegBus]            | hilo_temp_i,            |
| 25. | input wire[1:0]                      | cnt_i,                  |
| 26. | //与除法模块相连                            | <b>-</b> /              |
| 27. | <pre>input wire[`DoubleRegBus]</pre> | div_ret_i,              |
| 28. | input wire                           | div_ready_i,            |
| 29. | //是否转移、以及 link address               | u_v cuuy,               |
| 30. | input wire[`RegBus]                  | link_address_i,         |
| 31. | input wire                           | is_in_delayslot_i,      |
| 32. | //访存阶段的指令是否要写 CP0,用                  |                         |
| 33. | input wire                           | mem_cp0_reg_we,         |
| 34. | input wire[4:0]                      | mem_cp0_reg_write_addr, |
| 35. | input wire[`RegBus]                  | mem_cp0_reg_data,       |
| 36. | //回写阶段的指令是否要写 CP0,用                  |                         |
| 37. | input wire                           | wb_cp0_reg_we,          |
| 38. | input wire[4:0]                      | wb_cp0_reg_write_addr,  |
| 39. | input wire[`RegBus]                  | wb_cp0_reg_data,        |
| 40. | //与 CP0 相连,读取其中 CP0 寄存者              |                         |
| 41. | input wire[`RegBus]                  | cp0_reg_data_i,         |
| 42. | output reg[4:0]                      | cp0 reg read addr o,    |
| 43. | //向下一流水级传递,用于写 CP0 中                 | 0 ,                     |
| 44. | output reg                           | cp0_reg_we_o,           |
| 45. | output reg[4:0]                      | cp0_reg_write_addr_o,   |
| 46. | output reg[`RegBus]                  | cp0_reg_data_o,         |
| 47. | output reg[`RegAddrBus]              | wd_o,                   |
| 48. | output reg                           | wreg_o,                 |
| 49. | output reg[`RegBus]                  | wdata_o,                |
| 50. | output reg[ RegBus]                  | hi_o,                   |
| 51. | output reg[`RegBus]                  | 10_0,                   |
| 52. | output reg                           | whilo_o,                |
| 53. | output reg[`DoubleRegBus]            | hilo_temp_o,            |
| 54. | output reg[1:0]                      | cnt o,                  |
| 55. | output reg[`RegBus]                  | div_opdata1_o,          |
| 56. | output reg[`RegBus]                  | div_opdata2_o,          |
| 57. | output reg                           | div_start_o,            |
| 58. | output reg                           | signed_div_o,           |
| 59. | //加载、存储指令输出                          | 0                       |
| 60. | output wire[`AluOpBus]               | aluop_o,                |
| 61. | output wire[`RegBus]                 | mem_addr_o,             |
|     |                                      |                         |

| 62.   | output wire[`RegBus] | reg2_o,                            |
|-------|----------------------|------------------------------------|
| 63.   | output wire[31:0]    | excepttype_o,                      |
| 64.   | output wire          | is_in_delayslot_o,                 |
| 65.   | output wire[`RegBus] | <pre>current_inst_address_o,</pre> |
| 66.   | output reg           | stallreq                           |
| 67.); |                      |                                    |

除法器 DIV: 直接使用的之前已经实现的除法器,功能包含实现有符号数和 无符号数的除法运算。

#### 模块设计如下:

| 1. mod | dule div(        |               |
|--------|------------------|---------------|
| 2.     | input wire       | clk,          |
| 3.     | input wire       | rst,          |
| 4.     | input wire       | signed_div_i, |
| 5.     | input wire[31:0] | opdata1_i,    |
| 6.     | input wire[31:0] | opdata2_i,    |
| 7.     | input wire       | start_i,      |
| 8.     | input wire       | annul_i,      |
| 9.     | output reg[63:0] | ret_o,        |
| 10.    | output reg       | ready_o       |
| 11.    | );               |               |

#### IV. MEM 段:

访存控制器 MEM:接受并处理 EX 段输入的控制命令,对于只流经 MEM 段且只对 WB 段有影响的数据通路直接原样送出,对其中影响 MEM 操作的数据通路进行拦截并进行处理,实现对各类读写数据存储器操作的指令控制。

| 1. mod | lule mem(                          |                        |
|--------|------------------------------------|------------------------|
| 2.     | input wire                         | rst,                   |
| 3.     | //段存储器的输入,只流过                      |                        |
| 4.     | <pre>input wire[`RegAddrBus]</pre> | wd_i,                  |
| 5.     | input wire                         | wreg_i,                |
| 6.     | <pre>input wire[`RegBus]</pre>     | wdata_i,               |
| 7.     | <pre>input wire[`RegBus]</pre>     | hi_i,                  |
| 8.     | <pre>input wire[`RegBus]</pre>     | lo_i,                  |
| 9.     | input wire                         | whilo_i,               |
| 10.    | input wire[`AluOpBus]              | aluop_i,               |
| 11.    | <pre>input wire[`RegBus]</pre>     | mem_addr_i,            |
| 12.    | input wire[`RegBus]                | reg2_i,                |
| 13.    | <pre>input wire[`RegBus]</pre>     | <pre>mem_data_i,</pre> |
| 14.    | //分支转移预测输入                         |                        |
| 15.    | input wire                         | LLbit_i,               |
| 16.    | input wire                         | wb_LLbit_we_i,         |

# 订 线

#### 17. input wire wb\_LLbit\_value\_i, 18. //异常处理类输入 19. input wire cp0\_reg\_we\_i, 20. input wire[4:0] cp0\_reg\_write\_addr\_i, 21. input wire[`RegBus] cp0 reg data i, 22. input wire[31:0] excepttype\_i, 23. input wire is\_in\_delayslot\_i, 24. input wire[`RegBus] current\_inst\_address\_i, 25. input wire[`RegBus] cp0\_status\_i, 26. input wire[`RegBus] cp0\_cause\_i, 27. input wire[`RegBus] cp0\_epc\_i, 28. //WB 段操作输入 29. input wire wb cp0 reg we, 30. input wire[4:0] wb\_cp0\_reg\_write\_addr, 31. input wire[`RegBus] wb\_cp0\_reg\_data, 32. //WB 段操作输出 33. output reg[`RegAddrBus] wd o,

wreg\_o,

wdata\_o,

whilo\_o,

LLbit\_we\_o,

LLbit\_value\_o,

cp0\_reg\_we\_o,

cp0\_reg\_data\_o,

cp0\_reg\_write\_addr\_o,

hi\_o,

lo\_o,

| 44.   | //对数据存储器的操作结果输出      |                        |
|-------|----------------------|------------------------|
| 45.   | output reg[`RegBus]  | mem_addr_o,            |
| 46.   | output wire          | mem_we_o,              |
| 47.   | output reg[3:0]      | mem_sel_o,             |
| 48.   | output reg[`RegBus]  | mem_data_o,            |
| 49.   | output reg           | mem_ce_o,              |
| 50.   | output reg[31:0]     | excepttype_o,          |
| 51.   | output wire[`RegBus] | cp0_epc_o,             |
| 52.   | output wire          | is_in_delayslot_o,     |
| 53.   | output wire[`RegBus] | current_inst_address_o |
| 54.); |                      |                        |

数据存储器 DMEM: 负责进行数据存取控制。

具体模块设计如下:

34.

35.

36.

37.

38.

39.

40.

41.

42.

43.

output reg

output reg

output reg

output reg

output reg

output reg[4:0]

output reg[`RegBus]

output reg[`RegBus]

output reg[`RegBus]

output reg[`RegBus]

際大學

```
    module dmem(
    input wire clk,
    input wire ce,
    input wire we,
```

input wire[`DataAddrBus] addr\_in,

- 6. input wire[3:0] sel,
- 7. input wire[`DataBus] data\_i,
- 8. output reg[`DataBus] data\_o,
- 9. output wire[`DataBus] ret

10.);

#### V. WB 段:

LLBIT 预测器: 实现 2bit 分支预测。

具体模块设计如下:

- 1. module LLbit\_reg(
- 2. input wire clk,
- 3. input wire rst,
- 4. input wire flush,
- 5. input wire LLbit\_i,
- 6. input wire we,
- 7. output reg LLbit\_o
- 8.);

64 位拓展指令数据存储器 HILO: 分为高位 HI 和低位 LO 两个存储器,工作原理与寄存器堆 REGS 相同。

具体模块设计如下:

| 1. mod | ule hilo_reg(                  |       |
|--------|--------------------------------|-------|
| 2.     | input wire                     | clk,  |
| 3.     | input wire                     | rst,  |
| 4.     | input wire                     | we,   |
| 5.     | <pre>input wire[`RegBus]</pre> | hi_i, |
| 6.     | input wire[`RegBus]            | lo_i, |
| 7.     | <pre>output reg[`RegBus]</pre> | hi_o, |
| 8.     | output reg[`RegBus]            | lo_o  |
| 9.);   |                                |       |

协处理器 CPO: 具有 32 个协处理寄存器,负责对异常处理、系统调用和中断过程中必须保存的 CPU 现场和一些支持信息进行存储以供之后操作系统开发进行调用。

具体模块设计如下:

- 1. module cp0\_reg(
- input wire clk,

| 3.  | input wire                     | rst,                            |
|-----|--------------------------------|---------------------------------|
| 4.  | input wire                     | we_i,                           |
| 5.  | input wire[4:0]                | waddr_i,                        |
| 6.  | input wire[4:0]                | raddr_i,                        |
| 7.  | input wire[`RegBus]            | data_i,                         |
| 8.  | input wire[31:0]               | excepttype_i,                   |
| 9.  | input wire[5:0]                | int_i,                          |
| 10. | <pre>input wire[`RegBus]</pre> | <pre>current_inst_addr_i,</pre> |
| 11. | input wire                     | is_in_delayslot_i,              |
| 12. | output reg[`RegBus]            | data_o,                         |
| 13. | output reg[`RegBus]            | count_o,                        |
| 14. | output reg[`RegBus]            | compare_o,                      |
| 15. | output reg[`RegBus]            | status_o,                       |
| 16. | output reg[`RegBus]            | cause_o,                        |
| 17. | output reg[`RegBus]            | epc_o,                          |
| 18. | output reg[`RegBus]            | config_o,                       |
| 19. | output reg[`RegBus]            | prid_o,                         |
| 20. | output reg                     | timer_int_o                     |
| 21. | );                             |                                 |

#### 3、仿真波形验证:

订

线--

下板程序直接采用实验下板给出的测试程序。



10段计算测试点均顺利通过,低地址部分成功显示1。



高地址部分随着时钟中断不断计数,代表着本次试验设计的 CPU 通过仿真测试,所有功能指令均正常。

#### 4、时序验证

时序验证如下:

| Setup                        |          | Hold                         |          | Pulse Width                              |          |
|------------------------------|----------|------------------------------|----------|------------------------------------------|----------|
| Worst Negative Slack (WNS):  | 6.172 ns | Worst Hold Slack (WHS):      | 0.140 ns | Worst Pulse Width Slack (WPWS):          | 4.500 ns |
| Total Negative Slack (TNS):  | 0.000 ns | Total Hold Slack (THS):      | 0.000 ns | Total Pulse Width Negative Slack (TPWS): | 0.000 ns |
| Number of Failing Endpoints: | 0        | Number of Failing Endpoints: | 0        | Number of Failing Endpoints:             | 0        |
| Total Number of Endpoints:   | 132      | Total Number of Endpoints:   | 132      | Total Number of Endpoints:               | 67       |

在 10ns 的时序约束下, Worst Negative Slack 为 6.172ns, Worst Hold Slack (WHS)为 0.140 ns, Worst Pulse Width Slack (WPWS)为 4.500 ns,都满足了时序要求,这代表本次实验设计的 CPU 在时序约束下不会发生功能性问题。

#### 4、实验结果

下板采用的 CPU 频率为 50Mhz,实验结果如下:



可以看到数码管低半字显示 0x0001,高半字随着时钟中断而计数,验证结果正确,这证明了本次试验设计的 CPU 可以在 50Mhz 下平稳运行,在完成 54 条的前提下很好地完成了 HILO 交互、拓展内存读写、CPO 读写在内的一系列 10 项任务和中断处理任务,为之后的系统移植打下坚实的基础。

#### 5、实验总结

实验的开发过程在《自己动手写 CPU 中》介绍的十分详尽,对移动操作、算术操作、转移、加载存储和异常相关指令的开发过程都进行了详尽的介绍,对于重点、

装

订

线

难点也都给出了详尽的代码,让我有所参考有所学习,因而没有出现过多的问题。在 仿真运行时倒是出现了一系列的未通过现象,最初我以为是代码逻辑问题,然而当我 实际检查时发现并没有出现逻辑错误,部件内部也能够通过关联测试,最终发现是由 于某些寄存器没有初始化导致本身呈现出高阻状态所导致的,进行初始化后这些问题 都得到了修复,包括我本来以为会需要耗费大量时间调试的中断处理系统也在下板测 试中一边通过。

本次试验是计算机系统实验课程的第一次实验,也是系统结构中整体硬件部分的最终设计。回首往昔,从最初的数字逻辑课程的 FPGA 实验到计算机组成原理的 31 条指令单周期 CPU 设计、54 条指令单周期 CPU 设计,再到系统结构课上的 54 条 CPU 五级分段流水线的设计,最终到本次 89 条五级分段流水线的设计,我对 CPU 的理解在这两年间得到了不断的锤炼和增强,当我在开发板上看到七段数码管随着时钟中断在不断跳动的时候我发自内心感受到一股暖意在汇聚,那是两年来对于硬件的不断学习所带来的热火和勇气。

下一步我将着手进行系统移植的开发,为本门课程也是硬件系列课程的结束交出一份完美的答卷。