

沈阳工业大学 电子技术教研室







- 1.1 脉冲触发的触发器
- 1.1.1电路结构与工作原理

#### 提高可靠性,要求每个CLK 周期输出状态只能改变1次













- (1) CLK=1时, "主"按S, R翻转, "从"保持
- (2) CLK下降沿到达时,"主"保持,"从"根据"主"的状态翻转

所以每个CLK周期,输出状态只可能改变一次

| CLK      | S | R | Q | $Q^*$ |
|----------|---|---|---|-------|
| Х        | X | X | X | $Q^n$ |
| 7        | 0 | 0 | 0 | 0     |
| 7        | 0 | 0 | 1 | 1     |
| 7        | 1 | 0 | 0 | 1     |
| Ţ        | 1 | 0 | 1 | 1     |
| 7        | 0 | 1 | 0 | 0     |
| 7        | 0 | 1 | 1 | 0     |
| Ţ        | 1 | 1 | 0 | 1*    |
| <u>I</u> | 1 | 1 | 1 | 1*    |





#### 2. 主从**JK**触发器

为解除约束

即使出现S = R = 1的情况下,Q\*也是确定的













(1)若
$$J = 1, K = 0$$
则 $clk = 1$ 时,

$$\begin{cases} \mathbf{Q}^* = 1, \text{"} 主 " 保持1 \\ \mathbf{Q}^* = 0, \text{"} 主 " = 1 \end{cases} \Rightarrow clk \downarrow f, \text{"} 从 " = 1$$

(2)若
$$J = 0, K = 1$$
则 $clk = 1$ 时,

$$\begin{cases} \mathbf{Q}^* = 1, & \text{"} \pm \text{"} = 0 \\ \mathbf{Q}^* = 0, & \text{"} \pm \text{"} \text{ 保持0} \end{cases} \Rightarrow clk \downarrow \text{后}, \quad \text{"} \text{从} = 0$$

$$(3)$$
若 $J = K = 0$ 则 $clk = 1$ 时,

$$\begin{cases} \mathbf{Q}^* = 1 \\ \mathbf{Q}^* = 0 \end{cases}$$
 "主"保持⇒  $\mathbf{clk} \downarrow \mathbf{f}$ ,"从"保持

$$(4)$$
若 $J = K = 1则 $clk = 1$ 时,$ 





## (5) 列出真值表











### 1.1.2 脉冲触发方式的动作特点

1. 分两步动作:

第一步*clk* = 1时, "主"接收信号, "从"保持 第二步*clk* ↓到达后, "从"接"主"状态翻转 ::输出状态只能改变一次

2. 主从SR, "主"为同步SR, clk = 1的全部时间 里输入信号对"主"都起控制作用 \*但主从JK在clk高电平期间,"主"只可能翻转一次

∴在clk = 1期间里输入发生变化时,要找出 $clk \downarrow$ 前Q'最后的状态,决定 $Q^*$ 。



Q = 0时,只允许J = 1的信号进入主触发器

Q=1时,只允许K=1的信号进入主触发器













## 1.2 边沿触发的触发器

为了提高可靠性,增强抗干扰能力, 希望触发器的次态<u>仅取决于CLK的下降沿(或上升沿)到来</u> 时的输入信号状态,与在此前、后输入的状态没有关系。

用CMOS传输门的边沿触发器 维持阻塞触发器 用门电路tpd的边沿触发器

• • •





#### 1.2.1 电路结构和工作原理

1、用两个电平触发D触发器组成的边沿触发器







#### 2、利用CMOS传输门的边沿触发器

(1)
$$clk = 0$$
时,
$$\begin{cases} TG_1$$
通, $TG_2$ 断  $\rightarrow Q' = D, Q'$ 随着 $D$ 而变化 
$$TG_3$$
断, $TG_4$ 通  $\rightarrow Q$ 保持,反馈通路接通,自锁

$$(2)clk$$
 ↑后, $\begin{cases} TG_1$ 断, $TG_2$ 通 → "主"保持此前的状态 $D \end{cases}$   $TG_3$ 通, $TG_4$ 断 →  $Q' = Q$ ,反馈不通

$$(3)clk \downarrow \begin{cases} TG_1$$
通, $TG_2$ 断  $\rightarrow Q' = D$ ,接收新的输入  $TG_3$ 断, $TG_4$ 通  $\rightarrow Q$ 保持,反馈通路接通

直到下个clk↑后,输出才能变化。

(4)列出真值表

| CLK | D | Q | $Q^*$ |
|-----|---|---|-------|
| X   | X | X | Q     |
|     | 0 | X | 0     |
|     | 1 | X | 1     |







#### (5)有异步置1,置0端





#### 1.2.2 动作特点

Q\*变化发生在CLK的上升沿(或下降沿)

Q\*仅取决于上升沿到达时输入的状态,而与此前、后的状态无关





- 1.3 T触发器
- 1. 定义:凡在时钟信号作用下,具有如下功能的触发器

| T | Q | <b>Q</b> * |
|---|---|------------|
| 0 | 0 | 0          |
| 0 | 1 | 0          |
| 1 | 0 | 1          |
| 1 | 1 | 0          |

3.状态转换图





# 知识点小结



知识要点: 各类触发器的工作原理和使用方法

知识难点: 脉冲触发器的结构原理,

及其与其它类型触发器的关系