# Traffic Light Controller

## 范真瑋

### 說明:

我設計的紅綠燈控制器是參考講義的 4 個狀態,再加上 2 個新狀態,夜間閃黃 燈與行人號誌,總共 6 個狀態,input 增加偵測深夜時間與行人,並參考講義設 計自己的倒數計時器。

| States | Description   |
|--------|---------------|
| S0     | 高速道路綠燈(農村路紅燈) |
| S1     | 高速道路黃燈(農村路紅燈) |
| S2     | 農村路綠燈(高速道路紅燈) |
| S3     | 農村路黃燈(高速道路紅燈) |
| S4     | 夜間閃黃燈(全部閃黃燈)  |
| S5     | 行人號誌(全部紅燈)    |

Input SignalsDescriptionreset設為初始狀態

C 偵測農村路的交通工具

N偵測深夜時間P偵測行人TS短時間時間到TL長時間時間到

Output Signals Description

HG,HY,HR高速道路綠/黃/紅燈FG,FY,FR農村路綠/黃/紅燈

ST 開始計時

#### State Transition Diagram of the controller (mealy meachine)



# 合成步驟:

- 1. 設置.synopsys\_dc.setup
- 2. 使用指令 dv 調用 design compiler
- 3. 讀取檔案
- 4. 選擇 TOP module traffic\_light
- 5. 加入 Buffer set fix multiple port nets -all -buffer constants
- 6. 移除空接腳位 remove unconnected ports -blast buses [get cells \* -hier]
- 7. 指定 clock
- 8. Design→Compile Design
- 9. 查看 Area、Timing、Power Report、Critical Path
- 10. 儲存電路(traffic\_light\_syn.v)與.sdf 檔案 write sdf -version 1.0 -context verilog traffic light.sdf
- 11. 修改 testbench
- 12. 在 traffic\_light\_syn.v 中加入與 testbench 相同的`timescale
- 13. 輸入指令進行模擬 neverilog to traffic light.v +access+r
- 14. 使用 SimVision 觀察波型

#### Gate count:



Gate count = reported area / area of a NAND2 gate

Area of a NAND2 gate is approximately 5 um x um for 0.13um technology 此設計的面積為 398.889 um x um, 因此 gate count 約為 80。

# Critical path delay:

Operating Conditions: slow Library: slow

Wire Load Model Mode: top

Startpoint: state\_reg[0]

(rising edge-triggered flip-flop clocked by clk)

Endpoint: state\_reg[2]

(rising edge-triggered flip-flop clocked by clk)

Path Group: clk Path Type: max

| Point                                                                                                                                                                                                                                                            | Incr                                                                                  | Path                                                                               |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------|------------------------------------------------------------------------------------|
| clock clk (rise edge) clock network delay (ideal) state_reg[0]/CK (DFFRX1) state_reg[0]/Q (DFFRX1) U55/Y (CLKBUFX3) U51/Y (NAND4X1) U50/Y (OAI21XL) U70/Y (AOI32X1) U69/Y (CLKINVX1) U68/Y (AOI221XL) U67/Y (CLKINVX1) state_reg[2]/D (DFFRX1) data arrival time | 10.00<br>0.00<br>0.00<br>0.50<br>0.21<br>0.10<br>0.11<br>0.17<br>0.07<br>0.20<br>0.07 | 10.00<br>10.00 r<br>10.50 f<br>10.70 f<br>10.80 r<br>10.91 f<br>11.09 r<br>11.16 f |
| clock clk (rise edge) clock network delay (ideal) state_reg[2]/CK (DFFRX1) library setup time data required time data required time data arrival time                                                                                                            | 30.00<br>0.00<br>0.00<br>-0.21                                                        | 30.00<br>30.00<br>30.00 r<br>29.79<br>29.79<br>29.79                               |
| slack (MET)                                                                                                                                                                                                                                                      |                                                                                       | 18.36                                                                              |



Timing Report 中,Incr 為節點造成的延遲時間,Path 為 Path 起點到此節點的總延遲時間,可以知道 critical path 為 clock (rise edge)到 state\_reg[2] (如同 Schematic 圖),且 data required time 為 29.79 ns,data arrival time 為 11.43 ns。 slack (setup, maxdelay) = data required time - data arrival time = 29.79 – 11.43 = 18.36 ns

# Power consumption:



從 Power Report 中得知,Dynamic power 為 5.4759 uW,Static power 為 241.6412 nW。

#### 結果分析:

## (合成前的模擬結果)



(合成後的模擬結果)



合成前與合成後的模擬結果大致上看起來相同,初始為高速道路綠燈(HG),農村路紅燈(FR),之後農村路有交通工具(c),高速道路變為黃燈(HY),再變為紅燈(HR),且農村路變為綠燈(FG)。經過長時間後,農村路變為黃燈(FY),再變為紅燈(FR),且高速道路變為綠燈(HG),若農村路還有交通工具,則循環。接

著是夜間的閃黃燈狀態(n),可以看到高速道路與農村路皆為黃燈重複明暗。最後是行人號誌,當偵測到行人(p),全向轉為紅燈,等長時間過後,高速道路變為綠燈,若還有行人,則循環。

#### (合成前放大)



#### (合成後放大)



將模擬結果放大來看,可以看到合成後在燈號轉換時,是有 delay 的,所以在此處的高速道路紅綠燈狀態有一小段時間皆為 0;合成前則無。