## 浙江大学本科生考试用纸

课程名称: 数字电子技术基础

考试日期: 2012年03月

系 专业 班

学号 姓名

- 一、给出下列题的正确答案
- 1. 完成下列数制、码制转换
  - (1)  $(1001100.10)_{2}=(76.5)$

)10=( AC.8 )16 )8421 BCD=( |000 D|| |00

- (2) (546)10=(0|0|0|000110
- 2.  $Z_1 = \overline{A+B} \cdot C + \overline{A}(B+C)$  的对偶式为  $Z_1'=((\overline{A} \cdot \overline{B} + C) \cdot (\overline{A} + BC))$

反函数为Z1=( (A+B+c)(A+Bc))

- 3. 若要对 372 个字符进行二进制编码,则至少需要( 7488 公) 位二进制数。
- 4. N 个逻辑变量组成的逻辑函数共有( 2<sup>n</sup> ) 个最小项。 若 Z (A.B,C,D) = AC+BD,则有( ファイ最小项使 Z 值为逻辑 1。

、5. 如图 1 电路所示,设门电路的电源电压为 5 伏,当 C 为逻辑"1"时, $V1\approx ($   $\}$   $\Diamond$ 伏, V2≈(2)伏。



- 6. TTL 与非门拉电流负载发生在输出 高 电平情况下, 负载电流越大, 输出 电平越\_化。
- 7. 己知 NI=+0101, 则 [N1]<sub>素</sub>=<u>00|0|</u> , [N1]<sub>素</sub>=<u>00|0|</u> ,  $[N1]_{*} = 000$ ; N2=-0101, 则 [N2]<sub>第</sub>= 1010 , [N2]<sub>第</sub>= 1010 ,
- 8. 某 8/3 优先编码器中 I<sub>7</sub> 为优先级最高的,输入高电平有效,输出原码形式,当 使能输入端 EI=1,编码器工作,  $I_7I_6\cdots I_1I_0=00010110$  时,其输出  $Y_2Y_1Y_0$ = 100 .

## 二、按要求简答:

1. 写出  $Z_1(A,B,C)=A+A\oplus B\oplus C$  的最简 "与或"表达式和最简 "或与"表达

式: 
$$Z_1 = A + (A \oplus B) \overline{C} + (A \oplus B) \cdot C$$
  
=  $A + B\overline{C} + \overline{B}C$   
=  $(A + B + C)(A + \overline{B} + \overline{C})$ 



3.由四个四位数值比较器组成的 16 位数值比较器对下列两数进行比较:

A=10101101111110110 B=10101110110110110 试说明四个比较器的输出情况。

A+ B 好不用责任位输入



## 三、求出下列逻辑电路输出函数的表达式





| $A \longrightarrow A_1 \qquad W$       |                  |
|----------------------------------------|------------------|
| B —— A <sub>0</sub> MUX                |                  |
| $\overline{E}$ $D_3$ $D_2$ $D_1$ $D_0$ | ZS= ABC+ ABC+ AB |
|                                        | = ACT AB         |
| "1"                                    | 7                |
| C                                      |                  |

其中 4 选 1 数据选择器真值表如下表

| 使能 | 选择地址  |                | 输出    |  |
|----|-------|----------------|-------|--|
| Ē  | $A_1$ | A <sub>0</sub> | Z     |  |
| 1  | ×     | ×              | 0     |  |
| 0  | 0     | 0              | Do    |  |
| 0  | 0     | 1              | $D_1$ |  |
| 0  | 1     | 0              | $D_2$ |  |
| 0  | 1     | 1              | D:    |  |

四、先用图示双 2—4 译码器扩展成 3—8 译码器,再和少量与非门实现逻辑函数  $Z(A,B,C)=AC+\overline{ABC}$ 。(2—4 译码器的功能表如下表所示)



五、试设计一个代码转换器。当 K=0 时将 3 位步进码转换成 3 位二进制码,当 K=1 时将 3 位二进制码转换成 3 位步进码。3 位乙进制码与 3 位步进码的关系如下表所示。注:只需求出最简与或表达式,不必画出电路图、

3 位步进码

|          | 000<br>001<br>010<br>011<br>100<br>101                                                                   | 000<br>100<br>110<br>111<br>011<br>001 | TE:                                                                            |                                                                              |
|----------|----------------------------------------------------------------------------------------------------------|----------------------------------------|--------------------------------------------------------------------------------|------------------------------------------------------------------------------|
| X-111-00 | S <sub>3</sub> S <sub>1</sub> S <sub>0</sub> 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 0 1 0 0 0 1 0 0 0 1 0 0 0 | W <sub>2</sub> W, W <sub>0</sub>       | W. K52 00 01 11 10 0 X X X 11 0 0 0 X X X 11 10 0 0 X X X X                    | $W_2 = \overline{5}_2  5_0 + K  5_1$ $W_1 = 5_2  5_1 + K  5_1 + K  5_2  5_3$ |
| 0 0 0    |                                                                                                          | 0   0                                  | K5, \$150 80 81 11 10<br>00 0 1 0 X<br>01 1 X 1 0<br>11 1 1 X X<br>410 0 0 1 0 | Wo = 5251 + 5250 + K5150 + K5150                                             |

六、用 8 选 1 数据选择器设计两位二进制数的数值比较电路。当两个输入的二进制数  $A_1A_0 \geq B_1B_0$  时,输出为 1;而当  $A_1A_0 \langle B_1B_0$  时,输出为 0。

8选1数据选择器的输出逻辑式为:

$$\begin{split} Y &= (\overline{A_2} \, \overline{A_1} \, \overline{A_0}) D_0 + (\overline{A_2} \, \overline{A_1} \, A_0) D_1 + (\overline{A_2} \, \overline{A_1} \, \overline{A_0}) D_2 + (\overline{A_2} \, A_1 A_0) D_3 \\ &+ (A_2 \, \overline{A_1} \, \overline{A_0}) D_4 + (A_2 \, \overline{A_1} \, A_0) D_5 + (A_2 \, A_1 \, \overline{A_0}) D_6 + (A_2 \, A_1 \, A_0) D_7 \end{split}$$



 $Y = \overline{\beta_1\beta_0} + A_0\overline{\beta_1} + A_1\overline{\beta_1} + A_1\overline{\beta_0} + A_1A_0\overline{\beta_1}$ 

 $=A_1\overline{B_1}\overline{B_2}+\overline{A_1}\overline{B_1}\overline{B_2}+A_0\overline{A_1}\overline{B_1}B_0+A_0\overline{A_1}\overline{B_1}B_0+A_0\overline{A_1}\overline{B_1}B_0+A_0\overline{A_1}\overline{B_1}B_0$ 

七. 高电平触发的 D 触发器和负边沿触发的 JK 触发器的初态为"0", 试画出图示 CP 和输入信号作用下触发器 Q 端的波形。



八. 画出电路中的四相输出脉冲波形。其中 2/4 译码器的功能表如表所示。



表. 2/4 译码器的功能表

| S | $A_IA_0$ | $\overline{Y}_0$ | $\overline{Y}_1$ | $\overline{Y}_2$ | $\overline{Y}$ |
|---|----------|------------------|------------------|------------------|----------------|
| 1 | × ×      | 1                | 1                | 1                | 1              |
| 0 | 0 0      | 0                | 1                | 1                | 1              |
| 0 | 0 1      | 1                | 0                | 1                | 1              |
| 0 | 1 0      | 1                | 1                | 1                | 1              |
| 0 | 1 1      | 1                | 1                | 0                | 1              |





Q. Q. D. Q. D. Q. T. Q.

(中高电平) 作評漢码