# 一、投票表决器

# verilog 代码:

```
23 - module voter11 (pass, vote);
         output pass;
24
         input [10:0] vote;
25
         reg [3:0] sum=0;
26
         integer i;
27
28
         assign pass=(sum>=6)?1:0;
29 🖨
         always @(vote)
30 ⊝
         begin
         for(i=0;i<11;i=i+1) begin
31 🖨
             if(vote[i]) sum <= sum+1;
32
33 🖨
         end
         end
34 🖨
35 🖨 endmodule
```

### 仿真代码:

```
23 module test(
24
         );
25
26
         reg[10:0] vote=0;
27
         wire pass;
         voter11 u(pass, vote);
28
         initial begin
29 ⊖
             #100 vote = 11'b1111_1111_111;
30
31
              #100 vote = 11'b1111_1111_110;
32
             #100 vote = 11'b1111_1111_100;
              #100 vote = 11'b1111_1111_000;
             #100 vote = 11'b1111_1110_000;
              #100 vote = 11'b1111_1100_000;
             #100 vote = 11'bl111_1000_000;
              #100 vote = 11'b1111_0000_000;
              #100 vote = 11'b1110_0000_000;
38
39
              #100 vote = 11'b1100_0000_000;
              #100 vote = 11'b1000_0000_000;
40
              #100 vote = 11'b0000_0000_000;
41
42 🖨
43
44 🖨 endmodule
```

## 仿真结果:





# 整个项目见附录 ---->

# 二、代码及生成电路差异

| 下降沿与上升沿比较                                                                                                                                                                                                                                                 |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 上升沿                                                                                                                                                                                                                                                       | 下降沿                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |
| Verilog 代码:                                                                                                                                                                                                                                               | Verilog 代码:                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |
| module tihuidaima(  24  input clk,  25  input rst_n,  26  input in,  27  ioutput reg test_r  28  i );  29  always @(posedge clk) begin  30  if(!rst_n) begin  31  test_r <=1;  32  end  33  else begin  34  test_r <=in;  35  end  36  end  37  endmodule | module tihuidaima(  input clk,  input rst_n,  input in,  output reg test_r  always @(negedge clk) begin  if(!rst_n) begin  test_r <=1;  end  clse begin  test_r <=in;  end  clse end                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |
| 综合电路图:  dk_IBUF_inst                                                                                                                                                                                                                                      | 综合电路图:  CRUELF, Inst  CRUELF, |
| IBUF LUT1                                                                                                                                                                                                                                                 | ISUP CUTT .                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |

#### 分析:

使用上升沿和下降沿触发所生成的电路唯一的区别就是触发器的触发

方式不同,上升沿触发器电路图没有小圈,代表触发方式为上升沿触发; 下降沿电路图触发器有小圈,代表触发方式为下降沿触发。

使用上升沿或下降沿触发优点:

- 1、提高触发器的可靠性。
- 2、增强抗干扰能力,触发器仅仅取决于 CLK 信号的下降沿(或上升沿) 到达时刻输入信号的状态,而在此之前和之后输入状态的变化对触发器 的状态没有影响。
- 3、可以有效防止空翻现象。

#### 有无 else 等完整语句影响 有 else 等完整语句 无 else 等完整语句 Verilog 代码: Verilog 代码: 23 module tihuidaima( 23 p module tihuidaima( 24 | input clk, 24 | input clk, 25 input rst n. 25 input rst\_n, input in, 26 input in, 27 output reg sd\_init\_flag\_r output reg sd\_init\_flag\_r ); 28 ): 29 - always @(posedge clk or negedge rst\_n) begin 29 always @(posedge clk or negedge rst\_n) begin if(!rst n) begin 30 🖨 if(!rst\_n) begin 31 ¦ sd\_init\_flag\_r <= 1'b0; 30 🖨 32 🖒 31 ¦ sd\_init\_flag\_r <= 1'b0; 33 ⊜ else begin 32 🖨 end 34 😓 if(in) 33 🖨 else begin 35 🖒 sd\_init\_flag\_r <= 1; 34 ⊖ if(in) 36 ⊝ end sd\_init\_flag\_r <= 1; 35 37 🖕 end 36 else 38 endmodule sd\_init\_flag\_r <= 0; 37 🖒 38 ⊝ 39 🖨 end 40 🖨 endmodule

#### RTL 电路图:



#### 无 else 等完整语句的缺点:

#### RTL 电路图:



- 1、输入状态可能多次变化,容易产生毛刺,增加了下一级电路的不确定性:
- 2、在大部分 FPGA 的资源中,可能需要比触发器更多的资源去实现;

#### 同步和异步比较

同步:

30 □

32 🖨

33 ⊖

35 🖨

36 🖨 end

31

# 23 pmodule tihuidaima( 24 input clk, 25 input rst\_n, 26 input in, 27 output reg test\_r 28 );

29 always @(posedge clk) begin

else begin

end

if(!rst\_n) begin

test r <=1;

test\_r <=in;

#### 异步:

```
23 module tihuidaima(
24 | input clk,
    input rst_n,
26
    input in,
    output reg sd_init_flag_r
28
        );
29 o always @(posedge clk or negedge rst_n) begin
        if(!rst_n) begin
30 🖨
31 ¦
            sd_init_flag_r <= 1'b0;
32 ⊖
        end
33 🖨
        else begin
34 😓
            if(in)
35
                sd_init_flag_r <= 1;
36
                sd_init_flag_r <= 0;
37 🖒
38 🖨
39 🖨 end
40 😑 endmodule
```

# 37 endmodule RTL 电路图:



#### RTL 电路图:



#### 分析:

同步时序电路只有一个时钟信号,置位信号依靠时钟信号,因此置位信号发生变化时并不是立即变化的。 而异步时序电路有多个时钟信号,复位信号不依靠时钟信号,因此复位信号一旦发生变化就能立即变换。

#### 优缺点:

#### 同步:

- 1、电路稳定性强,抗干扰能力强。
- 2、但需要更多的资源,如上图多需要一个选择器。

#### 异步:

- 1、无需额外的逻辑资源,且复位信号不需要时钟信号。
- 2、抗干扰能力较弱,易受外界干扰,人为电路设计较复杂