

学习要求: 了解组合逻辑电路的特点,熟练掌握组合电路分析和设计的基本方法。 了解竞争、冒险的概念; 掌握消除冒险的 基本方法。 定义:如果一个逻辑电路在任何时刻产生的稳定输出值仅仅取决于该时刻各输入值的组合,而与过去的输入值无关,则称该电路为组合逻辑电路.

组合逻辑电路需要讨论的两个基本问题是分析与设计.

## 逻辑门电路的逻辑符号及外部特性

#### 简单逻辑门电路

实现"与"、"或"、"非"三种基本运算的门电路 称为简单门电路。



电平: 电压等级的高低;

高电平: +5v

低电平: 0v

正逻辑: 高电平用1表示, 低电平用0表示。

本课程使用正逻辑。

## 复合逻辑门电路

复合门在逻辑功能上是简单逻辑门的组合, 实际性能上有所提高。常用的复合门有"与非" 门,"或非"门、"与或非"门和"异或"门等。



## 一、"与非"门

上图(a)的逻辑表达式为

$$F = \overline{AB}$$

使用"与非"门可以实现"与"、"或"、"非"3种基本运算,并可构成任何逻辑电路,故称为通用逻辑门。

## 二、"或非"门

上图(b)的逻辑表达式为

$$F = \overline{A + B}$$

"或非"门也是一种通用门。

## 三、"与或非"门

上图(c)的逻辑表达式为

$$F = \overline{AB + CD}$$

"与或非"门也是一种通用门。

## 四、"异或"门

"异或"运算是一种特殊的逻辑运算,用符号"⊕"表示,其运算真值表见表 3.12.上图(d)的逻辑表达式为:

$$F = A \oplus B = A\overline{B} + \overline{A}B$$

真值表

| A | В | F |
|---|---|---|
| 0 | 0 | 0 |
| 0 | 1 | 1 |
| 1 | 0 | 1 |
| 1 | 1 | 0 |

异或门



相同为 "0"

不同为"1"

 $F = A \oplus B$ 

## 例:分析下图的逻辑功能。



$$F = \overline{\overline{A \bullet B} \bullet A \bullet \overline{A \bullet B} \bullet B}$$

$$= \overline{A \bullet B} \bullet A + \overline{A \bullet B} \bullet B$$

$$= (\overline{A} + \overline{B}) \bullet A + (\overline{A} + \overline{B}) \bullet B = A \bullet \overline{B} + \overline{A} \bullet B$$

真值表

| A | В | F |
|---|---|---|
| 0 | 0 | 1 |
| 0 | 1 | 0 |
| 1 | 0 | 0 |
| 1 | 1 | 1 |

相同为"1"

不同为 "0"

## 同或门



$$F = \overline{A \oplus B}$$

## 例:分析下图的逻辑功能。



## 3.2 组合逻辑电路的分析

分析的任务: 根据给定的组合电路,写出逻辑函数表达式,并以此来描述它的逻辑功能,确定输入与输出的关系,必要时对其设计的合理性进行评定。

## 分析的一般步骤:

第一步: 写出给定组合电路的逻辑函数表达式;

第二步: 化简逻辑函数表达式;

第三步: 根据化简的结果列出真值表;

第四步:功能评述。

例:分析下图(a)给定的组合电路。



解: 写出逻辑函数表达式

$$P_1 = \overline{ABC}$$

$$P_2 = A \cdot P_1 = A \cdot \overline{ABC}$$

$$P_3 = B \cdot P_1 = B \cdot \overline{ABC}$$

$$P_4 = C \cdot P_1 = C \cdot \overline{ABC}$$

$$F = \overline{P_2 + P_3 + P_4} = \overline{A \cdot \overline{ABC} + B \cdot \overline{ABC} + C \cdot \overline{ABC}}$$
化简

$$F = \overline{ABC}(A + B + C) = ABC + \overline{A + B + C}$$

列出真值表

功能评述 由真值可知,当 A、B、C取相同值 时,F为1,否则F为0。 所以该电路是一个" 一致性电路"。

| A | В | C | F |
|---|---|---|---|
| 0 | 0 | 0 | 1 |
| 0 | 0 | 1 | 0 |
| 0 | 1 | 0 | 0 |
| 0 | 1 | 1 | 0 |
| 1 | 0 | 0 | 0 |
| 1 | 0 | 1 | 0 |
| 1 | 1 | 0 | 0 |
| 1 | 1 | 1 | 1 |

另外,原设计并不是最佳的,可简化为上图(b)

#### 举例

e.g.1、分析图示电路

解:

$$x = \overline{AB}$$

$$y = \overline{Ax} = \overline{A\overline{AB}} = \overline{A(\overline{A} + \overline{B})} = \overline{A\overline{B}}$$

$$z = \overline{Bx} = \overline{B\overline{AB}} = \overline{B(\overline{A} + \overline{B})} = \overline{\overline{AB}}$$

$$S = \overline{yz} = \overline{A\overline{B}} \overline{\overline{AB}} = A\overline{B} + \overline{AB}$$

$$CO = \overline{x} = AB$$







功能: 半加器。(Half adder)

——只考虑本位数,不考虑低位进位的二进制加法器。

真值表:

异或——模2加。

e.g.2 分析图示电路

$$\mathbf{M}$$
:  $\mathbf{X} = \mathbf{A} \oplus \mathbf{B} = \mathbf{A} \overline{\mathbf{B}} + \overline{\mathbf{A}} \mathbf{B}$ 

$$S = x \oplus CI = A \oplus B \oplus CI$$

$$=(A\overline{B}+\overline{A}B)\overline{CI}+\overline{A}\overline{B}+\overline{A}BCI$$

$$=(A\overline{B}+\overline{A}B)\overline{CI}+(AB+\overline{A}\overline{B})CI$$

$$= A\overline{B}\overline{CI} + \overline{ABCI} + ABCI + \overline{A}\overline{BCI}$$

$$y = xCI = (A \oplus B)CI$$

$$z = \overline{AB}$$

$$CO = \overline{yz} = \overline{(A \oplus B)CI} \overline{AB}$$

$$=(A\overline{B}+\overline{A}B)CI+AB$$

$$= A\overline{B}CI + \overline{A}BCI + AB$$

$$= ACI + BCI + AB$$

真值表:

功能:全加器(Full adder)



| A | В | CI | S | CO |
|---|---|----|---|----|
| 0 | 0 | 0  | 0 | 0  |
| 0 | 0 | 1  | 1 | 0  |
| 0 | 1 | 0  | 1 | 0  |
| 0 | 1 | 1  | 0 | 1  |
| 1 | 0 | 0  | 1 | 0  |
| 1 | 0 | 1  | 0 | 1  |
| 1 | 1 | 0  | 0 | 1  |
| 1 | 1 | 1  | 1 | 1  |



# 组合逻辑电路的设计

组合逻辑电路的设计是根据给定的逻辑功能要求, 选用适当的门电路画出实现该功能的逻辑电路图。

#### 组合逻辑电路设计的一般方法

设计过程是其分析过程的逆过程,一般可分为以下四步:

- (1) 根据逻辑功能要求,进行逻辑约定并列出真值表
- (2) 根据真值表写出逻辑函数的"最小项之和"表达式
- (3) 化成最简"与-或"式,并进行适当变换
- (4) 画出逻辑电路图

例 用"与非"门设计一个四变量的"多数表决电路"解 ① 根据逻辑功能要求建立真值表。

| A | В | С | D | F | A | В | С | D | F |
|---|---|---|---|---|---|---|---|---|---|
| 0 | 0 | 0 | 0 | 0 | 1 | 0 | 0 | 0 | 0 |
| 0 | 0 | 0 | 1 | 0 | 1 | 0 | 0 | 1 | 0 |
| 0 | 0 | 1 | 0 | 0 | 1 | 0 | 1 | 0 | 0 |
| 0 | 0 | 1 | 1 | 0 | 1 | 0 | 1 | 1 | 1 |
| 0 | 1 | 0 | 0 | 0 | 1 | 1 | 0 | 0 | 0 |
| 0 | 1 | 0 | 1 | 0 | 1 | 1 | 0 | 1 | 1 |
| 0 | 1 | 1 | 0 | 0 | 1 | 1 | 1 | 0 | 1 |
| 0 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 | 1 |

② 根据真值表写出函数的"最小项之和"表达式

$$F(A, B, C, D) = \sum m(7,11,13,14,15)$$

③ 化简函数表达式,并进行适当变换。

$$F(A,B,C,D)=ABC+ABD+ACD+BCD$$

$$=\overline{ABC+ABD+ACD+BCD}=\overline{ABC}\Box\overline{ABD}\Box\overline{ACD}\Box\overline{BCD}$$



#### ④ 画出逻辑电路图

$$F(A,B,C,D)=ABC+ABD+ACD+BCD$$

$$=\overline{ABC+ABD+ACD+BCD}=\overline{ABC}\Box\overline{ABD}\Box\overline{ACD}\Box\overline{BCD}$$



设计两个3位二进制数是否相等的数值比数器。

解 设两3位二进制数分别为 $A=A_3A_2A_1$ , $B=B_3B_2B_1$ ,电路的输出为F。当A=B时,F为1;否则F为0。

根据常识可知,要使A=B,必须使 $A_3=B_3$ 、 $A_2=B_2$ 、  $A_1=B_1$ ,即要使F为1,必须使 $A_3$ 和 $B_3$ 同时为0或同时为1、 $A_2$ 和 $B_2$ 同时为0或同时为1、 $A_1$ 和 $B_1$ 同时为0或同时为1。即

$$F = (\overline{A}_3 \overline{B}_3 + A_3 B_3)(\overline{A}_2 \overline{B}_2 + A_2 B_2)(\overline{A}_1 \overline{B}_1 + A_2 B_2)$$

$$= \overline{A}_3 \oplus B_3 \bullet \overline{A}_2 \oplus \overline{B}_2 \bullet \overline{A}_1 \oplus \overline{B}_1$$

$$= \overline{(A_3 \oplus B_3) + (A_2 \oplus B_2) + (A_1 \oplus B_1)}$$

#### 画出用异或门实现的电路图:



设计判断献血者与受血者的血型是否相容的电路。血型相容规则如下表所示,表中"√"表示血型相容。

| ## rfn | 受血 |   |    |   |  |
|--------|----|---|----|---|--|
| 献血     | A  | В | AB | 0 |  |
| A      | √  |   | √  |   |  |
| В      |    | √ | √  |   |  |
| AB     |    |   | √  |   |  |
| 0      | √  | √ | √  | √ |  |

| 血型 | 献  | 受  |
|----|----|----|
|    | WX | YZ |
| A  | 00 | 00 |
| В  | 01 | 01 |
| AB | 10 | 10 |
| 0  | 11 | 11 |

解 四种血型可用两个变量的四种编码表示。设变量W、X表示献血者的血型,Y、Z表示受血者的血型,采用上表所示的编码。电路的输出用F表示,当血型相容时F为1,否则F为0。

根据血型相容规则,可直接得出函数的卡诺图如下图所示,由卡诺图可得函数的最简"与或"式为:







用"与非"门实现的电路图如上图所示。

#### 组合逻辑电路设计中应考虑的问题

- 1 逻辑函数形式的变换
- (1) 逻辑函数的"与非"门实现

有两种方法:一种是对F两次求反,一次展开;另一种是对F三次求反,一次展开。

例 用"与非"门实现逻辑函数

$$F = A\overline{B} + B\overline{C} + C\overline{D} + D\overline{A}$$

解 方法一:对F两次求反,一次展开可得:

$$F=A\overline{B}+B\overline{C}+C\overline{D}+D\overline{A}=(\overline{A}\overline{B}) \bullet (\overline{B}\overline{C}) \bullet (\overline{C}\overline{D}) \bullet (\overline{D}\overline{A})$$

方法二:对F三次求反,一次展开可得:

$$\overline{F} = \overline{\overline{AB} + B\overline{C} + C\overline{D} + D\overline{A}} = \overline{AB}\overline{C}\overline{D} + ABCD$$

$$F = \overline{\overline{AB}C\overline{D} + ABCD} = (\overline{\overline{AB}C\overline{D}}) \bullet (\overline{ABCD})$$

#### 两种方法对应的电路图比较:



#### (2) 逻辑函数的"或非"门实现

可以采用对F两次求对偶的方法。即,先求F的对偶式 $F_d$ ,并将其化为最简"与非-与非"式,然后再求 $F_d$ 的对偶式 $(F_d)_a$ ,则 $(F_d)_a$ 即是F的最简"或非-或非"式。\_\_\_\_\_

解 先求F的对偶式F。并将其化成最简"与-或"式:

$$F_d = (A + \overline{B})(B + \overline{C})(C + \overline{A}) = ABC + \overline{ABC}$$

再将F<sub>d</sub>的最简"与-或"式两次求反,一次展 开变为"与非-与非"式:

$$F_d = \overline{\left(\overline{ABC}\right)} \overline{\left(\overline{\overline{ABC}}\right)}$$

再求对偶,则得:

$$F=(F_d)_d=(\overline{A+B+C})+(\overline{\overline{A}+\overline{B}+\overline{C}})$$

画出下图所示的逻辑电路图:



也可先求出F的最简"或-与"式,并将其两次取反,一次展开,即可得到最简的"或非-或非"式。该方法请自己练习。

#### (3) 逻辑函数的"与或非"门实现

例: 用"与或非"门实现函数 F=AB+BC+CA 两种方法,一种是对F两次求反,另一种是对F一次求反。

解 方法一:对F两次求反,可得:

$$F = \overline{AB + BC + CA}$$

方法二: 先求F, 再对F一次求反可得:

$$\overline{F} = \overline{AB} + B\overline{C} + C\overline{A} = \overline{ABC} + ABC$$

F=(F)=ABC+ABC 两种方法对应的电路图比较:





#### 2. 多输出组合逻辑电路的设计

例:用"与非"门实现下列多输出函数:

$$F_1 = \sum m(1, 3, 4, 5, 7)$$

$$F_2 = \sum m(3, 4, 7)$$

解 若把F<sub>1</sub>和F<sub>2</sub>看成两个孤立函数,用卡诺图把F<sub>1</sub>和F<sub>2</sub>化简可得:

$$F_1 = C + A\overline{B}$$

$$F_2 = BC + A\overline{B}\overline{C}$$

如果考虑 $F_1$ 和 $F_2$ 的公共项,可将上式改为:

$$F_1=C+A\overline{B}\overline{C}$$

$$F_2=BC+A\overline{B}\overline{C}$$

#### 两种方法对应的电路图比较:



#### 3. 包含无关项的组合逻辑电路的设计

例 用"与非"门设计一个判别1位余3码表示的十进制数

是否为合数的组合电路。

解: 列真值表如左表所示:

不考虑无关项的化简:

| CD | 3 00 | 01 | 11 | 10 |
|----|------|----|----|----|
| 00 | d    |    | 1  |    |
| 01 | d    |    | d  | 1  |
| 11 |      | 1  | d  | 1  |
| 10 | d    |    | d  |    |

 $F(A, B, C, D) = A\overline{B}D + AB\overline{C}\overline{D} + \overline{A}BCD$ 

| A | В | С | D | F      |
|---|---|---|---|--------|
| 0 | 0 | 0 | 0 | ď      |
| 0 | 0 | 0 | 1 | ₫<br>₫ |
| 0 | 0 | 1 | 0 | ű.     |
| 0 | 0 | 1 | 1 | 0      |
| 0 | 1 | 0 | 0 | 0      |
| 0 | 1 | 0 | 1 | 0      |
| 0 | 1 | 1 | 0 | 0      |
| 0 | 1 | 1 | 1 | 1      |
| 1 | 0 | 0 | 0 | 0      |
| 1 | 0 | 0 | 1 | 1      |
| 1 | 0 | 1 | 0 | 0      |
| 1 | 0 | 1 | 1 | 1      |
| 1 | 1 | 0 | 0 | 1      |
| 1 | 1 | 0 | 1 | ď      |
| 1 | 1 | 1 | 0 |        |
| 1 | 1 | 1 | 1 | ď      |

#### 考虑无关项的化简:



F(A, B, C, D) = AB + AD + BCD



#### 4. 考虑级数的组合逻辑电路设计

例 用"与非"门、"与或非"门分别实现函数  $F=AB+\overline{AC}$ 

解对F两次求反可得其"与或非"形式,再进行一次展开,可得到其"与非-与非"形式:

$$F = \overline{\overline{AB} + \overline{AC}}$$

$$F = \overline{\overline{AB} \cdot \overline{\overline{AC}}}$$

若先求出F的最简"与-或"式,再对F求反,可使F的级数减少:

$$\overline{F} = \overline{AB} + \overline{AC} = A\overline{B} + \overline{AC}$$
 $F = \overline{AB} + \overline{AC}$ 

#### 三种方式对应的电路图:

