# **Computer Organization and Design**

# Arithmetic for Computers Part III Floating-Point Number

Jiang Zhong zhongjiang@cqu.edu.cn

# 浮点数的表示与计算

- 浮点数的表示
- IEEE754标准
- 浮点数的加减法
- 浮点数的乘除法

# 几个物理学常数

电子质量 9.10938215×10<sup>-31</sup> kg

普朗克常数 6.62606896×10<sup>-34</sup>

阿伏加德罗常数(摩尔常数) 6.023×10<sup>23</sup>

• • • • •

请大家思考计算机中32位或者64位的二进制定点小数或者 定点整数是否能够表示上述物理常数

# 假设一个科学计算中包含了电子质量、普朗克常数,那么 采用32位的整数运算的计算机,以下哪种说法正确:

- A 寄存器可以精确地表示这些数字
- B 不能使用寄存器精确表示和计算
- 可以利用多条整数指令编写程序完成上述计算
- D 利用该计算机无法处理此类计算问题

# 浮点数的表示方法 (10进制推广到任意进制)

$$9 \times 10^{-28} = 0.9 \times 10^{-27}$$
  
 $2 \times 10^{33} = 0.2 \times 10^{34}$ 

——*N=10<sup>E</sup>⋅M* (十进制表示)

任意一个十进制数 N 可以写成

$$N = 10^E \times M$$

计算机中一个**任意进制数** N 可以写成

 $N = R^e \times m$ 

m: 尾数, 是一个纯小数。

e: 浮点的指数, 是一个整数。

R: 基数,对于二进计数值的机器是一个常数,一般规定

R 为2,8或16。

### 一个机器浮点数由阶码和尾数及其符号位组成:

尾数:用定点小数表示,给出有效数字的位数, 决定了浮点数的表示精度;

阶码:用定点整数形式表示,指明小数点在数据中的位置,决定了浮点数的表示范围。

### (2) 浮点数的标准格式

 $(N = R^e.m)$ 

为便于软件移植,使用 IEEE (电气和电子工程师协会)标准 IEEE754 标准: 尾数用原码: 阶码用变形移码: 基为2

• 按照 IEEE754 的标准,32位浮点数和64位浮点数的标准格



- S——尾数符号,0正1负;
- M——尾数, 纯小数表示, 小数点放在尾数域的最前面。 采用原码表示。
- E——阶码,采用"移码"表示(+127,+1023); 阶符采用隐含方式,即采用"移码"方法来表示正负指数。

# (3) 浮点数的规格化表示

浮点数是数学中实数的子集合,由一个纯小数乘上一个指数值来组成。

一个浮点数有不同的表示:

0. 5; 0.  $0.5 \times 10^{1}$ ; 0.  $005 \times 10^{2}$ ; 50  $\times 10^{-2}$ 

为提高数据的表示精度,需做规格化处理。

# 浮点数的规格化

#### 规格化目的:

为了提高数据的表示精度 为了数据表示的唯一性 什么是规格化?如果尾数为R进制的规格化: 绝对值大于或等于1/R

二进制原码的规格化数的表现形式:

正数 0.1xxxxxx

负数 1.1xxxxxx

补码尾数的规格化的表现形式:

尾数的最高位与符号位相反

正数 0.1xxxxxx

负数 1.0xxxxxx

# 规格化处理

在计算机内,其纯小数部分被称为浮点数的尾数,对非 0 值的浮点数,要求尾数的绝对值必须 >= 1/2,即尾数域的最高有效位应为1,称满足这种表示要求的浮点数为规格化表示:

#### 0. 1000101010

把不满足这一表示要求的尾数,变成满足这一要求的尾数的操作过程,叫作浮点数的规格化处理,通过尾数移位和修改 阶码实现。

# 隐藏位技术

既然非 0 值浮点数的尾数数值最高位必定为 1,则在保存浮点数到内存前,通过尾数左移,强行把该位去掉,用同样多的尾数位就能多存一位二进制数,有利于提高数据表示精度,称这种处理方案使用了隐藏位技术。

 $0.1100010 \rightarrow 1.100010$ 

当然,在取回这样的浮点数到运算器执行运算时,必须先恢复该隐藏位。

# (4) 规格化浮点数的真值

 31 30 23 22
 0

 32位浮点数格式:
 S E M

移码定义: 
$$[x]_{8} = x0 x1 x2 \cdots xn$$
  
=  $2^{n} + x$   $-2^{n} \le x < 2^{n}$ 

一个规格化的32位浮点数 x 的真值为:

$$x = (-1)^{s} \times (1.M) \times 2^{E-127}$$
  $e = E - 127$ 

一个规格化的64位浮点数x的真值为:

$$x = (-1)^{s} \times (1.M) \times 2^{E-1023}$$

这里e是真值,E是机器数

例: 若浮点数 x 的二进制存储格式为(41360000)<sub>16</sub>, 求 其32位浮点数的十进制值。

数符: 0

阶码: 1000,0010

尾数: 011,0110,0000,0000,0000,0000

指数e=阶码 $-127=10000010-011111111=00000011=(3)_{10}$ 包括隐藏位1的尾数:

 $1.M = 1.011 \ 0110 \ 0000 \ 0000 \ 0000 \ 0000 = 1.011011$ 

于是有  $x=(-1)^s \times 1.M \times 2^e$ =+ $(1.011011) \times 2^3 = +1011.011 = (11.375)_{10}$ 

### 例: 将十进制数20.59375转换成32位浮点数的二进制格式来存储

解: 首先分别将整数和分数部分转换成二进制数:

20.59375 = 10100.10011

然后移动小数点,使其在第1,2位之间

 $10100.10011 = 1.010010011 \times 2^4$ 

e=4

于是得到: e = E - 127

S=0, E=4+127=131=1000,0011, M=010010011

最后得到32位浮点数的二进制存储格式为

 $0100\ 0001\ 1010\ 0100\ 1100\ 0000\ 0000\ 0000 = (41A4C000)_{16}$ 

例:将十进制数-0.75表示成单精度的IEEE 754标准代码

$$\mathbf{M}: -0.75 = -3/4 = -0.11_2 = -1.1 \times 2^{-1}$$

$$= (-1)^1 \times (1 + 0.1000 0000 0000 0000 0000 000) \times 2^{-1}$$

$$= (-1)^1 \times (1 + 0.1000 0000 0000 0000 0000 000) \times 2^{126-127}$$

$$\mathbf{S}=1, E= 126_{10} = 011111110_2, F = 1000 \dots 000.$$

$$\mathbf{1} 011, 1111, 0 100, 0000, 0000, 0000, 0000, 0000$$

$$\mathbf{B} F 4 0 0 0 0 0 0 H$$

### 例: 求如下IEEE 754 单精度浮点数的十进制数值:

1 10000001 01000000000000000000000

#: S=1, 
$$E=129$$
, F =  $1/4 = 0.25$ ,  $(-1)^1 \times (1+0.25) \times 2^{129-127}$  =  $-1 \times 1.25 \times 2^2$  =  $-1.25 \times 4$  =  $-5.0$ 

例:对数据123<sub>10</sub>作规格化浮点数的编码,假定1位符号位,基数为2,阶码5位,采用移码,尾数10位,采用补码。

解:  $123_{10}$ =11111011<sub>2</sub>= 0.1111011000<sub>2</sub>×2<sup>7</sup>

 $[7]_{8} = 10000 + 00111 = 10111$ 

 $[0.1111011000]_{3}=0.1111011000$ 

 $[123]_{\cancel{p}}=0$  10111 1111011000

### 将十进制数-0.75表示成单精度的IEEE

754标准代码

# IEEE754浮点数的范围

| 格式  | 最小值                                             | 最大值                                                                                                             |
|-----|-------------------------------------------------|-----------------------------------------------------------------------------------------------------------------|
| 单精度 | $E=1, M=0,$ $1.0 \times 2^{1-127} = 2^{-126}$   | E=254, f=.1111,<br>1.1111 $\times$ 2 <sup>254-127</sup><br>= 2 <sup>127</sup> $\times$ (2-2 <sup>-23</sup> )    |
| 双精度 | $E=1, M=0,$ $1.0 \times 2^{1-1023} = 2^{-1022}$ | E=2046, f=.1111,<br>1.1111 $\times$ 2 <sup>2046-1023</sup><br>=2 <sup>1023</sup> $\times$ (2-2 <sup>-52</sup> ) |

# 浮点数标准(IEEE754)

IEEE 单精度浮点数编码格式

| 1 16/2/3 /////// 314 - 4 |       |        |                                                          |
|--------------------------|-------|--------|----------------------------------------------------------|
| 符号位                      | 阶码    | 尾数     | 表示                                                       |
| 0/1                      | 255   | 非 0    | NaN                                                      |
| 0/1                      | 255   | 非 0    | NaN                                                      |
| 0                        | 255   | 0      | +INF                                                     |
| 1                        | 255   | 0      | -INF                                                     |
| 0/1                      | 1-254 | f      | $(-1)^{\mathrm{s}} \times 1.f \times 2^{\mathrm{e}-127}$ |
| 0/1                      | 0     | f(非 0) | $(-1)^{s} \times 0.f \times 2^{e-126}$                   |
| 0/1                      | 0     | 0      | +0/-0                                                    |

# 浮点运算方法和浮点运算器

浮点加、减法运算

浮点乘、除法运算

# 浮点数的标准格式

为便于软件移植,使用 IEEE标准

按照 IEEE754 的标准, 32位浮点数和64位浮点数的标准格式为:



IEEE 标准: 尾数用原码; 阶码用"移码"; 基为2。

# 浮点加、减法运算

### 设有两个浮点数 x和 y, 它们分别为:

$$x = 2^{Ex} \cdot M_{x}$$
$$y = 2^{Ey} \cdot M_{y}$$

其中  $E_x$ 和  $E_y$ 分别为数 x 和 y 的阶码,  $M_x$ 和  $M_v$ 为数 x 和 y 的尾数。

两浮点数进行加法和减法的运算规则是:

$$x \pm y = (M_x 2^{Ex-Ey} \pm M_y) 2^{Ey} \qquad E_x \le E_y$$

# 完成浮点加减运算的操作过程大体分为六步:

- (1) 0操作数的检查;
- (2) 比较阶码大小并完成对阶;
- (3) 尾数进行加或减运算;
- (4) 结果规格化;
- (5) 舍入处理;
- (6)溢出处理。

- (1) 0操作数检查
- (2) 对阶

### 使二数阶码相同(即小数点位置对齐),这个过程叫作对阶。

先求两数阶码 E<sub>x</sub>和 E<sub>y</sub>之差,即△E = E<sub>x</sub> - E<sub>y</sub>

若
$$\triangle$$
E = 0,表示  $E_x = E_y$  若 $\triangle$ E > 0,  $E_x > E_y$  者 $\triangle$ E < 0,  $E_x < E_y$  使其相等.

• 对阶原则

阶码小的数向阶码大的数对齐; 小阶的尾数右移,每右移一位,其阶码加1(右规)。

# 例: x=2<sup>01</sup>×0.1101, y=2<sup>11</sup>×(-0.1010), 求x+y=?

解:为便于直观了解,两数均以**补码**表示,阶码、尾数均采用 双符号位。

 $[x]_{\dot{h}}$ =00 01, 00.1101  $[y]_{\dot{h}}$ =00 11, 11.0110  $[\triangle E]_{\dot{h}}$ = $[E_x]_{\dot{h}}$ - $[E_y]_{\dot{h}}$ = 00 01+11 01 = 11 10  $\triangle E$  = -2, 表示 $E_x$ 比 $E_y$ 小2, 因此将x的尾数右移两位. 右移一位,得  $[x]_{\dot{h}}$ =00 10, 00.0110 再右移一位,得  $[x]_{\dot{h}}$ =00 11, 00.0011 至此, $\triangle E$ =0,对阶完毕.

# (3) 尾数求和运算

### 尾数求和方法与定点加减法运算完全一样。

对阶完毕可得: [x]\*=00 11, 00.0011

 $[y]_{k}=00$  11, 11.0110

对尾数求和: 00.0011

+ 11.0110

11. 1001

即得: [x+y]<sub>补</sub>=00 11, 11.1001

### (4) 结果规格化

求和之后得到的数可能不是规格化了的数,为了增加有效数字的位数,提高运算精度,必须将求和的结果规格化.

①规格化的定义:  $\frac{1}{2} \le |S| < 1$  (二进制) 采用原码:

正数: S=0.1 ×××...×

负数: S=1.1 ×××...×

### 采用双符号位的补码:

对正数: S=00.1×××...×

对负数: S=11.0×××...×

### ②向左规格化

若不是规格化的数,需要尾数<mark>向左</mark>移位,以实现规格化的过程, 我们称其为<mark>向左规格化</mark>。

前例中,00 11,11.1001不是规格化数,因而需要左规,即左移一位,阶码减1,得:

$$[x+y]_{\lambda}=00 \ 10, \ 11.0010$$

#### ③向右规格化

浮点加减运算时,尾数求和的结果也可能得到:

01. ×××...× 或 10. ×××...×,

即两符号位不等,即结果的绝对值大于1。向左破坏了规格化。此时,将尾数运算的结果右移一位,阶码加1,称为向右规格化。

# 例: 两浮点数 x=0.1101 ×2<sup>10</sup>, y=(0.1011) ×2<sup>01</sup>, 求x+y。

解:  $[x]_{*}=00\ 10$ , 00.1101  $[y]_{*}=00\ 01$ , 00.1011

对阶:  $[\triangle E]_{\dot{\gamma}} = [E_x]_{\dot{\gamma}} - [E_y]_{\dot{\gamma}} = 00\ 10 + 11\ 11 = 00\ 01$  y向x对齐,将y的尾数右移一位,阶码加1。

 $[y]_{\nmid k} = 00\ 10,\ 00.0101$ 

右归:运算结果两符号位不同,其绝对值大于1,右归。  $[x+y]_{\lambda}=00\ 11,\ 00.1001$ 

# (5) 舍入处理

在对阶或向右规格化时,尾数要向右移位,这样,被右移的尾数的低位部分会被丢掉,从而造成一定误差,因此要进行舍入处理。

• 简单的舍入方法有两种:

### ① "0舍1入"法

即如果右移时被丢掉数位的最高位为0则舍去,反之则将尾数的末位加"1"。

#### ② "恒置1"法

即只要数位被移掉,就在尾数的末位恒置"1"。从概率上来说, 丢掉的0和1各为1/2。

·IEEE754标准中,舍入处理提供了四种可选方法: 就近舍入、向+无穷,向-无穷或者零舍入,具体内容参见附加内容

# (6)溢出处理

与定点加减法一样,浮点加减运算最后一步也需判溢出。在浮点规格化中已指出,当尾数之和(差)出现**01**. ××...×或**10**. ××...×时,并不表示溢出,只有将此数<mark>右规</mark>后,再根据<mark>阶码来</mark>判断浮点运算结果是否溢出。

若机器数为补码,尾数为规格化形式,并假设阶符取2位,阶码取7位、数符取2位,尾数取n位,则它们能表示的补码在数轴上的表示范围如图所示。





图中A,B,a,b分别对应最小负数、最大正数、最大负数和最小正数。它们所对应的真值分别是:

图中a,b之间的阴影部分,对应阶码小于128的情况,叫做浮点数的下溢。下溢时. 浮点数值趋于零,故机器不做溢出处理,仅把它作为机器零。

图中的A、B两侧阴影部分,对应阶码大于127的情况,叫做浮点数的上溢。此刻,浮点数真正溢出,机器需停止运算,作溢出中断处理。一般说浮点溢出,均是指上溢。

可见,浮点机的溢出与否可由阶码的符号决定:

阶码[j]<sub>h</sub>=01,×××××为上溢,机器停止运算,做中断处理; 阶码[j]<sub>h</sub>=10,×××××为下溢,按机器零处理。 例: 若某次加法操作的结果为 [X+Y]\*=00.111, 10.1011100111

则应对其进行向右规格化操作:

尾数为: 11.0101110011, 阶码加1: 01.000

阶码超出了它所能表示的最大正数(+**7**),表明本次浮点运算产生了溢出。

例: 若某次加法操作的结果为  $[X+Y]_{i}=11.010,00.0000110111$ 

则应对其进行向左规格化操作:

尾数为: **00.1101110000**, 阶码减4: <u>+11.100</u> [-4]<sub>补</sub>

11.010

阶码超出了它所能表示的最小负数(-8),表明本次浮点运算产生了溢出。

### 溢出处理小结

• 浮点数的溢出是以其阶码溢出表现出来的

在加、减运算过程中要检查是否产生了溢出: 若阶码正常,加减运算正常结束; 若阶码溢出,则要进行相应的处理。

阶码上溢——超过了阶码可能表示的最大值的正指数值,一般 将其认为是+∞和一∞。

阶码下溢——超过了阶码可能表示的最小值的负指数值,一般 将其认为是**0**。

•对尾数的溢出也需要处理(上溢—右归,下溢—舍入)。



### 例 设 $x = 2^{010} \times 0.11011011$ , $y = 2^{100} \times (-0.10101100)$ , 求 x + y。

阶码采用双符号位,尾数采用单符号位补码形式

解: 浮点表示分别为

$$[x]_{\not\cong} = 00\ 010, \quad 0.11011011$$
  
 $[y]_{\not\cong} = 00\ 100, \quad 1.01010100$ 

#### (1) 求阶差并对阶

 $\triangle E = E_x - E_y = [E_x]_{\uparrow \downarrow} + [-E_y]_{\uparrow \downarrow} = 00\ 010 + 11\ 100 = 11\ 110$  即**上为-2**, **x**的阶码小,应使 **M**<sub>x</sub>右移两位,**E**<sub>x</sub>加**2**, [x]<sub>\(\vec{x}\)</sub>=00\ 100,\ 0.00110110(11)

其中(11)表示M<sub>x</sub>右移2位后移出的最低两位数。

### (3)规格化处理

尾数运算结果的符号位与最高数值位为同值,应执行左规处理,结果为1.00010101(10), 阶码为00 011。

### (4) 舍入处理

采用0舍1入法处理,则有:

### (5) 判断溢出

阶码符号位为00,不溢出,故得最终结果为

$$x + y = 2^{011} \times (-0.11101010)$$

例 两浮点数 $x = 2^{01} \times 0.1101$ ,  $y = 2^{11} \times (-0.1010)$ 。假设尾数在计算机中以补码表示,可存储4位尾数,2位保护位,阶码以原码表示,求x+y。

解:将x,y转换成浮点数据格式

$$[x]_{\text{pp}} = 00 \ 01, \ 00.1101$$

$$[y]_{\beta\beta} = 00 \ 11, \ 11.0110$$

步骤1:对阶,阶差为11-01=10,即2,因此将x的尾数右移两位,得

$$[x]_{\varphi} = 00 \ 11, \ 00.001101$$

步骤2: 对尾数求和,得:

$$[x+y]_{\beta} = 00 \ 11, \ 11.100101$$

步骤3: 由于符号位和第一位数相等,不是规格化数,向左规格化,得

$$[x+y]_{\beta\beta} = 00 \ 10, \ 11.001010$$

步骤4: 截去。

$$[x+y]_{\text{p}} = 00 \ 10, \ 11.0010$$

步骤5:数据无溢出,因此结果为

$$x+y = 2^{10} \times (-0.1110)$$

## 浮点运算电路



浮点加法器原理框图

### 浮点乘、除法运算

### 1.浮点乘法、除法运算规则

设有两个浮点数 x 和 y:  $x = 2^{Ex} \cdot M_x$ 

$$y = 2^{Ey} \cdot M_y$$

浮点乘法运算的规则是:  $x \times y = 2^{(Ex + Ey)} \cdot (M_x \times M_y)$ 

即: 乘积的尾数是相乘两数的尾数之积;

乘积的阶码是相乘两数的阶码之和。

浮点除法运算的规则是:  $x \div y = 2^{(Ex-Ey)} \cdot (M_x \div M_y)$ 

即: 商的尾数是相除两数的尾数之商;

商的阶码是相除两数的阶码之差。

## 2. 浮点乘、除法运算步骤

浮点数的乘除运算大体分为四步:

- (1) 0 操作数检查;
- (2) 阶码加/减操作;
- (3) 尾数乘/除操作;
- (4) 结果规格化及舍入处理。

## (2) 浮点数的阶码运算

- •对阶码的运算有+1、-1、两阶码求和、两阶码求差四种, 运算时还必须检查结果是否溢出。
- 在计算机中, 阶码通常用补码或移码形式表示。
- ①移码的运算规则和判定溢出的方法

移码的定义为 
$$[x]_{8} = 2^{n} + x$$
  $-2^{n} \le x < 2^{n}$  按此定义,则有:  $[x]_{8} + [y]_{8} = 2^{n} + x + 2^{n} + y$   $= 2^{n} + (2^{n} + (x + y))$   $= 2^{n} + [x + y]_{8}$   $[x + y]_{8} = -2^{n} + [x]_{8} + [y]_{8}$ 

## ②混合使用移码和补码

#### 考虑到移码和补码的关系:

对同一个数值, 其数值位完全相同, 而符号位正好完全相反。

$$[y]_{i}$$
的定义为  $[y]_{i} = 2^{n+1} + y$ 

#### 则求阶码和用如下方式完成:

$$[x]_{5}+[y]_{1}=2^{n}+x+2^{n+1}+y$$

$$=2^{n+1}+(2^{n}+(x+y))$$

即: 
$$[x+y]_{8}=[x]_{8}+[y]_{4}$$
 (mod  $2^{n+1}$ )

同理: 
$$[x-y]_{8}=[x]_{8}+[-y]_{4}$$
 (mod  $2^{n+1}$ )

### ③ 阶码运算结果溢出处理

使用双符号位的阶码加法器,并规定移码的第二个符号位,即最高符号位恒用 0 参加加减运算,则溢出条件是结果的最高符号位为1:

- 当低位符号位为 0时, (10) 表明结果上溢,
- 当低位符号位为1时, (11) 表明结果下溢。
- 当最高符号位为0时,表明没有溢出:

低位符号位为1, (01) 表明结果为正;

为0, (00) 表明结果为负。

### 例: x = +011, y = +110, 求 $[x+y]_{8}$ 和 $[x-y]_{8}$ , 并判断是否溢出。

解: 阶码取3位(不含符号位),其对应的真值范围是-8~+7

$$[x]_{8} = 01 \ 011, \quad [y]_{1} = 00 \ 110, \quad [-y]_{1} = 11 \ 010$$

$$[x+y]_{\mathcal{B}} = [x]_{\mathcal{B}} + [y]_{\mathcal{A}} = 01 \ 011 \\ + 00 \ 110 \\ \hline 10 \ 001$$

结果上溢。

$$[x-y]_{8} = [x]_{8} + [-y]_{4} =$$

$$\begin{array}{r}
\mathbf{01 \ 011} \\
+ \ 11 \ 010 \\
\hline
\mathbf{00 \ 101}
\end{array}$$

结果正确,为-3。

### (3) 尾数处理

浮点加减法对结果的规格化及舍入处理也适用于浮点乘除法。

#### 第一种方法是:

无条件地丢掉正常尾数最低位之后的全部数值。

这种办法被称为截断处理,好处是处理简单,缺点是影响结果的精度。

#### 第二种办法是:

运算过程中保留右移中移出的若干高位的值,最后再按某种规则用这些位上的值修正尾数。

这种处理方法被称为舍入处理。

### 舍入处理

#### • 当尾数用原码表示时:

最简便的方法是,只要尾数的最低位为1,或移出的几位中有为1的数值位,就使最低位的值为1。

另一种是0舍1入法,即当丢失的最高位的值为1时, 把这个1加到最低数值位上进行修正,否则舍去丢失的 的各位的值。这样处理时,舍入效果对正数负数相同, 入将使数的绝对值变大,舍则使数的绝对值变小。 • 当尾数是用补码表示时:

采用0舍1入法时,若丢失的位不全为0时:

对正数来说,舍入的结果与原码分析相同;

对负数来说,舍入的结果与原码分析相反,即"舍" 使绝对值变大,"入"使绝对值变小;为使原、补码舍入 处理后的结果相同,对负数可采用如下规则进行舍入处理:

当丢失的各位均为0时,不必舍入;当丢失的最高位为0,以下各位不全为0时,或者丢失的最高位为1,以下各位均为0时,则舍去丢失位上的值;当丢失的最高位为1,以下各位不全为0时,则执行在尾数最低位入1的修正操作。

例 设  $[x_1]_{\stackrel{}{N}}=11.01100000$ ,  $[x_2]_{\stackrel{}{N}}=11.01100001$ ,  $[x_3]_{\stackrel{}{N}}=11.01101000$ ,  $[x_4]_{\stackrel{}{N}}=11.01111001$ , 求执行只保留 小数点后4位有效数字的舍入操作值。

解: 执行舍入操作后,其结果值分别为

$$[x_4]_{k} = 11.1000$$
 ( $\lambda$ )

例 设有浮点数  $x = 2^{-5} \times 0.0110011$ ,  $y = 2^{3} \times (-0.1110010)$ , 阶码用4位移码表示,尾数 (含符号位)用8位补码表示。求[ $x \times y$ ]<sub>浮</sub>。要求用补码完成尾数乘法运算,运算结果尾数保留高8位(含符号位),并用尾数低位字长值处理舍入操作。

解: 移码采用双符号位, 尾数补码采用单符号位, 则有

 $[\mathbf{M}_{\mathbf{x}}]_{\nmid h} = 0.0110011, \quad [\mathbf{M}_{\mathbf{y}}]_{\nmid h} = 1.0001110,$ 

 $[E_x]_{8} = 00\ 011, \quad [E_y]_{8} = 01\ 011, \quad [E_y]_{1} = 00\ 011,$   $[x]_{1} = 00\ 011, \quad 0.0110011, \quad [y]_{1} = 01\ 011, \quad 1.0001110$ 

### (1) 求阶码和

 $[E_x + E_y]_{8} = [E_x]_{8} + [E_y]_{4} = 00\ 011 + 00\ 011 = 00\ 110,$  值为移码形式-2。

### (2) 尾数乘法运算

可采用补码阵列乘法器实现,即有

$$[\mathbf{M}_{\mathbf{x}}]_{\begin{subarray}{l}
\begin{subarray}{l}
\end{subarray}} \times [\mathbf{M}_{\mathbf{y}}]_{\begin{subarray}{l}
\begin{subarray}{l}
\end{subarray}} = [0.0110011]_{\begin{subarray}{l}
\begin{subarray}{l}
\begi$$

### (3) 规格化处理

乘积的尾数符号位与最高数值位符号相同,不是规格化的数,需要左规,阶码变为00 101(-3),尾数变为 1.0100101,0010100。

### (4) 舍入处理

尾数为负数,取尾数高位字长,按舍入规则,舍去低位字长,故尾数为1.0100101。

最终相乘结果为 [x×y]<sub>浮</sub>=00 101,1.0100101

其真值为  $x \times y = 2^{-3} \times (-0.1011011)$ 

## 浮点数表示与算法小结:

- 1) IEEE 754 浮点数的表示
- 2) 尾数的规格化表示
- 3) 浮点数计算流程
- 4) 浮点数计算的硬件实现

计算机的算数运算指令为什只需要提供加、减、乘、

除四类指令即可满足各种科学计算的需要?

是否需要提供开方、三角函数运算的指令? 为什么?

## **FP Instructions in MIPS**

- FP hardware is coprocessor 1
  - Adjunct processor that extends the ISA
- Separate FP registers
  - 32 single-precision: \$f0, \$f1, ... \$f31
  - Paired for double-precision: \$f0/\$f1, \$f2/\$f3, ...
    - Release 2 of MIPs ISA supports 32 × 64-bit FP reg's
- FP instructions operate only on FP registers
  - Programs generally don't do integer ops on FP data, or vice versa
  - More registers with minimal code-size impact
- FP load and store instructions
  - lwc1, ldc1, swc1, sdc1e.g., ldc1 \$f8, 32(\$sp)

## **FP Instructions in MIPS**

- Single-precision arithmetic
  - add.s, sub.s, mul.s, div.se.g., add.s \$f0, \$f1, \$f6
- Double-precision arithmetic
  - add.d, sub.d, mul.d, div.de.g., mul.d \$f4, \$f4, \$f6
- Single- and double-precision comparison
  - c.xx.s, c.xx.d (xx is eq, lt, le, ...)
  - Sets or clears FP condition-code bit
    - e.g. c.lt.s \$f3, \$f4
- Branch on FP condition code true or false
  - bc1t, bc1f
    - e.g., bc1t TargetLabel

# FP Example: °F to °C

#### C code:

```
float f2c (float fahr) {
  return ((5.0/9.0)*(fahr - 32.0));
}
```

- fahr in \$f12, result in \$f0, literals in global memory space
- Compiled MIPS code:

```
f2c: lwc1    $f16, const5($gp)
    lwc2    $f18, const9($gp)
    div.s    $f16, $f16, $f18
    lwc1    $f18, const32($gp)
    sub.s    $f18, $f12, $f18
    mul.s    $f0, $f16, $f18
    ir    $ra
```

## FP Example: Array Multiplication

- $X = X + Y \times Z$ 
  - All 32 × 32 matrices, 64-bit double-precision elements
- C code:

Addresses of x, y, z in \$a0, \$a1, \$a2, and i, j, k in \$s0, \$s1, \$s2

## FP Example: Array Multiplication

#### MIPS code:

```
$t1, 32  # $t1 = 32 (row size/loop end)
   li $s0, 0 # i = 0; initialize 1st for loop
L1: li \$s1, 0 # j = 0; restart 2nd for loop
L2: 1i $s2, 0 # k = 0; restart 3rd for loop
   sll $t2, $s0, 5  # $t2 = i * 32  (size of row of x)
   addu $t2, $t2, $s1 # $t2 = i * size(row) + j
   sll $t2, $t2, 3 # $t2 = byte offset of [i][j]
   addu t2, a0, t2 # t2 = byte address of <math>x[i][j]
   1.d f4, 0(t2) # f4 = 8 bytes of x[i][j]
L3: s11 $t0, $s2, 5 # $t0 = k * 32 (size of row of z)
   addu t0, t0, s1 # t0 = k * size(row) + j
   sll $t0, $t0, 3 # $t0 = byte offset of [k][j]
   addu t0, a2, t0 # t0 = byte address of <math>z[k][j]
   1.d f16, 0(t0) # f16 = 8 bytes of <math>z[k][j]
```

...

## FP Example: Array Multiplication

```
\$11 \$t0, \$s0, 5  # \$t0 = i*32 (size of row of y)
addu t0, t0, s2 # t0 = i*size(row) + k
sll $t0, $t0, 3 # $t0 = byte offset of [i][k]
addu $t0, $a1, $t0  # $t0 = byte address of y[i][k]
1.d f18, 0(t0) # f18 = 8 bytes of y[i][k]
mul.d f16, f18, f16 # f16 = y[i][k] * z[k][j]
add.d f4, f4, f4 # f4=x[i][j] + y[i][k]*z[k][j]
addiu \$s2, \$s2, 1 # \$k = k + 1
bne $s2, $t1, L3 # if (k != 32) go to L3
s.d f4, O(t2) # x[i][j] = f4
bne $s1, $t1, L2 # if (j != 32) go to L2
addiu $50, $50, 1 # $i = i + 1
bne $s0, $t1, L1 # if (i != 32) go to L1
```

## **Accurate Arithmetic**

- Infinite variety of real numbers between, say, 0 and 1
  - Only 2<sup>53</sup> can be represented by double precision FP
- IEEE Std 754 specifies additional rounding control
  - Extra bits of precision (guard, round, sticky)
  - guard and round bits are 2 extra bits kept on the right during intermediate additions
  - sticky bit used in rounding in addition to guard and round bits; is set whenever a 1 bit shifts right of the round bit

- Not all FP units implement all options
  - Most programming languages and FP libraries just use defaults
- Trade-off between hardware complexity, performance, and market requirements

### ♡ 附加位和舍入

加多少附加位才合适?没有绝对的答案。

IEEE754规定: 中间结果须在右边加2个附加位 (guard & round)

Guard bit(保护位): 在尾数部分右边的位

Rounding bit(舍入位): 在保护位右边的位

附加位的作用:用以保护对阶时右移的位或运算的中间结果。

附加位的处理: ①左规时被移到尾数中; ② 作为舍入的依据。

举例:十进制数,最终有效位数为3,假定采用两位附加位。

问题: 若没有舍入位, 采用就近舍入到偶数,则结果是什么?

结果为2.36! 精度没有2.37高!

$$0.0253*10^{2}$$

### IEEE 754的舍入方式



(Z1和Z2分别是结果Z的最近可表示的左、右数)

(1)就近舍入: 舍入为最近可表示的数入

非中间值: 0舍1入;

中间值:强迫结果为偶数-慢

如: 附加位为

01: 舍

11: 入

10: (强迫结果为偶数)

```
例: 1.1101111 \rightarrow 1.1110; 1.110101 \rightarrow 1.1101; 1.110110 \rightarrow 1.1101; 1.111110 \rightarrow 10.0000;
```

(2)朝+∞方向舍入:舍入为Z2(正向舍入)

(3)朝-∞方向舍入:舍入为Z1(负向舍入)

(4)朝0方向舍入: 截去。正数: 取Z1; 负数: 取Z2

### IEEE 754的舍入方式的说明

IEEE 754通过在舍入位后再引入"粘位sticky bit"增强精度加减运算对阶过程中,若阶码较小的数的尾数右移时,舍入位之后有非0数,则可设置sticky bit。

举例:

**1.110 x 2<sup>5</sup> + 1.010 x 2<sup>1</sup>** 分别采用二位、三位附加位时,结果各是多少? (就近舍入到偶数)

尾数精确结果为1.110101, 所以分别为: 1.110, 1.111(误差较小)

# Parallelism and Associativity

- Parallel programs may interleave operations in unexpected orders
  - Integer addition is associative
  - Assumptions of associativity for FP numbers may fail!

|   |           | (x+y)+z  | x+(y+z)   |
|---|-----------|----------|-----------|
| X | -1.50E+38 |          | -1.50E+38 |
| у | 1.50E+38  | 0.00E+00 |           |
| Z | 1.0       | 1.0      | 1.50E+38  |
|   |           | 1.00E+00 | 0.00E+00  |

- Floating point numbers are approximations of real numbers – not associative!
- Need to validate parallel programs under varying degrees of parallelism

## x86 FP Architecture

- Originally based on 8087 FP coprocessor
  - 8 × 80-bit extended-precision registers
  - Used as a push-down stack
  - Registers indexed from TOS: ST(0), ST(1), ...
- FP values are 32-bit or 64-bit in memory
  - Converted on load/store of memory operand
  - Integer operands can also be converted on load/store

## x86 FP Instructions

| Data transfer Arithmetic                                                                      | Compare               | Transcendental                            |
|-----------------------------------------------------------------------------------------------|-----------------------|-------------------------------------------|
| FILD mem/ST(i) FIADDP m FISTP mem/ST(i) FISUBRP m FLDPI FIMULP m FIDIVRP m FSQRT FABS FRNDINT | /ST(i)   FSTSW AX/mem | FPATAN F2XMI FCOS FPTAN FPREM FPSIN FYL2X |

- No FP branch FSTSW sends result of CMP to INT CPU
- Optional variations
  - I: integer operand
  - P: pop operand from stack
  - R: reverse operand order
  - But not all combinations allowed

## **Streaming SIMD Extension 2 (SSE2)**

- Adds 4 × 128-bit registers
  - Extended to 8 registers in AMD64/EM64T
- Can be used for multiple FP operands
  - 2 × 64-bit double precision
  - 4 × 32-bit single precision
  - Instructions operate on them simultaneously
    - Single-Instruction Multiple-Data

## Fallacy: Right Shift and Division

- Left shift by i places multiplies an integer by 2<sup>i</sup>
- Right shift divides by 2<sup>i</sup>?
  - Only for unsigned integers!
- For signed integers
  - Logical right shift is clearly erroneous
    - e.g., -5 / 4
    - **1**1111011<sub>2</sub> >>> 2 = **001**111110<sub>2</sub> = +62
  - Arithmetic right shift replicate the sign bit
    - $\blacksquare$  11111011<sub>2</sub> >> 2 = 111111110<sub>2</sub> = -2
    - Result is -2 instead of -1; close, but no cigar

## Who Cares About FP Accuracy?

- Important for scientific code
  - But for everyday consumer use?
    - "My bank balance is out by 0.0002¢!" ⊗
- The Intel Pentium FDIV bug (~1994)

Bug in LUT used to guess multiple quotient bits per

step; wrong values in some LUT locations

- Cost Intel \$300+ million
- The market expects accuracy
- See Colwell, The Pentium Chronicles



Chapter 3 — Arithmetic for Computers — 73

## **Summary: MIPS Instruction Set**

| MIPS core instructions      | Name  | Format | MIPS arithmetic core                | Name  | Format |
|-----------------------------|-------|--------|-------------------------------------|-------|--------|
| add                         | add   | R      | multiply                            | mult  | R      |
| add immediate               | addi  | 1      | multiply unsigned                   | multu | R      |
| add unsigned                | addu  | R      | divide                              | div   | R      |
| add immediate unsigned      | addiu | 1      | divide unsigned                     | divu  | R      |
| subtract                    | sub   | R      | move from Hi                        | mfhi  | R      |
| subtract unsigned           | subu  | R      | move from Lo                        | mflo  | R      |
| AND                         | AND   | R      | move from system control (EPC)      | mfc0  | R      |
| AND immediate               | ANDi  | 1      | floating-point add single           | add.s | R      |
| OR                          | OR    | R      | floating-point add double           | add.d | R      |
| OR immediate                | ORi   | 1      | floating-point subtract single      | sub.s | R      |
| NOR                         | NOR   | R      | floating-point subtract double      | sub.d | R      |
| shift left logical          | s11   | R      | floating-point multiply single      | mul.s | R      |
| shift right logical         | sr1   | R      | floating-point multiply double      | mul.d | R      |
| load upper immediate        | lui   | 1      | floating-point divide single        | div.s | R      |
| load word                   | l w   | 1      | floating-point divide double        | div.d | R      |
| store word                  | SW    | 1      | load word to floating-point single  | 1wc1  | 1      |
| load halfword unsigned      | 1 hu  | 1      | store word to floating-point single | swc1  | 1      |
| store halfword              | sh    | 1      | load word to floating-point double  | 1dc1  | ]      |
| load byte unsigned          | 1 bu  | 1      | store word to floating-point double | sdc1  | 1      |
| store byte                  | sb    | 1      | branch on floating-point true       | bc1t  | 1      |
| load linked (atomic update) | 11    | 1      | branch on floating-point false      | bc1f  | 1      |
| store cond. (atomic update) | SC    | 1      | floating-point compare single       | C.X.S | R      |
| branch on equal             | beq   | 1      | (x = eq, neq, lt, le, gt, ge)       |       |        |
| branch on not equal         | bne   | 1      | floating-point compare double       | c.x.d | R      |
| jump                        | j     | J      | (x = eq, neq, lt, le, gt, ge)       |       |        |
| jump and link               | jal   | J      |                                     |       |        |
| jump register               | jr    | R      |                                     |       |        |
| set less than               | slt   | R      |                                     | -     | 1      |
| set less than immediate     | slti  | 1      |                                     |       |        |
| set less than unsigned      | sltu  | R      |                                     |       |        |
| 221.222 31617 6110181104    | 3100  |        | _                                   |       |        |

set less than immediate unsigned

sltiu

## **Summary: MIPS Instruction Set**

**Format** rd,rs rd,rs rd,rs,rt rd,rs,rt rd,rs,rt rd,rs,rt rd,rs,rt rd,rs,rt rd,rs,rt rd,imm rd,addr rd.addr rd.addr rd.addr rd,addr rd,addr rd,addr Label rs,L rs,rt,L

rd,rs,rt rd,rs,rt rd,rs,rt

rd,addr rd,addr

| Remaining MIPS-32                         | Name          | Format | Pseudo MIPS                                        | Name         |
|-------------------------------------------|---------------|--------|----------------------------------------------------|--------------|
| exclusive or $(rs \oplus rt)$             | xor           | R      | absolute value                                     | abs          |
| exclusive or immediate                    | xori          | 1      | negate (signed or <u>u</u> nsigned)                | negs         |
| shift right arithmetic                    | sra           | R      | rotate left                                        | rol          |
| shift left logical variable               | sllv          | R      | rotate right                                       | ror          |
| shift right logical variable              | srlv          | R      | multiply and don't check oflw (signed or uns.)     | muls         |
| shift right arithmetic variable           | srav          | R      | multiply and check oflw (signed or uns.)           | mulo.        |
| move to Hi                                | mthi          | R      | divide and check overflow                          | div          |
| move to Lo                                | mt1o          | R      | divide and don't check overflow                    | divu         |
| load halfword                             | 1h            | 1      | remainder (signed or <u>u</u> nsigned)             | rems         |
| load byte                                 | 1 b           | 1      | load immediate                                     | li           |
| load word left (unaligned)                | lwl           | 1      | load address                                       | la           |
| load word right (unaligned)               | lwr           | - 1    | load double                                        | 1 d          |
| store word left (unaligned)               | swl           | 1      | store double                                       | sd           |
| store word right (unaligned)              | swr           | 1      | unaligned load word                                | ulw          |
| load linked (atomic update)               | 11            | Ĭ.     | unaligned store word                               | usw          |
| store cond. (atomic update)               | S C           | 1      | unaligned load halfword (signed or uns.)           | u1h <i>s</i> |
| move if zero                              | movz          | R      | unaligned store halfword                           | ush          |
| move if not zero                          | movn          | R      | branch                                             | b            |
| multiply and add (S or <u>u</u> ns.)      | madds         | R      | branch on equal zero                               | beqz         |
| multiply and subtract (S or <u>u</u> ns.) | msub <i>s</i> | 1      | branch on compare (signed or <u>u</u> nsigned)     | bx <i>s</i>  |
| branch on ≥ zero and link                 | bgezal        | 1      | (x = lt, le, gt, ge)                               |              |
| branch on < zero and link                 | bltzal        | 1      | set equal                                          | seq          |
| jump and link register                    | jalr          | R      | set not equal                                      | sne          |
| branch compare to zero                    | bxz           | 1      | set on compare (signed or <u>u</u> nsigned)        | SX5          |
| branch compare to zero likely             | bxzl          | 1      | (x = lt, le, gt, ge)                               |              |
| (x = 1t, 1e, gt, ge)                      |               |        | load to floating point (s or d)                    | 1. <i>f</i>  |
| branch compare reg likely                 | lxd           | 1      | store from floating point ( <u>s</u> or <u>d</u> ) | s.f          |
| trap if compare reg                       | tx            | R      |                                                    |              |
| trap if compare immediate                 | txi           | 1      |                                                    |              |
| (x = eq, neq, lt, le, gt, ge)             |               |        |                                                    |              |
| return from exception                     | rfe           | R      |                                                    |              |
| system call                               | syscall       | 1      |                                                    |              |
| break (cause exception)                   | break         | 1      |                                                    |              |
| move from FP to integer                   | mfc1          | R      |                                                    |              |
| move to FP from integer                   | mtc1          | R      |                                                    |              |
| FP move (s or d)                          | mov.f         | R      |                                                    |              |
| FP move if zero (s or d)                  | movz.f        | R      |                                                    |              |
| FP move if not zero (s or d)              | movn.f        | R      |                                                    |              |
| FP square root (s or d)                   | sgrt.f        | R      |                                                    |              |
| FP absolute value (s or d)                | abs.f         | R      |                                                    |              |
| FP negate (s or d)                        | neg.f         | R      |                                                    |              |
|                                           | cvt.f.f       | R      | -                                                  |              |
| FP convert (w, s, or d)                   |               | 100000 |                                                    |              |
| FP compare un (s or d)                    | c.xn.f        | R      |                                                    |              |

### **Frequency of Common MIPS Instructions**

Only included those with >3% (table 1) and >1% (table 2)

| MIPS core | SPECint | SPECfp |
|-----------|---------|--------|
| addu      | 5.2%    | 3.5%   |
| addiu     | 9.0%    | 7.2%   |
| or        | 4.0%    | 1.2%   |
| sll       | 4.4%    | 1.9%   |
| lui       | 3.3%    | 0.5%   |
| lw        | 18.6%   | 5.8%   |
| SW        | 7.6%    | 2.0%   |
| lbu       | 3.7%    | 0.1%   |
| beq       | 8.6%    | 2.2%   |
| bne       | 8.4%    | 1.4%   |
| slt       | 9.9%    | 2.3%   |
| slti      | 3.1%    | 0.3%   |
| sltu      | 3.4%    | 0.8%   |

| Arith core + MIPS-32 | SPECint | SPECfp |
|----------------------|---------|--------|
| add.d                | 0.0%    | 10.6%  |
| sub.d                | 0.0%    | 4.9%   |
| mul.d                | 0.0%    | 15.0%  |
| add.s                | 0.0%    | 1.5%   |
| sub.s                | 0.0%    | 1.8%   |
| mul.s                | 0.0%    | 2.4%   |
| l.d                  | 0.0%    | 17.5%  |
| s.d                  | 0.0%    | 4.9%   |
| l.s                  | 0.0%    | 4.2%   |
| s.s                  | 0.0%    | 1.1%   |
| lhu                  | 1.3%    | 0.0%   |

Chapter 3 — Arithmetic for Computers — 76

# Interpretation of Data

### **The BIG Picture**

- Bits have no inherent meaning
  - Same bits can represent a variety of objects
  - Interpretation depends on the instructions applied
- Computer representations of numbers
  - Finite range and precision
  - Programmers, computer systems must minimize gap between computer arithmetic and real world arithmetic

# **Concluding Remarks**

- ISAs support arithmetic
  - Signed and unsigned integers
  - Floating-point approximation for reals
- Bounded range and precision
  - Operations can overflow and underflow
- MIPS ISA
  - MIPS core and arithmetic core instructions: 54 most frequently used
    - 100% of SPECINT, 97% of SPECFP
  - Other instructions: less frequent

# **Assignment 3**

- Homework assignment3.1-3.3, 3.29, 3.30, 3.41-3.42
- To be submitted in the next week class

Read Section 3.10 of Chapter 3
 Historical Perspective and Further

 Reading

# **Project**

- 1. 项目目标
- (1) 深入掌握二进制数的表示方法以及不同进制数的转换;
- (2) 掌握二进制不同编码的表示方法,掌握IEEE 754 中单精度浮点数的表示和计算;
- (3) 能够应用MIPS汇编进行编程。
- 2. 具体要求

假设没有浮点表示和计算的硬件,用软件方法采用仿真方式实现IEEE 754单精度浮点数的表示及运算功能,具体要求如下:

- (1) 程序需要提供人机交互方式(字符界面)供用户选择相应的功能;
- (2) 可接受十进制实数形式的输入,在内存中以IEEE 754单精度方式表示,支持以二进制和十六进制的方式显示输出;
- (3) 可实现浮点数的加减(或者乘除)运算;
- (4) 使用MIPS汇编指令,但是不能直接使用浮点指令,只能利用整数运算指令来编写软件完成。
- 3. 开发工具

利用汇编语言中的整数运算指令实现,可在一个程序中实现所有功能,也可分解为若干个程序,但是必须完成2中的所有功能。

4. 提交资料

按照学校实验报告的格式,要求提交源程序、设计文档以及编译后可以执行程序的电子版。

5. 提交时间

期末考试前一周。