## UNIVERSIDADE FEDERAL DA PARAÍBA

CENTRO DE INFORMÁTICA - CI GRADUAÇÃO EM ENGENHARIA DE COMPUTAÇÃO

# INTRODUÇÃO À MICROELETRÔNICA

WENDSON CARLOS SOUZA DA SILVA

PROFESSOR: DR. ANTÔNIO CARLOS CAVALCANTI

João Pessoa – PB Março - 2020

## UNIVERSIDADE FEDERAL DA PARAÍBA

CENTRO DE INFORMÁTICA - CI GRADUAÇÃO EM ENGENHARIA DE COMPUTAÇÃO

# INTRODUÇÃO À MICROELETRÔNICA

#### WENDSON CARLOS SOUZA DA SILVA

Relatório apresentado na disciplina Introdução a microeletrônica como requisito para obtenção de nota.

Área: Engenharia de Computação

Professor: Dr. Antônio Carlos Cavalcanti

João Pessoa – PB Março - 2020

# LISTA DE FIGURAS

| 1.1  | Modelo do somador acumulador de 4 bits | 5  |
|------|----------------------------------------|----|
| 1.2  | Arquivo adac_vasy.vbe                  | 5  |
| 1.3  | Visualização dos pulsos digitais       | 6  |
| 1.4  | Arquivo adac_vasy_res.pat              | 6  |
| 1.5  | Simulação com a ferramenta asimut      | 7  |
| 1.6  | Prova formal com a ferramenta proof    | 7  |
| 1.7  | Otimização com ferramenta boog         | 8  |
| 1.8  | Primeiro modelo esquemático            | 8  |
| 1.9  | Resultados de simulação                | 9  |
| 1.10 | Segundo modelo esquemático             | 10 |
| 1.11 | Posicionamento do circuito             | 10 |
| 1.12 | Roteamento do circuito                 | 11 |
| 1.13 | Simulação do layout simulado           | 11 |
| 1.14 | Modelo esquemático do chip             | 12 |
| 1.15 | Modelo esquemático dentro do núcleo    | 13 |
| 1.16 | Layout do chip ADAC                    | 13 |
| 1.17 | Layout do núcleo do chip ADAC          | 14 |
| 1.18 | Arquivo Makefile                       | 15 |
| 1.19 | Comando adac_change                    | 15 |

# **SUMÁRIO**

| C | CAPÍTULO 1 – CONCEPÇÃO TOP DOWN DE UM SOMADOR ACUMULADOR |                                                      |    |  |  |  |  |  |  |  |  |
|---|----------------------------------------------------------|------------------------------------------------------|----|--|--|--|--|--|--|--|--|
|   | DE 4                                                     | 4 BITS : DO MODELO EM C AO LAYOUT DO CHIP EM SILÍCIO | 4  |  |  |  |  |  |  |  |  |
|   | 1.1                                                      | Objetivo                                             | 4  |  |  |  |  |  |  |  |  |
|   | 1.2                                                      | Somador Acumulador de 4 bits                         | 4  |  |  |  |  |  |  |  |  |
|   | 1.3                                                      | Desenvolvimento do layout                            | 5  |  |  |  |  |  |  |  |  |
|   | 1.4                                                      | Criação do Makefile                                  | 14 |  |  |  |  |  |  |  |  |

# Capítulo 1

# CONCEPÇÃO TOP DOWN DE UM SOMADOR ACUMULADOR DE 4 BITS : DO MODELO EM C AO LAYOUT DO CHIP EM SILÍCIO

## 1.1 Objetivo

Nesse relatório é apresentado a criação de um somador acumulador de 4 bits. Propõe a análise que vai do modelo em linguagem C até o layout do chip. Para isto é realizado a geração de um arquivo de um modelo de referência para o bloco lógico, a criação de um modelo em VHDL de alto nível, a conversão da descrição funcional em comportamental em nível RTL além de outras coisas. Durante todo o processo são realizadas simulações que validarão o modelo que está sendo implementado. Será utilizado diversas ferramentas do pacote *Alliance* para realizar posicionamento e roteamento automáticos de standard cells, geração das netlist, validação das especificações, geração procedural de netlist etc. Todos esses processos servirão para obtenção do layout final do chip completo.

## 1.2 Somador Acumulador de 4 bits

Na figura (1) exibe o modelo do somador acumulador de 4 bits composto por multiplex idores, acumulador e somador. Na figura o "S"é gravado no acumulador quando acontece a subida do clock, modificando-se com variações no acumulador. Já o "COUT"é alterado ao passo que as entradas do somador são modificadas.



Figura 1.1: Modelo do somador acumulador de 4 bits

## 1.3 Desenvolvimento do layout

O projeto é iniciado com a criação de um arquivo para geração procedural da descrição comportamental de um **somador acumulador de 4 bits** na linguagem de programação *C* para um circuito, inicialmente, sem atraso. Com isso, é realizado uma concepção *topdown* utilizando o comando **alliance-genpat adac\_sem\_atraso**, gerando assim um arquivo .pat. Em seguida, utiliza-se a ferramenta **vasy**, desenvolvida para migração de circuitos no alliance que transformará o alto nível em álgebra boleana RTL, servirá para realizar a tradução do VHDL rudimentar. Com o comando **vasy -a -I vhd adac adac\_vasy** é gerado um arquivo VHDL comportamental em nível RTL (.vbe) visível na figura(2).

```
adac_vasy.vbe ×
 2 -- Generated by VASY
 4 ENTITY adac_vasy IS
 5 PORT(
             IN BIT_VECTOR(3 DOWNTO 0);
     sel0
           : IN BIT:
     sel1
             IN BIT;
     clk
             IN BIT;
             OUT BIT VECTOR(3 DOWNTO 0);
11
     c 4
             OUT BIT;
     vdd
12
             IN BIT:
           : IN BIT
13
     VSS
15 END adac_vasy;
16
17 ARCHITECTURE VBE OF adac_vasy IS
     SIGNAL rtlsum 2
                             : BIT VECTOR(4 DOWNTO 0);
20
     SIGNAL rtlcarry_2
                            : BIT_VECTOR(4 DOWNTO 0);
21
                            : BIT_VECTOR(4 DOWNTO 0);
: BIT_VECTOR(4 DOWNTO 0);
     SIGNAL rtlatom 1
     SIGNAL rtlsum 0
22
     SIGNAL rtlcarry_0
                            : BIT_VECTOR(4 DOWNTO 0);
     SIGNAL rtlexts 2
                              BIT VECTOR(4 DOWNTO 0);
     SIGNAL rtlexts 1
                              BIT VECTOR(4 DOWNTO 0)
```

Figura 1.2: Arquivo adac\_vasy.vbe

É sabido a importância de efetuar testes de simulação ao decorrer do processo de de-

senvolvimento de um chip. Dessa forma, utilizou-se o simulador lógico asimut para identificação de possíveis erros com a linha de comando **asimut -b adac\_vasy adac\_sem\_atraso adac\_vasy\_res**. A figura (5-a) exibe que não ocorreram erros. A figura (3) exibe as entradas e saída em pulsos digitais com linha de execução **xpat -l adac\_vasy\_res** e a figura (4) expõe isto em forma de tabela.



Figura 1.3: Visualização dos pulsos digitais

| ■ adac_vasy<br>∠⊍ | res.pat ×         |   |   |   |   |      |       |     |   |
|-------------------|-------------------|---|---|---|---|------|-------|-----|---|
|                   | ern description : |   |   |   |   |      |       |     |   |
| 22                | •                 |   |   |   |   |      |       |     |   |
| 23                |                   |   | S | S | C | a    | S     | C   | V |
| V                 |                   |   |   |   |   |      |       |     |   |
| 24                |                   |   | е | е | l |      |       | _   | d |
| S                 |                   |   |   |   |   |      |       |     |   |
| 25                |                   |   | ι | ι | k |      |       | 4   | d |
| S                 |                   |   |   |   |   |      |       |     |   |
| 26<br>1           |                   |   | 0 |   |   |      |       |     |   |
| 27                |                   |   |   |   |   |      |       |     |   |
| 28 <              | 0 ps>copia 0      | : | Θ | Θ | Θ | 0000 | 20000 | ?0  | 1 |
| 0 ;               | o bascobia_o      |   |   |   |   | 0000 | .0000 | . 0 | - |
| 29 <              | 1 ps>             | : | Θ | Θ | 1 | 0000 | 20000 | ?0  | 1 |
| Θ;                |                   |   |   |   |   |      |       |     |   |
| 30 <              | 2 ps>             | : | 0 | Θ | 0 | 0001 | ?0001 | ?0  | 1 |
| Θ ;               |                   |   |   |   |   |      |       |     |   |
| 31 <              | 3 ps>             | : | 0 | Θ | 1 | 0001 | ?0001 | ?0  | 1 |
| Θ ;               |                   |   |   |   |   |      |       |     |   |
| 32 <              | 4 ps>             | : | 0 | Θ | 0 | 0010 | ?0010 | ?0  | 1 |
| Θ ;               | -                 |   |   |   |   |      |       |     |   |
| 33 <              | 5 ps>             | : | Θ | Θ | 1 | 0010 | ?0010 | ?0  | 1 |
| 0 ;               |                   |   | _ | _ |   |      |       |     | - |

Figura 1.4: Arquivo adac\_vasy\_res.pat

O processo de criação do chip prossegue com a otimização da descrição comportamental aplicando a ferramenta *boom*, um otimizador boleado que facilitará este procedimento. É inserido um arquivo no formato .vbe de entrada na linha boom -1 3 -d 50% -i 100 adac\_vasy adac\_vasy\_boom\_3\_50\_100. Nota-se a diminuição discrepante nas equações boleana em relação ao modelo inicial. Como citado anteriormente, será aplicado o simulador lógico asumit ao longo de todo o processo, agora para o novo arquivo gerado com o comando asimut -b adac\_vasy\_boom\_3\_50\_100 adac\_sem\_atraso adac\_vasy\_boom\_3\_50\_100\_res. Nota-se que a simulação ainda não apresenta nenhum erro como pode ser visto na figura (5-b). Após isso, faz-se a prova formal entre duas descrições comportamentais em VHDL do Alliance como pode ser visto na figura (6), com um resultado positivo, que implica que o comando boom não alterou logicamente a descrição RTL.



Figura 1.5: Simulação com a ferramenta asimut



Figura 1.6: Prova formal com a ferramenta proof

Nesta etapa do projeto será realizado uma sintetização do circuito a partir da descrição lógica otimizada com mapeamento automático sobre a biblioteca *sxlib*. Inicia-se verificando as possibilidades de otimização com a ferramenta *boog*. Os parâmetros importantes são a área do circuito e o tempo para percorrer o caminho crítico. Na figura (7) é possível visualizar os dados, com um tempo de 2677 (ps) e com um tamanho de 124.750 (λ). Para gerar esses dados foram utilizados os seguintes comandos: **export MBK\_OUT\_LO=vst** e **boog adac\_vasy\_boom\_3\_50\_100 adac\_vasy\_boom\_3\_50\_100 aboog\_2**.

Com a execução do comando **xsch -ladac\_vasy\_boom\_3\_50\_100\_boog\_2** é criado o modelo esquemático, visto na figura (8). Este demostra o caminho mais longe entre a entrada do circuito e a saída. Nas próximos passos serão operados técnicas que possam melhorar essa percurso. A simulação da netlist com zero de atraso ou delay em cada porta lógica é feita a partir da linha de comando a seguir **asimut -zd adac\_vasy\_boom\_3\_50\_100\_boog\_2 adac\_sem\_atraso adac\_vasy\_boom\_3\_50\_100\_boog\_2\_res** 

```
Saving file 'adac_vasy_boom_3_50_100_boog_2.vst'...

Quick estimated critical path (no warranty)...2677 ps from 'acumulador 0' to 's 2'

Quick estimated area (with over-cell routing)...124750 lambda

Details...

inv_x2: 15

xr2_x1: 11

o2_x2: 7

na3_x1: 6

na4_x1: 6

na4_x1: 5

buf_x2: 4

sff1_x4: 4

mx3_x2: 3

ao22_x2: 2

o2_x2: 2

o2_x2: 2

o2_x2: 2

o2_x2: 2

o2_x2: 2

o2_x2: 1

on12_x1: 1

nx2_x1: 1

nx2_x1: 1

no3_x1: 1

o4_x2: 1

o3_x2: 1

o3_x2: 1

o3_x2: 1

Total: 78

Saving critical path in xsch color file 'adac_vasy_boom_3_50_100_boog_2.xsc'...

End of boog...
```

Figura 1.7: Otimização com ferramenta boog



Figura 1.8: Primeiro modelo esquemático

Até esse momento, estávamos lidando com um arquivo que produzia uma simulação sem atraso, o que provoca erros já há modificação nas entradas, contudo há insuficiência de tempo para alterar a saída. Este erro é explicitado na figura (9-a). Como solução para esse empasse,

é preciso criar um arquivo com tempo de atraso modificando apenas a entrada em um vetor e a apenas a saída no outro. Na linha de execução **asimut adac\_vasy\_boom\_3\_50\_100\_boog\_2 adac\_com\_atraso\_13000 adac\_vasy\_boom\_3\_50\_100\_boog\_2\_13000\_res**, foi testada com um tempo de atraso de 13000 e se obtive êxito.

```
Details...

Searching 'aa3_x1' ...

EEH: Compiling 'aa3_x1' ...

EEH: Compiling 'aa3_x1' ...

Searching 'aa3_x1' ...

Searching 'aa2_x1' ...

Searching 'aa2_x1' ...

EEH: Compiling 'aa2_x1' ...

EEH: Compiling 'aa2_x1' ...

EEH: Compiling 'aa2_x1' ...

EEH: Compiling 'aa2_x1' ...

Searching 'buf_x2' ...

EEH: Compiling 'buf_x2' ...
```

Figura 1.9: Resultados de simulação

A ferramenta *loon* propõe uma solução com melhoria na velocidade e espaços ocupados pelas células, mas como estamos trabalhando com um circuito pequeno, é possível que piore o desempenho. Para aplicar essa ferramenta utiliza-se os comandos abaixo e o resultado pode ser visto na figura (10). Na figura (9-b) fica evidente o aperfeiçoamento em relação a figura (7).

- loon -m 4 adac\_vasy\_boom\_3\_50\_100\_boog\_2 adac\_vasy\_boom\_3\_50\_100\_boog\_2\_loon\_4
- xsch -l adac\_vasy\_boom\_3\_50\_100\_boog\_2\_loon\_4
- asimut adac\_vasy\_boom\_3\_50\_100\_boog\_2\_loon\_4 adac\_com\_atraso\_13000 adac\_vasy \_boom\_3\_50\_100\_boog\_2\_loon\_4\_13000\_res

A definição do posicionamento dos conectores ao redor do núcleo e posicionamentos dos *standard cells* do núcleo são feitas pelo *OCP* com os comandos abaixo. Isto produz um arquivo .ioc que estabelece a ordem dos conectores. Já a figura (11) corresponde ao ADAC posicionado

- cp adac\_vasy\_boom\_3\_50\_100\_boog\_2\_loon\_4.vst adac\_core.vst
- alliance-ocp -rows 6 -ioc adac adac\_core adac\_core\_posicionado
- graal -l 'adac\_core\_posicionado'



Figura 1.10: Segundo modelo esquemático



Figura 1.11: Posicionamento do circuito

O *Nero* é aplicado para realizar o roteamento do circuito usando o layout do *Graal* com o comando **nero -p adac\_core\_posicionado adac\_core adac\_core\_roteado** . A figura (12) exibe o resultado desse processo. Em seguida é feito a construção da netlist dos interconectores a partir do layout. A estrutura de dados **export MBK\_OUT\_LO=al** descreve a netlist

e o **cougar adac\_core\_roteado adac\_core\_roteado\_extra**. Já o *lvx* compara a netlist extraída do roteamento com a sintetizada com o comando **lvx al vst adac\_core\_roteado\_extra adac\_core**. É realizado uma simulação da netlist extraída do layout roteado com o modelo de referência com atraso usando **asimut adac\_core\_roteado\_extra adac\_com\_atraso\_13000 adac\_core\_roteado\_extra\_13000\_res** visto na figura (13).



Figura 1.12: Roteamento do circuito



Figura 1.13: Simulação do layout simulado

Escrevendo as seguintes linhas de comando gera-se a netlist do núcleo mais os pads e a visualização deste em um esquemático pode ser vista na figura (14). Indo em Tool -> Hierarchy e clicando sobre o núcleo é possível ver o conteúdo do core expresso na figura (15)

- export MBK\_IN\_LO=vst
- export MBK\_OUT\_LO=vst
- genlib adac\_chip
- xsch -l adac\_chip



Figura 1.14: Modelo esquemático do chip

Verifica-se que não houve alteração na funcionalidade do ADAC após a conexão dos pads com linha **asimut adac\_chip adac\_com\_atraso\_13000 adac\_chip\_res\_13000**. A figura (16) e (17) mostra a visão layout do chip ADAC no Graal.



Figura 1.15: Modelo esquemático dentro do núcleo



Figura 1.16: Layout do chip ADAC



Figura 1.17: Layout do núcleo do chip ADAC

Com a ferramenta *ring* cria-se automaticamente o layout com o core roteado e os pads usando a linha de comando **ring adac\_chip adac\_chip**. Com os comandos abaixo conseguimos provar que a netlist extraída do chip é igual as anteriores. Com a ferramenta *x2y*, o projeto é convertido para outros formatos, usando **x2y vst al adac\_core adac\_core**, na qual cria-se uma cópia de adac\_core.al. Utilizando o comando **asimut adac\_chip\_ex adac\_com\_atraso\_13000 adac\_chip\_ex\_res\_13000** prova-se que o chip se comporta como as especificações iniciais propostas ao projeto.

- export MBK\_OUT\_LO=vst
- cougar adac\_chip\_adac\_chip\_ex
- lvx al vst adac\_chip\_ex adac\_chip

## 1.4 Criação do Makefile

Neste relatório os arquivos **Makefile** e **execute.sh** são criados com o intuito facilitar a compilações dos comandos citados anteriormente. É importante mencionar que todos os comandos do projeto do ADAC foram executados manualmente a fim de analisar e compreender o processo de desenvolvimento do chip e o makefile criado em último lugar. Esse arquivo é composto de labels categorizadas de acordo com as ferramentas do Alliance tática empregada para, caso acontece algum erro, seja possível executar os blocos de comandos separadamente. A figura (18) exibe um trecho do código.

```
1 #Aluno: Wendson Carlos - 20170140217 - Introdução a microeletrônica
           \rm *.vbe *.vst *.ap *.al *.pat *.xsc
   adac_genpat1:
           alliance-genpat adac sem atraso
           sleep 0.3
           vasy -a -I vhd adac adac_vasy
sleep 0.3
13
           asimut -b adac_vasy adac_sem_atraso adac_vasy_res
14
15
16
17
18
           boom -l 3 -d 50% -i 100 adac_vasy adac_vasy_boom_3_50_100
           asimut -b adac_vasy_boom_3_50_100 adac_sem_atraso adac_vasy_boom_3_50_100_res sleep 0.3
19
           proof -a -d adac vasy adac vasy boom 3 50 100
24
25
           sleep 0.3
                                                        (a)
```

Figura 1.18: Arquivo Makefile

Em primeiro lugar, execute o terminal na pasta que contém os arquivos do ADAC. Digite o comando **chmod 777 execute.sh** que dará permissão para leitura, escrita e alteração ao .sh(Bash Shell Script File) no diretório. Em seguida execute com **./execute.sh** e após isso o processo se iniciará. Durante a execução aparecerá na tela esse script como na figura (19). Essa label foi criada para que possível alterar o arquivo "adac\_core\_roteado"para "adac\_core". Depois dá modificação, deve-se aperta **Ctrl X** para sair, **Y** para confirmar as modificações e **Enter** para dá continuidade ao processo. Ao final será gerado todos os arquivos iguais ao descritos durante o relatório. Para confirmar que o makefile deu certo, é executado a linha de comando **graal -l** 'adac\_chip'



Figura 1.19: Comando adac\_change