# UNIVERSITE DE TECHNOLOGIES ET DE MANAGEMENT

**UTM** 

FILIERE: 2ème année Technologique (EII2\_RT2)

# SUPPORT DE COURS Intitulé de l'EC : Electronique numérique 2 (L2, S3)

Enseignant: COULIBALY Souleymane, tel:  $70\,75\,88\,39\,$  ou  $\,68\,76\,42\,77\,$ 

Année académique: 20...-20...

| UE2 Fondamentale |            | Titre du Cours : Electronique numérique et Systèmes programmés |                                  |  |
|------------------|------------|----------------------------------------------------------------|----------------------------------|--|
| L2               | <b>S</b> 3 | Crédit :                                                       | VH: 24 H CT: 14 H TD: 10 H TP: H |  |

#### **Objectifs:**

- Comprendre et utiliser les différents circuits combinatoires et séquentiels
- Connaître les fonctions de base et les méthodes de conception de systèmes numériques.
- TP (logique combinatoire et séquentielle)

#### Pré-Requis : électronique numérique 1ère année

#### **CONTENU:**

## I. Logique séquentielle et Circuits Séquentiels

- Rappel : circuits logiques combinatoires
- Circuits combinatoires et séquentiels
- Circuits séquentiels : types, horloge, entrées de forçage, circuits trois états
- Bascules, Compteurs, Registres à décalage, Monostables et Astables

#### II. Familles des circuits intégrés numériques

- Notion de famille de circuit intégré.
- > Terminologie : paramètres, marges de bruit, sortance, retard et puissance dissipée.
- Famille TTL: paramètres, séries TTL, autres caractéristiques (tri state, collecteur ouvert).
- Famille CMOS: paramètres, séries CMOS, précautions.

| TI                     | T)  | D  | 7 | 77  |
|------------------------|-----|----|---|-----|
| $\mathbf{L}\mathbf{I}$ | 14. | -и |   | . 4 |

# Chapitre 1- Les circuits (intégrés) Séquentiels

#### Objectifs:

Connaître et comprendre

Les différents types de circuits séquentiels de base

Être capable de

- Dessiner les chronogrammes de signaux en tenant compte des délais internes aux portes logiques
- Analyser et concevoir des circuits séquentiels (bascules, compteurs, registres, ...)

# I. Définitions

#### LOGIQUE COMBINATOIRE

Un circuit logique est dit combinatoire si après un temps fini, les sorties sont stables et déterminées par la combinaison des variables d'entrée. Cette valeur de la sortie est indépendante de la valeur précédente prise par la fonction.

Exemple : codeur, décodeur, multiplexeur... b Fonction Combinatoire

## LOGIQUE SÉQUENTIELLE

Il s'agit d'étudier les circuits fonctionnant suivant une logique séquentielle. Dans les circuits séquentiels, la valeur de la sortie dépend des états antérieurs  $\rightarrow$  introduction de l'effet de **mémoire**.

Dans un tel système, à une même combinaison des variables d'entrée ne correspond pas toujours la même valeur à la sortie. La fonctionnalité dépend de l'ordre des opérations (ordre de déroulement des séquences ; selon le temps)  $\rightarrow$  système séquentiel.

Les fonctions séquentielles de base sont :

- mémorisation ;
- comptage;
- décalage.

Les circuits séquentiels fondamentaux sont :

- bascules;
- compteurs;
- registres
- RAM (Random Access Memory).

Dans les circuits séquentiels, l'état des sorties à un instant t<sub>n</sub>

dépend non seulement de la combinaison des variables d'entrées à l'instant  $t_n$  mais aussi de l'état de la valeur antérieure de la fonction (soit de l'état des entrées aux instants antérieurs  $t_{n-1}$ ;  $t_{n-2}$  ....). Un circuit séquentiel possède une fonction mémoire.

Exemple: bascule, compteur...

NB: pour la suite dans le cours on notera:

- \* t<sub>n-1</sub> : l'instant antérieur (état antérieur ou passé)
- \* t<sub>n</sub> : l'instant présent (état initial)
- \* t<sub>n+1</sub> : l'instant immédiatement postérieur (état futur ou final)

De même les variables et les fonctions seront indicées suivant leur état antérieur, initial ou final.

- \* a<sub>t</sub>; A<sub>t</sub> ; Q<sup>-</sup> ou Q<sub>t</sub>: état présent ou de départ.
- \* a<sub>t+1</sub>; A<sub>t+1</sub>; Q<sup>+</sup> ou Q<sub>t+1</sub>: état final ou d'arrivée.

Les bascules sont les éléments de base de la logique séquentielle.

Une bascule est un dispositif électronique susceptible de changer d'état binaire sur commande et de conserver cet état même après disparition de la commande jusqu'à l'apparition d'une autre commande. Ce dispositif constitue donc une mémoire. Une bascule est appelée une mémoire élémentaire ou unitaire. On trouve 2 types de fonctionnement :



Le fonctionnement asynchrone : la sortie de la bascule change d'état uniquement en fonction des grandeurs d'entrée (pas de signal d'horloge).

Le fonctionnement synchrone : le changement d'état de la sortie est conditionné par une autorisation donnée par le signal d'horloge (clock). Le signal d'horloge peut être de 3 façons différentes :

Synchronisation sur niveau : il suffit d'appliquer le niveau convenable de tension appelé niveau actif (niveau logique 1 ou 0) pour que la sortie de la bascule puisse changer.

Synchronisation sur front : la durée de l'autorisation est le temps que le signal d'horloge passera d'un niveau à un autre.

#### exemple:

- Synchronisation sur front montant :



Synchronisation par impulsion: Une impulsion est composée de 2 fronts. Le premier front sert à la synchronisation des entrées, le second à la synchronisation des sorties.



#### Mémoire à relais

Schéma



a = bouton d'arrêt

b = bouton de marche

k = contact d'auto maintien du relais K



Enseignant: Coulibaly S. 70758839

Tirer l'équation de K ; Compléter le chronogramme de K ; faire le logigramme de K en portes NAND puis NOR. Que se passera-t-il si les boutons poussoirs "a" et "b" sont appuyés en même temps?

#### II. Les bascules

#### 1. La bascule RS

#### a) Principe

La bascule RS est le circuit séquentiel le plus simple. Son rôle consiste à noter la présence d'une information fugitive, et à conserver cet état lorsque l'information en question disparaît.

Elle dispose de 2 entrées R et S et de 2 sorties complémentaires Q et  $\overline{Q}$ , d'où son symbole :



S (set) : entrée de mémorisation de l'information reçue ; mise à

1 de la bascule.

R (Reset): entrée d'effacement de la mémoire; mise à 0.

Q : sortie qui donne l'information mémorisée.

#### b) Fonctionnement

On distingue 3 modes de fonctionnement :

- -Fonctionnement en mode << mémoire>>: S = R = 0, la sortie reste dans l'état ou elle était (0 ou 1)
- -l'écriture d'un <<1>> ou la mise à 1 de la sortie Q : S = 1, R = 0
- -l'écriture d'un <<0>> ou la mise à 0 de la sortie Q : S = 0, R = 1 -la combinaison R = S = 1 n'est pas utilisable puisqu'elle conduit à avoir simultanément la mise à 1 et à 0 de la sortie.

| R | 5 | Qt | Q <sub>t+1</sub> |                                       |
|---|---|----|------------------|---------------------------------------|
| 0 | 0 | 0  | 0                | Fonction mémoire                      |
| 0 | 0 | 1  | 1                | Q <sub>†+1</sub> = Q <sub>†</sub>     |
| 0 | 1 | 0  | 1                | Set, mise à 1                         |
| 0 | 1 | 1  | 1                | $Q_{t+1}=1$ , $\forall Q_t$           |
| 1 | 0 | 0  | 0                | Reset, mise à 0                       |
| 1 | 0 | 1  | 0                | Q <sub>1+1</sub> =0, ∀ Q <sub>1</sub> |
| 1 | 1 | 0  | ×                | Etat logiquement                      |
| 1 | 1 | 1  | ×                | interdit                              |

#### c) Constitution

Une bascule RS est une mémoire à relais réalisée avec des opérateurs logiques. Tirer l'équation de la sortie  $Q_{t+1}$  et la transformer en portes NOR puis NAND

.....

#### Bascule RS en portes NOR



| Entrées |   | Sorti     | es                            | Etats    |
|---------|---|-----------|-------------------------------|----------|
| R       | S | $Q_{t+1}$ | $\overline{\mathbf{Q}_{t+1}}$ |          |
| 0       | 0 |           |                               | mémoire  |
| 0       | 1 |           |                               | Mise à 1 |
| 1       | 0 |           |                               | Mise à 0 |
| 1       | 1 |           |                               | interdit |

Faire les chronogrammes de R, S, Q

#### Bascule RS en portes NAND (ou bascule $\overline{R}$ $\overline{S}$ )



| Entrées |   | Sorties   |                               | Etats    |
|---------|---|-----------|-------------------------------|----------|
| R       | S | $Q_{t+1}$ | $\overline{\mathbf{Q}_{t+1}}$ |          |
| 0       | 0 |           |                               | interdit |
| 0       | 1 |           |                               | Mise à 0 |
| 1       | 0 |           |                               | Mise à 1 |
| 1       | 1 |           |                               | mémoire  |

Faire les chronogrammes de  $\overline{R}$ ,  $\overline{S}$ , Q

NB: la bascule RS est asynchrone, pas de signal d'horloge et elle est sensible aux parasites.

Chronogramme



#### 2. Bascule RSH

La bascule RSH est une bascule RS synchronisée par un signal d'horloge H. La bascule RSH est également appelée bascule RST ;

Symbole



Table de vérité

| S | R | Н        | Q <sub>n+1</sub> |
|---|---|----------|------------------|
| X | X | <b>\</b> | Qn               |
| 0 | 0 | 1        | Qn               |
| 0 | 1 | <b>↑</b> | 0                |
| 1 | 0 | <b>†</b> | 1                |
| 1 | 1 | X        | X                |

Réalisation



 $\begin{array}{c|c} S & & & Q \\ T & & & & \\ R & & & \overline{Q} \end{array}$ 

Chronogramme



Cette bascule admet encore S = R = 1, aussi pour éliminer définitivement cet état interdit on utilisera la bascule D.

# 3. La bascule D "LATCH" (verrouillage)

#### a) Définition

Elle est aussi appelée bascule D statique. C'est une bascule RST donc les entrées sont complémentaires pour éviter l'état interdit.

Cette bascule dispose d'une seule entrée appelée D (data = donnée) =  $S = \overline{R}$ . Le signal de synchronisation est actif sur un niveau.

- -Le signal de synchronisation est actif : la sortie recopie l'entrée.
- -Le signal de synchronisation est inactif: la sortie ne change pas. C'est le fonctionnement en mémoire. Lors du passage en position mémoire la dernière valeur recopiée est mémorisée.

#### b) Schéma logique

Une bascule D est réalisée à partir d'une bascule RST ou les entrées R et S sont liées pour donner la relation  $D = S = \overline{R}$ .



 $Q_{t+1}$ D

Table de vérité

| 0 | 0 | Etat          |  |
|---|---|---------------|--|
| 0 | 1 | Mémoire       |  |
| 1 | 0 | Recopie D     |  |
| 1 | 1 | $Q_{t+1} = D$ |  |

Lorsque T = 1 si D change d'état alors  $Q_{t+1}$  change d'état  $(Q_{t+1} = D)$ . La bascule est transparente.

Lorsque T = 0 la donnée D est mémorisée.

La bascule D permet de mettre en mémoire une information binaire.



Symbole CLR

Electroniq numériq syst prog. S3

EII2 RT2 UTM

# 4. La bascule D à commande sur front (type Edge Triggered ou Delay Flip-Flop)

#### a) Définition

Elle est aussi appelée bascule D dynamique. Elle est une extension de la bascule Latch.

L'entrée de commande ou d'horloge agit uniquement sur un front montant ou descendant (edge triggered).

Horloge active au front montant



Horloge active au front descendant

Symbole



Table de vérité

| Т          | D | Qt | $Q_{t+1}$ |               |  |
|------------|---|----|-----------|---------------|--|
| 0          | × | ×  | Qt        | Etat Mémoire  |  |
| <b></b> ■  | 0 | 0  |           | Recopie D     |  |
| <b></b>    | 0 | 1  |           | $Q_{t+1} = D$ |  |
| <b>∮</b>   | 1 | 0  |           |               |  |
| <b></b> ₽L | 1 | 1  |           |               |  |

La sortie Q prend l'état logique de l'entrée D au front montant de l'horloge.

Il existe aussi des bascules D réagissant aux fronts descendants de l'horloge. Leur symbole est :



Enseignant: Coulibaly S. 70758839

Exemple de circuit réalisant la fonction bascule D : SN74LS74 ; CD40174 ; CD40175

| a. Symbolisations                       |                                         |  |  |  |
|-----------------------------------------|-----------------------------------------|--|--|--|
| Bascule D synchrone (D-Flip-Flop)       | Bascule D transparente (D-Latch)        |  |  |  |
| CLK = H $\overline{\underline{a}}$      | CTK = H                                 |  |  |  |
| CLK = H $\overline{\underline{\alpha}}$ | CLK = H $\overline{\underline{\alpha}}$ |  |  |  |

#### b. Table de vérité CLK D $Q_{n-1}$ $Q_n$ X X $Q_{n-1}$ X X $Q_{n-1}$ X X $Q_{n-1}$ 0 0 0 0 0 1 1 0 1 1 1 1

| CLK | D | Qn               |
|-----|---|------------------|
| 1   | 0 | 0                |
| 1   | 1 | 1                |
|     | X | Q <sub>n-1</sub> |
|     | X | Q <sub>n-1</sub> |
|     |   |                  |

Equation:  $Q_n = D$ 



Remarque : l'indétermination R=1 S=1 est ainsi levée

Exemple de CI:

74XX74: Bascules D à front montant

74XX75 : Bascules D Latch (à verrouillage)

# 5. La bascule JK

La bascule JK une bascule à usage universelle.

Pour pallier à l'inconvénient S = R= 1, on réalise une bascule JK à partir d'une bascule RST en établissant une rétroaction des sorties Q et Q sur les entrées (S =  $\overline{J}$  Q et R = KQ).

# Bascule JK simple



Electroniq numériq syst prog. S3

Table de fonctionnement

| Т        | J | K | Q <sub>t+1</sub> | Q <sub>t+1</sub> |             |
|----------|---|---|------------------|------------------|-------------|
| 0        | x | × | Q <sub>t</sub>   | Q <sub>T</sub>   | )           |
| 1        | × | × | Q <sub>t</sub>   | Ŕ                |             |
| <b>*</b> | × | X | Q <sub>t</sub>   | <br> <br> <br>   | Etat mémo   |
| <b></b>  | 0 | 0 | Q <sub>t</sub>   | Q <sub>T</sub>   |             |
| <b>A</b> | 0 | 1 | 0                | 1                | Mise à 0    |
| <b>A</b> | 1 | 0 | 1                | 0                | Mise à 1    |
| <b></b>  | 1 | 1 | Q <sub>t</sub>   | Q <sup>†</sup>   | Basculement |

EII2 RT2 UTM

Enseignant: Coulibaly S. 70758839

Etat mémoire

#### Symbole



J : entrée de mise à 1 K : entrée de mise à 0

Si les deux entrées sont au niveau haut (J=K=1) les sorties changent d'état (basculement) à chaque front montant d'horloge, il n'y a plus d'état d'indétermination

#### b) Bascule JK Maître-Esclave

Il est possible d'avoir pour les bascules JK un état indéterminé si la durée de l'impulsion d'horloge est plus longue que le temps de propagation. Dans ce cas lorsque l'on applique une impulsion d'horloge, la sortie basculera, après un temps de propagation "tp". Mais vu que les signaux d'entrées sont encore actifs, les sorties tendent à hésiter entre les états 0 et 1, ce qui fait que l'état de la bascule est indéterminé à la fin de l'impulsion.

Pour éviter cet inconvénient, on a recours à la bascule JK Maître-Esclave. Elle est obtenue à partir de la bascule RST maître-esclave avec rétroaction des sorties sur les entrées.



#### Table de fonctionnement

| J | K | φ | $Q_{t+1}$ | Q <sub>t+1</sub> |
|---|---|---|-----------|------------------|
| 0 | 0 | 0 |           |                  |
| 0 | 0 | 1 |           |                  |
| 0 | 1 | 0 |           |                  |
| 0 | 1 | 1 |           |                  |
| 1 | 0 | 0 |           |                  |
| 1 | 0 | 1 |           |                  |
| 1 | 1 | 0 |           |                  |
| 1 | 1 | 1 |           |                  |

Exemple de circuit intégré bascule JK : 74C73, 74C76

#### Fonctionnement:

- J est l'entrée de mise à 1.
- K est l'entrée de mise à 0.
- Les entrées sont prises en compte sur les fronts montants de H.
- Les sorties changent d'état sur les fronts descendants de H.
- Si J = K = 1 les sorties changent d'état à chaque front descendant de H (diviseur par 2).

#### Table de vérité



| Eı      | ntré | es |    | Sorti            | es                |                   |  |  |  |
|---------|------|----|----|------------------|-------------------|-------------------|--|--|--|
| CLK     | J    | K  | Qn | Q <sub>n+1</sub> | /Q <sub>n+1</sub> |                   |  |  |  |
| F.actif | 0    | 0  | 0  | 0                | 1                 | Mémorisation      |  |  |  |
|         | 0    | 0  | 1  | 1                | 0                 | Memorisation      |  |  |  |
|         | 0    | 1  | 0  | 0                | 1                 | Mise à zéro       |  |  |  |
|         | 0    | 1  | 1  | 0                | 1                 | wise a zero       |  |  |  |
|         | 1    | 0  | 0  | 1                | 0                 | Mise à un         |  |  |  |
|         | 1    | 0  | 1  | 1                | 0                 | wise a un         |  |  |  |
|         | 1    | 1  | 0  | 1                | 0                 | Basculement       |  |  |  |
|         | 1    | 1  | 1  | 0                | 1                 | (complémentation) |  |  |  |

Equation :  $Q_{n+1} = \overline{JQ} + \overline{KQ}$ 

Exemple de CI:

74XX109: Bascules JK à front montant

Les entrées de forçage (entrées asynchrones)
Les bascules disposent d'entrées de forçage :
Preset (mise à 1) souvent notée P
Reset (mise à 0) souvent notée C (clear)

Ces entrées permettent de mettre la sortie à 1 niveau choisi (1 ou 0) indépendamment de l'état des entrées.

| Preset | Clear | Н        | Q               |
|--------|-------|----------|-----------------|
| 0      | 0     | X        | Indétermination |
| 0      | 1     | X        | Mise à 0        |
| 1      | 0     | X        | Mise à 1        |
| 1      | 1     | <b>†</b> | Normal          |



Enseignant: Coulibaly S. 70758839

#### .6 La bascule D Maître-Esclave

BASCULE « D » DE TYPE MAÎTRE-ESCLAVE



#### **Bascule RST Maître-Esclave**

Le schéma d'une bascule RST maître-esclave est donné par la figure ci-dessous :



# III. Les compteurs

#### 1. Définitions et caractéristiques

- Compteur : un compteur est un circuit séquentiel comportant n bascules décrivant au rythme d'une horloge un cycle de comptage régulier ou quelconque d'un maximum de 2<sup>n</sup> combinaisons.
- Etat, Modulo : la combinaison de sortie d'un compteur est appelé état, et le nombre d'états possibles d'un compteur est appelé modulo.

Les compteurs binaires peuvent être classés en deux catégories :

- les compteurs asynchrones : les bascules constituant le compteur n'ont pas le même signal d'horloge.
- les compteurs synchrones : les bascules constituant le compteur sont commandées par le même signal d'horloge.

#### Caractéristiques générales des compteurs :

- · Commande d'horloge (synchrone ou asynchrone)
- · Sens de comptage (compteurs ou décompteurs)
- · Capacité de comptage (modulo)
- Code de comptage (les compteurs en binaire naturel, les compteurs BCD, les compteurs « décimaux » (ou à décade), les compteurs en Code Gray
- · Vitesse de comptage
- · Le mode de comptage
- · Possibilité de présélection

#### 2. Les compteurs asynchrones

#### a) Principe

Ils utilisent le principe des diviseurs de fréquence par 2, montés en cascade. La sortie d'un tel dispositif oscille entre 0 et 1 à chaque front actif de l'horloge. (Toggle) Réalisation d'un diviseur de fréquence : à l'aide de bascules D ou de JK

· Avec une bascule D (diviseur par 2): D relié à Q



Avec une bascule JK (diviseur par 2): avec J=K=1



#### b. Compteurs /décompteurs à cycle complet

synthèse de compteurs modulo 2<sup>n</sup>

Principe:

Placer n bascules câblées en diviseur de fréquence en cascade en reliant :

- Qi à l'horloge de la i + 1<sup>ème</sup> bascule pour des bascules à front descendant.
- $\overline{Q}_i$  à l'horloge de la i + 1 ème bascule pour des bascules à front montant

Les sorties  $Q_0, Q_1, ..., Q_{n-1}$  permettent de compter en binaire.  $Q_0$  (LSB)  $Q_{n-1}$  (MSB)

synthèse de décompteurs modulo 2<sup>n</sup>

Soit on réalise un compteur asynchrone modulo  $2^n$  et on prend comme sortie  $\overline{Q_0}$ ,  $\overline{Q_1}$ ,...,  $\overline{Q_{n-1}}$ . Soit, on inverse la règle de cascade pour obtenir le décomptage sur les sorties  $Q_0, Q_1, ..., Q_{n-1}$ 

- la sortie Qi est reliée à l'horloge de la i + 1 ème bascule pour des bascules à front montant
- la sortie  $\overline{Q_i}$  est reliée à l'horloge de la i + 1 ème bascule pour des bascules à front descendant

#### **Exemples**



O <u>A l'aide de bascules JK.</u> (Ex: compteur asynchrone à 4 bits, déclenché sur les fronts montants de l'horloge).



#### c. Compteurs /décompteurs à cycle incomplet $< 2^n$

#### Principe

On réalise un compteur modulo 2<sup>n</sup> et l'on se sert des entrées de forçages (entrées asynchrones : Clear et Preset) pour interrompre le cycle.

Exemple d'utilisation du Clear : compteur 0, 1, 2, 0, ...

Le comptage doit être interrompu ; on détecte l'état « 3 » ce qui activera la mise à 0 des bascules d'où Clear  $_0$ =Clear  $_1$  =  $Q_1$ ,  $Q_0$  si les entrées asynchrones sont actives au niveau bas.



Exemple d'utilisation du Preset : compteur 1, 2, 3, 1, ...

Il faut démarrer le cycle à 1 ; on détecte l'état 0 ce qui activera la mise à 1 de la première bascule pour passer à l'état 1 d'où  $P_0 = \overline{Q_0} \, \overline{Q_1} = \overline{Q_1} + \overline{Q_0}$  si les entrées asynchrones sont actives au niveau bas.

#### d. Inconvénients des compteurs asynchrones

Les inconvénients proviennent de l'asynchronisme. L'horloge n'est appliquée qu'à la 1ère bascule.

Ainsi, il ne peut y avoir de transitions simultanées sur l'ensemble des sorties. Des états indésirables apparaissent pendant le temps de propagation total de l'information de l'horloge à la dernière sortie. Ce temps de propagation maximal correspond à n.tp (n étant le nombre de bascules, et tp étant le temps de propagation [tpLH ou tpHL] d'une bascule. On ne peut donc pas les utiliser à des fréquences élevées.

#### 3. Les compteurs/décompteurs synchrones

Le changement d'état des sorties se fait simultanément et non en cascade, et ce parce que les impulsions d'avancements sont envoyées en même temps sur les entrées d'horloge de toutes les bascules.

#### a) La cellule de base et table de transition

Le comptage implique un changement d'état des sorties des bascules (Qi passe de 0 à 1 et vice-versa). La table de transition nous fournit l'état des entrées permettant le basculement de 0 à 1 ou de 1 à 0 des sorties des bascules (JK et D).

Table de transition

| В  | ascule 1  | D |    | Bascul    | e JK | Bascule T |    |           |   |
|----|-----------|---|----|-----------|------|-----------|----|-----------|---|
| Qn | $Q_{n+1}$ | D | Qn | $Q_{n+1}$ | J    | K         | Qn | $Q_{n+1}$ | T |
| 0  | 0         | 0 | 0  | 0         | 0    | X         | 0  | 0         | 0 |
| 0  | 1         | 1 | 0  | 1         | 1    | X         | 0  | 1         | 1 |
| 1  | 0         | 0 | 1  | 0         | X    | 1         | 1  | 0         | 1 |
| 1  | 1         | 1 | 1  | 1         | X    | 0         | 1  | 1         | 0 |

#### b) Démarche pour la synthèse de compteurs /décompteurs synchrones

La réalisation d'un compteur / décompteur binaire passe par les étapes suivantes :

- · Détermination du nombre bascules
- · Détermination des états des sorties Qi du compteur / décompteur
- · Détermination des états des entrées Ji et Ki (ou Di ou Ti) correspondant
- Déterminer les tableaux de Karnaugh des Ji et Ki (ou Di ou Ti)
- · Simplification des équations de Ji et Ki (ou Di ou Ti)
- · Logigramme du compteur / décompteur correspondant

#### c) Synthèse d'un compteur synchrone modulo 8 à l'aide de bascule JK.

Nombre de bascules =  $3 \text{ car } (8 = 2^3)$ 

Etat des sorties (en décimal): 01234567

| N | Qc | Qb | Qa | Jc | Kc | Jb | Kb | Ja | Ka |
|---|----|----|----|----|----|----|----|----|----|
| 0 | 0  | 0  | 0  | 0  | х  | 0  | х  | 1  | х  |
| 1 | 0  | 0  | 1  | 0  | х  | 1  | х  | X  | 1  |
| 2 | 0  | 1  | 0  | 0  | х  | X  | 0  | 1  | х  |
| 3 | 0  | 1  | 1  | 1  | X  | X  | 1  | X  | 1  |
| 4 | 1  | 0  | 0  | х  | 0  | 0  | X  | 1  | х  |
| 5 | 1  | 0  | 1  | X  | 0  | 1  | X  | x  | 1  |
| 6 | 1  | 1  | 0  | Х  | 0  | X  | 0  | 1  | х  |
| 7 | 1  | 1  | 1  | х  | 1  | X  | 1  | X  | 1  |

Qa = LSB

Equations: (des entrées J et K obtenues par KARNAUGH).

$$JA = KA = 1$$
  
 $JB = KB = Qa$   
 $JC = KC = Qa \cdot Qb$ 

#### Schéma:



### 4. Compteurs / décompteurs programmables

- Compteur pré-réglable 74160, 74161, 74162, 74163
- L'état initial du compteur est réglable à l'aide des entrées D1, D2, D3, D4;
- Validation : elle permet de verrouiller le compteur.
- RAZ synchrone : indépendant de l'horloge.
- RAZ asynchrone : 000 est obtenu au coup d'horloge suivant l'instant ou clear est porté à l'état actif 0.
- > Compteur réversible pré-réglable 74193
- > Compteurs-Décompteurs décimaux programmable CD4510

Exemple de compteurs intégrés

Décades de compteurs synchrones : SN7490A, SN74L90, SN74L590 Compteurs asynchrones modulo 16 : SN7493A, SN74L93A, SN74L593A

Compteurs asynchrones à cycle incomplet (0 à 11) diviseur par 12 : SN7492A, SN74LS92A

# IV. Les registres à décalage

#### 1. Définition

Registre : ensemble de n bascules synchronisées permettant de stocker momentanément une information sur n bits. Dans un registre à décalage les bascules sont interconnectées de façon à ce que l'état logique de la bascule de rang i puisse être transmis à la bascule de rang i+1 (ou i-1) quand un signal d'horloge est appliqué à l'ensemble des bascules. L'information peut être chargée de deux manières dans ce type de registre.

- Entrée parallèle : En général une porte d'inhibition est nécessaire pour éviter tout risque de décalage pendant le chargement parallèle.
- Entrée série : l'information est présentée séquentiellement bit après bit à l'entrée de la première bascule. A chaque signal d'horloge un nouveau bit est introduit pendant que ceux déjà mémorisés sont décalés d'un niveau dans le registre.

# 2. Applications

- conversion série-parallèle d'une information numérique ;
- opérations de multiplications (1 décalage à gauche) et divisions (1 décalage à droite) par deux ;
- ligne à retard numérique ;
- mémoires à accès séquentiel



## a) Registre à écriture série et lecture série



Après 4 autres cycles d'horloge, les 4 bits sont déplacés vers la sortie. Leur application est essentiellement le calcul arithmétique binaire. CLK est alors l'entrée de décalage.

Application : mise en tampon de données.

# b) Registre à écriture série et lecture parallèle



Lorsque l'entrée est stockée, chaque bit apparaît simultanément sur les lignes de sortie. Le registre à décalage est utilisé comme convertisseur série-parallèle. Il est nécessaire à la réception lors d'une transmission série.

#### c) Registre à écriture parallèle et lecture série

Utilisé comme convertisseur parallèle-série, il est nécessaire à l'émission lors d'une transmission série.



Chargement quand L=0; décalage quand S=1;

# d) Registre à écriture et lecture parallèles

Tous les bits du mot à traiter sont écrits (entrée écriture E=1), ou lus, (entrée lecture L=1), simultanément.

• stockage en parallèle et transfert en parallèle d'un mot de 4 bits.



# 3. Etude des registres à décalage : 74164 et 74165

#### a) ANALYSE D'UN REGISTRE SÉRIE - PARALLÈLE INTÉGRÉ : LE 74164

Le circuit intégré **74164** est un registre à décalage à deux entrées séries et huit sorties parallèles ayant une entrée d'horloge (**CK**) et une entrée asynchrone de remise à zéro générale prioritaire (**CLR**). Le brochage et la table de vérité de ce circuit est donné par la figure ci-dessous :



|     | ENTF     | REES |   | SORTIES           |     |     |     |     |     |     |     |
|-----|----------|------|---|-------------------|-----|-----|-----|-----|-----|-----|-----|
| CLR | СК       | Α    | В | Q1                | Q2  | Q3  | Q4  | Q5  | Q6  | Q7  | Q8  |
| 0   | Х        | Х    | Х | 0                 | 0   | 0   | 0   | 0   | 0   | 0   | 0   |
| 1   | 0        | ×    | Х | PAS DE CHANGEMENT |     |     |     |     |     |     |     |
| 1   | <b>†</b> | 1    | 1 | 1                 | Q1n | Q2n | Q3n | Q4n | Q5n | Q6n | Q7n |
| 1   | <b>↑</b> | 0    | × | 0                 | Q1n | Q2n | Q3n | Q4n | Q5n | Q6n | Q7n |
| 1   | <b>†</b> | Х    | 0 | 0                 | Q1n | Q2n | Q3n | Q4n | Q5n | Q6n | Q7n |

Enseignant: Coulibaly S. 70758839

#### NOTE:

Les appellations Q1n, Q2n, Q3n, etc... qui apparaissent dans la table de vérité du circuit intégré 74164 vous sont probablement inconnues. Ces appellations signifient simplement que la sortie considérée possède l'état que possédait la bascule précédente avant le coup d'horloge. Par exemple, dans la 3ème ligne de la table (lorsque A et B sont à 1), nous lisons dans la colonne Q2 l'état Q1n, cela signifie donc que Q2 est à l'état où était Q1 avant le coup d'horloge qui a fait passer Q1 à 1.

# b) ANALYSE D'UN REGISTRE PARALLÈLE - SÉRIE ASYNCHRONE INTÉGRÉ : LE 74165 Le circuit intégré 74 165 est un registre à décalage 8 bits à une entrée série (ES) et une sortie (Q8). Il possède huit entrées parallèles (E1 à E8), une entrée de commande de décalage et chargement asynchrone (SHIFT / LOAD), une entrée d'horloge (CK) et une entrée d'inhibition (CK INHIBIT). Il est à noter que ces deux entrées CK et CK INHIBIT sont interchangeables.

Le brochage de ce circuit intégré est donné à la figure 12, tandis que la figure 13 donne sa table de vérité.



Fig. 12. - Brochage du circuit intégré 74165.

|                | ENTREES |          |    |    |    |    |    |    |    | Sort<br>inte | ties<br>rnes | Sorti<br>Exte |       |       |            |
|----------------|---------|----------|----|----|----|----|----|----|----|--------------|--------------|---------------|-------|-------|------------|
| SHIFT/<br>LOAD |         | ск       | ES | E1 | E2 | E3 | E4 | E5 | E6 | E7           | E8           | Q1            | Q2    | Q8    | <b>Q</b> 8 |
| 0              | х       | Х        | х  | E1 | E2 | E3 | E4 | E5 | E6 | E7           | E8           | E1            | E2    | E8    | Ē8         |
| 1              | 0       | 0        | ×  | Х  | х  | х  | х  | х  | х  | х            | Х            | Pas           | de ch | anger | nent       |
| 1              | 0       | <b>†</b> | 1  | Х  | х  | х  | х  | х  | х  | х            | х            | 1             | Q1n   | Q7n   | Q̄7n       |
| 1              | 0       | <b>†</b> | 0  | х  | х  | х  | х  | х  | Х  | х            | х            | 0             | Q1n   | Q7n   | Ō7n        |
| 1              | 1       | Х        | Х  | Х  | Х  | Х  | Х  | Х  | Х  | Х            | Х            | Pas           | de ch | anger | nent       |

Fig. 13. - Table de vérité du circuit intégré 74165.

# 4. Le registre universel 74XX95

Le registre universel permet quatre modes de fonctionnement commandés par deux variables 51 et 52.

| S1 | S2 | Mode                    |
|----|----|-------------------------|
| 0  | 0  | Chargement parallèle    |
| 0  | 1  | Décalage à droite       |
| 1  | 0  | Décalage à gauche       |
| 1  | 1  | Inhibition de l'horloge |