# COMP225 - 디지털 설계 및 실험 Project 보고서

2019118024 백종인

## Index

- 1. C++ Code Source
- 2. Verilog Code Source
  - Design & Code Description
  - Result
  - Data Path
  - Synthesis
- State 의 변화로 코딩을 구성하지 않아 fsm은 생략하였습니다.

- 1. C++ Code Source Description
- (1) length가 128 (512bit) 인 문자열을 입력으로 받습니다.
- (2) 문자열을 하나씩 Char로 parsing하여 16진수로 변환후에 배열 M에 넣습니다.
  - M은 32bit형의 배열입니다.

```
string str;

cin >> str;

uint32_t W[80];
uint32_t M[129];

for (int i = 0; i < 128; i++) {
    M[i] = convert(str[i]);
}</pre>
```

(3) 입력 값으로 채울 수 있는 W[O] ~ W[15] 값을 채웁니다.

W는 배열마다 1개의 Word 로 되어있습니다. (32bit)

M에서 길이 8의 단위로 가져와 1Word를 만듭니다.

이때 각 숫자의 가중치가 다르기 때문에 shift를 해주어야 합니다.

//

Ex> 1011\_0011-> 0001 0000 0001 0001 \_ 0000 0000 0001 0001 입니다.

M의 저장되어 있는 16진수 값들은 32bit로 저장되어 있기에, 가장 앞의 1이라고 하면

LIEŁ.

//

가중치에 맞게 Left Shift를 해주고 마지막으로 OR연산을 진행해주어 1개의 Word를 완성시킵니다.

(4) 이후에 W[16] ~ W[79] 까지는 SHA1의 알고리즘에 따라 계산합니다.

단, 이때는 rotate\_shift 라는 연산이 진행되는데 Define 함수로 지정하여 사용해줍니다.

```
for (int i = 16; i < 80; i++) {
    W[i] = (W[i - 3] ^ W[i - 8] ^ W[i - 14] ^ W[i - 16]);
    W[i] = rotate_shift(1, W[i]);
}</pre>
```

```
//bits : 옮길 amount , word : 변수
#define rotate_shift(bits,word) (((word) << (bits)) | ((word) >> (32-(bits))))
```

(5) 소기 a, b, c, d, e 값을 소기화 해줍니다. 값은 배열 h에 저장해 두었습니다

```
uint32_t a = h[0];
uint32_t b = h[1];
uint32_t c = h[2];
uint32_t d = h[3];
uint32_t e = h[4];
```

(6) 총 80번의 연산을 진행하면서 최종 a, b, c, d, e 값을 도출합니다. 연산은 기본 SHA1알고리즘을 따르며 연산 20번마다 제정된 k값을 설정해줍니다.

```
//a, b, c, d, e 값 검사
for (int i = 0; i < 80; i++) {
    if (0 <= i && i <= 19) {
        f = (b \& c) | ((\sim b) \& d);
        k = 0x5A827999;
    else if (20 <= i && i <= 39) {
        f = b ^ c ^ d;
        k = 0x6ED9EBA1;
    else if (40 <= i && i <= 59) {
        f = ((b \& c) | (b \& d) | (c \& d));
        k = 0x8F1BBCDC;
    else if (60 <= i && i <= 79) {
        f = b \wedge c \wedge d;
        k = 0xCA62C1D6;
    uint32_t temp = (rotate_shift(5, a) + f + e + k + W[i]);
    e = d;
    d = c;
    c = rotate_shift(30, b);
    b = a;
    a = temp;
```

(7) 최종적으로 계산된 a, b, c, d, e 값과 초기값을 더해줘서 최종 output을 만들어 냅니다.

● 디버깅 코드까지 포함하여 출력한 결과

# 2. Verilog Code Source Description

# 변수 및 벡터 설명

# Input

- [511:0] SHA1IN: 512bit의 입력 값
- CLK: 주기적으로 반복되는 clock (posedge)
- START: Operation을 시작하는 신호 (1Cycle 유제)
- nRST: Reset 신호 (negedge), 0이 들어오면 초기화 된다.

# Output

- [159:0] SHA10UT: 160bit의 출력 값
- DONE: Operation이 끝났음을 알리는 신호 (1Cycle 유제)

### In sha1 module

- [31:0] W [79:0] : 32bit의 워드를 저장할 수 있는 벡터 배열
- [31:0] H [4:0]: 초기 A, B, C, D, E 에 들어가는 값 저장
- State: START 신호가 들어왔었는지 저장용
- [7:0] t: rotation shift용 reg
- (1) Input으로 512bit의 SHA1IN을 입력 받습니다.

```
3 ─ module sha1(SHA1IN, SHA1OUT, CLK, nRST, START, DONE);
5 : //in module -> input : net
6
     input [511:0]SHA1IN; // 512bit input
7 :
     input CLK, nRST, START;
8
9 ;
     //in module -> output : reg or net
10 | output [159:0] SHA10UT;
11 :
     output DONE;
     reg [159:0] SHA10UT;
12 :
13
     reg DONE;
14 :
15 reg [31:0] W[79:0];
16 reg [31:0] H[4:0];
17 :
     reg state;
18 :
```

(2) 1Word (32bit) 찍 Parsing하여 W[0] ~ W[15]를 채워 넣습니다.

```
Jb !
37 ⊜ initial
38 ⊝ begin
     W[0] = SHA1IN[511:480];
40 \div W[1] = SHA1IN[479:448];
41 : W[2] = SHA1IN[447:416];
42 : W[3] = SHA1IN[415:384];
43 W[4] = SHA1IN[383:352];
44 | W[5] = SHA1IN[351:320];
45 : W[6] = SHA1IN[319:288];
46 !
     W[7] = SHA1IN[287:256];
     W[8] = SHA1IN[255:224];
47
48 :
      W[9] = SHA1IN[223:192];
      W[10] = SHA1IN[191:160];
49 ;
     W[11] = SHA1IN[159:128];
50
51 : W[12] = SHA1IN[127:96];
52 :
     W[13] = SHA1IN[95:64];
53 \mid W[14] = SHA1IN[63:32];
54 \div W[15] = SHA1IN[31:0];
55 🖨 end
56
```

(3) 이후 지정된 식으로 W[16] ~ W[79] 또한 계산합니다.

```
66 integer i:
67 🖨 always@(posedge CLK && START)
68 :
69 ⊝ begin
70 \ominus for(i = 16; i < 80; i = i + 1)
71 🗇
          begin
72 |
              W[i] = W[i-3] ^ W[i-8] ^ W[i-14] ^ W[i-16];
73
              W[i] = (W[i] \ll 1) \mid (W[i] \gg (32 - 1)); //rotate shift
74 🖨
          end
75 :
76 ⊝ end
77
```

(4) 초기 A, B, C, D, E 값을 설정해줍니다.

- 초기값은 H벡터에 배열형태로 저장되어 있습니다.

```
29 begin

30 H[0] = 32'h67452301;

31 H[1] = 32'hEFCDAB89;

32 H[2] = 32'h98BADCFE;

33 H[3] = 32'h10325476;

34 H[4] = 32'hC3D2E1F0;

35 end
```

(5) START 신호가 들어오면 posedge CLK 일때마다 Operation 1개를 실행합니다. Operation을 수행할 때 마다 F값을 계산해주며 A, B, C, D, E 또한 갱신됩니다.

```
always@(posedge CLK && state) // excute toperation when CLK is posedge
    begin
            if(0 <= t && t<=19)
                begin
                    F = (B \& C) | ((~B) \& D);
                     K = 32^{\circ}h5A827999;
                 end
            else if(20 <= t && t <= 39)
                 begin
                    F = B \cap C \cap D;
                     K = 32^{\circ}h6ED9EBA1:
                 end
            else if(40 <= t && t<=59)
                 begin
                     F = ((B \& C) | (B \& D) | (C \& D));
                     K = 32^{\circ}h8F1BBCDC;
                 end
            else if(60<= t && t<=79)
                 begin
                     F = (B \cap C \cap D);
                     K = 32^{\circ}hCA62C1D6;
                 end
            temp = (A << 5) | (A >> (32-5));
            temp = temp + F + E + K + W[t];
            E = D;
            D = C;
            C = (B \ll 30) \mid (B >> (32-30));
            B = A)
            A = temp;
            t = t+8'b0000_0001;
```

(6) 최종적으로 계산된 A  $\sim$  E 값과 초기 A  $\sim$  E 값을 각각 더하여서 SHA10UT 값을 만들어 냅니다. 이때 최종 계산이 끝남과 동시에 DONE 신호를 띄웁니다.

end // end of Always

```
⊕ always@(posedge CLK)
1  begin
2 if (t==80 && DONE == 0)
3 ⊝
        begin
            H[0] = H[0] + A;
4
5
            H[1] = H[1] + B;
            H[2] = H[2] + C;
6
7
            H[3] = H[3] + D;
             H[4] = H[4] + E;
8
9
             DONE = 10
0
             SHA10UT = \{H[0], H[1], H[2], H[3], H[4]\};
1
2 🖨
         end
3 ⊝ end
A -
```

#### 2-1 Result



INPUT (512 bit)

OUTPUT (160 bit)

A94A8FE5 CCB19BA6 1C4C0873 D391E987 982FBBD3

# 2-2 Data Path



# 2-3 Synthesis

# - Power



## - Timing



## - Schematic

