

中兴通讯技术 ZTE Technology Journal ISSN 1009-6868,CN 34-1228/TN

# 《中兴通讯技术》网络首发论文

题目: 基于存算一体集成芯片的大模型专用硬件架构

作者: 何斯琪,穆琛,陈迟晓

网络首发日期: 2024-04-09

引用格式: 何斯琪,穆琛,陈迟晓.基于存算一体集成芯片的大模型专用硬件架构

[J/OL]. 中兴通讯技术. https://link.cnki.net/urlid/34.1228.tn.20240407.1932.006





网络首发:在编辑部工作流程中,稿件从录用到出版要经历录用定稿、排版定稿、整期汇编定稿等阶段。录用定稿指内容已经确定,且通过同行评议、主编终审同意刊用的稿件。排版定稿指录用定稿按照期刊特定版式(包括网络呈现版式)排版后的稿件,可暂不确定出版年、卷、期和页码。整期汇编定稿指出版年、卷、期、页码均已确定的印刷或数字出版的整期汇编稿件。录用定稿网络首发稿件内容必须符合《出版管理条例》和《期刊出版管理规定》的有关规定;学术研究成果具有创新性、科学性和先进性,符合编辑部对刊文的录用要求,不存在学术不端行为及其他侵权行为;稿件内容应基本符合国家有关书刊编辑、出版的技术标准,正确使用和统一规范语言文字、符号、数字、外文字母、法定计量单位及地图标注等。为确保录用定稿网络首发的严肃性,录用定稿一经发布,不得修改论文题目、作者、机构名称和学术内容,只可基于编辑规范进行少量文字的修改。

出版确认: 纸质期刊编辑部通过与《中国学术期刊(光盘版)》电子杂志社有限公司签约,在《中国学术期刊(网络版)》出版传播平台上创办与纸质期刊内容一致的网络版,以单篇或整期出版形式,在印刷出版之前刊发论文的录用定稿、排版定稿、整期汇编定稿。因为《中国学术期刊(网络版)》是国家新闻出版广电总局批准的网络连续型出版物(ISSN 2096-4188,CN 11-6037/Z),所以签约期刊的网络版上网络首发论文视为正式出版。

网络首发时间:2024-04-09 11:00:42

网络首发地址: https://link.cnki.net/urlid/34.1228.tn.20240407.1932.006

基于存算一体集成芯片的大模型专用硬件架构

何斯琪,穆琛,陈迟晓 (复旦大学,中国 上海 200433)

#### 基金项目:

国家自然科学基金(62322404); 复旦-中兴通讯强计算架构研究联合实验室"存算一体架构研究项目"

#### 摘要:

目前以 ChatGPT 为代表的人工智能(AI)大模型在参数规模和系统算力需求上呈现指数级的增长趋势。深入研究了大型模型专用硬件架构,详细分析了大模型在部署过程中面临的带宽问题,以及这些问题对当前数据中心的重大影响。提出采用存算一体集成芯片架构的解决方案,旨在缓解数据传输压力,同时提高大模型推理的能量效率。此外,还深入研究了在存算一体架构下轻量化-存内压缩协同设计的可能性,以实现稀疏网络在存算一体硬件上的稠密映射,从而显著提高存储密度和计算能效。

#### 关键词:

大模型; 存算一体; 集成芯粒; 存内压缩

Large Model Specific Hardware Architecture Based on Integrated Compute-in-Memory Chips HE Siqi, MU Chen, CHEN Chixiao

(Fudan University, Shanghai 200433, China)

#### **Abstract:**

Currently, AI models represented by ChatGPT are showing an exponential growth trend in parameter size and system computing power requirements. The dedicated hardware architecture for large models is studied, and a detailed analysis of the bandwidth bottleneck issues faced by large models during deployment is provided, as well as the significant impact of this challenge on current data centers. To address this issue, a solution of using integrated compute-in-memory chiplets has been proposed, aiming to alleviate data transmission pressure and improve the energy efficiency of large-scale model inference. In addition, the possibility of lightweight in-memory compression collaborative design under the in-memory computing architecture is studied, in order to achieve dense mapping of sparse networks on the integrated in-memory computing architecture hardware, thereby significantly improving storage density and computational energy efficiency.

# **Keywords:**

large language model; compute-in-memory; chiplet; in-memory compression

引用格式:何斯琪,穆琛,陈迟晓.基于存算一体集成芯片的大模型专用硬件架构 [J].中兴通讯技术,2024,30(2):xx-xx.

Citation: HE S Q, MU C, CHEN C X. Large model specific hardware architecture based on integrated compute-in-memory chips [J]. ZTE technology journal, 2024, 30(2): xx-xx.

近年来,基于注意力机制的大型语言模型 (LLM) [1]取得了显著成功。与此同时,模型尺寸在迅速增长,如图 1 所示,每两年模型尺寸增长 240 倍,而相应的算力需求则增长近750 倍。与此同时,硬件每两年 3.1 倍的发展速度<sup>[2]</sup>已逼近物理极限,进入了技术发展的瓶

颈期。传统的超大规模和超大面积的单芯片系统级芯片(SoC)方案面临着利用率低、良率低、验证复杂度高、设计成本激增等一系列问题,同时集成电路制造已经达到了光刻掩膜版的最大面积上限。因此,大型模型的推理变得异常复杂且成本高昂,这成为当前研究和实际应用中需要解决的关键问题。



为了突破存储单元和计算单元之间的数据搬移的瓶颈,提高计算芯片能效,存算一体的专用芯片架构逐渐成为了神经网络计算芯片研究和大模型实际部署的重要前进方向。通过电路与架构的协同创新,存算一体架构试图打破存储器和计算器之间的壁垒,实现数据搬移效率的提高或数据搬移次数的减少,以期提高芯片的计算能效。

然而,目前已有的神经网络计算芯片可扩展性欠佳,无法完全适应大模型的推理需求。在上述背景下,处理器领域的巨头已经将目光投向了集成芯粒(Chiplet)这一新兴技术。集成芯粒技术最早由 UCSB 大学的谢源教授于 2017 年国际计算机辅助设计会议(ICCAD)上提出<sup>[4]</sup>。与单芯片 SoC 方案不同,集成芯粒方案通过将多个小颗粒芯片独立设计和实现,然后通过先进封装技术重新组装,从而完成系统上的功能集成。近年来,美国 Intel 公司、AMD公司、英伟达公司的服务器/数据中心芯片都已开始广泛采用集成芯粒方案<sup>[5-7]</sup>。这些方案将高性能计算核心设计为模块化芯片,通过 2.5D/3D 封装技术、高速片间互联技术和有源基板技术将计算核心芯片模块集成。在不明显增加设计复杂度的前提下,保证芯片的良率,延续了后摩尔时代芯片算力提升。这一趋势为硬件设计提供了更为灵活和高效的解决方案,以适应不断增长的大型模型算力需求。

# 1 大模型对数据中心的挑战

#### 1.1 集成芯片技术

以 ChatGPT 为代表的人工智能(AI)大模型在参数规模和系统算力需求上呈现出指数级的增长趋势。当前,能够支持大型模型的数据中心和超级计算机普遍采用以 xPU+主机内存缓冲器(HBM)集成芯片为核心的高性能处理器芯片系统。如图 2 所示,这些大算力芯片具备 P 级算力和 100 GB 级存储性能,例如 Nvidia H100 图形处理器(GPU)拥有 2 PFLOPS(每秒执行一千万亿浮点运算)的算力,AMD Instinct MI300 拥有 383 TFLOPS(每秒执行一兆浮点运算)的算力,华为昇腾 910 B 则具备 256 TFLOPS 算力等。传统的超大规模和超大面积的单芯片 SoC 方案已经面临着诸多问题,包括利用率低、良率低、验证复杂度高以及设计成本激增等。同时,集成电路制造已经达到了光刻掩膜版的最大面积上限,而 30.48 cm(12 寸)晶圆的掩膜也在光刻机的要求下存在上限,最大芯片设计面积为 858 mm²。在这样的背景下,单芯片 SoC 的算力进一步扩充空间受到限制,潜在的良率问题和面积限制使

得算力的提升变得更加困难。同时,自 2023 年起,美国进一步加强了针对中国芯片产业的出口限制,对总处理性能和算力密度超过超过规定的芯片实施了更加严格的管制。

为了缩小智能计算和处理器芯片技术上的差距,采用微纳架构工艺将多个芯片(粒)集成已经成为克服单芯片制造最大面积极限和芯片电路规模瓶颈的重要手段。不同于单芯片方案,集成芯片方案通过使用先进封装技术将多个小颗粒芯片组件组装在一起,实现了系统上的功能集成。这种方法将大型昂贵的 SoC 分解为更小、良率更高且更具成本效益的单芯片,同时也有助于缩短设计周期,降低成本。集成芯片技术已经成为高性能处理器的不可或缺的组成部分,而它正朝着 3D 多层堆叠、更多种类的芯片以及更大规模集成的方向发展。这一发展趋势的目标是进一步满足大型模型对硬件性能的不断增长的需求,适应日益增加的计算和处理任务。

| 排名               | 2023 新进超算一                     | 2023 新进超算二                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | 2022 Top 500 第一         | 2022 Top 500 第二  |
|------------------|--------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------|------------------|
| 超算中心             | Argonia<br>deciar<br>etal Etm  | BUSINE AND STATE OF THE STATE O | State FIX ITIER         |                  |
|                  | 美国 橡树岭 Frontier                | 美国 劳伦斯 EL CAPT                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | 美国 橡树岭 Frontier         | 日本 富岳 Fugaku     |
| 总算力              | 2 EFLOPS                       | 2 EFOPS                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | 1.102 EFLOP             | 0.442 EFLOP      |
| 芯片组              | Ponte Viecchio                 | MI300/300X                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | AMD Zen3+MI250X         | Fujistu<br>AF64x |
| 集成芯片<br>Chiplet数 | GPU+SRAM+HBM<br>+Act Int. (47) | CPU+GPU+HBM<br>+Acttive Int. (21)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | CPU: 9<br>智能计算: 2+HBMx8 | 1+HBMx4          |

CPU: 中央处理器

EFLOP: 每秒执行百亿亿次浮点计算

GPU: 图形处理器

HMB: 主机内存缓冲器

SRAM: 静态随机存取存储器

图 2 超算中心总算力和集成芯片数

# 1.2 大模型部署的带宽瓶颈

以图 3 中展示的拥有 70 亿参数的大型模型(LLAMa2-7B)为例,该大型模型的每一层 多头注意力都包括多个连续前馈(FCL)计算。与此相关的单层参数量达到 2.03 亿,而 32 层的参数总量达到 65 亿,占用整体系数和计算的 85%以上,远超过单一互补金属氧化物半导体(CMOS)芯片的片上存储空间。注意力模块的计算存储要求则相对较低,CPU/中等性能网络处理器(NPU)即可完成。在大型模型推理中,如果要满足每秒 1 万个令牌的实时要求,即令牌速率为 10 000 个/秒,对 GPU 的带宽需求将达到 64 Tbit/s,而当前的 HBM3 带宽仅为 0.8 Tbit/s。因此,对于十亿级以上规模的大型模型网络应用场景,现有的 GPU/TPU+DRAM 分离计算架构难以满足不断增长的模型参数传输带宽需求。

这种情况表明,随着大型模型的不断发展和应用场景的扩大,现有的硬件架构在满足大规模模型计算需求方面面临着巨大的挑战。具体而言,参数量巨大且算力要求高的大模型导致了计算和存储资源高需求的问题,而当前的 GPU/TPU+DRAM 结构的带宽限制使得数据传输方面的瓶颈日益显现。因此,未来的硬件设计和架构需不断创新,以适应快速增长的大型模型计算需求,提供更高效的数据传输和处理解决方案。



FC: 全连接层

LLAMa-7B: 拥有 70 亿参数的大型模型

TOPS: 处理器运算能力单位

图 3 LLAMa-7B 模型全连接层和注意力模块参数维度示意图

### 2 存算一体集成芯片的优势

### 2.1 缓解带宽瓶颈

经典存算一体的设计基于交叉阵列。根据欧姆定律和基尔霍夫定律,输入特征用存储阵列的字线上的电压表示,输出特征会表示为位线上的电流大小,因此能够一次性完成矩阵乘加操作。同时,由于在计算过程中仅进行输入输出的搬运,权重系数一直固定在存储阵列中,所以能够显著减少数据搬移开销。我们发现,如果采用 CPU+存算一体的组合的架构,相较于现有的 GPU/TPU + DRAM 分离计算架构(如图 4 所示),能够在相同的令牌速率和算力下,实现带宽的显著节约,达到 xPU+HBM 架构下 1 000+倍的水平。举例来说,当采用和第 1 节相同的令牌速率(10 000 个/秒)时,存算一体架构仅需 32~64 Gbit/s 的带宽,就能节省超过 1 000 倍的带宽。

另一方面,当单颗芯粒的算力达 10 TOPS,存储容量达到 200 MB 时,根据 12/14 nm 工艺估算,芯粒的计算电路面积约为 8 mm 3 存储面积约为 300 mm 3 此时实际的算力密度大约为 0.0325 TOPS/mm²。因此,存算一体集成芯片架构相对于传统的数据中心系统不仅在性能上取得了显著的提升,同时在所需的单芯粒接口速度远低于现有管控指标的前提下,为大规模模型的计算提供了更为可行的解决方案。



CPU: 中央处理器

DDR: 双倍速率同步动态随机存储器

DRAM: 远程直接内存访问

GPU: 图形处理器

HBM: 高速带宽存储器

NPU: 网络处理器

PCIE: 高速串行计算机扩展总线标准

RDMA: 远程直接数据存取

(a) 现有 GPU/TPU+ DRAM 分离计算架构 (b) CPU+存算一体架构 图 4 存算分离和存算一体架构对比

# 2.2 存边架构高并行度数据流

以图 3 所示 LLAMa 模型为例,我们对大模型全连接层算力和存储容量进行分析,其三层连续的全连接层网络的

算力需求为:  $(4\,096\times11\,008+11\,008\times4\,096+4\,096\times4\,096)\times32\times10\,k\times2\approx68\,TOP$ 存储容量为:  $(4\,096\times11\,008+11\,008\times4\,096+4\,096\times4\,096)\times32\approx3.4\,GB$ ,

即模型的算力需求与存储容量的比值为目标令牌速率,与网络大小无关。在数据中心中,令牌速率约为 1~10 000 个/秒,经典的卷积神经网络模型 ResNet-50 的算力与存储比为 4.1× 帧率 GOPS/25 MB = 164×帧率(GOPS/kB)),因此大模型的算力存储比远低于以卷积神经网络(CNN)为主的传统深度神经网络(DNN)模型的算力存储比。传统交叉阵列架构算力存储比为时钟频率 2。为适应大模型的算力存储比,我们提出了存边计算架构(COMB),即将乘加计算逻辑分布在片上权重缓冲静态随机存储器(SRAM)的边缘,算力存储比为时钟频率 2/存储深度。近存计算架构中广泛使用的数据流映射方法完全可以运用在存边计算架构中,权重在计算开始前预先加载在 COMB 宏中,权重沿输入通道方向切块后,可以展平存入 COMB 宏的不同列。同时我们可以利用多个 COMB Marco 电路提高输出通道方向的并行度,完成空间并行计算。

#### 2.3 存算一体技术分类

目前业界已有一些存储颗粒形态的存边计算商业实现方案。其中,包括海力士(SK Hynix)提出的 AiM。AiM 的每颗 DRAM 芯粒含有 0.5 GB 的存储和 512 GFLOPS 的算力; 三星提出的 LPDDR5+存内计算(PIM)颗粒的峰值算力可达 102.4 GFLOPS,与 NPU 相比,该设计提升了 4.5 倍的算力,并节省了 72%的功耗。然而,高密度 DRAM 的工艺专用性强,与 CMOS 逻辑制造工艺的兼容性较差,且受制于读破坏和电荷泄漏,需要定期刷新存储。

传统嵌入式存储介质 SRAM 工艺下的微缩比例远低于逻辑微缩比例。考虑到光刻极限,单芯片的最大 SRAM 在 100 MB 量级,且难以发生剧变。因此在过去,集成度一直限制了 SRAM 存算一体的发展。但随着 2.5D/3D 堆叠技术的发展,代工厂有望在 SRAM 上实现更高的集成密度,实现投影面积上等效晶体管密度的提升。如图 5 所示,我们基于集成扇出(FanOut)工艺,将 4 颗 65 nm SRAM 存边计算芯粒集成为一体,实现了 SRAM 存边计算架构算力和存储容量的显著提升。对于超过 4 颗芯粒集成的情况,映射方法尚需优化以实现算力随着芯粒数量的线性增长。除此之外,另一种存储颗粒形态的存边计算实现方案是阻变存储器(RRAM)。RRAM 是一种能够通过改变二端器件的阻值来存储信息的技术,具有与 CMOS 工艺兼容性高、非易失、低读取功耗等特点。基于 1TnR 的 RRAM 存储器阵列通过三维堆叠技术,能够实现接近 DRAM 的高密度存储。这一技术趋势为存算一体提供了更为灵活和高效的解决方案。



MCM COMB processor using 4-chiplet



Microdiagram of 2.5D integrated fanout package

图 5 四芯粒 2.5D 集成 Fanout 封装<sup>[8]</sup>

### 3 轻量化-存内压缩的协同设计

# 3.1 稀疏网络在存算一体上的部署挑战

随着参数和算力需求的不断增加,大型模型网络的存算一体架构的部署面临更多的挑战。幸运的是,稀疏技术为这一问题提供了一种软硬件协同设计的解决方案。首先,通过对大型模型网络的全连接层进行权重修剪,能够显著减少在生成查询、键和值矩阵时的参数存储需求。其次,大型模型网络所特有的注意力稀疏性进一步减少了自我注意机制的计算和存储需求。然而,在加速稀疏模型的存算一体架构中,仍然存在一些问题。传统的存算一体架构通常以一个交叉杆的形式组织来支持阵列级的计算并行性。在将非结构化剪枝的权重矩阵映射到交叉杆时,存储单元仍然需要保留零值权重,以维持计算的同步性。相较之下,结构化剪枝技术与并行处理更为兼容,但这会降低网络准确性。为了应对这些挑战,我们提出了一种存内稠密权重系数存储方案和基于蝶形网络的存算一体稀疏提取的激活拓扑网络。

# 3.2 存内稠密权重系数存储

图 6 展示了模型权重系数稀疏化和稠密存储方案的流程。首先,权重向量被划分为不同的剪枝子组,每个子组具有相同的大小,并按照预定义的稀疏度进行修剪。为了确定稀疏率和剪枝子组的大小,我们在 Enwik-8 和 Text-8 任务上使用 12 层注意力模型。在通过全局修剪对网络进行稀疏化时,我们发现在剪枝子组大小为 32、修剪四分之三的权重时,网络性能保持不变。因此,我们将剪枝子组大小设置为 32,稀疏率设置为 75%,以进行稀疏前馈计算。随后,剪枝后的权重被压缩为密集向量和用二进制编码表示的比特掩码,后者可以指示稠密权重的原始位置。最后,根据比特掩码的信息,我们需要从原始输入中提取和路由那些未跳过的输入特征。这一过程实现了对稀疏权重的有效处理。最终的乘积是通过将这两个稠密向量相乘得到的。整个流程的顺序性和稳健性保证了功能的正确性和高效性。



图 6 稀疏-密集计算流程

### 3.3 基于蝶形网络的稀疏提取拓扑

我们运用蝶形网络来提取压缩后的稠密权重所对应的输入激活特征。如图 7 所示,红色的特征经过蝶形的拓扑网络后,被路由至右侧。这个蝶形网络基于传输管的实现,而传输管的控制信号由解码器实时产生。解码器逻辑接收稠密权重的比特掩码,然后生成控制比特以配置蝶形网络中数据分发的路径。解码机制主要包含两个操作,即前缀 pop 计数和左旋转补码(LRCW)。前缀 pop 计数扫描位掩码的序列,并输出当前位置之前 1 的总数。LRCW 是一个标准的左旋转,其唯一不同之处在于移位在任何时候都以补码形式表示。通过这样的操作,我们能够有效地处理比特掩码,从而实现对蝶形网络的灵活配置和输入特征的提取。



LRCW: 左旋转补码

图 7 蝶形数据路由网络

图 8 显示了采用 28 nm CMOS 工艺制造的芯片,该芯片工作频率高达 320 MHz,总功耗为 250.65 mW。考虑到网络稀疏性,该芯片的峰值性能为 3.3 TOPS。芯片面积 3.93 mm²,面积效率为 0.85 TOPS/m²。该芯片在生成查询、键和值矩阵和整体注意力方面分别实现了高达 11.83/25.22 TOPS/W 的系统能效。上述轻量化-存内压缩协同设计方案实现了稀疏网络在存算一体硬件上的稠密映射,显著提高存储密度和计算能效。



| 工艺节点            | 28 nm                |              |
|-----------------|----------------------|--------------|
| 精度              | INT8                 |              |
| 定制单元晶体管数目       | 8 T                  | 80 kB        |
| <b>上</b> 門平儿田仲目 | 10 T                 | 64 kB        |
| 数字静态随机存储器 96 kB |                      | 6 kB         |
| 芯片面积/mm²        | 3.93                 |              |
| 电压/V            | 0.64-1.03            |              |
| 频率/MHz          | 20-320               |              |
| 功耗/mW           | 8. 27-250. 65        |              |
| 延迟/ms           | Enwik8               | 841          |
| 進及/ilis         | Text8                | 896          |
| 峰值性能/TOPS       | 3.33@320 MHz, 1.03 V |              |
| 能量效率/(TOPS/W)   | 宏单元                  | 2. 52-32. 17 |
| 配里双华/(10f3/#)   | 系统                   | 1. 96-25. 22 |
| 面积效率(TOPS/mm²)  | 0.85                 |              |

AM: 注意力单元 FFM: 前馈单元 图 8 芯片照片和汇总表

#### 4 结束语

针对十亿级以上规模的大模型网络应用场景,目前的 GPU/TPU+DRAM 分离计算架构难以满足不断增长的系数数据传输带宽需求。为了缓解这一问题,存算一体的解决方案,特别是存边计算型的存储颗粒尤为重要,它们有望有效提高带宽。DRAM 存算因具有高密度的特点,SRAM 和 RRAM 因其具有高能效特点而备受关注。同时,存内压缩技术的应用可以实现稀疏网络在存算一体硬件上的稠密映射,从而同时提高存储密度和计算的能量效率。因此,在未来的发展中,矢量计算 CPU 与存算颗粒的结合有望成为大模型专用的硬件架构。这样的整合能够更好地应对大模型的计算需求,为数据中心芯片带来更为可持续和高效的解决方案。

# 参考文献

- [1] JIAO Y, HAN L, JIN R, et al. 7.2 A 12nm programmable convolution-efficient neural-processing-unit chip achieving 825TOPS [C]// 2020 IEEE International Solid- State Circuits Conference (ISSCC). IEEE, 2020: 136-140. DOI: 10.1109/ISSCC19947.2020.9062984
- [2] DEAN J. 1.1 The deep learning revolution and its implications for computer architecture and chip design [C]//2020 IEEE International Solid- State Circuits Conference (ISSCC). IEEE, 2020: 8-14. DOI: 10.1109/ISSCC19947.2020.9063049
- [3] LIU S W, LI P Z, ZHANG J S, et al. 16.2 A 28nm 53.8TOPS/W 8b sparse transformer accelerator with In-memory butterfly zero skipper for unstructured-pruned NN and CIM-based local-attention-reusable engine [C]//Proceedings of IEEE International Solid- State Circuits Conference (ISSCC). IEEE, 2023: 250-252. DOI: 10.1109/isscc42615.2023.10067360
- [4] STOW D, XIE Y, SIDDIQUA T, et al. Cost-effective design of scalable high-performance systems using active and passive interposers [C]//Proceedings of IEEE/ACM International

Conference on Computer-Aided Design (ICCAD). IEEE, 2017: 728-735. DOI: 10.1109/iccad.2017.8203849

- [5] GOMES W, KHUSHU S, INGERLY B D, et al. 8.1 Lakefield and mobility compute: a 3D stacked 10nm and 22FFL hybrid processor system in 12×12mm2, 1mm package-on-package [C]//2020 IEEE International Solid- State Circuits Conference (ISSCC). IEEE, 2020: 144-146. DOI: 10.1109/ISSCC19947.2020.9062957
- [6] NAFFZIGER S, LEPAK K, PARASCHOU M, et al. 2.2 AMD chiplet architecture for high-performance server and desktop products [C]//Proceedings of IEEE International Solid- State Circuits Conference (ISSCC). IEEE, 2020: 44-45. DOI: 10.1109/isscc19947.2020.9063103
- [7] SHAO Y S, CLEMONS J, VENKATESAN R, et al. Simba: scaling deep-learning inference with multi-chip-module-based architecture [C]//Proceedings of the 52nd Annual IEEE/ACM International Symposium on Microarchitecture. ACM, 2019: 44-45. DOI: 10.1145/3352460.3358302
- [8] ZHU H Z, JIAO B, ZHANG J S, et al. COMB-MCM: computing-on-memory-boundary NN processor with bipolar bitwise sparsity optimization for scalable multi-chiplet-module edge machine learning [C]//2022 IEEE International Solid-State Circuits Conference (ISSCC). IEEE: USA, 2022: 1-3. DOI: 10.1109/ISSCC42614.2022.9731657

#### 作者简介

何斯琪,复旦大学集成芯片与系统全国重点实验室在读硕士生;主要研究方向为面向大模型的存算一体 SOC 研究、深度学习的算法硬件协同设计;发表论文 6 篇。



穆琛,复旦大学集成芯片与系统全国重点实验室在读博士生;主要研究方向为基于易失性、非易失性存储器混合的存算一体 SOC 研究、通过算法架构电路协同的方式进行功耗及性能优化;发表论文 4 篇,提交专利申请 2 项。



陈迟晓, 复旦大学芯片与系统前沿技术研究院副研究员、集成芯片与系统全国重点实验室集

成芯片创新中心主任、国家优青、上海市青年科技启明星;研究方向包括人工智能芯片与系统、数模混合集成电路 EDA 以及先进封装、Chiplet 集成;主持国家自然科学基金委面上项目等;获上海市技术进步一等奖;发表论文 50 余篇,授权中国发明专利 9 项。



