# Programowalne układy cyfrowe

2014/2015

Prowadzący: mgr. Tomaszewski Grzegorz poniedziałek, 14:00

| Data oddania: | Ocena: |
|---------------|--------|
|---------------|--------|

Witold Olechowski 127517 Tomasz Marecik 127374

Zadanie: Projekt licznika rewersyjnego.

#### 1. Cel ćwiczenia:

Używając języka VHDL zrealizowad projekt licznika rewersyjnego dla dwóch możliwych wariantów:

- stan licznika wyświetlany na dwóch wyświetlaczach siedmiosegmentowych, zliczanie układu w górę oraz w dół sterowane za pomocą przełącznika suwakowego SW0, przycisk BUTTON1 źródłem zliczania impulsów
- stan licznika wyświetlany na dwóch wyświetlaczach siedmioseg<br/>mentowych, zliczanie układu w górę po wciśnięciu przycisku BUTTON1, natomiast zliczanie układu w dół po wciśnięciu przycisku BUTTON0

# 2. Pierwszy wariant realizacji zadania

Realizacja pierwszego wariantu polegała na połączeniu dwóch liczników modulo 10 do zliczania impulsów jedności i dziesiątek, odpowiednie przypisanie wejśd liczników skutkuje zwiększaniem się liczb na wyświetlaczu po ustawieniu przełącznika suwakowego w pozycji górnej, natomiast zmniejszaniu się wartości po ustawieniu przełącznika SW0 w pozycji dolnej. Zliczanie impulsów odbywa się poprzez wciskanie przycisku BUTTON1.



Rysunek 1: Schemat blokowy licznika dla pierwszego wariantu.

#### **Listing 1** Rewersyjny licznik modulo 10

```
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_unsigned.all;
use ieee.std_logic_arith.all;
entity mod10 is
    Port(outp : out std_logic_vector(3 downto 0);
        dir : in std_logic;
        carry: out std_logic;
        clr : in std_logic;
        clk : in std_logic);
end mod 10;
architecture Behavioral of mod10 is
signal temp : std_logic_vector(3 downto 0);
begin
process(clk,clr, dir)
begin
        if clr = '1' then
                 temp <= "0000";
                 carry <= '0';
        elsif rising_edge(clk) then
                 if dir = '1' then
                         if temp <= "1000" then
                                  temp \le temp+1;
                                  carry <= '0';
                         else
                                  temp <= "0000";
                                  carry <= '1';
                         end if;
                 elsif dir = '0' then
                                  if temp >= "0001" then
                                  temp <= temp - 1;
                                  carry <= '0';
                         else
                                  temp <= "1001";
                                  carry <= '1';
                         end if;
                 end if;
        end if;
        outp <= temp;
end process;
end Behavioral:
```

#### **Listing 2** Dekoder bcd na 7 segment

```
architecture Behavioral of decod is
begin
process (bcd)
BEGIN
case
      bcd is
        when "0000"=> segment7 <="00000011";
        when "0001"=> segment7 <="10011111";</pre>
                                                      11'
        when "0010"=> segment7 <="00100101";</pre>
                                                      ,2,
                                                      ,3,
        when "0011"=> segment7 <="00001101";</pre>
        when "0100"=> segment7 <="10011001";</pre>
                                                      4,
        when "0101"=> segment7 <="01001001";
                                                      25
        when "0110"=> segment7 <="01000001";
                                                      ,6,
        when "0111"=> segment7 <="00011111";
                                                      77
        when "1000"=> segment7 <="00000001";
                                                  -- '8'
        when "1001"=> segment7 <="00001001";
        -- stany wyzsze od 9 wygaczaja segement
        when others=> segment7 <="11111111";</pre>
end case;
end process;
end Behavioral;
```

#### 2.1. Przebiegi czasowe układu:

Na rysunkach 7, 3, 4, 5 zostały przedstawione przebiegi czasowe potwierdzające poprawne działanie licznika rewersyjnego dla pierwszego wariantu. Przycisk BT1 generuje kolejne impulsy zliczające, natomiast przełącznik suwakowy SW1 steruje kierunkiem zliczanych impulsów (góra, dół).



Rysunek 2: Przebiegi czasowe – zliczanie w dół (SW0=0)



Rysunek 3: Przebiegi czasowe – zliczanie w dół (SW0=0  $\longrightarrow$  SW0=1) zmiana pozycji przełącznika suwakowego SW0 przy skrajnych wartościach



Rysunek 4: Przebiegi czasowe – zliczanie w górę (SW0=1)



Rysunek 5: Przebiegi czasowe – zliczanie w górę (SW0=1  $\longrightarrow$  SW0=0) zmiana pozycji przełącznika suwakowego SW0 przy skrajnych wartościach

# 3. Drugi wariant realizacji projektu licznika

Realizacja drugiego wariantu polegała na połączeniu dwóch liczników modulo 10 do zliczania impulsów jedności i dziesiątek, odpowiednie przypisanie wejśd liczników skutkuje odpowiednio zwiększaniem się liczb na wyświetlaczu po wciśnięciu przycisku BUTTON1, natomiast zmniejszaniu się wartości po wciśnięciu przycisku BUTTON0.



Rysunek 6: Schemat blokowy licznika dla drugiego wariantu.

### **Listing 3** Rewersyjny licznik modulo 10

```
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_unsigned.all;
```

```
use ieee.std_logic_arith.all;
entity mod10_1 is
    Port ( outp : out std_logic_vector(3 downto 0);
                                 UP : in std_logic;
                                 clk : in std_logic;
                                 carry: out std_logic;
                                 clr : in std_logic;
                                 dir : out std_logic;
                                 DOWN : in std_logic);
end mod10_1;
architecture Behavioral of mod10_1 is
signal temp : std_logic_vector(3 downto 0);
 signal up1, dw1 : std_logic;
begin
process(clk,clr)
begin
        if clr = '1' then
                temp <= "0000";
                carry <= '0';
        elsif rising_edge(clk) then
                if (UP='1' and up1='0' and DOWN='0') then
                         dir <= '1';
                         if temp <= "1000" then
                                 temp \le temp+1;
                                 carry <= '0';
                         else
                                 temp <= "0000";
                                 carry <= '1';
                         end if;
                elsif (DOWN='1' and dw1='0' and UP='0') then
                                 dir <= '0';
                                 if temp >= "0001" then
                                 temp \leq temp - 1;
                                 carry <= '0';
                         else
                                 temp <= "1001";
                                 carry <= '1';
                         end if;
                end if;
        up1 \le UP;
        dw1 <= DOWN;
        end if;
        outp <= temp;
end process;
end Behavioral;
```



Rysunek 7: Przebiegi czasowe – zliczanie w dół (SW0=0)

## 4. Wnioski

Celem wykonywanego dwiczenia było zapoznanie się z zasadą działania licznika, oraz jego budową koniecznymi do realizacji dwóch wariantów licznika rewersyjnego w oprogramowaniu Quartus II. Przy wykorzystaniu języka VHDL utworzyliśmy nowy bloczek w postaci licznika modulo 10, odpowiednie połączenie dwóch takich elementów współpracującymi z dekoderami z poprzedniego projektu w efekcie umożliwiało zaobserwowanie poprawnego działania licznika rewersyjnego.

Odpowiedni amodyfikacja schematu blokowego wraz z kilkoma zmianami w kodzie VHDL umożliwiała realizację pierwszego wariantu. Utworzony projekt poddawaliśmy testom na poprawnośd działania, przeprowadzone symulacje są potwierdzeniem założeo projektowych. Ze względu na ograniczony czas przeznaczony na realizację projektu nie udało się zrealizowad drugiego wariantu, natomiast w wyniku analizy założeo w sprawozdaniu umieszczono możliwe sposoby realizacji pozwalających sfinalizowad założenia drugiej opcji.

## Literatura

[1] John Wiley and Sons Publishers. Digital Design, University of California, Riverside, 2007