



# NeuroMatrix® NM6403 Руководство пользователя

Версия 1.0



# Оглавление

| Предисловие                                                                         |      |
|-------------------------------------------------------------------------------------|------|
| 1 Введение                                                                          |      |
| 1.1 Общие характеристики и функциональные особенности                               |      |
| 2 Apxutektypa процессора NM6403                                                     |      |
| 2.1 ОБЩАЯ СТРУКТУРА ПРОЦЕССОРА NM6403: ОСНОВНЫЕ БЛОКИ И ШИНЫ                        |      |
| 2.2 ПРОГРАММНО ДОСТУПНЫЕ РЕГИСТРЫ                                                   |      |
| 2.3 ОРГАНИЗАЦИЯ ПАМЯТИ                                                              |      |
| 2.4 СПОСОБЫ АДРЕСАЦИИ ПАМЯТИ                                                        |      |
| 2.5 СИСТЕМА ПРЕРЫВАНИЙ ПРОЦЕССОРА NM6403                                            |      |
| 3 RISC-ядро процессора NM6403                                                       |      |
| 3.2 ОСНОВНЫЕ РЕЖИМЫ РАБОТЫ RISC-ЯДРА                                                | 3-6  |
| 3.3 РЕГИСТРЫ УПРАВЛЕНИЯ И СОСТОЯНИЯ                                                 | 3-7  |
| 4 Векторный узел                                                                    | 4-1  |
| 4.1 Структура векторного узла                                                       |      |
| 4.2 ФОРМАТЫ ВЕКТОРНЫХ ДАННЫХ                                                        | 4-4  |
| 4.3 ОПЕРАЦИОННОЕ УСТРОЙСТВО OU                                                      | 4-7  |
| 4.4 ЦИКЛИЧЕСКИЙ СДВИГАТЕЛЬ ВПРАВО RCS                                               | 4-9  |
| 4.5 НЕЛИНЕЙНЫЕ ПРЕОБРАЗОВАТЕЛИ NLT1, NLT2 И ИХ РЕГИСТРЫ УПРАВЛЕНИЯ F1CR, F2CR       | 4-10 |
| 4.6 Памяти весовых коэффициентов WBUF и WOPER                                       |      |
| 4.7 FIFO весовых коэффициентов (WFIFO)                                              |      |
| 4.8 Накопительное FIFO (AFIFO)                                                      |      |
| 4.9 Векторный регистр RAM                                                           |      |
| 4.10 KOMMYTATOP 3 B 2                                                               |      |
| 4.11 РЕГИСТР ПОРОГОВ VR                                                             |      |
| 5 Методы адресации памяти                                                           |      |
| 5.1 МЕТОДЫ АДРЕСАЦИИ КОМАНД                                                         |      |
| 5.2 МЕТОДЫ АДРЕСАЦИИ СКАЛЯРНЫХ ДАННЫХ                                               |      |
| 5.3 МЕТОДЫ АДРЕСАЦИИ ВЕКТОРНЫХ ДАННЫХ                                               |      |
| 5.4 ОСОБЕННОСТИ РАБОТЫ С СИСТЕМНЫМ СТЕКОМ И СТЕКАМИ ПОЛЬЗОВАТЕЛЯ                    |      |
| 6 Управление потоком команд                                                         |      |
| 6.1 Векторные команды                                                               |      |
| 6.2 КОМАНДЫ УПРАВЛЕНИЯ                                                              | 6-3  |
| 6.3 СИСТЕМА ПРЕРЫВАНИЙ                                                              | 6-4  |
| 6.4 Системный сброс                                                                 | 6-7  |
| 7 Введение в систему команд                                                         | 7-1  |
| 7.1 ФОРМАТЫ КОМАНД, ЗАДАЮЩИХ ПЕРЕСЫЛКУ ДАННЫХ "РЕГИСТР-ПАМЯТЬ"  (ФОРМАТЫ 1.1 и 1.2) |      |
| 7.2 ФОРМАТЫ КОМАНД ПЕРЕСЫЛКИ ДАННЫХ ТИПА "РЕГИСТР-РЕГИСТР" (ФОРМАТЫ 2.1 - 2.3) .    |      |
| 7.3 ФОРМАТЫ КОМАНД МОДИФИКАЦИИ АДРЕСНЫХ РЕГИСТРОВ (ФОРМАТЫ 3.1 - 3.4)               |      |
|                                                                                     |      |

# Оглавление

| 7.4 ФОРМАТЫ КОМАНД УПРАВЛЕНИЯ (ФОРМАТЫ 4.1 - 4.3)                                     | 7-7  |
|---------------------------------------------------------------------------------------|------|
| 7.5 ФОРМАТ ВЕКТОРНЫХ КОМАНД (ФОРМАТЫ 5.1 - 5.3)                                       |      |
| 7.6 ФОРМАТЫ ПОЛЯ КОП СК, ЗАДАЮЩЕГО АРИФМЕТИКО-ЛОГИЧЕСКУЮ ОПЕРАЦИЮ В СКАЛЯРНОЙ КОМАНДЕ |      |
| 7.7 ФОРМАТ ПОЛЯ КОП ВК, ЗАДАЮЩЕГО АРИФМЕТИКО-ЛОГИЧЕСКУЮ ОПЕРАЦИЮ В ВЕКТОРН КОМАНДЕ    |      |
| 7.8 Поле управления одновременным выполнением нескольких команд                       | 7-15 |
| 7.9 Поле выбора адресного регистра                                                    | 7-15 |
| 7.10 ПОЛЕ R <sub>ист/пр-к</sub> в командах пересылки данных                           | 7-15 |
| 8 Конвейерная организация выполнения команд<br>8.1 Общие сведения                     |      |
| 8.2 КОНВЕЙЕРНОЕ ВЫПОЛНЕНИЕ ОСНОВНЫХ ТИПОВ КОМАНД                                      | 8-5  |
| 8.2.1 Конвейерное выполнение скалярных команд                                         | 8-7  |
| 8.2.2 Конвейерное выполнение векторных команд                                         | 8-8  |
| 8.2.3 Конвейерное выполнение команд управления                                        | 8-12 |
| 8.3 КОНФЛИКТЫ, ВОЗНИКАЮЩИЕ ПРИ КОНВЕЙЕРНОМ ВЫПОЛНЕНИИ КОМАНД                          | 8-17 |
| 8.3.1 Конфликты при выборке команд из памяти в буфер команд                           | 8-17 |
| 8.3.2 Конфликты, связанные с использованием вычислительных ресурсов                   | 8-18 |
| 9 Интерфейс с памятью9.1 Общие сведения                                               |      |
| 9.2 СИГНАЛЫ ИНТЕРФЕЙСА С ПАМЯТЬЮ                                                      |      |
| 9.3 РЕГИСТРЫ УПРАВЛЕНИЯ ИНТЕРФЕЙСОМ                                                   | 9-8  |
| 9.4 Разбиение адресного пространства шины на банки памяти                             | 9-11 |
| 9.4.1 Границы банков памяти                                                           |      |
| 9.4.2 Размер страницы банка памяти                                                    | 9-13 |
| 9.5 ВРЕМЕННЫЕ ДИАГРАММЫ ЦИКЛОВ ОБРАЩЕНИЯ К ПАМЯТИ                                     | 9-14 |
| 9.5.1 Типы циклов обращения к памяти                                                  | 9-15 |
| 9.5.2 Программируемые фазы циклов адресации памяти                                    |      |
| 9.5.3 Временные диаграммы циклов адресации DRAM                                       | 9-27 |
| 9.5.4 Временные диаграммы циклов адресации SRAM                                       | 9-27 |
| 9.5.5 Регенерация DRAM                                                                |      |
| 9.6 КОНФИГУРАЦИИ ВНЕШНИХ ШИН, ПОДДЕРЖИВАЕМЫЕ ИНТЕРФЕЙСОМ                              | 9-31 |
| 10 Коммуникационные порты ввода/вывода                                                |      |
| 10.1 Общие сведения                                                                   | 10-3 |
| 10.2 Структура коммуникационных портов                                                | 10-4 |
| 10.3 УПРАВЛЕНИЕ КОММУНИКАЦИОННЫМ ПОРТОМ                                               | 10-7 |
| 10.4 ПРИНЦИП РАБОТЫ УСТРОЙСТВА УПРАВЛЕНИЯ ИНТЕРФЕЙСОМ ПОРТА (СРІ)                     | 10-8 |
| 10.5 ОСТАНОВ КАНАЛОВ ВВОДА/ВЫВОДА                                                     | 10-9 |
| 10.6 ВЗАИМОДЕЙСТВИЕ КОММУНИКАЦИОННЫХ ПОРТОВ С ЦЕНТРАЛЬНЫМ ПРОЦЕССОРОМ                 |      |
| 10.7 ВРЕМЕННЫЕ ДИАГРАММЫ АРБИТРАЖА ШИНЫ ДАННЫХ КОММУНИКАЦИОННЫХ ПОРТОВ                |      |
| 10.8 ВРЕМЕННЫЕ ДИАГРАММЫ ПЕРЕДАЧИ ИНФОРМАЦИИ ПО ШИНЕ ДАННЫХ КОММУНИКАЦИОННЫХ ПОРТОВ   |      |
| 10.0 Chuydohiaaatiiag fidia daeote kommyhiakatiiaohilliy fiodtor                      |      |

| 10.10 ДЕЙСТВИЯ ПРОГРАММИСТА ДЛЯ АКТИВИЗАЦИИ ОБМЕНА ПО КОММУНИКАЦИОННЫМ |       |
|------------------------------------------------------------------------|-------|
| ПОРТАМ                                                                 | 10-22 |
| 10.11 Системный сброс                                                  | 10-26 |
| 11 Програмные приложения                                               | 11-1  |
| 11.1 ПРИМЕРЫ РАБОТЫ С РАЗЛИЧНЫМИ ТИПАМИ ДАННЫХ                         | 11-3  |
| 11.2 УПРАВЛЕНИЕ РАБОТОЙ КОММУНИКАЦИОННЫХ ПОРТОВ ВВОДА/ВЫВОДА           | 11-12 |
| 11.3 УПРАВЛЕНИЕ ТАЙМЕРАМИ                                              | 11-17 |
| 12 Аппаратные приложения                                               | 12-1  |
| 12.1 Инициализация процессора NM6403 после системного                  |       |
| СБРОСА                                                                 | 12-3  |
| 12.2 ПРИНЦИПЫ ПОСТРОЕНИЯ МНОГОПРОЦЕССОРНЫХ ВЫЧИСЛИТЕЛЬНЫХ СИСТЕМ       |       |
| 13 Основные конструктивные, электрические и динамические характеристик | И     |
| микросхемы процессора NM6403                                           | 13-1  |
| 13.1 СОСТАВ И РАСПОЛОЖЕНИЕ ВНЕШНИХ ВЫВОДОВ МИКРОСХЕМЫ                  | 13-3  |
| 13.2 ФУНКЦИОНАЛЬНОЕ НАЗНАЧЕНИЕ ВЫВОДОВ                                 | 13-8  |
| 13.3 КОНСТРУКТИВНЫЕ ХАРАКТЕРИСТИКИ МИКРОСХЕМЫ                          | 13-10 |
| 13.4 ЭЛЕКТРИЧЕСКИЕ ХАРАКТЕРИСТИКИ                                      | 13-11 |
| 13.5 ВРЕМЕННЫЕ ХАРАКТЕРИСТИКИ                                          | 13-17 |
| Приложение А. Система команд NeuroMatrix® NM6403                       | A-1   |

В предисловии описывается назначение и состав документа, приводится краткий обзор разделов и глав, определяется стиль и символьные нотации, используемые в документе.

Данное руководство имеет целью ознакомить пользователя с архитектурой и системой команд процессора NeuroMatrix® NM6403, особенностям его работы с внешней памятью, принципами организации обмена по коммуникационным портам, дать рекомендации, как использовать этот процессор в реальной вычислительной системе.

## Примечание:

В данном руководстве не содержится информация об ассемблере и SDK процессора NM6403. Для получения более детальной информации обращайтесь к документам "Базовое программное обеспечение процессора NM6403. Описание языка ассемблера" и "Базовое программное обеспечение процессора NM6403. Справочное руководство".

# О справочном руководстве

Данное руководство содержит следующую информацию:

- общую структуру процессора NM6403 на уровне основных блоков и шин;
- описания структуры и функционирования каждого блока в отдельности;
- форматы обрабатываемых данных и форматы команд процессора NM6403;
- организацию конвейера выполнения команд, а также системы прерываний;
- рекомендации по использованию NM6403 в составе реальных вычислительных устройств.

#### Как организован данный документ

Данный документ разбит на тринадцать глав и приложение. Разбиение на части осуществляется следующим образом:



#### Глава 1 Введение

Данная глава содержит сведения общего характера о назначении процессора NeuroMatrix® NM6403 и его основных характеристиках.

# Глава 2 Архитектура процессора NM6403

В данной главе излагаются основные архитектурные особенности процессора NM6403, даётся краткое описание его основных блоков и шин, адресного пространства, программно доступных регистров и системы прерываний.

# Глава 3 RISC-ядро процессора NM6403

Данная глава содержит детальное описание основного узла процессора NM6403 - RISC-ядра: его структуры и режимов работы.

# Глава 4 Векторный узел

В данной главе приводится детальное описание блока обработки векторных данных процессора NM6403 - векторного узла, а также содержатся сведения о формате этих векторных данных.

# Глава 5 Методы адресации памяти

Данная глава содержит описание методов адресации команд, скалярных и векторных данных, а также особенностей работы с системным стеком и стеками пользователя.

#### Глава 6 Управление потоком команд

В данной главе приводятся сведения об особенностях работы векторных команд и команд управления, детально описывается система прерываний, а также поведение процессора NM6403 при системном сбросе.



#### Глава 7 Введение в систему команд

Данная глава содержит краткое описание системы команд, более полно она изложена в приложении A.

# Глава 8 Конвейерная организация выполнения команд

В данной главе описываются особенности выполнения скалярных, векторных команд и команд управления в конвейере, а также возможные при этом конфликты.

# Глава 9 Интерфейс с памятью

Данная глава содержит сведения об организации и работе интерфейса с внешней памятью, его регистрах управления и внешних выводах.

# Глава 10 Коммуникационные порты ввода/вывода

Данная глава содержит описание организации и работы коммуникационных портов ввода/вывода процессора NM6403, аппаратно совместимых с коммуникационными портами ЦПС TMS320C4x, его регистров и внешних выводов.

# Глава 11 Программные приложения

В данной главе приводятся примеры написания программ на языке ассемблера для процессора NM6403: обработка данных различного типа, управление коммуникационными портами и таймерами.

# Глава 12 Аппаратные приложения

Данная глава содержит сведения о работе процессора NM6403 в составе реальных устройств, а также даются рекомендации о его использовании в качестве базового элемента при построении многопроцессорных вычислительных систем.

#### Глава 13

# Основные конструктивные, электрические и динамические характеристики микросхемы процессора NM6403

В данной главе приводятся сведения о составе и расположение внешних выводов микросхемы, её корпусе, электрических характеристиках и временных параметрах.

# Приложение A Система команд NeuroMatrix® NM6403

Данное приложение содержит детальное описание системы команд, форматов обрабатываемых данных, программно доступных регистров.

## Соглашения о нотациях

В данном справочном руководстве используются следующие типографические нотации:

courier так помечается текст, который может быть набран

пользователем с клавиатуры: исходные тексты на

языках Си++ и ассемблера.

Courier отмечает текст, который должен быть заменен

пользовательской информацией, например,

реальным значением константы.

Текст Так помечается текст, на который необходимо

или обратить особое внимание.

Текст

//Текст Так помечаются комментарии к программам.

#### Примечание:

Данное примечание представляет собой пример того, как оформлены все важные замечания и комментарии, возникающие по ходу описания.



| 1 |
|---|
|---|

# 1.1 Общие характеристики и функциональные особенности

NM6403 представляет собой высокопроизводительный микропроцессор с элементами VLIW и SIMD архитектур. В его состав входят устройства управления, вычисления адреса и обработки скаляров, а также узел для поддержки операций над векторами с элементами переменной разрядности. Кроме того, имеются два идентичных программируемых интерфейса для работы с внешней памятью различного типа, а также два коммуникационных порта, аппаратно совместимых с портами ЦПС TMS320C4x, для возможности построения многопроцессорных систем.

Внешний интерфейс процессора NM6403 изображен на Рис. 1-1. Всего процессор NM6403 имеет 256 выводов, их обозначение, тип и функциональное назначение приведены в Табл. 1-1.

13 О-й коммуникационный порт

13 Покальная шина

13 Покальная шина

14 NeuroMatrix® NM6403

88 NM6403

15 Покальная шина

16 Коммуникационный порт

Рис. 1-1. Внешний интерфейс процессора NeuroMatrix® NM6403

Табл. 1-1. Выводы процессора NM6403 и их функциональное назначение

| Сигнал <sup>1)</sup>                      | Кол- | Тип                       | Функциональное назначение                          |  |
|-------------------------------------------|------|---------------------------|----------------------------------------------------|--|
|                                           | ВО   | выво-<br>да <sup>2)</sup> |                                                    |  |
| Интерфейс с глобальной шиной (88 выводов) |      |                           |                                                    |  |
| D63 - D0                                  | 64   | I/O(Z)                    | 64-разрядная шина данных                           |  |
| A15 - A1                                  | 15   | O(Z)                      | 15-разрядная шина адреса                           |  |
| $\overline{RAS0}/\overline{CS0}$          | 1    | O(Z)                      | строб адреса строки 0-го банка динамического ОЗУ   |  |
|                                           |      |                           | /строб адреса страницы 0-го банка статического ОЗУ |  |
| $\overline{RAS1}/\overline{CS1}$          | 1    | O(Z)                      | строб адреса строки 1-го банка динамического ОЗУ   |  |
|                                           |      |                           | /строб адреса страницы 1-го банка статического ОЗУ |  |

Табл.1-1. Выводы процессора NM6403 и их функциональное назначение (Продолжение)

| Сигнал <sup>1)</sup>     | Кол-<br>во | Тип<br>выво-<br>да <sup>2)</sup> | Функциональное назначение                                                                                           |  |
|--------------------------|------------|----------------------------------|---------------------------------------------------------------------------------------------------------------------|--|
| CASL/WEL                 | 1          | O(Z)                             | строб адреса столбца 32 младших разрядов динамического ОЗУ/ разрешение записи в 32 младших разряда статического ОЗУ |  |
| CASH/WEH                 | 1          | O(Z)                             | строб адреса столбца 32 старших разрядов динамического ОЗУ/ разрешение записи в 32 старших разряда статического ОЗУ |  |
| ŌE                       | 1          | O(Z)                             | разрешение выдачи данных из ОЗУ                                                                                     |  |
| WE/A16                   | 1          | O(Z)                             | признак цикла (запись/чтение) для динамического ОЗУ/16-й разряд шины адреса                                         |  |
| HOLDO/A17 <sup>3)</sup>  | 1          | O(Z)                             | запрос на владение шиной процессором NM6403 /17-й разряд шины адреса                                                |  |
| HOLDI /A18 <sup>3)</sup> | 1          | I/O(Z)                           | запрос на захват шины извне/18-й разряд шины адреса                                                                 |  |
| RDY /A19 <sup>3)</sup>   | 1          | I/O(Z)                           | сигнал готовности/19-й разряд шины адреса                                                                           |  |
|                          | Ин         | терфейс с                        | локальной шиной (88 выводов)                                                                                        |  |
| LD63 - LD0               | 64         | I/O(Z)                           | 64-разрядная шина данных                                                                                            |  |
| LA15 - LA1               | 15         | O(Z)                             | 15-разрядная шина адреса                                                                                            |  |
| TRAS0/LCS0               | 1          | O(Z)                             | строб адреса строки 0-го банка динамического ОЗУ /строб адреса страницы 0-го банка статического ОЗУ                 |  |
| TRAS1/TCS1               | 1          | O(Z)                             | строб адреса строки 1-го банка динамического ОЗУ /строб адреса страницы 1-го банка статического ОЗУ                 |  |
| LCASL/LWEL               | 1          | O(Z)                             | строб адреса столбца 32 младших разрядов динамического ОЗУ/ разрешение записи в 32 младших разряда статического ОЗУ |  |
| LCASH/LWEH               | 1          | O(Z)                             | строб адреса столбца 32 старших разрядов динамического ОЗУ/ разрешение записи в 32 старших разряда статического ОЗУ |  |
| LOE                      | 1          | O(Z)                             | разрешение выдачи данных из ОЗУ                                                                                     |  |
| LWE/LA16                 | 1          | O(Z)                             | признак цикла (запись/чтение) для динамического ОЗУ/16-й разряд шины адреса                                         |  |

Табл.1-1. Выводы процессора NM6403 и их функциональное назначение (Продолжение)

| Сигнал <sup>1)</sup>       | Кол-<br>во | Тип<br>выво-<br>да <sup>2)</sup> | Функциональное назначение                                                                                    |
|----------------------------|------------|----------------------------------|--------------------------------------------------------------------------------------------------------------|
| THOLDO /LA17 <sup>3)</sup> | 1          | O(Z)                             | запрос на владение шиной процессором NM6403/                                                                 |
|                            |            |                                  | 17-й разряд шины адреса                                                                                      |
| THOLDI/LA18 <sup>3)</sup>  | 1          | I/O(Z)                           | запрос на захват шины извне/18-й разряд шины адреса                                                          |
| TRDY/LA19 <sup>3)</sup>    | 1          | I/O(Z)                           | сигнал готовности/19-й разряд шины адреса                                                                    |
|                            | Ко         | ммуникац                         | ионный порт 0 (13 выводов)                                                                                   |
| C0D7 - C0D0                | 8          | I/O(Z)                           | шина данных                                                                                                  |
| CREQ0                      | 1          | I/O(Z)                           | запрос шины                                                                                                  |
| CACK0                      | 1          | I/O(Z)                           | подтверждение запроса шины                                                                                   |
| CSTRB0                     | 1          | I/O(Z)                           | строб данных                                                                                                 |
| CRDY0                      | 1          | I/O(Z)                           | сигнал готовности данных                                                                                     |
| CDIR0                      | 1          | О                                | направление передачи данных                                                                                  |
|                            | Ко         | ммуникац                         | ионный порт 1 (13 выводов)                                                                                   |
| C1D7 - C1D0                | 8          | I/O(Z)                           | шина данных                                                                                                  |
| CREQ1                      | 1          | I/O(Z)                           | запрос шины                                                                                                  |
| CACK1                      | 1          | I/O(Z)                           | подтверждение запроса шины                                                                                   |
| CSTRB1                     | 1          | I/O(Z)                           | строб данных                                                                                                 |
| CRDY1                      | 1          | I/O(Z)                           | сигнал готовности данных                                                                                     |
| CDIR1                      | 1          | О                                | направление передачи данных                                                                                  |
|                            |            | Общее у                          | управление (9 выводов)                                                                                       |
| CLK                        | 1          | I                                | тактовый сигнал                                                                                              |
| RESET                      | 1          | I                                | сброс                                                                                                        |
| TIMER                      | 1          | I/O(Z)                           | выход таймера                                                                                                |
| ĪNT                        | 1          | I                                | внешнее прерывание                                                                                           |
| ĪNTA                       | 1          | О                                | подтверждение внешнего прерывания                                                                            |
| BOOTM                      | 1          | Ι                                | режим начальной загрузки                                                                                     |
| MVOE                       | 1          | I                                | разрешение выдачи данных на внешнюю шину при внутренних пересылках из регистра в регистр в процессоре NM6403 |

Табл.1-1. Выводы процессора NM6403 и их функциональное назначение (Продолжение)

| Сигнал <sup>1)</sup>               | Кол-<br>во     | Тип<br>выво-<br>да <sup>2)</sup> | Функциональное назначение                                   |  |
|------------------------------------|----------------|----------------------------------|-------------------------------------------------------------|--|
| TEST_OUT1                          | 1              | О                                | тестовый вывод (используется изготовителем микросхемы)      |  |
| TEST_OUT2                          | 1              | О                                | тестовый вывод (используется изготовителем микросхемы)      |  |
| Питание (27 выводов)               |                |                                  |                                                             |  |
| VSS                                | VSS 13 I общий |                                  |                                                             |  |
| VDD                                | 12             | I                                | питание (3.3 В)                                             |  |
| VBB                                | 2              | Ι                                | напряжение смещения для толерантных выводов (3.3 В или 5 В) |  |
| Неиспользуемые выводы (18 выводов) |                |                                  |                                                             |  |
| NC 18 - неиспользуемый вывод       |                |                                  |                                                             |  |

#### Примечание:

1) Для выводов со знаком инверсии активным является низкий уровень сигнала;

2) І- входы;

О - выходы:

O(Z) - выходы с высокоимпедансным состоянием;

I/O(Z) - двунаправленные выводы.

3) Данные выводы при многопоцессорном режиме служат при необходимости доступа к общей памяти для арбитража, а при однопоцессорном режиме в качестве дополнительных разрядов адреса.

# Основные характеристики процессора NeuroMatrix® NM6403

- тактовая частота 40 МГц (машинный такт 25 нс)
- число эквивалентных вентилей 115.000
- технология 0,5 мкм
- корпус 256BGA
- малое напряжение питания, от 2.7В до 3.6В
- адресное пространство 16 Гбайт



- формат скалярных и векторных данных:
  - ♦ 32-разрядные скаляры
  - ◆ вектора с элементами переменной разрядности от 1 до 64, упакованные в 64-разрядные блоки данных
- аппаратная поддержка операций умножения вектора на матрицу или матрицы на матрицу
- аппаратная реализация функции насыщения
- два устройства генерации адреса
- регистры:
  - ♦ 8 32-разрядных регистров общего назначения
  - ♦ 8 32-разрядных адресных регистров
  - ♦ 3 внутренних памяти по 32\*64 бит
  - ♦ специальные регистры управления и состояния
- команды процессора NM6403 32- и 64-разрядные (одна команда обычно задаёт две операции)
- два 64-разрядных программируемых интерфейса для работы с любым типом внешней памяти. Каждый интерфейс поддерживает обмен с двумя банками памяти разного типа (статическая или динамическая память)
- два скоростных байтовых коммуникационных порта ввода/вывода, аппаратно совместимых с портами TMS320C4x.

#### Применение

- обработка видеоизображений:
  - ♦ телекоммуникации
  - ♦ сигнальная обработка
  - ♦ апаратная поддержка векторно-матричных операций
- основной блок для построения больших суперпараллельных вычислительных систем и реализации нейросетевых технологий

#### Производительность

- скалярные операции:
  - ♦ 40MIPS



- ◆ 120 MOPS для 32-разрядных данных
- векторные операции:
  - ◆ 960.000.000 умножений и сложений в секунду (при перемножении матриц с 8-разрядными элементами)
- интерфейс с памятью и перефирия:
  - ◆ суммарная пропускная способность по 64-разрядным интерфейсам с внешней памятью - до 800 Мбайт/сек.
  - ◆ темп обмена по каждому коммуникационному порту ввода/вывода - до 20 Мбайт/сек.

#### Базовое программное обеспечение (БПО)

Базовое программное обеспечение процессора NM6403 обеспечивает полный цикл разработки и отладки прикладных программ. БПО позволяет разрабатывать прикладные программы на языке Си++ и на языке ассемблера процессора NM6403.

#### В БПО состав входят:

- компилятор Си++,
- ассемблер,
- редактор связей,
- программный эмулятор,
- символьный отладчик,
- библиотекарь объектных файлов,
- набор системных и прикладных библиотек.

Пользователь имеет возможность транслировать программы на языке Си++ в программы на языке ассемблера, транслировать ассемблерные программы в объектные файлы, собирать из объектных файлов библиотеки объектных файлов, создавать исполнимые файлы для NM6403 путем объединения нескольких объектных файлов.

Разработанный язык ассемблера имеет интуитивный синтаксис, приближающийся к языкам высокого уровня, что упрощает разработку программ и их чтение.



# Архитектура процессора NM6403

| 2.1 Общая структура процессора NM6403: основные блоки и шины | 2-3 |
|--------------------------------------------------------------|-----|
| 2.2 ПРОГРАММНО ДОСТУПНЫЕ РЕГИСТРЫ                            | 2-5 |
| 2.3 ОРГАНИЗАЦИЯ ПАМЯТИ                                       | 2-6 |
| 2.4 Способы адресации памяти                                 | 2-7 |
| 2.5 Система прерываний процессора NM6403                     | 2-8 |

# 2.1 Общая структура процессора NM6403: основные блоки и шины

Общая структура процессора NM6403 на уровне внутренних шин и блоков представлена на Рис. 2-1. NM6403 содержит следующие основные блоки и шины:

• Внешние шины (глобальная и локальная), подключенные через программируемые интерфейсы: GMI - интерфейс глобальной шины; LMI - интерфейс локальной шины.

Процессор NM6403 может обращаться через глобальную и локальную шину к двум внешним памятям, каждая из которых содержит до двух банков, различающихся типом и временными параметрами.

Внутри NM6403 каждый из интерфейсов соединен соответственно с шиной глобального адреса (GLOBAL ADDRESS BUS) и шиной локального адреса (LOCAL ADDRESS BUS), а также с двумя шинами для ввода данных и команд (INPUT WEIGHT BUS и INPUT INSTRUCTION BUS), шиной вывода данных (OUTPUT DATA BUS).

Специфика функционального использования шин команд INPUT WEIGHT BUS и INPUT INSTRUCTION BUS для передачи данных и команд рассматривается далее.

Шины команд INPUT WEIGHT BUS, INPUT INSTRUCTION BUS, OUTPUT DATA BUS, LOCAL ADDRESS BUS и GLOBAL ADDRESS BUS образуют группу шин, называемую внутренними шинами процессора NM6403.

• RISC-ядро (RISC-core) содержит 8 32-х разрядных адресных регистра, 8 32-х разрядных регистров общего назначения, счетчик адреса программы и слово состояния программы, два функциональных устройства адресных вычислений, функциональное устройство для выполнения операций над скалярами, два таймера, а также регистры управления и состояния.

RISC-ядро производит вычисления со скалярами и адресные вычисления, которые могут задаваться явно соответствующими командами адресной арифметики, а также неявно, в командах обработки векторов.

• Векторный узел (Vector unit) включает 3 блока внутренней памяти, каждый из которых содержит 32 64-разрядных слова, набор специальных регистров управления, а также функциональное устройство с настраиваемой на разрядность операндов структурой для выполнения матричных операций.

- Сопроцессор прямого доступа к памяти (DMA coprocessor) с двумя коммуникационными портами (Port0 и Port1) для обмена по двунаправленным байтовым линкам (Link0 и Link1). Прием и выдачу информации по линкам можно выполнить только через внешнюю память по схеме "внешняя память" -> Link или Link-> "внешняя память".
- Устройство управления (Control unit) задаёт и контролирует правильность конвейерного выполнения команд, осуществляет арбитраж использования внутренних и внешних шин, обслуживает внутренние и внешние прерывания. Всего имеется 9 прерываний 1 внешнее и 8 внутренних.

Специфика использования шин INPUT WEIGHT BUS и INPUT INSTRUCTION BUS состоит в том, что они обе используются как для передачи данных, так и для передачи команд. В RISC-ядре и векторном узле, сопроцессоре прямого доступа к памяти эти шины используются следующим образом:

<u>RISC-ядро</u> - INPUT WEIGHT BUS - передача данных и команд, INPUT INSTRUCTION BUS- преимущественно передача команд;

<u>Векторный узел</u>- INPUT WEIGHT BUS - передача данныхвесовых коэффициентов и команд, INPUT INSTRUCTION BUS передача данных и команд;

<u>Процессор прямого доступа к памяти</u> - INPUT WEIGHT BUS передача данных и команд, INPUT INSTRUCTION BUS - передача данных и команд.





Рис. 2-1. Общая структура процессора NeuroMatrix® NM6403

GMI - интерфейс глобальной шины

LMI - интерфейс локальной шины

Link0 - 0-й коммуникационный порт

Link1 - 1-й коммуникационный порт

# 2.2 Программно доступные регистры

В процессоре NM6403 программно доступны следующие регистры:

- адресные регистры, регистры общего назначения и счётчик команд;
- специальные регистры:
  - ◆ слово состояния процессора и регистр запросов на прерывание и ПДП;
  - ♦ регистры управления векторного процессора;
  - регистры управления интерфейсом локальной и



глобальной шины;

- ♦ регистры каналов ввода/вывода;
- ♦ таймеры.

Перечень всех регистров с указанием их разрядности и назначения дан в Табл. 2-1.

 Табл. 2-1. Программно доступные регистры процессора NM6403

| Обозначение регистров и их назначение                                                 | Разряд-<br>ность |
|---------------------------------------------------------------------------------------|------------------|
| GRi - регистр общего назначения і (i=0,,7)                                            | 32               |
| ARj - адресный регистр j (j=0,,6)                                                     | 32               |
| SP(AR7) - указатель стека адресов возврата                                            | 32               |
| РС - программный счетчик                                                              | 32               |
| PSWR - регистр слова состояния процессора                                             | 32               |
| Ті - таймер і (i=0,1)                                                                 | 32               |
| GMICR - регистр управления интерфейсом с глобальной шиной                             | 32               |
| LMICR - регистр управления интерфейсом с локальной шиной                              | 32               |
| INTR - регистр запросов на прерывание и ПДП                                           | 32               |
| OCAi - регистр адреса канала вывода i (i=0,1)                                         | 32               |
| ICAi - регистр адреса канала ввода і (i=0,1)                                          | 32               |
| OCCi - счетчик канала вывода і (i=0,1)                                                | 32               |
| ICCi - счетчик канала ввода і (i=0,1)                                                 | 32               |
| DORi - регистр данных канала вывода і (i=0,1)                                         | 64               |
| DIRi - регистр данных канала ввода i (i=0,1)                                          | 64               |
| FiCR (H,L) - регистр управления функцией активации і (i=1,2) (старшая, младшая часть) | 64(32)           |
| VR(H,L) - регистр порога (старшая, младшая часть)                                     | 64(32)           |
| NB(H,L) - регистр границ нейронов (старшая, младшая часть)                            | 64(32)           |
| SB(H,L) - регистр границ синапсов (старшая, младшая часть)                            | 64(32)           |

# 2.3 Организация памяти

Процессор NM6403 использует 32-разрядный вычисляемый адрес при обращении во внешнюю память, причём обмен происходит по 32 или 64 разряда. Таким образом, доступное адресное пространство равно 16 Гбайт. Оно делится на две равные части - локальное и

глобальное (см. Рис. 2-2). Если старший разряд адреса равен нулю, идёт обращение к локальной памяти, если единица - к глобальной. Младший разряд вычисляемого адреса используется при доступе к 32-разрядным данным: если он равен нулю, используется младшая часть памяти (разряды 31 - 0), если единица - старшая (разряды 63 - 32). При обращении за 64-разрядными данными или при выборке команд он игнорируется.

Обмен 32-разрядными данными с внешней памятью производится только скалярными командами, если в качестве источника или приёмника в них указан 32-разрядный регистр. В случае, когда это 64-разрядный регистр или когда обмен задаётся векторной командой, используются соответственно 64-разрядные данные.

Выборка команд из памяти всегда осуществляется по 64 разряда, хотя процессор NM6403 работает как с 32-, так и 64-разрядными командами. Это накладывает определённые ограничения на расположение команд в памяти: все 64-разрядные команды, а также адреса, по которым осуществляется переход, должны быть выровнены по чётному адресу. В случае выборки одновременно двух 32-разрядных команд первой будет выполняться команда, находящаяся в младшей половине 64-разрядного слова.

Отличие глобальной и локальной памяти связано кроме адресации с состоянием шин процессора NM6403, через которые эти памяти подключены, после системного сброса. Шина локальной памяти после сигнала сброса принадлежит процессору NM6403, а шина глобальной памяти - не принадлежит. Такая несимметричность сделана для упрощения мультипроцессорной работы.

Рис. 2-2. Адресное пространство процессора NM6403



# 2.4 Способы адресации памяти

Внешняя память процессора NM6403 адресуется при обращениях за командами, а также при чтении и записи операндов скалярных или



векторных команд.

#### Способы адресации команд

- адресация по содержимому счетчика адреса команд;
- непосредственная адресация по абсолютному адресу, заданному в команде;
- адресация по содержимому AR-регистра или GR-регистра;
- адресация по сумме содержимого AR-регистра и GR-регистра
- адресация относительно содержимого AR-регистра или счетчика адреса команд с непосредственно заданным смещением.

#### Способы адресации данных

- непосредственная адресация по абсолютному адресу, заданному в команде;
- адресация по содержимому AR-регистра или GR-регистра;
- адресация по сумме содержимого AR-регистра и GR-регистра;
- адресация относительно содержимого AR-регистра с непосредственно заданным смещением.

Более подробно о методах адресации, используемых процессором NM6403, см в главах 5 и 7.

# 2.5 Система прерываний процессора NM6403

Процессор NM6403 поддерживает одно внешнее прерывание и девять внутренних:

- два прерывания от таймеров;
- прерывание по переполнению при выполнении арифметической операции, заданной скалярной командой;
- прерывание по запрещенной векторной команде;
- четыре прерывания от каналов ввода-вывода по завершению обмена через коммуникационные порты;
- пошаговое прерывание в режиме отладки.

Более подробно о прерываниях процессора NM6403 см. в разделе 6.3.



| 3.1 Структура RISC-ядра              | 3-3 |
|--------------------------------------|-----|
| 3.2 ОСНОВНЫЕ РЕЖИМЫ РАБОТЫ RISC-ЯДРА | 3-6 |
| З З РЕГИСТРЫ УПРАВЛЕНИЯ И СОСТОЯНИЯ  | 3-7 |

# 3.1 Структура RISC-ядра

RISC-ядро является одним из основных узлов процессора NM6403. Оно предназначено для вычисления адресов команд и управления их выборкой, вычисления адресов операндов и весовых коэффициентов при работе процессора NM6403 с памятью, а также для поддержки арифметических и логических операций над 32-разрядными данными в дополнительном коде, когда использование векторного узла неэффективно. Структурная схема RISC-ядра представлена на Рис. 3-1. В состав его входят:

- PROGRAMM SEQUENCER устройство выборки команд;
- DAG1 генератор адреса данных 1;
- DAG2 генератор адреса данных 2;
- RALU блок регистрового АЛУ;
- TIMERS BLOCK блок таймеров;
- CONTROL AND STATE REGISTERS BLOCK блок регистров управления и состояния.

#### Устройство выборки команд PROGRAMM SEQUENCER

Устройство выборки команд на линейных участках программы служит для вычисления адреса новой команды в режиме инкремента и формирования запроса блоку арбитража на её выборку из внешней памяти. В случае, когда требуется осуществить переход, его адрес вычисляется на генераторе адреса данных 1 или 2, а данное устройство используется при отработке прерываний или команд перехода к подпрограмме для создания запроса блоку арбитража на запись во внешнюю память адреса возврата и слова состояния процессора по адресу, хранящемуся в системном указателе стека адресов возврата - AR7(SP). Если запрос блоком арбитража удовлетворён, то указатель стека автоматически увеличивается на 2. PROGRAMM SEQUENCER включает в себя следующие узлы:

PC - счетчик команд для вычисления адреса следующей выбираемой команды;

MUX - мультиплексор для формирования адреса запроса на работу с внешней памятью от PROGRAMM SEQUENCER.



Рис. 3-1. Структурная схема RISC-ядра процессора NM6403

#### Генератор адреса данных DAG1

Генератор адреса данных DAG1 служит для вычисления исполнительного адреса при обращении к памяти за данными и адресов перехода при ветвлениях, вызовах подпрограмм и отработке прерываний, а также для создания запроса блоку арбитража на работу с внешней памятью по этим адресам. DAG1 включает в себя следующие узлы:

AR0, ..., AR3 - адресные регистры 0, ..., 3;

AU1 - арифметическое устройство 1 для вычисления адреса, одним из операндов которого может быть любой из адресных регистров AR0 - AR3 или PC, а вторым - любой из регистров общего назначения GR0 - GR3 или 32-разрядная константа из кода команды;

MUX - мультиплексор для формирования адреса запроса на работу с внешней памятью от DAG1.

#### Генератор адреса данных DAG2

Генератор адреса данных DAG2 аналогичен DAG1 за исключением того, что он использует свои регистры, а также что на нём формируется запрос на чтение адреса возврата по командам возврата из подпрограммы или прерывания (для возврата из прерывания читается также старое слово состояния процессора) по адресу, хранящемуся в системном указателе стека адресов возврата - AR7(SP), уменьшенному на 2 с помощью арифметического устройства 2. Если данный запрос блоком арбитража удовлетворён, то указатель стека автоматически уменьшается на 2. DAG1 включает в себя следующие узлы:

 $AR4, \ldots, AR7$  - адресные регистры  $4, \ldots, 7$ , причём AR7 может использоваться как обычный адресный регистр, так и в качестве системного указателя стека адресов возврата - SP;

AU2 - арифметическое устройство 2 для вычисления адреса, одним из операндов которого может быть любой из адресных регистров AR4 - AR7 или PC, а вторым - любой из регистров общего назначения GR3 - GR7 или 32-разрядная константа из кода команды;

MUX - мультиплексор для формирования адреса запроса на работу с внешней памятью от DAG2.

#### Блок регистрового АЛУ RALU

Блок регистрового АЛУ служит для поддержки арифметических операций над скалярными 32-разрядными данными в дополнительном коде. RALU включает в себя следующие узлы:

GR0, ..., GR7 - регистры общего назначения 0, ..., 7;



ALU - арифметико-логическое устройство для выполнения арифметических или логических операций над операндами, которыми могут быть любые два регистра общего назначения;

SHIFTER - устройство сдвига для выполнения циклических, логических или арифметических сдвигов операнда, в качестве которого может использоваться любой из регистров общего назначения.

#### Блок таймеров

Блок таймеров предназначен для отсчёта заданных временных интервалов. Он состоит из двух независимых 32-разрядных таймеров - Т0 и Т1, каждый из которых может работать как в непрерывном, так и однократном режимах. Необходимый интервал работы таймера задаётся записью в него нужного числа машинных тактов, умноженного на -1 в дополнительном коде. Наименьшее число считаемых тактов - 1 (записываемый код - FFFFFFF hex), наибольшее -  $2^{32}$  (записываемый код - 00000000 hex). После того, как таймер досчитает до нуля в режиме инкремента, формируется соответствующее прерывание. Если был задан непрерывный режим работы, восстанавливается исходное содержимое таймера и продолжается счёт. Если нет, счёт прекращается и содержимое таймера остаётся равным нулю. В случае повторного запуска таймера опять восстановится его старое содержимое. Когда процессор NM6403 работает с динамической памятью, таймер T0 используется для формирования запросов на регенерацию этой памяти и должен быть соответствующим образом программно настроен.

Управление таймерами T0 и T1 осуществляется с помощью установки или сброса соответствующих битов в регистре PSWR.

#### Блок регистров управления и состояния

Блок регистров управления и состояния содержит следующие 32-разрядные регистры:

PSWR - слово состояния процессора;

INTR - регистр запросов на прерывание и ПДП;

LMICR - регистр управления интерфейсом с локальной шиной;

GMICR - регистр управления интерфейсом с глобальной шиной.

Более подробно о данных регистрах будет рассказано в разделе 3.3.

# 3.2 Основные режимы работы RISC-ядра

Структура RISC-ядра выбрана таким образом, чтобы он мог



работать одновременно в двух режимах:

- 1) поддержка операций векторного узла, когда RISC-ядро вычисляет адрес следующей команды, а также до двух исполнительных адресов для операндов векторного узла и для загрузки весовых коэффициентов;
- 2) поддержка команд управления (организация циклов, ветвлений и т.д.) и скалярных команд обработки данных, когда RISC-ядро вычисляет адрес следующей команды, исполнительный адрес для скалярных операндов, а также выполняет арифметические и логические операции над данными в GR0-GR7.

Адрес следующей команды может быть определен либо с помощью инкрементации PC, либо путем его задания константой в коде команды, либо сложением содержимого одного из адресных регистров - AR0, ..., AR7 или PC со смещением, заданным константой в коде команды или содержимым одного из регистров общего назначения - GR0, ..., GR7. Тем самым в скалярном процессоре поддерживаются следующие команды управления (как условные, так и безусловные): переход/переход со смещением (JUMP/SKIP), переход к подпрограмме (CALL), возврат из подпрограммы/прерывания (RET/RETI).

#### Методы адресации операндов

Исполнительный адрес операндов может вычисляться с использованием следующих методов адресации: по содержимому адресного регистра без его изменения, с его инкрементацией, декрементацией, а также по сумме содержимого адресного регистра и соответствующего регистра общего назначения. Для скалярных команд кроме этого возможно определение исполнительного адреса с помощью константы, задаваемой в поле команды. Более подробно о командах управления и методах адресации можно узнать в главах 5 и 7.

# 3.3 Регистры управления и состояния

RISC-ядро содержит четыре регистра управления и состояния:

PSWR - слово состояния процессора;

INTR - регистр запросов на прерывание и ПДП;

LMICR - регистр управления интерфейсом с локальной шиной;

GMICR - регистр управления интерфейсом с глобальной шиной.

Ниже приводится их детальное описание.



| Рис. 3-2. Регистр слова состояния процессора NM6403 PSWR (32 разряда | Puc. 3-2. | Регистр | слова состояни | ия процессора | NM6403 PSWR | (32 разряда) |
|----------------------------------------------------------------------|-----------|---------|----------------|---------------|-------------|--------------|
|----------------------------------------------------------------------|-----------|---------|----------------|---------------|-------------|--------------|

| BC         | TIMER   | CP1   | CP0   | T | T   | F   | INTERRUPT MASKS                            | FLAGS |
|------------|---------|-------|-------|---|-----|-----|--------------------------------------------|-------|
|            | pin     | cont. | cont. | 0 | 1   | C   |                                            |       |
|            | control |       |       | C | C   | L   |                                            |       |
| G L<br>B B |         |       |       |   |     |     | T S V I I I O O T S<br>0 P P N C C C C 1 T | NZVC  |
| R R        | N 2 1 0 | 1 H H | 0 H H |   | 1 1 | C C | M M M T 1 0 1 0 M M                        |       |
| E E        |         | I 1 1 | I 0 0 |   |     | L L | MMMMM                                      |       |

Все разряды регистра слова состояния процессора NM6403 программно доступны по записи и чтению, после системного сброса они содержат нули. Функциональное назначение данных разрядов приведено ниже.

Поле BC(31 - 30p.) задает режим работы по внешним шинам при работе с общей памятью:

31-й р. (GBRE) - разрешение передачи контроля над глобальной шиной внешнему устройству при запросе от него:

- 0 контроль не передаётся;
- 1 контроль передаётся.

30-й р. (LBRE) - разрешение передачи контроля над локальной шиной внешнему устройству при запросе от него:

- 0 контроль не передаётся;
- 1 контроль передаётся.

Поле TIMER pin control (29 - 26p.) определяет режим работы внешнего вывода TIMER:

29-й р. (TEN) - разрешение выдачи на внешний вывод TIMER:

- 0 вывод находится в высокоэпидансном состоянии;
- 1 разрешается выдача.

28-26 pp. (TM2 - TM0) - определение того, что выдаётся на внешний вывод TIMER:

| TM2 | TM1 | TM0 | Состояние вывода TIMER            |
|-----|-----|-----|-----------------------------------|
| 0   | 0   | 0   | логическая единица                |
| 0   | 0   | 1   | логический ноль                   |
| 0   | 1   | 0   | $I\overline{NT}\_T0 \oplus TIMER$ |
| 0   | 1   | 1   | $I\overline{NT}\_T1 \oplus TIMER$ |
| 1   | 0   | 0   | ĪNT_T0                            |
| 1   | 0   | 1   | TNT_T1                            |
| 1   | 1   | 0   | INT_T0                            |
| 1   | 1   | 1   | INT_T1                            |

# Примечание:

 $INT\_T0$  и  $INT\_T1$  - сигналы запроса на прерывание при обнулении таймеров T0 и T1.

Поле CP1 cont.(25 - 23 р.) определяет работу коммуникационного порта 1:

25-й р. (CP1I) -бит внешней инициализации канала ввода порта 1 (устанавливается/сбрасывается только командой формата 2.3):

0 - инициализация канала ввода порта 1 (сколько 64-разрядных слов принять и по какому адресу записать в память) осуществляется программно;

1 - инициализация канала ввода порта 1 осуществляется по первому принятому слову;.

24-й р. (ІСН1) -бит останова канала ввода порта 1:

0 - разрешение принимать данные по этому порту;

1 - останов канала ввода порта.

23-й р. (ОСН1) - бит останова канала вывода порта 1:

0 - разрешение выдавать данные по этому порту;

1 - останов канала вывода, при этом разрешается захват шины данных портом другого процессора NM6403.

Поле CP0 cont.(22 - 20 р.) определяет работу коммуникационного порта 0:



- 22-й р. (CP1I) -бит внешней инициализации канала ввода порта 0 (устанавливается/сбрасывается только командой формата 2.3):
  - 0 инициализация канала ввода порта 0 (сколько 64-разрядных слов принять и по какому адресу записать в память) осуществляется программно;
  - 1 инициализация канала ввода порта 0 осуществляется по первому принятому слову;.
- 21-й р. (ІСН0) -бит останова канала ввода порта 0:
  - 0 разрешение принимать данные по этому порту;
  - 1 останов канала ввода порта.
- 20-й р. (ОСН0) бит останова канала вывода порта 0:
  - 0 разрешение выдавать данные по этому порту;
  - 1 останов канала вывода, при этом разрешается захват шины данных портом другого процессора NM6403.
- Поле ТОС (19 18 р.) управляет таймером 0:
- 19-й р. (ТМ0) разрешение работы таймера Т0 в непрерывном режиме:
  - 0 при обнулении таймера возникает запрос на прерывание, больше никаких действий не производится;
  - 1 при обнулении таймера возникает запрос на прерывание, восстанавливается содержимое Т0 и продолжается его работа.
- 18-й р. (TE0) разрешение работы таймера T0 (устанавливается/сбрасывается только командой формата 2.3):
  - 0 нет счета, если бит ТМ0 равен нулю;
  - 1 есть счет независимо от бита ТМ0.
- Поле Т1С (17 16 р.) управляет таймером 1:
- 17-й р. (TM1) разрешение работы таймера T1 в непрерывном режиме:
  - 0 при обнулении таймера возникает запрос на прерывание, больше никаких действий не производится;
  - 1 при обнулении таймера возникает запрос на прерывание, восстанавливается содержимое Т1 и

продолжается его работа.

16-й р. (TE1) - разрешение работы таймера T1 (устанавливается/сбрасывается только командой формата 2.3):

0 - нет счета, если бит ТМ1 равен нулю;

1 - есть счет независимо от бита ТМ1.

Поле FCL (15 - 14 р.) управляет очисткой WFIFO или AFIFO:

15-й р. (WFCL) - очистка WFIFO:

0 - нет очистки;

есть очистка.

14-й р. (AFCL) - очистка AFIFO:

0 - нет очистки;

1 - есть очистка.

Поле INTERRUPT MASKS (13 - 4 р.) содержит маски на каждое прерывание: если какой либо бит маски равен единице, то соответствующее ему прерывание разрешено, если равен нулю запрещено.

13-й р. (ТОМ) - маска прерывания по таймеру ТО.

12-й р. (SPM) - маска прерывания по переполнению при выполнении арифметической операции, заданной скалярной командой.

11-й р. (VPM) - маска прерывания по запрещённой векторной команде.

10-й р. (INTM) - маска прерывания по внешнему прерыванию.

9-й р. (IC1M) - маска прерывания по завершению ввода по коммуникационному порту 1.

8-й р. (IC0M) - маска прерывания по завершению ввода по коммуникационному порту 0.

7-й р. (ОС1М) - маска прерывания по завершению вывода по коммуникационному порту 1.

6-й р. (ОСОМ) - маска прерывания по завершению вывода по коммуникационному порту 0.

5-й р. (Т1М) - маска прерывания по таймеру Т1.

4-й р. (ST) - маска пошагового прерывания.

Поле FLAGS (3 - 0 р.) содержит признаки процессора NM6403:



3-й р. (N) - признак знака;

2-й р. (Z) - признак нуля;

1-й р. (V) - признак переполнения;

0-й р. (С) - признак переноса.

Рис. 3-3. Регистр запросов на прерывание и ПДП INTR (32 разряда)

| BS                | DMAR                                    | PS          | AFIFO_VAL | RAM_VAL | VPF     | INTREQ                                                            |
|-------------------|-----------------------------------------|-------------|-----------|---------|---------|-------------------------------------------------------------------|
| G L<br>B B<br>S S | I I O I C C C C 1 0 1 0 D D D D R R R R | P P 1 0 S S | P         | [4:0]   | M U M U | T S V I I I O O T 0 P P N C C C C 1 R R R R R 1 0 1 0 R R R R R R |

Регистр INTR программно доступен только на чтение. Функциональное назначение разрядов регистра INTR приведено ниже. Внизу на Рис. 3-3 указано их состояние после системного сброса.

Поле BS (31 - 30 р.) содержит информацию о том, принадлежат ли процессору NM6403 нулевые банки памяти на локальной и глобальной шинах в данный момент:

31-й р. (GBS) - состояние глобальной шины:

- 0 данная шина принадлежит процессору NM6403 при необходимости обращения по ней в нулевой банк памяти;
- 1 данная шина процессору NM6403 не принадлежит.
- 30-й р. (LBS) состояние локальной шины:
- 0 данная шина принадлежит NM6403 при необходимости обращения по ней в нулевой банк памяти;
- 1 данная шина процессору NM6403 не принадлежит.

Поле DMAR (29 - 26 р.) содержит запросы на ПДП от коммуникационных портов:

29-й р. (IC1DR) - запрос на ПДП от канала ввода порта 1.

28-й р. (ICODR) - запрос на ПДП от канала ввода порта 0.

27-й р. (OC1DR) - запрос на ПДП от канала вывода порта 1.

26-й р. (OCODR) - запрос на ПДП от канала вывода порта 0.

При возникновении запроса на ПДП от каналов ввода в соответствующих разрядах 29 и 28 регистра INTR устанавливается единица, которая сбрасывается, когда данное ПДП разрешается.

При возникновении запроса на ПДП от каналов вывода в соответствующих разрядах 27 и 26 регистра INTR устанавливается ноль, который меняется на единицу, когда данное ПДП разрешается.

Поле PS (25 - 24 р.) содержит информацию о состоянии коммуникационных портов 0 и 1:

25-й р. (CP1S) - направление передачи ком. порта 1:

0 - порт в режиме выдачи;

1 - порт в режиме приема.

23-й р. (CPOS) - направление передачи ком. порта 0:

0 - порт в режиме выдачи;

1 - порт в режиме приема.

Поле AFIFO\_VAL (23 - 18 р.) говорит о том, сколько 64-разрядных слов должно быть в AFIFO после того, как закончатся все векторные команды, на данный момент попавшие в конвейер процессора NM6403:

23-й р. (EMPTY) - признак пустоты AFIFO:

0 - AFIFO пусто;

1 - AFIFO не пусто, и число записанных в нем слов определяется разрядами 22 - 18.

22-18 рр. ([4:0]) - число записанных в АГІГО слов:

00000 - одно 64-разрядное число;

00001 - два 64-разрядных числа;

.....

11111 - тридцать два 64-разрядных числа.

Поле RAM\_VAL (17 - 13 р.) говорит о том, сколько 64-разрядных слов должно быть в ОЗУ данных RAM после того, как закончатся все векторные команды, на данный момент попавшие в конвейер процессора NM6403:

00000 - одно 64-разрядное число;



00001 - два 64-разрядных числа;

11111 - тридцать два 64-разрядных числа.

Поле VPF (12 - 9 р.) содержит флаги WFIFO и AFIFO векторного процессора:

- 12-й р. (EMPTA) флаг очистки AFIFO:
  - 0 AFIFO содержит информацию;
  - 1 AFIFO пусто.
- 11-й р. (FULLA) флаг заполнения AFIFO:
  - 0 AFIFO не заполнено полностью;
  - 1 AFIFO полностью заполнено.
- 10-й р. (EMPTW) флаг очистки WFIFO:
  - 0 WFIFO содержит информацию;
  - 1 WFIFO пусто.
- 9-й р. (FULLW) флаг заполнения WFIFO:
  - 0 WFIFO не заполнено полностью;
  - 1 WFIFO полностью заполнено.

Поле INTREQ (8 - 0 р.) содержит запросы на прерывание:

- 8-й р. (T0R) запрос на прерывание от таймера Т0.
- 7-й р. (SPR) запрос на прерывание по переполнению при выполнении арифметической операции, заданной скалярной командой.
- 6-й р. (VPR) запрос на прерывание по запрещённой векторной команде.
- 5-й р. (INR) запрос на прерывание внешнее.
- 4-й р. (IC1R) запрос на прерывание по завершению ввода по коммуникационному порту 1.
- 3-й р. (IC0R) запрос на прерывание по завершению ввода по коммуникационному порту 0.
- 2-й р. (OC1R) запрос на прерывание по завершению вывода по коммуникационному порту 1.

1-й р. (OC0R) - запрос на прерывание по завершению вывода по коммуникационному порту 0.

0-й р. (T1R) - запрос на прерывание по таймеру T1.

При возникновении запроса на прерывание в соответствующем бите INTR устанавливается единица, которая сбрасывается, когда данный запрос начинает обслуживаться.

#### Регистры управления интерфейсом LMICR и GMICR (32 разряда)

Ниже представлен формат регистров управления интерфейсом с глобальной и локальной шиной GMICR и LMICR, а в Табл. 3-1 приведено функциональное описание отдельных полей. Данный формат GMICR и LMICR позволяет подключать к любой из внешних шин до двух банков памяти, различающихся типом, страничной организацией и динамическими параметрами. Регистры GMICR и LMICR программно доступны на запись и чтение, после системного сброса все их разряды сброшены в ноль. Для более полной информации см. главу 9.

Puc. 3-4. Формат регистра управления интерфейсом с глобальной (локальной) шиной GMICR (LMICR)

| 31 30 29 | 9 28 | 27 26 25 24 | 23 22 21 20 | 19 18       | 17 16       | 15 14 13 12 11 | 10 9 8 7 6 | 5 4         | 3                | 2                | 10          |
|----------|------|-------------|-------------|-------------|-------------|----------------|------------|-------------|------------------|------------------|-------------|
| BOUN     |      | PAGE1       | PAGE0       | T<br>Y<br>P | T<br>Y<br>P | TIME1          | TIME0      | T<br>R<br>A | E<br>X<br>R<br>D | E<br>X<br>R<br>D | S<br>H<br>M |
|          |      |             |             | E<br>1      | E<br>0      |                |            | S           | 1                | 0                | E<br>M      |

#### Примечание:

На Рис. 3-4 приведена мнемоника, соответствующая регистру управления глобальной шиной. Для регистра управления локальной шиной к имени поля добавляется префикс "L"..

Табл. 3-1. Описание полей регистра управления интерфейсом с глобальной (локальной) шиной GMICR (LMICR)

| Номера<br>разрядов | Обозна-<br>чение <sup>1)</sup> | Функциональное назначение                                                                                                                                                                              |  |
|--------------------|--------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| 31 - 28            | BOUND                          | Разбиение адресного пространства шины на банки 0 и 1 (см. Табл. 9-3 для глобальной шины и Табл. 9-4 для локальной шины).                                                                               |  |
| 27 - 24            | PAGE1                          | Размер страницы памяти банка 1 (см. Табл. 9-5) <sup>2)</sup> .                                                                                                                                         |  |
| 23 - 20            | PAGE0                          | Размер страницы памяти банка 0 (см. Табл. 9-5).                                                                                                                                                        |  |
| 19 - 18            | TYPE1                          | Тип памяти банка $1^{3)}$ :                                                                                                                                                                            |  |
|                    |                                | 00 - SRAM;                                                                                                                                                                                             |  |
|                    |                                | 01 - DRAM 1-го типа (сигнал $\overline{RAS1}$ переводится в пассивное состояние при обращении к новой странице памяти);                                                                                |  |
|                    |                                | $10$ - DRAM 2-го типа (сигнал $\overline{RAS1}$ переводится в пассивное состояние при обращении к новой странице памяти, при переходе от цикла "запись" к циклу "чтение" и наоборот, при циклах Idle); |  |
|                    |                                | 11 - DRAM 3-го типа (сигнал RAS1 переводится в пассивное состояние при обращении к новой странице памяти, при переходе от цикла "запись" к циклу "чтение" и наоборот);                                 |  |
| 17 - 16            | TYPE0                          | Тип памяти банка 0:                                                                                                                                                                                    |  |
|                    |                                | 00 - SRAM;                                                                                                                                                                                             |  |
|                    |                                | $01$ - DRAM 1-го типа (сигнал $\overline{RAS0}$ переводится в пассивное состояние при обращении к новой странице памяти);                                                                              |  |
|                    |                                | 10 - DRAM 2-го типа (сигнал RASO переводится в пассивное состояние при обращении к новой странице памяти, при переходе от цикла "запись" к циклу "чтение" и наоборот, при циклах Idle);                |  |
|                    |                                | 11 - DRAM 3-го типа (сигнал RASO переводится в пассивное состояние при обращении к новой странице памяти, при переходе от цикла "запись" к циклу "чтение" и наоборот);                                 |  |
| 15 - 11            | TIME1                          | Временные параметры циклов обращения к памяти банка $1^{2}$ .                                                                                                                                          |  |
| 10 - 6             | TIME0                          | Временные параметры циклов обращения к памяти банка 0.                                                                                                                                                 |  |

Таблица 3-1. Описание полей регистра управления интерфейсом с глобальной (локальной) шиной GMICR (LMICR)(Продолжение)

| Номера<br>разрядов | Обозна-<br>чение <sup>1)</sup> | Функциональное назначение                                                               |  |
|--------------------|--------------------------------|-----------------------------------------------------------------------------------------|--|
| 5 – 4              | TRAS                           | Длительность активного уровня сигнала $\overline{RAS}$ при регенерации $DRAM^4$ .       |  |
| 3                  | RDY1                           | Условие окончания цикла обращения к памяти банка 1 <sup>2)</sup> :                      |  |
|                    |                                | 0 – только по внутреннему счётчику;                                                     |  |
|                    |                                | 1 – по внутреннему счётчику и с учётом внешнего сигнала готовности <sup>5)</sup> .      |  |
| 2                  | RDY0                           | Условие окончания цикла обращения к памяти банка 0:                                     |  |
|                    |                                | 0 – только по внутреннему счётчику;                                                     |  |
|                    |                                | 1 – по внутреннему счётчику и с учётом внешнего сигнала готовности <sup>5)</sup> .      |  |
| 1 – 0              | SHMEM                          | Конфигурация внешней шины:                                                              |  |
|                    |                                | 00 — многопроцессорная конфигурация 1-го типа (банк $0$ — "общий", банк $1$ — "общий"); |  |
|                    |                                | 01 – многопроцессорная конфигурация 2-го типа (банк 0 – "свой", банк 1 – "общий");      |  |
|                    |                                | 10 – многопроцессорная конфигурация 3-го типа (банк 0 – "свой", банк 1 – "чужой");      |  |
|                    |                                | 11 – однопроцессорная конфигурация.                                                     |  |

## Примечание:

- 1) Приведена мнемоника, соответствующая регистру управления интерфейсом с глобальной шиной. Для регистра управления локальной шиной к имени поля добавляется префикс "L".
- 2) Если банк 1 отсутствует, то значения полей PAGE1, TIME1 и RDY1 безразличны.
- 3) Если банк 1 отсутствует и в поле TYPE0 указан тип DRAM, то значение поля TYPE1 безразлично. Если же банк 1 отсутствует и в поле TYPE0 указан тип SRAM, то в поле TYPE1 следует так же указывать тип SRAM. В противном случае будут выполняться циклы регенерации несуществующей DRAM.
- 4) Если в обоих полях TYPE0 и TYPE1 указан тип SRAM, то значение поля TRAS безразлично.
- 5) Если в поле SHMEM указана одна из многопроцессорных конфигураций, то значения полей RDY0 и RDY1 безразличны.

| 4.1 Структура векторного узла                                   | 4-3                 |
|-----------------------------------------------------------------|---------------------|
| 4.2 ФОРМАТЫ ВЕКТОРНЫХ ДАННЫХ                                    | 4-4                 |
| 4.3 ОПЕРАЦИОННОЕ УСТРОЙСТВО OU                                  | 4-7                 |
| 4.4 Циклический сдвигатель вправо RCS                           | 4-9                 |
| 4.5 НЕЛИНЕЙНЫЕ ПРЕОБРАЗОВАТЕЛИ NLT1, NLT2 И ИХ РЕГИСТРЫ УПРАВЛЕ | ЕНИЯ F1CR, F2CR4-10 |
| 4.6 ПАМЯТИ ВЕСОВЫХ КОЭФФИЦИЕНТОВ WBUF И WOPER                   | 4-11                |
| 4.7 FIFO весовых коэффициентов (WFIFO)                          | 4-12                |
| 4.8 Накопительное FIFO (AFIFO)                                  | 4-13                |
| 4.9 Векторный регистр RAM                                       | 4-14                |
| 4.10 КОММУТАТОР 3 в 2                                           | 4-14                |
| 4 11 PERMOTE HODOFOR VP                                         | 1_15                |

В данной главе приводится описание векторного узла процессора NM6403, который используется при обработке векторных данных.

## 4.1 Структура векторного узла

Векторный узел (VU) является основным вычислительным узлом процессора NM6403. VU ориентирован на обработку данных произвольной разрядности от 1 до 64 разрядов, упакованных в 64-разрядные слова.

Структурная схема VU представлена на Рис. 4-1. Основными узлами VU являются:

О Операционное устройство

RCS Циклический сдвигатель вправо

NLT1, NLT2 Нелинейные преобразователи

SWITCH  $3\rightarrow 2$  Kommytatop 3 в 2

Память весовых коэффициентов и

операционная память весовых

WBUF и WOPER коэффициентов

WFIFO FIFO весовых коэффициентов

AFIFO Накопительное FIFO RAM Векторный регистр

VR Регистр порогов

Регистры управления нелинейными

F1CR, F2CR преобразователями

SB1 и SB2 Регистр границ синапсов и операционный

регистр границ синапсов

Регистр границ нейронов и операционный

NB1 и NB2 регистр границ нейронов

Работа всех перечисленных выше узлов будет описана в следующих разделах.



Рис. 4-1. Структурная схема векторного узла

## 4.2 Форматы векторных данных

#### Данные

VU предназначен для обработки целочисленных данных, разрядность которых может быть произвольной и в общем случае лежит в диапазоне от 1 до 64 разрядов. Однако, схемотехническая реализация ряда исполнительных узлов VU накладывает дополнительные ограничения на разрядность данных:

- множители, поступающие на вход X OU и используемые в операциях взвешенного суммирования, должны иметь четную разрядность;
- переменные, для которых вычисляется нелинейная функция

активации, должны иметь не менее двух разрядов.

Целочисленные данные, используемые в арифметических операциях, должны быть представлены в дополнительном коде. Результаты арифметических операций формируются так же в дополнительном коде.

#### 64-разрядные слова упакованных данных

VU ориентирован на обработку массивов данных. Разрядность всех узлов VU и всех внутренних шин процессора NM6403, к которым подключен VU, равна 64. Поэтому с целью повышения производительности NM6403 путем эффективного использования аппаратных ресурсов VU осуществляет обработку целочисленных данных, которые упакованы в 64-разрядные слова с помощью простой конкатенации (см. Рис. 4-2). В общем случае слово упакованных данных представляет собой вектор  $\mathbf{D} = \{D_1 \dots D_1\}$ , содержащий I данных, суммарная разрядность которых равна 64. Причем, в одном слове  $\mathbf{D}$  могут быть упакованы данные, имеющие разную разрядность. Количество данных I, упакованных в одном слове, зависит от их разрядностей и может принимать целочисленное значение в диапазоне от 1 до 64.

В каждом такте VU осуществляет обработку всех данных слова, поступающего на любой из исполнительных узлов VU. При этом исполнительные узлы определяют границы данных в слове по содержимому соответствующих конфигурационных регистров. Разряды NB2, в которых записана 1, соответствуют старшим разрядам данных слова, поступающего на вход Y, а при выполнении арифметических операций и на вход X OU. Разряды SB2, в которых записана 1, соответствуют младшим разрядам данных слова, поступающего на вход X OU при выполнении операции взвешенного суммирования. Если в і-м разряде F1CR записана 1, а в (i+1)-м - 0, то i-й разряд слова, поступающего на вход NLT1, будет являться старшим разрядом одного из данных, упакованных в этом слове. Аналогично F2CR определяет границы данных в слове, поступающем на вход NLT2. В качестве примера (см. Рис. 4-3) приведено содержимое конфигурационных регистров для слова, состоящего из двухразрядного операнда  $D_1$ , четырехразрядного операнда  $D_2$ , шестиразрядного операнда  $D_3$  и т.д. Здесь 'х' в NLTCR1 и NLTCR2 означает, что значение данного разряда не определяет границ данных в слове.

В регистры NB2 и SB2 информация поступает соответственно из регистров NB1 и SB1 при выполнении команды LOAD. Регистры NB1, SB1, F1CR F2CR и VR подключены к шине данных процессора NM6403 - INPUT WEIGHT BUS - и программно доступны по записи.

Рис. 4-2. Формат слова упакованных векторных данных



Рис. 4-3. Форматы конфигурационных регистров



## Матрицы весовых коэффициентов и вектора слов упакованных данных

Все исполнительные узлы VU позволяют за один такт выполнять операции над 64-разрядными словами упакованных данных. Базовой операцией является операция взвешенного суммирования, при выполнении которой в каждом такте используется матрица весовых коэффициентов, хранящаяся в WOPER. Размерность матрицы весовых коэффициентов может достигать 32 64-разрядных слов упакованных весовых коэффициентов. С целью эффективного использования аппаратных ресурсов VU в процессоре NM6403 предусмотрен механизм подкачки новой матрицы весовых коэффициентов из внешней памяти на фоне выполнения операций с текущим содержимым WOPER. 64-разрядные слова упакованных весовых коэффициентов поступают с одной из внешних шин процессора NM6403 - INPUT WEIGHT BUS - через WFIFO в WM. При этом процесс загрузки WBUF длится 32 такта и управляется содержимым регистров SB1 и NB1, которые задают соответственно количество слов упакованных весовых коэффициентов в матрице весов и границы весовых коэффициентов в этих 64-разрядных словах. Затем по команде LOAD за один такт содержимое WBUF переписывается в WOPER, а содержимое регистров NB1 и SB1 - в регистры NB2 и SB2 соответственно. Одновременно с этим OU может выполнять операции с использованием прежнего содержимого WOPER, NB2 и SB2. Так как процесс загрузки

матрицы весов длится 32 такта, то каждая векторная команда позволяет выполнять за L тактов одни и те же операции над векторами из L 64-разрядных слов упакованных данных. Переменная L задается в одном из полей команды и может принимать целочисленное значение в диапазоне от 1 до 32.

## 4.3 Операционное устройство OU

ОU служит для выполнения арифметических и логических операций над 64-разрядными словами упакованных данных  $\mathbf{X} = \{X_K ... X_I\}$  и  $\mathbf{Y} = \{Y_I ... Y_I\}$ , поступающими соответственно на входы X и Y OU, и матрицей весов  $\mathbf{W}$ , которая подается на входы  $W_1, ..., W_J$  в виде J 64-разрядных слов упакованных весовых коэффициентов  $\mathbf{W}_I = \{W_{II} ... W_{II}\}, ..., \mathbf{W}_J = \{W_{JI} ... W_{JI}\}$ . Результат каждой операции формируется на выходе R в виде 64-разрядного слова упакованных данных  $\mathbf{R} = \{R_I ... R_I\}$ . Переменная I может принимать любое целочисленное значение от I до G в зависимости от содержимого NB2 (G равно количеству единиц в NB2), а переменная G - от G до G в зависимости от содержимого SB2 (G равно количеству единиц в SB2). Значения, принимаемые переменной G хависят от типа выполняемой операции: G - для арифметических операций, G - для операции взвешенного суммирования.

Тип выполняемой операции задается кодом команды. Операции выполняются в конвейере с темпом одна операция за такт. Никаких признаков результатов операций OU не формирует.

OU выполняет три следующих набора операций, каждому из которых соответствует своя программная модель OU (см. Рис. 4-4):

- 16 всевозможных поразрядных логических операций над 64-разрядными операндами, поступающими на входы X и Y. В данном режиме ОU представляется в виде 64 параллельно работающих одноразрядных логических устройств LU, выполняющих одну и ту же логическую операцию над каждой парой разрядов входных операндов (см. Рис. 4-4.а). Содержимое регистров SB2 и NB2 не влияет на результаты логических операций.
- 4 арифметические операции над словами **X** и **Y**:  $X_i + Y_i$ ;  $X_i Y_i$ ;  $X_i + 1$ ;  $X_i 1$ , где i=1,...,I. При выполнении данных арифметических операций OU можно представить в виде I параллельно включенных арифметических устройств AU, выполняющих одну и ту же арифметическую операцию над соответствующими данными слов **X** и **Y** (см. Рис. 4-4.б). Количество и разрядности AU и соответствующих данных в словах **X**, **Y** и **R** совпадают и определяются

содержимым регистра NB2. Содержимое регистра SB2 не влияет на результаты данных арифметических операций.

• Сложение вектора **Y** с произведением матрицы весов **W**:  $R_i = Y_i + \Sigma W_{ij} * X_j$ , где i=1,...,I, j=1,...,J. При выполнении данной операции, получившей также название взвешенного суммирования, ОU можно представить в виде I параллельно работающих схем, каждая из которых содержит J умножителей и один (J+1)-операндный сумматор (см. Рис. 4-4.с). Количество I и разрядности соответствующих операндов в словах **Y**, **W**<sub>J</sub>,...,**W**<sub>1</sub> и **R** совпадают и определяются содержимым регистра NB2, а количество J и разрядности операндов в векторе **X** определяются содержимым регистра SB2. Умножители в ОU реализованы по модифицированному алгоритму Бута, поэтому разрядность каждого операнда, входящего в состав слова **X**, должна быть четной.

Рис. 4-4. Программные модели OU в различных режимах его работы



а) Программная модель ОU при выполнении логических операций



б) Программная модель ОU при выполнении арифметических операций



с) Программная модель ОU при выполнении взвешенного суммирования

## 4.4 Циклический сдвигатель вправо RCS

В зависимости от кода команды 64-разрядные слова, поступающие на вход X OU, проходят через RCS без изменений или циклически сдвигаются вправо на один разряд. За один такт выполняется сдвиг одного слова как единого операнда, не зависимо от количества данных в слове.



# 4.5 Нелинейные преобразователи NLT1, NLT2 и их регистры управления F1CR, F2CR

NLT1 и NLT2 служат для вычисления нелинейных функций активации над 64-разрядными словами упакованных данных (см. Рис. 4-5). Для каждого нелинейного преобразователя в VU предусмотрен свой программно доступный регистр управления (F1CR для NLT1 и F2CR для NLT2), содержимое которого в зависимости от кода выполняемой команды может определять количество и разрядности данных, составляющих обрабатываемое слово, а также максимальное абсолютное значение результата вычисления функции насыщения H (см. Рис. 4-5.6) для каждого составляющего слова.

NLT1 и NLT2 абсолютно идентичны, поэтому для обозначения нелинейного преобразователя далее будет использоваться мнемоника NLTx. Все сказанное о NLTx будет относиться как к NLT1, так и к NLT2. Аналогично, мнемоника FxCR используется ниже для обозначения одного из регистров F1CR или F2CR.

В зависимости от кода команды NLTx выполняет за один такт одну из трех операций над 64-разрядным словом упакованных данных:

- пропускает на выход входное слово без изменений независимо от содержимого регистра FxCR;
- вычисляет пороговую функцию для каждого операнда входного слова (см. Рис. 4-5.а). При этом содержимое регистра FxCR определяет количество и разрядности данных входного и выходного слова. Формат регистра FxCR при вычислении пороговой функции представлен на Рис. 4-3;
- вычисляет функцию насыщения для каждого операнда входного слова (см. Рис. 4-5.б). При этом содержимое регистра FxCR определяет не только количество и разрядности операндов входного и выходного слов упакованных данных, но и максимальные абсолютные значения каждого операнда выходного слова. Формат регистра FxCR при вычислениии функции насыщения представлен на Рис. 4-3.

Из представленных (см. Рис. 4-3) форматов регистра FxCR следует, что минимальная разрядность операндов, составляющих обрабатываемое слово, равна двум. Поэтому за один такт NLTx может обрабатывать от 1 до 32 данных различной разрядности, суммарная разрядность которых равна 64.

Необходимо отметить, что при прохождении слова упакованных данных через NLTх независимо от выполняемой им операции



количество и разрядности операндов, составляющих 64-разрядное слово, не изменяются. Уменьшение абсолютных значений входных операндов в результате вычисления нелинейных функций активации сопровождается расширением знаковых разрядов операндов. Таким образом, NLTx служит только для уменьшения абсолютных значений входных операндов, а не для уменьшения их разрядности.

Puc. 4-5. Нелинейные функции активации, вычисляемые NLTx



## 4.6 Памяти весовых коэффициентов WBUF и WOPER

Память весовых коэффициентов состоит из двух матриц ячеек памяти WBUF и WOPER, каждая из которых имеет емкость 32х64 бита и позволяет хранить матрицу весов **W** в виде J 64-разрядных слов упакованных весовых коэффициентов:

$$W_1 = \{W_{1I} ... W_{11}\},...,W_J = \{W_{JI} ... W_{J1}\}.$$

WOPER служит для хранения матрицы весов, используемой в операциях взвешенного суммирования, выполняемых ОU. Выходы всех ячеек WOPER соединены непосредственно с соответствующими входами ОU, а их входы - с выходами соответствующих ячеек WBUF. Благодаря этому запись во все ячейки WOPER осуществляется за один такт по команде LOAD. При этом содержимое WBUF целиком копируется в WOPER. Одновременно с этим содержимое регистров SB1 и NB1 копируется в регистры SB2 и NB2.

WBUF служит для подкачки из WFIFO новой матрицы весов на фоне выполнения OU текущих операций взвешенного суммирования с использованием старой матрицы весов, хранящейся в WOPER. Загрузка матрицы весов в WBUF инициируется одной командой и осуществляется за 32 такта путем последовательной записи J 64-разрядных слов упакованных весовых коэффициентов, выбираемых из WFIFO. При этом количество загружаемых слов J определяется содержимым SB1 (J равно количеству единиц в SB1). В режиме записи WBUF работает по аналогии с памятью

магазинного (стекового) типа. Причем первым загружается слово  $\mathbf{W}_{I}=\{W_{II} ... W_{II}\}$ , а последним - слово  $\mathbf{W}_{J}=\{W_{JI} ... W_{JI}\}$ . Во всех этих словах количество весовых коэффициентов и границы между ними совпадают и определяются содержимым регистра NB1. Последовательность загрузки и расположение весовых коэффициентов в WBUF иллюстрируется на Puc. 4-6.

Рис. 4-6. Формат матрицы весов WBUF



## 4.7 FIFO весовых коэффициентов (WFIFO)

Двухпортовое WFIFO имеет емкость 32х64 бит и используется в качестве накопительного буфера в процессе подкачки матрицы весов в WBUF из внешней памяти. Запись и чтение из WFIFO ведется 64-разрядными словами упакованных весовых коэффициентов. Загрузка WFIFO осуществляется через внутреннюю шину данных процессора NM6403 - INPUT WEIGHT BUS.

WFIFO введено в схему VU с целью повышения эффективности использования шин NM6403 в процессе подкачки весовых коэффициентов в WBUF из внешней памяти. Как отмечалось в предыдущем разделе, загрузка матрицы весов в WBUF выполняется за 32 такта. При этом в зависимости от содержимого теневого регистра SB1 количество загружаемых слов J может принимать целочисленное значение в диапазоне от 1 до 32. В отсутствии WFIFO непосредственная загрузка матрицы весов из внешней памяти в WBUF, проводимая при малых значениях J, приводила бы к значительным простоям в работе одной из шин. Поэтому процесс загрузки матрицы весов из внешней памяти в WBUF выполняется процессором NM6403 в два этапа. Первоначально, по команде загрузки WFIFO в него записывается массив из N 64-разрядных слов

упакованных весовых коэффициентов, выбираемых из в внешней памяти. Значение N задается кодом команды и находится в диапазоне от 1 до 32. Затем по команде загрузки матрицы весов в WBUF J 64-разрядных слов упакованных весовых коэффициентов переписываются из WFIFO в WBUF. Следует отметить, что нецелесообразно использовать значения N, меньшие, чем значения J, так как это может привести к зависанию процессора NM6403. При N>>J в WFIFO можно записать сразу несколько матриц весов, которые затем будут последовательно переписываться в WBUF, причём команды загрузки WFIFO и WBUF могут существенно отстоять друг от друга в общем потоке команд.

Таким образом, WFIFO служит для согласования асинхронных процессов загрузки матрицы весов в WBUF и чтения слов упакованных весовых коэффициентов из внешней памяти. Контроль за данными процессами может осуществляться программно путем анализа флагов "WFIFO пустое" и "WFIFO полное", которые фиксируются в регистре INTR NM6403. WFIFO может быть программно очищено путем установки в 1 соответствующего бита PSWR.

## 4.8 Накопительное FIFO (AFIFO)

Двухпортовое AFIFO емкостью 32х64 бита используется в VU в качестве аккумулятора и служит для хранения одного вектора 64-разрядных слов упакованных данных, которые являются результатом выполнения последней векторной операционной команды. В зависимости от кода команды содержимое AFIFO может пересылаться в следующие приемники:

- во внешнюю память через шину выходных данных процессора NM6403;
- одновременно во внешнюю память и в RAM через выходную шину OUTPUT DATA BUS, шину команд процессора NM6403 INPUT INSTRUCTION BUS и шину векторных данных VU-VECTOR DATA BUS;
- на входы исполнительных узлов VU по цепи обратной связи, проходящей через коммутатор 3 в 2;
- одновременно во внешнюю память и на входы исполнительных узлов VU по цепи обратной связи;
- одновременно во внешнюю память, в RAM и на входы исполнительных узлов VU.

Выходы AFIFO и цепь обратной связи VU отделены от шины выходных данных процессора NM6403 буфером. Поэтому при



пересылке содержимого AFIFO только на входы исполнительных узлов VU шина выходных данных NM6403 остается свободной.

Необходимо отметить, что AFIFO предназначено для хранения только одного вектора слов упакованных данных. Если в последовательности выполняемых команд между двумя векторными операционными командами не встречается ни одной команды чтения из AFIFO и если вторая векторная операционная команда также не требует чтения из AFIFO, то процессор NM6403 отработает эту команду, как команду NOP, и сформирует при этом внутреннее прерывание по неправильной последовательности команд.

Контроль за содержимым AFIFO может осуществляться программно путем анализа флагов "AFIFO пустое" и "AFIFO полное", которые фиксируются в регистре INTR. AFIFO может быть программно очищено путем установки в 1 соответствующего бита PSWR.

## 4.9 Векторный регистр RAM

RAM представляет собой однопортовую память типа FIFO емкостью 32x64 бита, которая подключена к шине векторных данных VU - VECTOR DATA BUS. Основное отличие RAM от обычного FIFO заключается в том, что после чтения из RAM его содержимое не изменяется.

RAM служит для хранения одного вектора 64-разрядных слов упакованных данных, которые могут передаваться на исполнительные узлы VU через коммутатор 3 в 2. В зависимости от кода команды слова, записываемые в RAM, выбираются из внешней памяти или из AFIFO. В обоих случаях слова данных поступают на вход RAM через шину команд NM6403 - INPUT INSTRUCTION BUS - и шину векторных данных VU - VECTOR DATA BUS. Последняя отделена от шины команд однонаправленным буфером с высокоимпедансным состоянием. Это позволяет осуществлять пересылку содержимого RAM в исполнительные узлы VU, не занимая шину команд процессора NM6403.

Необходимо отметить, что RAM предназначен для хранения только одного вектора слов упакованных данных, поэтому любая запись в RAM приводит к потере ее прежнего содержимого.

#### **4.10** Коммутатор 3 в 2

Коммутатор 3 в 2 обеспечивает выбор двух источников векторных данных, поступающих на входы исполнительных узлов VU. В зависимости от кода команды через коммутатор 3 в 2 на вход каждого нелинейного преобразователя могут поступать следующие вектора слов упакованных данных:



- вектора данных с нулевыми значениями всех разрядов;
- содержимое RAM с шины векторных данных VU VECTOR DATA BUS;
- содержимое AFIFO по цепи обратной связи VU;
- вектора данных из внешней памяти.

В последнем случае векторные данные поступают на входы коммутатора по одной из двух шин зависимости от того, есть ли чтение из RAM опреранда в тот же момент времени: по шине команд - INPUT INSTRUCTION BUS - если нет или по шине входных данных процессора NM6403 - INPUT WEIGHT BUS- если есть.

В случае, когда вектор слов упакованных данных выбирается из внешней памяти, то количество слов в нем задается кодом команды. Если же вектор выбирается из RAM или AFIFO, то количество слов в нем равно числу 64-разрядных слов, записанных в эти памяти по предыдущим командам. Последнее связано с тем, что содержимое RAM или AFIFO всегда считывается целиком.

Кроме функций коммутации пакетов векторных данных коммутатор 3 в 2 может выполнять функции поразрядного маскирования векторных данных, пропускаемых на исполнительные узлы VU. Если код векторной команды задает операцию маскирования, то на вход NLT1 поступает результат поразрядной логической операции И над пропускаемым на NLT1 словом упакованных данных и 64-разрядной маской, а на вход NLT2 - результат поразрядной логической операции И над пропускаемым на NLT2 словом упакованных данных и инверсией 64-разрядной маски. При этом векторам слов упакованных данных соответствует вектор масок, который выбирается одновременно с векторами слов упакованных данных из тех же источников и по тем же правилам. Фактически коммутатор 3 в 2 является полным коммутатором 3 в 3, у которого третьим выходом является маска.

Код команды может задавать одновременную обработку до трех векторов упакованных данных. Если при этом выбираются пакеты с разным количеством слов, то NM6403 отработает эту команду, как команду NOP, и сформирует внутреннее прерывание по запрещенной векторной команде.

### 4.11 Регистр порогов VR

Регистр порогов VR служит для хранения 64-разряного слова упакованных порогов или смещений. Существуют команды, по которым при выполнении операции взвешенного суммирования

содержимое VR подается на вход Y OU.

| 5.1 МЕТОДЫ АДРЕСАЦИИ КОМАНД                                      | 5-3 |
|------------------------------------------------------------------|-----|
| 5.2 МЕТОДЫ АДРЕСАЦИИ СКАЛЯРНЫХ ДАННЫХ                            |     |
| 5.3 МЕТОДЫ АДРЕСАЦИИ ВЕКТОРНЫХ ДАННЫХ                            | 5-4 |
| 5.4 ОСОБЕННОСТИ РАБОТЫ С СИСТЕМНЫМ СТЕКОМ И СТЕКАМИ ПОЛЬЗОВАТЕЛЯ | 5-5 |

## 5.1 Методы адресации команд

При выборе очередной команды из внешней памяти её адрес может вычисляться следующими способами:

- по содержимому счётчика адреса команд с его икрементацией на 2 (выборка команд идёт по 64 разряда) на линейных участках программы;
- по содержимому AR-регистра или GR-регистра для команд перехода/перехода к подпрограмме с соответствующей модификацией счётчика адреса команд (PC):
- 1) PC < -ARi, i = 0, ..., 7;
- 2) PC < -ARi + GRi, i = 0, ..., 7;
- 3) PC < -GRi, i = 0, ..., 7;
- 4) PC <- PC + GRi;
- по содержимому AR-регистра или PC с непосредственно заданным в команде смещением в виде 32-разрядной константы (Const32) для команд перехода/перехода к подпрограмме со смещением с соответствующей модификацией PC:
- 1) PC <- ARi + Const32;
- 2) PC <- Const32;
- 3) PC <- PC + Const32.
- по содержимому стека адресов возврата, находящемуся во внешней памяти и адресуемому по содержимому указателя стека (SP) с его декрементацией на 2 для команд возврата из подпрограммы/прерывания с соответствующей модификацией PC: PC <- [--SP].

Более подробно о методах адресации команд см. главу 7.

#### 5.2 Методы адресации скалярных данных

Процессор NM6403 поддерживает обмен данными с внешней памятью как скалярными, так и векторными данными, задаваемый соответственно скалярными или векторными командами. Скалярные команды задают единичную пересылку регистр <- память или память <- регистр. В зависимости от кода регистра (т.е. от его разрядности) обмен с памятью осуществляется по 32 или 64 разряда, при этом исполнительный адрес памяти (Address) может вычисляться следующими способами:

• по содержимому AR-регистра или GR-регистра с соответствующей модификацией AR-регистра:

- 1) Address  $\leftarrow$  GRi, i = 0, ...,7; нет модификации адресных регистров.
- 2) Address  $\leftarrow$  ARi + GRi; ARi  $\leftarrow$  ARi + GRi, i = 0, ...,7.
- 3) Address <- GRi; ARi <- GRi, i = 0, ...,7.
- 4) Address <- ARi, i = 0, ..., 7; нет модификации адресных регистров.
- 5) Address  $\leftarrow$  ARi; ARi  $\leftarrow$  ARi + GRi, i = 0, ...,7.
- 6) Address <- ARi a; ARi <- ARi a, i = 0, ...,7; a = 1 при адресации 32-разрядных данных, a = 2 при адресации 64-разрядных данных.
- 7) Address <- ARi; ARi <- ARi + a, i = 0, ...,7; a = 1 при адресации 32-разрядных данных, a = 2 при адресации 64-разрядных данных.
- по содержимому AR-регистра с непосредственно заданным в команде смещением в виде 32-разрядной константы (Const32):
- 1) Address <- Const32; нет модификации адресных регистров.
- 2) Address  $\leftarrow$  ARi + Const32; ARi  $\leftarrow$  ARi + Const32, i = 0, ...,7.
- 3) Address <- Const32; ARi <- Const32, i = 0, ..., 7.

Более подробно о методах адресации скалярных данных см. главу 7. О методах адресации векторных данных см. раздел 5.3.

## 5.3 Методы адресации векторных данных

Векторные команды задают обмен с внешней памятью блоками по N 64-разрядных слов, где N определяется кодом команды и может меняться в диапазоне от 1 до 32. Исполнительный адрес памяти при этом вычисляется по тем же правилам, что и для скалярных команд, но N раз и N раз будет модифицирован соответствующий адресный регистр. Отличие состоит лишь в том, что для векторных команд нельзя использовать адресацию с помощью непосредственно заданного в команде смещения в виде 32-разрядной константы. Все остальные методы адресации по содержимому AR-регистра или GR-регистра с соответствующей модификацией AR-регистра остаются доступными:

- 1) Address  $\leftarrow$  GRi, i = 0, ...,7; нет модификации адресных регистров.
- 2) Address  $\leftarrow$  ARi + GRi; ARi  $\leftarrow$  ARi + GRi, i = 0, ...,7.
- 3) Address <- GRi; ARi <- GRi, i = 0, ...,7.
- 4) Address <- ARi, i = 0, ..., 7; нет модификации адресных регистров.
- 5) Address  $\leftarrow$  ARi; ARi  $\leftarrow$  ARi + GRi, i = 0, ...,7.
- 6) Address <- ARi 2; ARi <- ARi 2, i = 0, ..., 7.
- 7) Address <- ARi; ARi <- ARi + 2, i = 0, ...,7.

Более подробно о методах адресации векторных данных см. главу 7.



# 5.4 Особенности работы с системным стеком и стеками пользователя

Процессор NM6403 имеет специальный регистр-указатель стека SP, с помощью которого организуется стек во внешней памяти. Этот стек используется в качестве системного при вызовах подпрограмм, обработке прерываний или возврате из них. Пользователь имеет возможность использовать его для передачи параметров между процедурами или для временного хранения своих данных, а также организовать свой стек, используя в качестве указателя стека любой из адресных регистров - AR0 - AR6.

#### Системный стек

Указатель стека SP - это 32-разрядный регистр, который содержит адрес вершины системного стека. Стек наполняется от младших адресов к старшим. SP всегда указывает на адрес, по которому будет записан следующий элемент (см. Рис. 5-1). Запись в стек идёт в режиме постинкремента, чтение - в режиме декремента.

Запись в стек осуществляется каждый раз, когда выполняется команда перехода к подпрограмме или осуществляется вход в прерывание. В этом случае в память идёт запись 64-разрядного слова, старшая часть которого содержит 32-разрядное слово состояния процессора, а младшая - 32-разрядный счётчик адреса команд по адресу в SP, а сам SP затем увеличивается на два.

Чтение из стека происходит каждый раз, когда встречается команда возврата из подпрограммы или прерывания. В данном случае содержимое SP уменьшается на 2, по этому адресу из стека читается и восстанавливается счётчик адреса команд и старое слово состояния процессора (только для возврата из прерывания).

Вышеописанный механизм позволяет легко создавать программные прерывания, когда при вызове обработчика прерывания можно использовать обычную команду перехода к подпрограмме, а выйти из него можно командой возврата из прерывания.

Пользователь может также писать и читать из системного стека, пользуясь обычными методами адресации относительно AR7(SP), но при этом он должен строго следить за тем, чтобы содержимое SP было чётным. В противном случае при переходе к подпрограммам или отработке прерываний часть данных в стеке может быть потеряно.

После системного сброса содержимое SP не определено, поэтому необходимо позаботится о записи в него адреса начала системного стека до того, как будут разрешены прерывания или встретится хоть одна команда перехода к подпрограмме. Не существует ограничений

на расположение системного стека во внешней памяти, лишь бы адрес начала стека был выровнен по границе 64-разрядного слова. Он может находиться как в локальной, так и в глобальной памяти, но если используется режим работы с общей памятью, желательно помещать его в ту часть памяти, которая доступна только самому процессору NM6403.

Рис. 5-1. Системный стек



#### Стеки пользователя

Пользователь имеет возможность сам создать свой стек, используя в качестве указателя стека любой из адресных регистров - AR0 - AR6. Обмен со стеком будет осуществляться с помощью обычных методов адресации: запись в режиме постинкремента, чтение - в режиме декремента. В данном случае можно писать и читать из стека как 32-разрядные, так и 64-разрядные данные, причём в первом случае указатель стека будет меняться на +/- 1, во втором на +/- 2. Ограничение существует только на обмен 64-разрядными данными: указатель стека должен быть в этот момент выровнен на границу 64-разрядного слова. В остальном работа со стеком пользователя аналогична работе с системным стеком.

| 6.1 ВЕКТОРНЫЕ КОМАНДЫ  | 6-3 |
|------------------------|-----|
| 6.2 КОМАНДЫ УПРАВЛЕНИЯ |     |
| 6.3 Система прерываний | 6-4 |
| 6.4 Системный сброс    | 6-7 |

## 6.1 Векторные команды

Одной из особенностей описываемого процессора NM6403 является наличие векторных команд, которые позволяют вести эффективную обработку массивов упакованных в 64-разрядные слова данных. Векторная команда может выполняться различное количество тактов - от 1 до 32 - в зависимости от кода команды. Если она однотактовая, то её работа в конвейере ни чем особенным не отличается от работы обычной скалярной команды. В случае, когда векторная команда выполняется несколько тактов, это можно рассматривать как аппаратную организацию цикла, состоящего из одной однотактовой векторной команды. Одновременно с работой одной векторной команды возможна работа до четырёх других векторных команд и одной скалярной. Такое решение позволяет более полно использовать аппаратные ресурсы процессора NM6403, а также две внешних памяти - локальную и глобальную. Например, можно одновременно читать из локальной памяти очередной блок данных, чтобы выполнить с ним какую-либо операцию, и писать в глобальную результат предыдущей векторной команды.

Поскольку векторные команды имеют по сравнению со скалярными более глубокий конвейер, их использование в общем случае оправдано, если обрабатываются блоки данных, содержащие не менее 6 64-разрядных слов. Когда данное условие не выполняется, возможны простои конвейера из-за взаимоизависимостей по данным.

Более подробно о векторных командах см. главы 7 и 8.

### 6.2 Команды управления

Процессор NM6403 имеет следующие команды управления:

- переход;
- переход со смещением, заданным в команде в виде 32-разрядной константы;
- переход к подпрограмме;
- переход к подпрограмме со смещением, заданным в команде в виде 32-разрядной константы;
- возврат из подпрограммы;
- возврат из прерывания.

Любая команда управления может быть как условной, так и



безусловной. Для избежания появления пустых тактов в конвейере желательно для каждой команды перехода/перехода к подпрограмме использовать две отложенные команды, для возврата из подпрограммы или прерывания - три.

Более подробные сведения о командах управления см. в главах 7 и 8.

## 6.3 Система прерываний

### Типы прерываний

Процессор NM6403 поддерживает одно внешнее прерывание и девять внутренних:

- два прерывания от таймеров;
- прерывание по переполнению при выполнении арифметической операции, заданной скалярной командой;
- прерывание по запрещённой векторной команде;
- четыре прерывания от каналов ввода-вывода по завершению обмена через коммуникационные порты;
- пошаговое прерывание в режиме отладки.

Данные прерывания представлены в Табл. 6-1 и расположены в порядке уменьшения приоритета сверху вниз (при установке нескольких запросов на прерывание будет обслуживаться тот запрос, который имеет наибольший приоритет).

Табл. 6-1. Прерывания процессора NM6403

| Nº | Тип прерывания                                                                | Адрес-вектор<br>прерывания |  |  |
|----|-------------------------------------------------------------------------------|----------------------------|--|--|
| 1. | Обнуление системного таймера Т0                                               | 00000000hex                |  |  |
| 2. | Прерывание по переполнению при выполнении арифметических операций в RISC-ядре | 00000008hex                |  |  |
| 3. | Прерывание по запрещённой векторной команде                                   | 00000010hex                |  |  |
| 4. | Внешнее прерывание                                                            | 00000018hex                |  |  |
| 5. | Прерывание по завершению ввода по коммуникационному порту 1                   | 00000020hex                |  |  |

Табл.6-1. Прерывания процессора NM6403 (Продолжение)

| Nº  | Тип прерывания                                               | Адрес-вектор<br>прерывания |  |  |
|-----|--------------------------------------------------------------|----------------------------|--|--|
| 6.  | Прерывание по завершению ввода по коммуникационному порту 0  | 00000028hex                |  |  |
| 7.  | Прерывание по завершению вывода по коммуникационному порту 1 | 00000030hex                |  |  |
| 8.  | Прерывание по завершению вывода по коммуникационному порту 0 | 00000038hex                |  |  |
| 9.  | Обнуление таймера T1                                         | 00000040hex                |  |  |
| 10. | Пошаговое прерывание                                         | 00000048hex                |  |  |

#### Формирование запросов на прерывания

Запрос прерывания любого типа устанавливается только на один такт работы NM6403 и в конце этого такта фиксируется по переднему фронту синхросигнала в соответствующем разряде регистра запросов на прерывание INTR.

- Запрос прерывания по таймеру T0 или T1 возникает при переполнении соответствующего таймера, работающего в счетном режиме. Данный запрос фиксируется в INTR одновременно с записью нуля в T0 или T1 в счетном режиме.
- Запрос прерывания по переполнению при выполнении арифметической операции, заданной скалярной командой, возникает, если признак V регистра PSWR становится равным единице и соответствующая этому прерыванию маска в PSWR также единица. Данный запрос фиксируется в INTR одновременно с установкой в единицу бита V PSWR.
- Запрос прерывания по запрещённой векторной команде возникает при попытке извлечь из буфера команд векторной команды, которая пытается сделать любое из следующих действий:
  - ◆ одновременно читать и писать в ОЗУ данных (RAM);
  - ◆ использовать данные из внешней памяти для операций в векторном процессоре, но при этом не задать операции чтения из внешней памяти;
  - ◆ читать из пустого AFIFO;
  - ◆ писать в непустое AFIFO, если нет операции чтения из него в той же команле:
  - ◆ использовать в качестве операндов для операций в векторном процессоре ОЗУ данных и AFIFO, в которых находится разное

число 64-разрядных данных;

- ◆ использовать в качестве операндов для операций в векторном процессоре ОЗУ данных и данные из внешней памяти, причём число 64-разрядных данных в ОЗУ не совпадает с кодом в команде, который задаёт количество обращений к внешней памяти;
- ◆ использовать в качестве операндов для операций в векторном процессоре AFIFO и данные из внешней памяти, причём число 64-разрядных данных в AFIFO не совпадает с кодом в команде, который задаёт количество обращений к внешней памяти;
- ◆ задать операционную команду арифметическую или взвешенного суммирования и одновременно перезапись весов из теневой матрицы в рабочую (взведён бит "LOAD").

Эта ситуация может привести к самоблокировке конвейера процессора NM6403, ликвидировать которую можно только с помощью системного сброса. Поэтому данная векторная команда не выполняется, а вместо её провала в конвейер фиксируется запрос на данное прерывание, если соответствующая этому прерыванию маска в регистре PSWR равна единице.

- Запрос прерывания по внешнему прерыванию возникает при приходе сигнала низкого уровня на внешний вход  $\overline{INT}$  и фиксируется в INTR в конце такта, в котором пришел данный запрос.
- Запросы прерывания по завершению ввода/вывода по коммуникационным портам возникают при обнулении счетчика передаваемых/принимаемых слов соответствующего порта и фиксируется в INTR после осуществления последнего ПДП для данной передачи/приема
- Запросом на пошаговое прерывание является установка в единицу соответствующей маски на данное прерывание в регистре PSWR.

После фиксации запроса на прерывание в регистре запросов INTR его отработка начнётся, если выполняются следующие условия:

- соответствующая этому прерыванию маска в PSWR равна единице;
- нет готовых к отработке других более приоритетных прерываний.

Если эти два условия соблюдаются, выбирается очередная команда, но она не выполняется, а вместо неё осуществляется переход по адрес-вектору прерывания с запоминанием адреса возврата и слова состояния процессора, и соответствующий запрос в INTR



сбрасывается. Другие прерывания будут запрещены, пока не произойдёт любая запись в регистр PSWR и не установятся новые маски прерываний. В конце отработки прерывания выбирается команда возврата из прерывания, по которой восстанавливается содержимое счётчика команд и слово состояния процессора, снова выбирается команда, которая из-за прерывания не была выполнена, и продолжается обычное выполнение программы. Следует отметить, что любая команда возврата из прерывания разрешает отработку других прерываний, поскольку по ней идёт запись в PSWR старого содержимого из стека.

Когда разрешается пошаговое прерывание (режим отладки), при возврате из данного прерывания включается специальный механизм, который позволяет выбрать и исполнить очередную 64-разрядную команду или пару 32-разрядных команд, и только потом войти в новое пошаговое прерывание. Для остальных прерываний возможно по выходу из одного сразу попасть в другое прерывание.

#### 6.4 Системный сброс

После включения питания процессор NM6403 находится в неопределённом состоянии. Чтобы начать с ним работу, необходимо выставить низкий уровень на входе  $\overline{RESET}$  и держать его по меньшей мере 12 периодов входного тактового сигнала CLK.

Системный сброс не одинаково воздействует на все внешние выводы процессора NM6403: на некоторые синхронно, на некоторые асинхронно. Синхронный сброс привязан к внутренней синхронизации, асинхронный сброс непосредственно влияет на выводы и поэтому он осуществляется быстрее. Более подробную информацию о влиянии системного сброса на выводы NM6403 можно получить в разделе 13.5.

Табл. 6-2 содержит сведения о состоянии внешних выводов после подачи низкого уровня на вход  $\overline{RESET}$ . Для каждого вывода имеется информация, какой для него применяется сброс - синхронный или асинхронный.

Табл. 6-2. Внешние выводы процессора NM6403 после системного сброса

| Сигнал <sup>1)</sup>                      | Кол-<br>во | Тип<br>выво-<br>да <sup>2)</sup> | Функциональное назначение                                  |
|-------------------------------------------|------------|----------------------------------|------------------------------------------------------------|
|                                           | И          | нтерфейс                         | с глобальной шиной (88 выводов)                            |
| D63 - D0                                  | 64         | I/O(Z)                           | Синхронный сброс. Установка в высокоимпеданеное состояние. |
| A15 - A1                                  | 15         | O(Z)                             | Синхронный сброс. Установка в высокоимпедансное состояние. |
| RAS0/CS0                                  | 1          | O(Z)                             | Синхронный сброс. Установка в высокоимпедансное состояние. |
| RAS1/CS1                                  | 1          | O(Z)                             | Синхронный сброс. Установка в высокоимпедансное состояние. |
| CASL/WEL                                  | 1          | O(Z)                             | Синхронный сброс. Установка в высокоимпедансное состояние. |
| CASH/WEH                                  | 1          | O(Z)                             | Синхронный сброс. Установка в высокоимпедансное состояние. |
| ŌE                                        | 1          | O(Z)                             | Синхронный сброс. Установка в высокоимпедансное состояние. |
| WE/A16                                    | 1          | O(Z)                             | Синхронный сброс. Установка в высокоимпедансное состояние. |
| $\overline{\text{HOLDO}}/\text{A}17^{3)}$ | 1          | O(Z)                             | Синхронный сброс. Выдача высокого уровня.                  |
| HOLDI/A18 <sup>3)</sup>                   | 1          | I/O(Z)                           | Синхронный сброс. Установка в высокоимпедансное состояние. |
| RDY/A19 <sup>3)</sup>                     | 1          | I/O(Z)                           | Синхронный сброс. Установка в высокоимпедансное состояние. |
|                                           | V          | Інтерфейс                        | с локальной шиной (88 выводов)                             |
| LD63 - LD0                                | 64         | I/O(Z)                           | Синхронный сброс. Установка в высокоимпедансное состояние. |
| LA15 - LA1                                | 15         | O(Z)                             | Синхронный сброс. Выдача низкого уровня.                   |
| $\overline{LRAS0}/\overline{LCS0}$        | 1          | O(Z)                             | Синхронный сброс. Выдача высокого уровня.                  |
| $\overline{LRAS1}/\overline{LCS1}$        | 1          | O(Z)                             | Синхронный сброс. Выдача высокого уровня.                  |
| TCASL/LWEL                                | 1          | O(Z)                             | Синхронный сброс. Выдача высокого уровня.                  |
| TCASH/LWEH                                | 1          | O(Z)                             | Синхронный сброс. Выдача высокого уровня.                  |
| LOE                                       | 1          | O(Z)                             | Синхронный сброс. Выдача высокого уровня.                  |

Табл.6-2. Внешние выводы процессора NM6403 после системного сброса (Продолжение)

| Сигнал <sup>1)</sup>                 | Кол-<br>во | Тип<br>выво-<br>да <sup>2)</sup> | Функциональное назначение                                   |  |  |  |  |  |  |  |  |
|--------------------------------------|------------|----------------------------------|-------------------------------------------------------------|--|--|--|--|--|--|--|--|
| TWE/LA16                             | 1          | O(Z)                             | Синхронный сброс. Выдача высокого уровня.                   |  |  |  |  |  |  |  |  |
| THOLDO/LA17                          | 1          | O(Z)                             | Синхронный сброс. Выдача высокого уровня.                   |  |  |  |  |  |  |  |  |
| THOLDI/LA18                          | 1          | I/O(Z)                           | Синхронный сброс. Установка в высокоимпедансное состояние.  |  |  |  |  |  |  |  |  |
| TRDY/LA19                            | 1          | I/O(Z)                           | Синхронный сброс. Установка в высокоимпедансное состояние.  |  |  |  |  |  |  |  |  |
| Коммуникационный порт 0 (13 выводов) |            |                                  |                                                             |  |  |  |  |  |  |  |  |
| C0D7 - C0D0                          | 8          | I/O(Z)                           | Асинхронный сброс. Выдача неопределённой информации.        |  |  |  |  |  |  |  |  |
| CREQ0                                | 1          | I/O(Z)                           | Асинхронный сброс. Установка в высокоимпедансное состояние. |  |  |  |  |  |  |  |  |
| CACK0                                | 1          | I/O(Z)                           | Асинхронный сброс. Выдача высокого уровня.                  |  |  |  |  |  |  |  |  |
| CSTRB0                               | 1          | I/O(Z)                           | Асинхронный сброс. Выдача высокого уровня.                  |  |  |  |  |  |  |  |  |
| CRDY0                                | 1          | I/O(Z)                           | Асинхронный сброс. Установка в высокоимпедансное состояние. |  |  |  |  |  |  |  |  |
| CDIR0                                | 1          | О                                | Синхронный сброс. Выдача низкого уровня.                    |  |  |  |  |  |  |  |  |
|                                      |            | Коммуни                          | кационный порт 1 (13 выводов)                               |  |  |  |  |  |  |  |  |
| C1D7 - C1D0                          | 8          | I/O(Z)                           | Асинхронный сброс. Установка в высокоимпедансное состояние. |  |  |  |  |  |  |  |  |
| CREQ1                                | 1          | I/O(Z)                           | Асинхронный сброс. Выдача высокого уровня.                  |  |  |  |  |  |  |  |  |
| CACK1                                | 1          | I/O(Z)                           | Асинхронный сброс. Установка в высокоимпедансное состояние. |  |  |  |  |  |  |  |  |
| CSTRB1                               | 1          | I/O(Z)                           | Асинхронный сброс. Установка в высокоимпедансное состояние. |  |  |  |  |  |  |  |  |
| CRDY1                                | 1          | I/O(Z)                           | Асинхронный сброс. Выдача высокого уровня.                  |  |  |  |  |  |  |  |  |
| CDIR1                                | 1          | О                                | Синхронный сброс. Выдача высокого уровня.                   |  |  |  |  |  |  |  |  |

Табл.6-2. Внешние выводы процессора NM6403 после системного сброса (Продолжение)

| Сигнал <sup>1)</sup> | Кол-<br>во | Тип<br>выво-<br>да <sup>2)</sup> | Функциональное назначение                                  |  |  |  |  |  |  |
|----------------------|------------|----------------------------------|------------------------------------------------------------|--|--|--|--|--|--|
|                      |            | Общ                              | ее управление (9 выводов)                                  |  |  |  |  |  |  |
| CLK                  | 1          | I                                | Системный сброс не действует на состояние данного вывода.  |  |  |  |  |  |  |
| RESET                | 1          | I                                | Вход системного сброса                                     |  |  |  |  |  |  |
| TIMER                | 1          | I/O(Z)                           | Синхронный сброс. Установка в высокоимпедансное состояние. |  |  |  |  |  |  |
| ĪNT 1 I              |            | I                                | Системный сброс не действует на состояние данного вывода.  |  |  |  |  |  |  |
| ĪNTA                 | 1          | О                                | Синхронный сброс. Выдача низкого уровня.                   |  |  |  |  |  |  |
| BOOTM                | 1 I        |                                  | Системный сброс не действует на состояние данного вывода.  |  |  |  |  |  |  |
| MVOE                 | 1          | I                                | Системный сброс не действует на состояние данного вывода.  |  |  |  |  |  |  |
| TEST_OUT1            | 1          | О                                | Выход не определён.                                        |  |  |  |  |  |  |
| TEST_OUT2            | 1          | О                                | Выход не определён.                                        |  |  |  |  |  |  |
|                      |            |                                  | Питание (27 выводов)                                       |  |  |  |  |  |  |
| VSS                  | 13         | I                                | Системный сброс не действует на состояние данного вывода.  |  |  |  |  |  |  |
| VDD                  | 12         | I                                | Системный сброс не действует на состояние данного вывода.  |  |  |  |  |  |  |
| VBB                  | 2          | I                                | Системный сброс не действует на состояние данного вывода.  |  |  |  |  |  |  |
|                      | •          | Неиспол                          | ьзуемые выводы (18 выводов)                                |  |  |  |  |  |  |
| NC                   | 18         | -                                | Системный сброс не действует на состояние данного вывода.  |  |  |  |  |  |  |

Примечание:

1) Для выводов со знаком инверсии активным является низкий уровень сигнала;

2) І- входы;

О - выходы;

 $\mathrm{O}(\mathrm{Z})$  - выходы с высокоимпедансным состоянием;

I/O(Z) - двунаправленные выводы.

### Состояние регистров и вспомогательных внутрикристальных памятей процессора NM6403 после системного сброса

Состояние регистров после системного сброса следующее:

(признаки N,Z,V,С неопределены);

Все остальные регистры имеют неопределенное значение.

Вспомогательные памяти векторного узла находятся в таком состоянии:

WFIFO и AFIFO - пусты;

RAM - неопределенное состояние.

После системного сброса должна будет выполниться процедура инициализации процессора NM6403, информацию о которой см. в главе 12.

| 7.1 ФОРМАТЫ КОМАНД, ЗАДАЮЩИХ ПЕРЕСЫЛКУ ДАННЫХ "РЕГИСТР-ПАМЯТЬ"                          |       |
|-----------------------------------------------------------------------------------------|-------|
| (ФОРМАТЫ 1.1 и 1.2)                                                                     | . 7-4 |
| 7.2 ФОРМАТЫ КОМАНД ПЕРЕСЫЛКИ ДАННЫХ ТИПА "РЕГИСТР-РЕГИСТР" (ФОРМАТЫ 2.1 - 2.3)          | . 7-5 |
| 7.3 ФОРМАТЫ КОМАНД МОДИФИКАЦИИ АДРЕСНЫХ РЕГИСТРОВ (ФОРМАТЫ 3.1 - 3.4)                   | . 7-5 |
| 7.4 ФОРМАТЫ КОМАНД УПРАВЛЕНИЯ (ФОРМАТЫ 4.1 - 4.3)                                       | . 7-7 |
| 7.5 ФОРМАТ ВЕКТОРНЫХ КОМАНД (ФОРМАТЫ 5.1 - 5.3)                                         | . 7-8 |
| 7.6 ФОРМАТЫ ПОЛЯ КОП СК, ЗАДАЮЩЕГО АРИФМЕТИКО-ЛОГИЧЕСКУЮ ОПЕРАЦИЮ В СКАЛЯРНО<br>КОМАНДЕ |       |
| 7.7 ФОРМАТ ПОЛЯ КОП ВК, ЗАДАЮЩЕГО АРИФМЕТИКО-ЛОГИЧЕСКУЮ ОПЕРАЦИЮ В ВЕКТОРНОЙ КОМАНДЕ    |       |
| 7.8 Поле управления одновременным выполнением нескольких команд                         | 7-15  |
| 7.9 Поле выбора адресного регистра                                                      | 7-15  |
| 7 10 ПОЛЕ Вистири В КОМАНЛАХ ПЕРЕСЫЛКИ ЛАННЫХ                                           | 7-15  |

Процессор NM6403 работает с командами фиксированной длины по 32 или 64 разряда, которые можно разделить на 4 основные группы: векторные команды и команды скалярные - обработки операндов, управления и пересылки. Все команды выполняются за один такт синхронизации. Форматы команд процессора NM6403 приведены на Рис. 7-1, краткое их описание дано ниже. Более полно о системе команд можно узнать в приложении А.

Рис. 7-1. Форматы команд процессора NM6403

| 1.1 | 31 30<br>P 0 | 29 | 28 27 MA | 26 25<br>R/W |       |       |      |                       | 17 16   |         | 12 11 10<br>К О П | 9 8<br>C | 7 6 5 4<br>K | 3 210 |
|-----|--------------|----|----------|--------------|-------|-------|------|-----------------------|---------|---------|-------------------|----------|--------------|-------|
| 1.1 | PU           | 1  | MA       | K/W          | V AKI |       | 1    | ₹ <sub>ист/пр-к</sub> |         |         | K U II            |          | K            |       |
| 1.2 | P 1          | 1  | 0 M      | A R/W        | / ARi |       | F    | ист/пр-к              |         |         | КОП               | С        | К            |       |
| 63  |              |    |          |              |       |       | AJ   | <u> ЦРЕС (</u>        | смеще   | ние)    |                   |          |              | 32    |
| 2.1 | P 1          | 1  | 1        | $R_n$        | р-к   |       |      | R <sub>ист</sub>      |         |         | К О П             | C        | К            |       |
| 2.2 | P 1          | 0  | 0        | $R_{\Pi}$    | р-к   | 0     | 0    | x x                   | хх      |         | КОП               | С        | К            |       |
| 63  |              |    | <b>.</b> |              | ,     | \<br> |      |                       | TAHT    | A       |                   |          |              | 32    |
| 2.3 | P 1          | 0  | 0 R/S    | 1 1          | 1 0   | 1 0   | 0    | x x                   | x x     |         | КОП               | C        | К            |       |
| 63  |              |    | 0   100  |              | 1 0   | 1   0 |      |                       | мые і   | БИТЫ    | 10 0 11           |          |              | 32    |
| 3.1 | P 1          | 0  | 1 KM     | [ ] [        | ARi   | 0     | 1    | хх                    | ARj     |         | КОП               | C        | СК           |       |
|     |              |    |          |              |       |       |      |                       | Ĭ       |         |                   |          |              |       |
| 3.2 | P 1          | 0  | 0 KM     | [ ]          | ARi   |       | 1 2  |                       | ARj     | ЩЕНИЕ   | КОП               | C        | СК           | 32    |
| 03  |              |    |          |              |       | K     | OHC. | ІАПІ                  | A-CIVIE | щепие   |                   |          |              | 32    |
| 3.3 | P 1          | 0  | 1 x x    | 0            | XXX   | 0     | 1    | x x                   | хх      |         | КОП               | (        | СК           |       |
| 3.4 | P 1          | 0  | 0 x x    | 0            | ххх   | 0     | 1 2  | ХХ                    | хх      |         | КОП               | С        | К            |       |
| 63  |              |    |          |              |       | К     | OHC. | ΓΑΗΤΑ                 | A-CME   | ЩЕНИЕ   |                   |          |              | 32    |
| 4.1 | P 0          | 0  | 0 KM     | I J/C        | ARi   | 1     | 0    | Усло                  | вие     |         | КОП               | С        | К            |       |
| 4.2 | P 1          | 0  | 0 KM     | I J/C        | ARi   | 1     | 0    | Усло                  | вие     |         | КОП               | С        | К            |       |
| 63  |              |    | l        | <u> </u>     |       |       | A,   | ĮРЕС (                | смеще   | ние)    |                   |          |              | 32    |
| 4.3 | P 0          | 0  | 0 S/I    | 0 1          | 1 1   | 1 1   | 1    | Усло                  | вие     |         | КОП               | С        | К            |       |
|     |              |    | •        | 1            | 1     | -     |      | _                     |         |         | 1                 |          |              | ·     |
| 5.1 | P 0          | 0  | MA       | R/W          | ARi   | 0     | 1 R  | W                     | кол     | ичество | КОГ               | I ]      | В К          |       |
| 5.2 | P 0          | 0  | MA       | X            | ARi   | 0     | 0    | 1 W                   | кол     | ичество | КОГ               | I ]      | В К          |       |
| 5.3 | P 0          | 0  | x x :    | x x          | x x   | x 0   | 0 (  | ) W                   | X X     | x x x   | К О Г             | I 1      | В К          |       |

# 7.1 Форматы команд, задающих пересылку данных "регистр-память" (форматы 1.1 и 1.2)

1.1 Rист/пр-к  $\leftrightarrow$ ( $f_{aдр.}(AR_i, GR_i)$ );  $AR_i \leftarrow f_m(AR_i, GR_i)$ 

|          |       |    |     |                      | _                   |                       |       |        |      |                   |           |                    |                  |          |     |   |   |       |    |
|----------|-------|----|-----|----------------------|---------------------|-----------------------|-------|--------|------|-------------------|-----------|--------------------|------------------|----------|-----|---|---|-------|----|
| 31 30 29 | 28 27 | 26 | 25  | 24 23 22             | 21 20               | 19 18                 | 17    | 16 15  | 14   | 13                | 12 1      | 1 10               | 9                | 8 7      | 6 5 | 4 | 3 | 2 1 0 |    |
| P 0 1    | MA    | R  | R/W | ARi                  |                     | R <sub>ист/пр-н</sub> | :     |        |      | К                 | О         | П                  |                  | C I      | ζ.  |   |   |       | 32 |
|          |       |    |     |                      |                     |                       |       |        |      |                   |           |                    |                  |          |     |   |   |       |    |
|          |       | R  | Z/W |                      | ]                   | Напран                | злени | е пер  | сыл  | ки да             | анны      | X                  |                  |          |     |   |   |       |    |
|          |       |    | 0   |                      |                     | Чтег                  | ние и | з памя | ти в | Ruct              | /пр-к     |                    |                  |          |     |   |   |       |    |
|          |       |    | 1   |                      |                     | Зап                   | ись в | памят  | ъиз  | R <sub>uct/</sub> | пр-к      |                    |                  |          |     |   |   |       |    |
|          |       |    |     |                      |                     |                       |       |        |      |                   |           |                    |                  |          |     |   |   |       |    |
|          | MA    |    |     | f <sub>адр.</sub> (д | R <sub>i</sub> , GR | i)                    |       |        |      |                   | $f_{M}(A$ | R <sub>i</sub> , G | R <sub>i</sub> ) | <u> </u> |     |   |   |       |    |

| M   | 4 | $f_{\text{адр.}}(AR_i, GR_i)$ | $f_{M}(AR_{i}, GR_{i})$ |  |  |  |  |  |
|-----|---|-------------------------------|-------------------------|--|--|--|--|--|
| 0 0 | 0 | $GR_i$                        | $AR_i$                  |  |  |  |  |  |
| 0 0 | 1 | $AR_i+GR_i$                   | $AR_i+GR_i$             |  |  |  |  |  |
| 0 1 | 0 | $GR_i$                        | $GR_i$                  |  |  |  |  |  |
| 0 1 | 1 | Резерв                        | Резерв                  |  |  |  |  |  |
| 1 0 | 0 | $AR_i$                        | $AR_i$                  |  |  |  |  |  |
| 1 0 | 1 | $AR_i$                        | $AR_i+GR_i$             |  |  |  |  |  |
| 1 1 | 0 | AR <sub>i</sub> -a            | AR <sub>i</sub> -a      |  |  |  |  |  |
| 1 1 | 1 | $AR_i$                        | AR <sub>i</sub> +a      |  |  |  |  |  |

Примечание:

1.1

a=1 при адресации 32-разрядных данных;

а=2 при адресации 64-разрядных данных.

1.2 Rист/пр-к  $\leftrightarrow$  ( $f_{\text{адр.}}(AR_i, C_M)$ );  $AR_i \leftarrow f_m(AR_i, C_M)$ 

 31 30 29 28 27 26
 25 24 23 22 21 20 19 18 17 16 15 14 13 12 11 10 9 8 7 6 5 4 3 2 1 0

 Р 1 1 0 МА R/W ARi R<sub>ист/пр-к</sub>
 КОП СК

 АДРЕС (смещение)
 32

 R/W
 Направление пересылки данных

 0
 Чтение из памяти в R<sub>ист/пр-к</sub>

 1
 Запись в память из R<sub>ист/пр-к</sub>

| MA  | $f_{adp.}(AR_i, C_M)$ | $f_M(AR_i, C_M)$ |
|-----|-----------------------|------------------|
| 0 0 | Адрес                 | $AR_i$           |
| 0 1 | $AR_i + C_M$          | $AR_i + C_M$     |
| 1 0 | Адрес                 | Адрес            |
| 1 1 | Резерв                | Резерв           |

## 7.2 Форматы команд пересылки данных типа "регистр-регистр" (форматы 2.1 - 2.3)

2.2 Rпр-к←константа

2.3 Установка/сброс битов регистра слова состояния процессора (PSWR)



| R/S | Изменение разряда (ов) |  |  |  |  |  |  |  |  |  |
|-----|------------------------|--|--|--|--|--|--|--|--|--|
| 0   | Сброс в 0              |  |  |  |  |  |  |  |  |  |
| 1   | Установка в 1          |  |  |  |  |  |  |  |  |  |

### 7.3 Форматы команд модификации адресных регистров (форматы 3.1 - 3.4)

 $3.1 \text{ ARj} \leftarrow f_{M}(ARi,GRi)$ 



#### $3.2 \text{ ARj} \leftarrow f_M(ARi, C_M)$



3.3 Нет операций ввода/вывода и модификации адресных регистров



3.4 Нет операций ввода/вывода и модификации адресных регистров



### 7.4 Форматы команд управления (форматы 4.1 - 4.3)

4.1 Переход/переход к подпрограмме

|     | 31 30 29 28 27 26 25 | 24 23 22 | 21 20 | 19 18 17 16 | 15 14 13 12 11 | 10 9 8 7 | 6 5 4 3 210 |
|-----|----------------------|----------|-------|-------------|----------------|----------|-------------|
| 4.1 | P 0 0 0 KM J/C       | ARi      | 1 0   | Условие     | КОП            | СК       |             |
|     |                      |          |       |             |                |          |             |
|     |                      |          |       |             |                |          |             |
|     | Тип переход Ј/С      |          |       |             |                |          |             |
|     | Переход 0            |          |       |             |                |          |             |
|     | Переход к п/п 1      |          |       |             |                |          |             |
|     |                      |          |       |             |                |          |             |
|     |                      | •        |       |             |                |          |             |
| КМ  | Модификация РС       |          |       |             |                |          |             |
| 0 0 | PC:=ARi              |          |       |             |                |          |             |
| 0 1 | PC:=ARi+GRi          |          |       |             |                |          |             |
| 1 0 | PC:=GRi              |          |       |             |                |          |             |
| 1 1 | PC:=PC+GRi           |          | _     |             |                |          |             |

| , | Усл | ови | е | Анализируемое сочетание признаков |
|---|-----|-----|---|-----------------------------------|
| 0 | 0   | 0   | 0 | Переход, если С=0                 |
| 0 | 0   | 0   | 1 | Переход, если V=0                 |
| 0 | 0   | 1   | 0 | Переход, если N+Z=0               |
| 0 | 0   | 1   | 1 | Переход, если N=0                 |
| 0 | 1   | 0   | 0 | Переход, если $(V \oplus N)+Z=0$  |
| 0 | 1   | 0   | 1 | Переход, если V ⊕ N=0             |
| 0 | 1   | 1   | 0 | Переход, если Z=0                 |
| 0 | 1   | 1   | 1 | Переход безусловный               |
| 1 | 0   | 0   | 0 | Переход, если С=1                 |
| 1 | 0   | 0   | 1 | Переход, если V=1                 |
| 1 | 0   | 1   | 0 | Переход, если N+Z=1               |
| 1 | 0   | 1   | 1 | Переход, если N=1                 |
| 1 | 1   | 0   | 0 | Переход, если $(V \oplus N)+Z=1$  |
| 1 | 1   | 0   | 1 | Переход, если V ⊕ N=1             |
| 1 | 1   | 1   | 0 | Переход, если Z=1                 |
| 1 | 1   | 1   | 1 | Перехода нет                      |

#### 4.2 Переход/переход к подпрограмме со смещением



4.3 Возврат из подпрограммы/прерывания



#### 7.5 Формат векторных команд (форматы 5.1 - 5.3)

5.1 ВП $\leftrightarrow$ (fадр.(ARi, GRi)); ARi $\leftarrow$ f<sub>M</sub>(ARi, Gri)



#### 5.2 Загрузка весов в WFIFO из внешней памяти



#### 5.3 Нет операций ввода/вывода



Примечание:

для форматов 5.1и 5.2 поле "количество" задает количество 64-разрядных слов, участвующих в операциях пересылок данных

# 7.6 Форматы поля КОП СК, задающего арифметико-логическую операцию в скалярной команде



6.1Форматы поля КОП СК, задающего операцию сдвига

| 15 | 14 | 13            | 12 | 11 | 10                   | 9 | 8 | 7 | 6 | 5                          | 4    | 3    | 2    | 1     | 0    |  |  |  |  |
|----|----|---------------|----|----|----------------------|---|---|---|---|----------------------------|------|------|------|-------|------|--|--|--|--|
| 0  | 0  | T             | С  |    | BC                   |   |   |   |   | C                          | ЗКис | т    | G    | -к    |      |  |  |  |  |
|    |    |               |    |    |                      |   |   |   |   | <u> </u>                   |      |      |      |       |      |  |  |  |  |
|    |    | ТС Тип сдвига |    |    |                      |   |   |   |   |                            |      |      |      |       |      |  |  |  |  |
|    | •  | 0             | 0  |    |                      |   |   |   |   |                            | Цин  | СЛИЧ | ески | ий сд | цвиг |  |  |  |  |
|    |    | 0             | 1  |    |                      |   |   |   |   |                            | Ло   | гиче | ески | й сд  | виг  |  |  |  |  |
|    |    | 1             | 0  |    | Арифметический сдвиг |   |   |   |   |                            |      |      |      |       |      |  |  |  |  |
|    |    | 1             | 1  |    |                      |   |   |   |   | Логический сдвиг через "С" |      |      |      |       |      |  |  |  |  |

#### Примечание:

- 1. Поле ВС задает величину сдвига в дополнительном коде:
- положительное значение сдвиг влево (от 0 до 31 разряда),
- отрицательное значение сдвиг вправо (от 1 до 32 разрядов).
- 2. "С" признак переноса слова состояния процессора.
- 3. Логический сдвиг через "С" может выполняться только на один разряд влево или вправо; сдвиги остальных типов могут выполняться на любое от 1 до 31 число разрядов влево или вправо.
- 4. Сдвиг на 0 или 32 разряда любого типа воспринимается как код "нет операции", и при этом не изменяется ни приёмник результата операции GRnp-к, ни признаки.

Сдвиги от 1 до 31 разряда меняют признаки слова состояния процессора по следующим правилам:

- N признак знака равен старшему (знаковому) разряду результата;
- Z признак нуля равен единице, если все разряды GRпр-ка нулевые, или нулю в противном случае;
- V признак переполнения устанавливается в единицу только при арифметических сдвигах влево, если получаемый признак С не равен 31 разряду GRпр-ка, во всех остальных случаях равен нулю;
- С признак переноса равен последнему вытолкнутому при сдвиге разряду из GRист.

Схемы различных вариантов сдвига на один разряд изображены на Рис. 7-2. Сдвиги на большее число разрядов эквивалентны многократному сдвигу на единицу, хотя и выполняются за один такт работы процессора.

#### Рис. 7-2. Схемы сдвигов



6.2 Формат поля КОП СК, задающего логическую операцию

| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 7 6 5 4 3 2 1 0                               |   |   |   |   |
|----|----|----|----|----|----|---|-------------------------------------------------|---|---|---|---|
| V  | V  | 0  |    | ΚЛ | ОΠ |   | $GR_{uct2}$ $GR_{uct1}$ $GRпр-к$                |   |   |   |   |
|    |    |    |    |    |    |   |                                                 |   |   |   |   |
|    |    |    |    | КЛ | ОΠ |   | Код логической операции                         | N | Z | V | C |
|    |    |    | 0  | 0  | 0  | 0 | 0                                               | 0 | 1 | 0 | 0 |
|    |    |    | 0  | 0  | 0  | 1 | $\overline{GR_{ucm2}}$ & $\overline{GR_{ucm1}}$ | + | + | 0 | 0 |
|    |    |    | 0  | 0  | 1  | 0 | $GR_{ucm2}$ & $\overline{GR}_{ucm1}$            | + | + | 0 | 0 |
|    |    |    | 0  | 0  | 1  | 1 | $\overline{GR_{ucm1}}$                          | + | + | 0 | 0 |
|    |    |    | 0  | 1  | 0  | 0 | $\overline{GR_{ucm2}}$ & $GR_{ucm1}$            | + | + | 0 | 0 |
|    |    |    | 0  | 1  | 0  | 1 | $\overline{GR_{ucm2}}$                          | + | + | 0 | 0 |
|    |    |    | 0  | 1  | 1  | 0 | $GR_{ucm2} \oplus GR_{ucm1}$                    | + | + | 0 | 0 |
|    |    |    | 0  | 1  | 1  | 1 | $\overline{GR_{ucm2}} + \overline{GR_{ucm1}}$   | + | + | 0 | 0 |
|    |    |    | 1  | 0  | 0  | 0 | $GR_{ucm2}$ & $GR_{ucm1}$                       | + | + | 0 | 0 |
|    |    |    | 1  | 0  | 0  | 1 | $GR_{ucm2} \oplus \overline{GR_{ucm1}}$         | + | + | 0 | 0 |
|    |    |    | 1  | 0  | 1  | 0 | $GR_{ucm2}$                                     | + | + | 0 | 0 |
|    |    |    | 1  | 0  | 1  | 1 | $GR_{ucm2} + \overline{GR_{ucm1}}$              | + | + | 0 | 0 |
|    |    |    | 1  | 1  | 0  | 0 | $GR_{ucm1}$                                     | + | + | 0 | 0 |
|    |    |    | 1  | 1  | 0  | 1 | $\overline{GR_{ucm2}} + GR_{ucm1}$              | + | + | 0 | 0 |
|    |    |    | 1  | 1  | 1  | 0 | $GR_{ucm2} + GR_{ucm1}$                         | + | + | 0 | 0 |
|    |    |    | 1  | 1  | 1  | 1 | -1                                              | 1 | 0 | 0 | 0 |

6.3 Формат поля КОП СК, задающего арифметическую операцию

|              |         |    | -  |   |                         |                           |                           |         | - |     |   |   |
|--------------|---------|----|----|---|-------------------------|---------------------------|---------------------------|---------|---|-----|---|---|
| 15 14 13     | 12      | 11 | 10 | 9 | 8 7 6                   | 5 4 3                     | 2 1                       | 0       |   |     |   |   |
| W   1   КАОП |         |    |    |   | GR <sub>uct2</sub>      | GR <sub>uct1</sub>        | GRпр-                     | К       |   |     |   |   |
|              |         |    |    |   |                         |                           |                           |         |   |     |   |   |
| КАОП         |         |    |    |   | К                       | од арифмети               | ческой о                  | перации |   | N Z | V | С |
|              | 0       | 0  | 0  | 0 |                         | GR <sub>uc</sub>          | r2-GR <sub>uct1</sub>     |         |   | + + | + | + |
|              | 0       | 0  | 0  | 1 |                         | GR <sub>uct2</sub> -C     | GR <sub>ист1</sub> -1+'   | "C      |   | + + | + | + |
|              | 0       | 0  | 1  | 0 |                         | GR                        | $L_{\text{uct}2}+1$       |         |   | + + | + | + |
|              | 0 0 1 1 |    |    |   | GR <sub>ист2</sub> +"C" |                           |                           |         |   | + + | + | + |
|              | 0       | 1  | 0  | 0 |                         | GF                        | ₹ист2-1                   |         |   | + + | + | + |
|              | 0       | 1  | 0  | 1 |                         | GR <sub>ист2</sub> -1+"C" |                           |         |   | + + | + | + |
|              | 0       | 1  | 1  | 0 |                         |                           | $_2$ + GR <sub>ист1</sub> |         |   | + + | + | + |
|              | 0       | 1  | 1  | 1 |                         |                           | $GR_{uct1}$ +"            |         |   | + + | + | + |
|              | 1 0 0 0 |    |    | 0 |                         | Первый ша                 | аг умнож                  | ения    |   | ? ? | 0 | + |
|              | 1 0 0 1 |    |    |   |                         |                           | множени                   | Я       |   | ? ? | 0 | + |
|              | 1 0 1 X |    |    |   |                         | Резерв                    |                           |         |   |     |   |   |
| 1 1 0 0      |         |    |    | 0 |                         | -(                        | $R_{\mu c \tau 2}$        |         |   | + + | + | + |
|              | 1       | 1  | X  | 1 | Резерв                  |                           |                           |         |   |     |   |   |
|              | 1       | 1  | 1  | X |                         | Pe                        | езерв                     |         |   |     |   |   |

Примечание: С - признак переноса из слова состояния процессора.

Если в поле W задаёт запись признаков, то они устанавливаются соответственно столбцам N, Z,V,C форматов 6.2 и 6.3., иначе они сохраняют своё значение. В форматах используются следующие обозначения:

"+" - признак устанавливается по результату операции;

"0" - признак обнуляется;

"1" - признак устанавливается в единицу;

"?" - значение признака не определено.

N 31 (знаковому) разряду результата;

Z равен единице, если все разряды результата нулевые, иначе

- нулю;

V равен нулю для операций шага умножения, для остальных

операций он формируется как результат операции "исключающее или" переноса из 31 разряда и

переноса в 31 разряд;

С равен переносу из 31 разряда для всех операций, за

исключением шага умножения, когда он становится равен предпоследнему по значимости (1-му) разряду

множителя (GR7).

### 7.7 Формат поля КОП ВК, задающего арифметико-логическую операцию в векторной команде



Формат поля КОП ВК, задающего логическую операцию

| 12 | 11 | 10   | 9 | 8 | 7 | 6   | 5   | 4 | 3 | 2 | 1 | 0 |
|----|----|------|---|---|---|-----|-----|---|---|---|---|---|
| 1  | 0  | КЛОП |   |   |   | FPX | FPY | 7 | K | 7 | 7 | L |

|   | КЛ | ОΠ |   | Код логической операции          |
|---|----|----|---|----------------------------------|
| 0 | 0  | 0  | 0 | 0                                |
| 0 | 0  | 0  | 1 | $\overline{X} \& \overline{Y}$   |
| 0 | 0  | 1  | 0 | $X\& \overline{Y}$               |
| 0 | 0  | 1  | 1 | $\overline{Y}$                   |
| 0 | 1  | 0  | 0 | $\overline{X}$ &Y                |
| 0 | 1  | 0  | 1 | $\overline{X}$                   |
| 0 | 1  | 1  | 0 | $X \oplus Y$                     |
| 0 | 1  | 1  | 1 | $\overline{X} + \overline{Y}$    |
| 1 | 0  | 0  | 0 | X&Y                              |
| 1 | 0  | 0  | 1 | $\overline{X} \oplus \mathbf{Y}$ |
| 1 | 0  | 1  | 0 | X                                |
| 1 | 0  | 1  | 1 | $X + \overline{Y}$               |
| 1 | 1  | 0  | 0 | Y                                |
| 1 | 1  | 0  | 1 | $\overline{X} + Y$               |
| 1 | 1  | 1  | 0 | X+Y                              |
| 1 | 1  | 1  | 1 | -1                               |

Формат поля команд КОП ВК, задающего арифметическую операцию



|   | КА | ОП |   | Код арифметической операции |
|---|----|----|---|-----------------------------|
| X | 0  | 0  | X | X-Y                         |
| X | 0  | 1  | X | X+1                         |
| X | 1  | 0  | X | X-1                         |
| X | 1  | 1  | X | X+Y                         |

#### Операции маскирования и взвешенного суммирования

| 14 11 | 10 9 | 8 | /  | 6   | 5   | 4 | 3 | 2 | 1 | U |
|-------|------|---|----|-----|-----|---|---|---|---|---|
| 0 1   | M    | 0 | SH | FPX | FPY | Σ | ζ | 7 | 7 | L |

Операция маскирования  $X*M + Y*\overline{M}$ 

| 0 | 0 | M | VR | SH | FAX | FAY | X | Y | L | Операция взвешенного суммирования типа |
|---|---|---|----|----|-----|-----|---|---|---|----------------------------------------|
|   |   |   |    |    |     |     |   |   |   | W*X+V                                  |

|    | W A I                                                        |
|----|--------------------------------------------------------------|
| SH | Управление циклическим сдвигом операнда X на 1 разряд вправо |
| 0  | Нет сдвига                                                   |
| 1  | Есть сдвиг                                                   |
|    |                                                              |

| VR | Управление выборкой регистра VR в качестве операнда Y |
|----|-------------------------------------------------------|
| 0  | VR не является операндом Y                            |
| 1  | VR является операндом Y                               |

| N | Л | Выбор операнда - маски             |
|---|---|------------------------------------|
| 0 | 0 | Маскирование отсутствует           |
| 0 | 1 | Маска выбирается из RAM            |
| 1 | 0 | Маска выбирается из AFIF0          |
| 1 | 1 | Маска выбирается из внешней памяти |

#### 7.8 Поле управления одновременным выполнением нескольких команд

31

| P | Управление выполнением данной команды на фоне выполнения векторной команды |
|---|----------------------------------------------------------------------------|
| 0 | Выполнение команды откладывается до окончания векторной команды            |
| 1 | Команда выполняется даже если еще не закончилась векторная команда         |

#### 7.9 Поле выбора адресного регистра

25 24 23

|   | ARi |   | Hoмер AR или GR |
|---|-----|---|-----------------|
| 0 | 0   | 0 | 0               |
| 0 | 0   | 1 | 1               |
| 0 | 1   | 0 | 2               |
| 0 | 1   | 1 | 3               |
| 1 | 0   | 0 | 4               |
| 1 | 0   | 1 | 5               |
| 1 | 1   | 0 | 6               |
| 1 | 1   | 1 | 7               |

Примечание:

AR7 (SP) может использоваться в качестве системного указателя стека адресов возврата при входе/выходе из подпрограммы (прерывания), причём изменяется он в этом случае только на +/- 2.

### 7.10 Поле $R_{ucm/np-k}$ в командах пересылки данных

| R <sub>ист/пр-к</sub> |   |   |   |   |   | Регистр-источник | Регистр-приемник |
|-----------------------|---|---|---|---|---|------------------|------------------|
| 0                     | 0 | 0 | 0 | 0 | 0 | AR0              | AR0              |
| 0                     | 0 | 0 | 0 | 0 | 1 | AR1              | AR1              |
| 0                     | 0 | 0 | 0 | 1 | 0 | AR2              | AR2              |
| 0                     | 0 | 0 | 0 | 1 | 1 | AR3              | AR3              |
| 0                     | 0 | 0 | 1 | 0 | 0 | AR4              | AR4              |
| 0                     | 0 | 0 | 1 | 0 | 1 | AR5              | AR5              |
| 0                     | 0 | 0 | 1 | 1 | 0 | AR6              | AR6              |
| 0                     | 0 | 0 | 1 | 1 | 1 | AR7(SP)          | AR7(SP)          |
| 0                     | 0 | 1 | 0 | 0 | 0 | OCA0             | OCA0             |
| 0                     | 0 | 1 | 0 | 0 | 1 | ICA0             | ICA0             |
| 0                     | 0 | 1 | 0 | 1 | 0 | OCA1             | OCA1             |
| 0                     | 0 | 1 | 0 | 1 | 1 | ICA1             | ICA1             |
| 0                     | 0 | 1 | 1 | 0 | 0 | T0               | T0               |
| 0                     | 0 | 1 | 1 | 0 | 1 | LMICR            | LMICR            |
| 0                     | 0 | 1 | 1 | 1 | 0 | GMICR            | GMICR            |
| 0                     | 0 | 1 | 1 | 1 | 1 | PC               | PC               |

| R <sub>ист/пр-к</sub> |   |   |   |   |   | Регистр-источник | Регистр-приемник |
|-----------------------|---|---|---|---|---|------------------|------------------|
| 0                     | 1 | 0 | 0 | 0 | 0 | GR0              | GR0              |
| 0                     | 1 | 0 | 0 | 0 | 1 | GR1              | GR1              |
| 0                     | 1 | 0 | 0 | 1 | 0 | GR2              | GR2              |
| 0                     | 1 | 0 | 0 | 1 | 1 | GR3              | GR3              |
| 0                     | 1 | 0 | 1 | 0 | 0 | GR4              | GR4              |
| 0                     | 1 | 0 | 1 | 0 | 1 | GR5              | GR4<br>GR5       |
| 0                     | 1 | 0 | 1 | 1 | 0 | GR6              | GR5<br>GR6       |
| 0                     | 1 | 0 | 1 | 1 | 1 | GR7              | GR0<br>GR7       |
| 0                     | 1 | 1 | 0 | 0 | 0 | OCC0             | OCC0             |
|                       | 1 | 1 | 0 | 0 | 1 | ICC0             | ICC0             |
| 0                     | 1 | 1 | 0 | 1 | 0 | OCC1             | OCC1             |
| 0                     |   |   |   | 1 |   | ICC1             | ICC1             |
| 0                     | 1 | 1 | 0 |   | 1 |                  |                  |
| 0                     | 1 | 1 | 1 | 0 | 0 | T1               | T1               |
| 0                     | 1 | 1 | 1 | 0 | 1 | Резерв           | PSWRreset        |
| 0                     | 1 | 1 | 1 | 1 | 0 | INTR             | Резерв           |
| 0                     | 1 | 1 | 1 | 1 | 1 | PSWR             | PSWR             |
| 1                     | 0 | 0 | 0 | 0 | 0 | GR0, AR0         | GR0, AR0         |
| 1                     | 0 | 0 | 0 | 0 | 1 | GR1,AR1          | GR1,AR1          |
| 1                     | 0 | 0 | 0 | 1 | 0 | GR2,AR2          | GR2,AR2          |
| 1                     | 0 | 0 | 0 | 1 | 1 | GR3,AR3          | GR3,AR3          |
| 1                     | 0 | 0 | 1 | 0 | 0 | GR4,AR4          | GR4,AR4          |
| 1                     | 0 | 0 | 1 | 0 | 1 | GR5,AR5          | GR5,AR5          |
| 1                     | 0 | 0 | 1 | 1 | 0 | GR6,AR6          | GR6,AR6          |
| 1                     | 0 | 0 | 1 | 1 | 1 | GR7,AR7          | GR7,AR7          |
| 1                     | 0 | 1 | 0 | 0 | 0 | OCC0, OCA0       | OCC0, OCA0       |
| 1                     | 0 | 1 | 0 | 0 | 1 | ICC0, ICA0       | ICC0, ICA0       |
| 1                     | 0 | 1 | 0 | 1 | 0 | OCC1, OCA1       | OCC1, OCA1       |
| 1                     | 0 | 1 | 0 | 1 | 1 | ICC1, ICA1       | ICC1, ICA1       |
| 1                     | 0 | 1 | 1 | 0 | 0 | T1, T0           | T1, T0           |
| 1                     | 0 | 1 | 1 | 0 | 1 | DIR0             | DOR0             |
| 1                     | 0 | 1 | 1 | 1 | 0 | DIR1             | DOR1             |
| 1                     | 0 | 1 | 1 | 1 | 1 | PSWR,PC          | PSWR,PC          |
| 1                     | 1 | 0 | 0 | 0 | 0 | Резерв           | NBL              |
| 1                     | 1 | 0 | 0 | 0 | 1 | Резерв           | SBL              |
| 1                     | 1 | 0 | 0 | 1 | 0 | Резерв           | F1CRL            |
| 1                     | 1 | 0 | 0 | 1 | 1 | Резерв           | F2CRL            |
| 1                     | 1 | 0 | 1 | 0 | 0 | Резерв           | NBH              |
| 1                     | 1 | 0 | 1 | 0 | 1 | Резерв           | SBH              |
| 1                     | 1 | 0 | 1 | 1 | 0 | Резерв           | F1CRH            |
| 1                     | 1 | 0 | 1 | 1 | 1 | Резерв           | F2CRH            |
| 1                     | 1 | 1 | 0 | 0 | 0 | Резерв           | NB               |
| 1                     | 1 | 1 | 0 | 0 | 1 | Резерв           | SB               |
| 1                     | 1 | 1 | 0 | 1 | 0 | Резерв           | F1CR             |
| 1                     | 1 | 1 | 0 | 1 | 1 | Резерв           | F2CR             |
| 1                     | 1 | 1 | 1 | 0 | 0 | Резерв           | VR               |
| 1                     | 1 | 1 | 1 | 0 | 1 | Резерв           | PSWRset          |
| 1                     | 1 | 1 | 1 | 1 | 0 | Резерв           | VRL              |
| 1                     | 1 | 1 | 1 | 1 | 1 | Резерв           | VRH              |

Табл. 7-1. Обозначение регистров, назначение, разрядность

| Обозначение регистров и их назначение                                                 | Разрядность |
|---------------------------------------------------------------------------------------|-------------|
| GRi - регистр общего назначения і (i=0,,7)                                            | 32          |
| ARj - адресный регистр j (j=0,,6)                                                     | 32          |
| SP(AR7) - указатель стека адресов возврата                                            | 32          |
| РС - программный счетчик                                                              | 32          |
| PSWR - регистр слова состояния процессора                                             | 32          |
| PSWRset - код для побитовой установки PSWR в единицу (псевдорегистр)                  | -           |
| PSWRreset - код для побитового сброса PSWR в ноль (псевдорегистр)                     | -           |
| Ті - таймер і (i=0,1)                                                                 | 32          |
| GMICR - регистр управления интерфейсом с глобальной шиной                             | 32          |
| LMICR - регистр управления интерфейсом с локальной шиной                              | 32          |
| INTR - регистр запросов на прерывание и ПДП                                           | 32          |
| OCAi - регистр адреса канала вывода і (i=0,1)                                         | 32          |
| ICAi - регистр адреса канала ввода і (i=0,1)                                          | 32          |
| OCCi - счетчик канала вывода і (i=0,1)                                                | 32          |
| ICCi - счетчик канала ввода і (i=0,1)                                                 | 32          |
| DORi - регистр данных канала вывода і (i=0,1)                                         | 64          |
| DIRi - регистр данных канала ввода і (i=0,1)                                          | 64          |
| FiCR (H,L) - регистр управления функцией активации і (i=1,2) (старшая, младшая часть) | 64(32)      |
| VR(H,L) - регистр порога (старшая, младшая часть)                                     | 64(32)      |
| NB(H,L) - і-й регистр границ нейронов (старшая, младшая часть)                        | 64(32)      |
| SB(H,L) - регистр границ синапсов (старшая, младшая часть)                            | 64(32)      |

Дополнительную информацию можно найти в "Описании языка Ассемблер".

| 8.1 Общие сведения                                                  | 8-3  |
|---------------------------------------------------------------------|------|
| 8.2 КОНВЕЙЕРНОЕ ВЫПОЛНЕНИЕ ОСНОВНЫХ ТИПОВ КОМАНД                    | 8-5  |
| 8.2.1 Конвейерное выполнение скалярных команд                       | 8-7  |
| 8.2.2 Конвейерное выполнение векторных команд                       | 8-8  |
| 8.2.3 Конвейерное выполнение команд управления                      | 8-12 |
| 8.3 КОНФЛИКТЫ, ВОЗНИКАЮЩИЕ ПРИ КОНВЕЙЕРНОМ ВЫПОЛНЕНИИ КОМАНД        | 8-17 |
| 8.3.1 Конфликты при выборке команд из памяти в буфер команд         | 8-17 |
| 8.3.2 Конфликты, связанные с использованием вычислительных ресурсов | 8-18 |

#### 8.1 Общие сведения

Выполнение каждой команды в процессоре NM6403 разделено на несколько стадий, каждая из которых реализуется соответствующей ступенью (фазой) конвейера выполнения команд. Для скалярных команд конвейер насчитывает 5 ступеней, для векторных добавляются ещё 3 ступени.

Конвейерное выполнение основных типов команд ( скалярных, векторных и команд управления) подробно рассматривается далее в разделе 8.2, соответственно в пунктах 8.2.1, 8.2.2 и 8.2.3.

Выполняемые процессором NM6403 команды в той или иной степени используют следующие вычислительные ресурсы:

- регистры;
- блоки внутренней памяти;
- функциональные устройства;
- внутренние и внешние шины.

Для правильного выполнения программы в конвейере процессора NM6403 необходимо отслеживание конфликтов по использованию этих ресурсов в командах. Если выбранная для выполнения в процессоре NM6403 команда вступает в конфликт по использованию ресурсов с уже находящимися в конвейере командами, то её запуск в конвейер следует задержать до разрешения этого конфликта. В NM6403 такое отслеживание конфликтов реализуется аппаратно в устройстве управления.

В эффективных по времени программах на языке ассемблера следует учитывать возможные задержки выполнения команд из-за конфликтов и, по возможности, не использовать в программе конфликтные сочетания команд.

В компиляторах языков высокого уровня для процессора NM6403 особенности конвейерного выполнения команд должны учитываться в специальных блоках машинно-зависимой оптимизации, автоматически планирующих оптимальное использование ресурсов и оптимальную очередность выполнения команд.

Конфликты, возникающие при конвейерном выполнении команд в процессоре NM6403, рассматриваются далее в разделе 8.3. В этом разделе выделены две группы конфликтов: конфликты при выборке команд из памяти в буфер команд (см. 8.3.1) и конфликты, связанные с использованием вычислительных ресурсов (см. 8.3.2).

Пункт 8.3.1 содержит описание организации работы со счетчиком адреса команд (PC) и дисциплины выборки команд из внешней памяти в буфер команд. Показывается, как используемый в процессоре NM6403 способ выборки команд проявляется при выполнении линейных участков программы, а также при выполнении передач управления.

Пункт 8.3.2 - основной в описании конфликтных ситуаций. Он содержит описания аппаратно реализованных алгоритмов отслеживания использования вычислительных ресурсов. Эти алгоритмы выполняют три основные функции:

- проверка условий запуска команды на выполнение в конвейере, которая состоит в определении отсутствия конфликтов по используемым в команде ресурсам;
- захват необходимых для выполнения команды вычислительных ресурсов;
- освобождение захваченных для выполнившейся команды вычислительных ресурсов.

В пункте 8.3.2 подробно рассматриваются алгоритмы проверки условий запуска команд, а также захвата и освобождения ресурсов.

Работа с ресурсами в процессоре NM6403 имеет определенную особенность. Дело в том, что для более эффективного использования аппаратуры в NM6403 все вычислительные ресурсы разделены на две группы:

- ресурсы с индивидуальным их использованием командами;
- ресурсы с совместным использованием.

Ресурсы индивидуального использования (регистры, блоки внутренней памяти и функциональные устройства) захватываются уходящей на выполнение непосредственно после проверки условий запуска командой и освобождаются после завершения этой команды. После захвата ресурс не может использоваться другой командой до тех пор, пока он не будет освобожден.

Ресурсы совместного использования (внешние и внутренние шины) захватываются условно непосредственно после проверки условий запуска. В процессе выполнения команды реальный захват такого устройства производится посредством обслуживания заявок на захват. Захват по такой заявке имеет малую продолжительность, обычно это передача одного слова по шине. После обслуживания заявки происходит освобождение ресурса. Такой процесс может повторяться многократно, пока не прекратится выполнение команды. Аппаратно реализованный в блоке приоритетов процессора NM6403 алгоритм обслуживания таких заявок



рассмотрен в пункте 8.3.2.

#### 8.2 Конвейерное выполнение основных типов команд

Процессор NM6403 имеет восьмиуровневый конвейер, причём все восемь ступеней занимаются только векторными командами, скалярные используют лишь первые пять. На каждой ступени конвейера может находиться только одна скалярная команда. Специальный механизм блокировок гарантирует, что скалярные команды заканчиваются в том же порядке, в каком были выбраны из памяти. Векторные команды также поступают в конвейер в том же порядке, что и выбирались. Однако, поскольку они занимают конвейер на несколько тактов (от 1 до 32 в зависимости от кода команды), заканчиваться они могут уже в другом порядке. Наряду со скалярной командой на той же стадии конвейера может присутствовать одна или несколько векторных команд (до пяти). Ограничением в этом случае служит наличие необходимых ресурсов, а также условие, что все эти команды не претендуют на один и тот же ресурс. Невыполнение этих требований приводит к тому, что позже выбранная команда остаётся на предыдущей стадии конвейера и ждёт, пока не освободится нужный ресурс.

Рассмотрим на примерах работу конвейера. На Рис. 8-1 показано выполнение векторной и скалярной команды. Каждая из них проходит стадию выборки (FETCH) и дешифрации (IR0). На уровень конвейера IR1 попадает в данный момент времени только одна команда, раньше других выбранная из памяти. В случае, когда имеются две 32-разрядные команды в одном 64-разрядном слове, первой в конвейер запускается та, что находится в младшей части (выборка из памяти команд производится по 64-разряда). Пусть это будет векторная команда. В следующем такте векторная команда проходит на IR2, а скалярная может попасть на IR1,если отсутствует конфликт по ресурсам несмотря на то, что векторная продолжает занимать данную стадию конвейера столько тактов, сколько определено в коде команды. Ещё через такт векторная команда пройдёт на уровень IR3, продолжая занимать IR1 и IR2, а скалярная - на IR2 и т.д. Таким образом, возможно выполнение одновременно векторной и скалярной команды.

На Рис. 8-2 показан случай выполнения одновременно двух векторных команд. Как и в предыдущем случае, на IR1 сначала попадёт только одна команда, раньше других выбранная из памяти. В следующем такте она пройдёт на IR2, продолжая занимать на IR1. Вторая команда может попасть на IR1 в случае отсутствия конфликта по ресурсам. Первая команда является опрерационной, поэтому она последовательно проходит по всем стадиям конвейера вплоть до IR6, причём занимает каждую стадию столько тактов, сколько определено командой. В этом случае второй командой,

одновременно с ней выполняющейся, может быть только команда ввода/вывода, которой не требуются стадии IR4 - IR6.

Более подробно о ковейерном выполнении команд основных типов говорится в следующих подразделах.

Рис. 8-1. Общий вид конвейера процессора NM6403 и выполнение в нём скалярных и векторных команд



Рис. 8-2. Одновременное выполнение двух векторных команд в конвейере



#### 8.2.1 Конвейерное выполнение скалярных команд

Конвейер для скалярных команд представлен на Рис. 8-3. Пример конвейерного выполнения данных команд можно видеть на Рис. 8-4.

В упрощенном виде основной конвейер выполнения скалярных команд процессора NM6403 состоит из следующих стадий:

- F фаза выборки команды из внешней памяти в буфер команд;
- фаза выборки команды из буфера команд, дешифрация команды, проверка возможности начала ее выполнения, захват необходимых ресурсов;
- А фаза адресных вычислений с установкой значений адресных регистров (АR-регистров), формирование запросов на работу с памятью, увеличение счетчика адреса программы и установка его на шину для выборки комад;
- E фаза скалярных вычислений с получением значений регистров общего назначения (GR-регистров) и выполнения обмена с внешней памятью данными;
- W фаза записи в регистры из внешней памяти и завершения команды.

Рис. 8-3. Конвейер выполнения скалярных команд



Рис. 8-4. Пример конвейерного выполнения скалярных команд

| r0 < -r1 + r2 | FDAEW |
|---------------|-------|
| r1 < -r2 + r3 | FDAEW |
| r2 < -r3 + r4 | FDAEW |

#### 8.2.2 Конвейерное выполнение векторных команд

Ковейер для основных типов векторных команд приводится на Рис. 8-5, Рис. 8-6, Рис. 8-7. В зависимости от типа требуется от 4 до 8 фаз конвейера. В общем случае основной конвейер выполнения векторных команд процессора NM6403 состоит из следующих стадий:

- фаза выборки команды из внешней памяти в буфер команл:
- фаза выборки команды из буфера команд, дешифрация команды, проверка возможности начала ее выполнения, захват необходимых ресурсов;
- Аі фаза адресных вычислений с установкой значений адресных регистров (AR-регистров), формирование запросов на работу с памятью, чтение из AFIFO;
- Еі фаза выполнения обмена с внешней памятью данными;
- Wi фаза записи в регистры векторных операндов данных из внешней памяти, RAM или AFIFO с возможностью их маскирования, чтения весов из WFIFO в память весовых коэффициентов WBUF, записи в RAM или WFIFO из внешней памяти;
- AFi фаза выполнения функций активации над входными операндами;
- Мі фаза взвешенного суммирования с формированием промежуточного результата (двухрядного кода), перезаписи весов из WBUF в операционную память весовых коэффициентов WOPER;
- FWi фаза получения окончательного результата взвешенного суммирования (преобразования двухрядного кода в однорядный) или обычной арифметической операции, записи его в AFIFO и завершения команды.

Puc. 8-5. Конвейер выполнения обрабатывающей векторной команды и его условное обозначение на временных диаграммах



Условное обозначение на временных диаграммах:



Puc. 8-6. Конвейер выполнения векторной команды загрузки из внешней памяти в WFIFO или RAM



Условное обозначение на временных диаграммах:







•

•

•

Условное обозначение на временных диаграммах:

F D A1 E1 A2 E2 • • • • • • • An En

#### 8.2.3 Конвейерное выполнение команд управления

К командам управления процессора NM6403 относятся:

- переход условный или безусловный;
- переход к подпрограмме условный или безусловный;
- возврат из подпрограммы условный или безусловный;
- возврат из прерывания условный или безусловный.

Примеры конвейерного выполнения перечисленных выше команд представлены на Рис. 8-8, Рис. 8-9, Рис. 8-10, Рис. 8-11. Основными стадиями конвейера для команд управления являются:

- F фаза выборки команды из внешней памяти в буфер команд,
- D фаза выборки команды из буфера команд, дешифрация команды, проверка возможности начала ее выполнения, захват необходимых ресурсов;
- А фаза проверки условий для условных команд. Для них, когда условие выполнено и для безусловных команд происходит также следующее: вычисление адреса перехода для команд групп 1 и 2 и формирование запроса на чтение по нему команды; установка запроса на запись в память адреса возврата и слова состояния процессора по указателю стека с его постинкрементацией для группы 2 или на их чтение по указателю стека с его декрементацией для групп 3 и 4. Если условие не выполняется, происходит только инкрементация старого содержимого счётчика команд и формирование по нему запроса на чтение очередной команды,
- Е фаза скалярных вычислений с получением значений регистров общего назначения (GR-регистров) и выполнения обмена с внешней памятью, если он был задан на предыдущей фазе. Заданные командой скалярные вычисления выполняются не зависимо от результата проверки условий,
- W фаза записи в счётчик команд для команд групп 3 и 4, а также в слово состояния процессора только для группы 4 нового содержимого из стека и формирование запроса на выборку команды, если данные команды прошли проверку выполнения условий на фазе A.

Как видно из рисунков, при выполнении команд управления в конвейере возникает задержка при вычислении нового содержимого счётчика команд: для групп 1 и 2 - 2 такта, для групп 3 и 4 - 3 такта. Чтобы не терять эти такты, используются отложенные команды.



Рис. 8-8. Конвейер выполнения команд безусловного и условного перехода, если условие выполняется



Puc. 8-9. Конвейер выполнения команд безусловного и условного перехода к подпрограмме, если условие выполняется



FcDc Ec команда перехода к подпрограмме; AcF' D' A' E' W' первая отложенная команда; F" Α" Ε" W" D" вторая отложенная команда; Ft Dt At Et Wt первая команда подпрограммы.

Puc. 8-10. Конвейер выполнения команд безусловного и условного возврата из подпрограммы или прерывания, если условие выполняется



Fr Dr Ar Er Wr команда возврата из подпрограммы/прерывания; F' D' A' E' W' первая отложенная команда; F" D" Α" Ε" W" вторая отложенная команда; W''' D''' A''' Е''' третья отложенная команда; Dt Et команда, выбранная по адресу возврата.

Puc. 8-11. Конвейер выполнения условных команд управления, если условие не выполняется



Dj F' Fj Εj Αj W' D' E' A' F" D" A" E" W" D''' Α" E''' W"

команда условного перехода;первая отложенная команда;

- вторая отложенная команда;

- следующая команда в программе.

# 8.3 Конфликты, возникающие при конвейерном выполнении команд

Данный раздел посвящён описанию конфликтов при работе конвейера, связанным с особенностью работы процессора NM6403 при подкачке команд в буфер команд и запуске их оттуда в конвейер на исполнение. Для программистов он представляет особый интерес, поскольку знание причин возникновения данных конфликтов помогает в большом количестве случаев оптимизировать программный код таким образом, что удаётся их избежать и тем самым заметно повысить производительность. Особенно это актуально для векторных команд, так как их правильное использование может увеличить скорость вычислений в 2-4 раза.

# 8.3.1 Конфликты при выборке команд из памяти в буфер команд

Буфер команд процессора NM6403 имеет размер 2\*64 разряда и может хранить максимум либо четыре 32-разрядные команды, либо две

64-разрядные, либо одну 64-разрядную и две 32-разрядные. Выбор команд из памяти идёт всегда по 64 разряда (отсюда требование располагать 64-разрядные команды и осуществлять переходы только по чётному адресу). Если при этом выбрались две 32-разрядные команды, на исполнение пойдёт команда, находящаяся в младшей части, затем та, что в старшей части, и только после этого возможна выборка следующих команд на освободившееся место. Запуск в конвейер 64-разрядной команды даёт возможность сразу же произвести новую выборку команд. Запрос на чтение из памяти очередной команды формируется каждый раз, если свободна хоть одна 64-разрядная ячейка в буфере. Если он удовлетворяется, счётчик адреса команд автоматически инкрементируется. Исключением являются только два случая:

- после системного сброса не происходит выборки команд, хотя буфер пустой, пока не произойдёт инициализация процессора;
- если в буфере находится любая команда управления, она не пойдёт на исполнение, пока буфер команд не станет полным. Этот механизм гарантирует выборку всех необходимых отложенных команд прежде, чем будет изменён счётчик адреса команд.

Ёмкость буфера команд была выбрана с таким расчётом, чтобы иметь оптимальное количество отложенных команд при передаче управления - минимум одну 64-разрядную, максимум - три 32-разрядные. Как было отмечено в пункте 8.2.3, для работы конвейера без пустых тактов каждой команде перехода/перехода к подпрограмме желательно иметь 2 отложенные, а возврату из подпрограммы/прерывания - 3 отложенные команды. От



того, как расположить команды управления в памяти, и зависит число отложенных команд. Если команда управления 64-разрядная (содержит 32-разрядный адрес перехода или смещение), отложенных команд может быть: одна 64-разрядная или две 32-разрядные. Если она 32-разрядная и находится в старшей половине 64-разрядного слова, количество отложенных команд определяется так же, как и в первом случае. Если она 32-разрядная и находится в старшей половине, возможны следующие варианты количества отложенных команд: либо одна 32-разрядная и одна 64-разрядная, либо три 32-разрядных. Таким образом, путём простой перестановки команд можно добиться оптимального количества отложенных команд. Слишком большое их число трудно эффективно использовать, малое их число может привести к простоям конвейера.

Следующая проблема опять связана с ёмкостью буфера команд. При выборке 64-разрядных команд возможен пустой такт в конвейере. Это связано с тем, что, произойдёт ли запуск команды в на исполнение и освободится ли буфер команд, узнаётся только на второй стадии конвейера (дешифрация). Только на третьей стадии формируется запрос на выборку новой команды, а на четвёртой произойдёт сама выборка. Таким образом, если бы буфер команд был объёмом 1\*64 разряда, между двумя выборками команд в лучшем случае был бы пропуск в два такта. Так как у нас буфер имеет объём 2\*64 разряда, то мы имеем в общем случае пропуск в один такт. Если используются команды только 32-разрядные, то это не имеет значения, поскольку они выбираются из памяти по две за раз. Проблема существует только тогда, когда выбираются 64разрядные команды из памяти с темпом в один такт. При этом в конвейере будут иметься пустые такты - по одному пустому такту на одну 64-разрядную команду.

#### 8.3.2 Конфликты, связанные с использованием вычислительных ресурсов

При дешифрации команды, выбранной из буфера команд, проверяется одновременно ее корректность и условия, при которых эта команда может быть запущена на выполнение в конвейер процессора NM6403. Эти действия производятся на фазе конвейера, называемой IR0.

Корректность команды на фазе IR0 контролируется только для векторных команд и состоит в проверке наиболее опасных для функционирования ситуаций, приводящих к самоблокировке процессора NM6403. Такие запрещенные ситуации разделяются на две группы:

• статические запрещенные ситуации, они связаны только с неправильным заданием операндов команды, не зависят от состояния процессора NM6403 в данный момент времени;



• динамические запрещенные ситуации, их возникновение зависит от состояния процессора NM6403 в данный момент времени.

Статические запрещенные ситуации:

- одновременное чтение и запись во внутреннее ОЗУ данных (RAM);
- использование данных из внешней памяти для операций в векторном процессоре, но при этом не задана операция чтения из внешней памяти.

Динамические запрещенные ситуации:

- чтение из пустого AFIFO;
- запись в непустое AFIFO, если не задана операция любого чтения из AFIFO в той же команде;
- использование в качестве операндов для операций в векторном процессоре RAM и AFIFO, в которых находится разное число 64-разрядных данных;
- использование в качестве операндов для операций в векторном процессоре RAM и данные из внешней памяти, причём число 64-разрядных данных в RAM не совпадает с кодом в команде, который задаёт количество обращений к внешней памяти;
- использование в качестве операндов для операций в векторном процессоре AFIFO и данные из внешней памяти, причём число 64-разрядных данных в AFIFO не совпадает с кодом в команде, который задаёт количество обращений к внешней памяти;
- задание одновременно векторной операционной команды арифметической или взвешенного суммирования и перезаписи весов из теневой матрицы в рабочую.

Эти ситуации могут привести к самоблокировке конвейера процессора NM6403, ликвидировать которую можно только с помощью системного сброса. В случае обнаружения такой векторной команды вместо неё в конвейер попадает команда "нет операции" и фиксируется запрос на прерывание по ошибке при выполнении операций в векторном процессоре, если соответствующая этому прерыванию маска в регистре PSWR равна единице.

#### Условия запуска команд на выполнение, захват и освобождение ресурсов

Команда может попасть в конвейер только в том случае, когда соблюдаются все перечисленные ниже условия:



- отсутствует блокировка от фазы IR1 конвейера;
- если в команде сброшен бит параллельной работы (31-й разряд команды равен нулю), то на момент запуска данной команды в конвейер должны закончиться все векторные операции на уровне IR1;
- на момент запуска данной команды в конвейер отсутствуют конфликты по ресурсам с выбранными ранее командами.

Если эти условия не выполняются, команда остаётся в буфере, и следующая выбранная команда не сможет попасть в конвейер в обход неё.

Ниже приведена Табл. 8-1, в которой для каждого типа команд перечисляются те требуемые командой ресурсы, по которым может произойти конфликт в конвейере.

Табл. 8-1. Возможные конфликты по ресурсам при запуске команды в конвейер

| КОМАНДА                             | INSTR. BUS | INP. DATA BUS | VECT. DATA BUS | OUTP. DATA BUS | АВ источник | СВ источник | АК приёмник | AGU %       | К источник | В приёмник | GR7 | <b>GR приёмник</b> | BIT C | FLAGS | SP | WFIFO | OU | AFIFO |
|-------------------------------------|------------|---------------|----------------|----------------|-------------|-------------|-------------|-------------|------------|------------|-----|--------------------|-------|-------|----|-------|----|-------|
| Формат 1.1 (чтение из памяти)       | -          | +             | -              | -              | +           | +           | +           | + / +       | -          | +          | +   | +                  | +     | -     | -  | -     | -  | -     |
| Формат 1.1<br>(запись в<br>память)  | -          | -             | -              | +              | +           | +           | +           | + / +       | +          | -          | +   | +                  | +     | -     | -  | -     | -  | -     |
| Формат 1.2<br>(чтение из<br>памяти) | -          | +             | -              | -              | +           | -           | +           | + / +       | -          | +          | +   | +                  | +     | -     | -  | -     | -  | -     |
| Формат 1.2<br>(запись в<br>память)  | -          | -             | -              | +              | +           | -           | +           | + / +       | +          | -          | +   | +                  | +     | -     | -  | -     | -  | -     |
| Формат 2.1                          | -          | +             | -              | +              | -           | -           | -           | -<br>/<br>- | +          | +          | +   | +                  | +     | -     | -  | -     | -  | -     |
| Формат 2.2                          | -          | +             | -              | +              | -           | -           | -           | -<br>/<br>- | -          | +          | +   | +                  | +     | -     | -  | -     | -  | -     |

Табл.8-1. Возможные конфликты по ресурсам при запуске команды в конвейер (Продолжение)

| (прооблжение                     | <u>/</u>   |               |                |                |             |             |             |             |            |            |     |                    |       |       |    |       |    |       |
|----------------------------------|------------|---------------|----------------|----------------|-------------|-------------|-------------|-------------|------------|------------|-----|--------------------|-------|-------|----|-------|----|-------|
| КОМАНДА                          | INSTR. BUS | INP. DATA BUS | VECT. DATA BUS | OUTP. DATA BUS | АК источник | СК источник | АК приёмник | AGI 1%      | К источник | К приёмник | GR7 | <b>GR приёмник</b> | BIT C | FLAGS | SP | WFIFO | OU | AFIFO |
| Формат 2.3                       | -          | +             | -              | +              | -           | -           | -           | -<br>/<br>- | -          | -          | +   | +                  | +     | -     | -  | -     | -  | -     |
| Формат 3.1                       | -          | -             | -              | -              | +           | +           | +           | + / + +     | -          | -          | +   | +                  | +     | -     | -  | -     | -  | -     |
| Формат 3.2                       | -          | -             | -              | -              | +           | -           | +           | + / +       | -          | -          | +   | +                  | +     | -     | -  | -     | -  | -     |
| Формат 3.3                       | -          | -             | -              | -              | -           | -           | -           | -           | -          | -          | +   | +                  | +     | -     | -  | -     | -  | -     |
| Формат 3.4                       | -          | -             | -              | -              | -           | -           | -           | -           | -          | -          | +   | +                  | +     | -     | -  | -     | -  | -     |
| Формат 4.1<br>(переход)          | -          | -             | -              | -              | +           | +           | -           | + / +       | -          | -          | +   | +                  | +     | +     | -  | -     | -  | -     |
| Формат 4.1<br>(переход к<br>п/п) | -          | 1             | 1              | +              | +           | +           | ı           | + / +       | +          | -          | +   | +                  | +     | +     | +  | 1     | 1  | 1     |
| Формат 4.2<br>(переход)          | -          | ı             | 1              | ı              | +           | ı           | ı           | + -/ +      | -          | ı          | +   | +                  | +     | +     | 1  | 1     | ı  | -     |
| Формат 4.2<br>(переход к<br>п/п) | -          | -             | -              | +              | +           | -           | -           | + / + +     | +          | -          | +   | +                  | +     | +     | +  | -     | -  | -     |
| Формат 4.3<br>(возврат из п/п)   | -          | +             | ı              | -              | +           | -           | +           | ı +         | -          | -          | +   | +                  | +     | +     | -  | -     | -  | -     |

Табл.8-1. Возможные конфликты по ресурсам при запуске команды в конвейер (Продолжение)

| КОМАНДА                            | INSTR. BUS | INP. DATA BUS | VECT. DATA BUS | OUTP. DATA BUS | АК источник | СК источник | АК приёмник | AGU %       | В источник | В приёмник | GR7 | <b>GR</b> приёмник | BIT C | FLAGS | SP | WFIFO | OU | AFIFO |
|------------------------------------|------------|---------------|----------------|----------------|-------------|-------------|-------------|-------------|------------|------------|-----|--------------------|-------|-------|----|-------|----|-------|
| Формат 4.3 (возврат из прерывания) | -          | +             | -              | -              | +           | -           | +           | -<br>+      | -          | -          | +   | +                  | +     | +     | -  | -     | -  | -     |
| Формат 5.1 (чтение из памяти)      | +          | +             | +              | -              | +           | +           | +           | + / +       | -          | -          | -   | -                  | -     | -     | -  | +     | +  | +     |
| Формат 5.1<br>(запись в<br>память) | +          | -             | +              | +              | +           | +           | +           | + / +       | -          | -          | -   | -                  | -     | -     | -  | +     | +  | +     |
| Формат 5.2                         | -          | +             | +              | -              | +           | +           | +           | + / +       | -          | 1          | -   | -                  | -     | -     | -  | +     | +  | +     |
| Формат 5.3                         | -          | -             | +              | -              | -           | -           | -           | -<br>/<br>- | -          | -          | -   | -                  | -     | -     | -  | +     | +  | +     |

Далее каждый из ресурсов, способный стать источником конфликта, описывается более подробно.

## Внутренние шины

- Pecypc INSTRUCTION BUS занимается только векторными командами :
  - формата 5.1, которые читают из внешней памяти операнд для операций в OU;
  - формата 5.1, которые пишут из внешней памяти или AFIFO в RAM.

Ресурс освобождается с последним тактом выполнения данных команд на IR1.

• Pecypc - INPUT DATA BUS (WEIGHT BUS) - занимается только

#### векторными командами:

- формата 5.1, которые читают из внешней памяти операнд для операций в ОU и при этом требуется чтение другого операнда из RAM;
- ♦ формата 5.2, которые пишут из внешней памяти в WFIFO.

Ресурс освобождается с последним тактом выполнения данных команд на IR1.

- Pecypc VECTOR DATA BUS занимается только векторными командами:
  - формата 5.1, которые читают из внешней памяти операнд для операций в OU;
  - формата 5.1, которые пишут из внешней памяти или AFIFO в RAM;
  - ◆ форматов 5.1;5.2;5.3, в которых требуется чтение операнда из RAM для операций в OU.

Ресурс освобождается с последним тактом выполнения данных команд на IR1.

• Pecypc - OUTPUT DATA BUS - занимается только векторными командами формата 5.1, которые пишут во внешнюю память из AFIFO. Ресурс освобождается с последним тактом выполнения данных команд на IR1.

#### Адресные ресурсы

- Ресурс AR источник может потребоваться командами форматов 1.1; 1.2; 3.1; 3.2; 4.1; 4.2; 4.3 (для данного формата это SP); 5.1; 5.2 в качестве источника адреса при соответствующем методе адресации/модификации адресного регистра. Он может стать источником конфликта в следующих случаях:
  - ◆ данный адресный регистр используется в качестве R приёмника для команд форматов 1.1; 1.2; 2.1; 2.2 на уровне IR1;
  - ◆ данный адресный регистр используется в качестве R приёмника для команд форматов 1.1; 1.2; 2.1; 2.2 на уровне IR2 и есть блокировка этого уровня конвейера.

Команда в буфере, требующая данный ресурс, будет оставаться там и не уйдёт в конвейер до тех пор, пока конфликт не разрешится.

• Ресурс - GR источник - может потребоваться командами форматов 1.1; 3.1; 4.1; 5.1; 5.2 в качестве источника адреса при соответствующем методе адресации/модификации адресного



регистра. Он может стать источником конфликта в следующих случаях:

- ◆ данный РОН используется в качестве R приёмника для команд форматов 1.1; 1.2; 2.1; 2.2 на уровне IR1;
- ◆ данный РОН используется в качестве R приёмника для команд форматов 1.1;1.2; 2.1; 2.2 на уровне IR2 и есть блокировка этого уровня конвейера;
- ◆ данный РОН используется в качестве GR приёмника для команд форматов 1,2,3 или 4, задающих операцию в RALU на уровне IR1 (для команд шагов умножения в качестве GR приёмника неявно используется также GR7);
- ◆ данный РОН используется в качестве GR приёмника для команд форматов 1,2,3 или 4, задающих операцию в RALU на уровне IR2 и есть блокировка этого уровня конвейера.

Команда в буфере, требующая данный ресурс, будет оставаться там и не уйдёт в конвейер до тех пор, пока конфликт не разрешится.

- Ресурс AR приёмник может потребоваться командами форматов 1.1; 1.2; 3.1; 3.2; 4.3 (для данного формата это SP); 5.1; 5.2, если данный адресный регистр модифицируется при соответствующем методе адресации/модификации адресного регистра. Он может стать источником конфликта в следующих случаях:
  - ◆ данный адресный регистр используется в качестве R приёмника для команд форматов 1.1; 1.2; 2.1; 2.2 на уровне IR1;
  - ◆ данный адресный регистр используется в качестве R приёмника для команд форматов 1.1; 1.2; 2.1; 2.2 на уровне IR2 и есть блокировка этого уровня конвейера.

Команда в буфере, требующая данный ресурс, будет оставаться там и не уйдёт в конвейер до тех пор, пока конфликт не разрешится.

• Ресурс - AGU1 или AGU2 - занимается только векторными командами формата 5.1. или 5.2., которые осуществляют обмен с внешней памятью, причём AGU1 - если 28-й разряд команды равен 0 и AGU2 - если 28-й разряд команды равен 1. Ресурс освобождается с последним тактом выполнения данных команд на IR1.

Данный ресурс может быть необходим для команд форматов 1.1; 1.2; 3.1; 3.2; 4.1; 4.2; 4.3 (для данного формата это AGU2); 5.1; 5.2 при вычислении/модификации адреса. В случае, когда используется конкретный адресный регистр или РОН в качестве источника или конкретный адресный регистр в качестве приёмника, то требуется

конкретный AGU: AGU1 - если 28-й разряд команды равен 0 и AGU2 - если 28-й разряд команды равен 1. Если в соответствии с методом адресации адресный регистр не меняется и для вычисления адреса "не используются ни адресный регистр, ни РОН, то необходимо наличие хоть одного свободного AGU.

Команда в буфере, требующая данный ресурс, будет оставаться там и не уйдёт в конвейер до тех пор, пока ресурс не освободится.

#### Ресурсы, требуемые при операциях пересылок данных

- Ресурс R источник может потребоваться командами форматов 1.1; 1.2; 2.1; 4.1 и 4.2. (для данных форматов это PSWR) в качестве источника при операциях пересылок данных. Он может стать причиной конфликта в следующих случаях:
  - ◆ данный регистр занят в качестве AR приёмника для векторных команд формата 5.1 или 5.2 на IR1 и освобождается с последним тактом выполнения данных команд на этом уровне;
  - ◆ данный регистр используется в качестве R приёмника для команд форматов 1.1; 1.2; 2.1; 2.2 на уровне IR1 (это не касается регистров T0,T1,DIR0/DOR0, DIR1/DOR1);
  - ◆ данный регистр используется в качестве R приёмника для команд форматов 1.1;1.2; 2.1; 2.2 на уровне IR2 и есть блокировка этого уровня конвейера (это не касается регистров Т0,Т1,DIR0/DOR0, DIR1/DOR1);
  - ◆ данный регистр это PSWR и на IR1 есть команда формата 1, 2, 3 или 4, меняющая признаки по результату операции в RALU;
  - ◆ данный регистр это PSWR, на IR2 есть команда формата 1, 2, 3 или 4, меняющая признаки по результату операции в RALU, и есть блокировка этого уровня конвейера;
  - ◆ данный регистр это PSWR и на IR1 или IR2 есть команда формата 2.3.

Команда в буфере, требующая данный ресурс, будет оставаться там и не уйдёт в конвейер до тех пор, пока конфликт по нему не разрешится или он не освободится.

- Ресурс R приёмник может потребоваться командами форматов 1.1; 1.2; 2.1; 2.2 в качестве приёмника при операциях пересылок данных. Он может быть занят в следующих случаях:
  - ◆ данный регистр используется в качестве AR источника/приёмника или GR источника векторными командами форматов 5.1 или 5.2 при вычислении адреса на



уровне IR1, и освобождается с последним тактом выполнения данных команд на этом уровне;

- ◆ данный регистр это NB или SB, а в конвейере ещё не закончилась заданная векторной командой запись весовых коэффициентов из WFIFO в OU или не отработал бит "LOAD" на IR1;
- ◆ данный регистр это VR, а в конвейере ещё не закончилась векторная команда на IR1, использующая его при операциях с OU;
- ◆ данный регистр это F1CR, а в конвейере ещё не закончилась векторная команда на IR1, использующая его при операциях с OU;
- ◆ данный регистр это F2CR, а в конвейере ещё не закончилась векторная команда на IR1, использующая его при операциях с OU.

Команда в буфере, требующая данный ресурс, будет оставаться там и не уйдёт в конвейер до тех пор, пока ресурс не освободится.

#### Ресурсы, требуемые при операциях в RALU

- Ресурс GR7 используется командами форматов 1,2,3 или 4, задающими в RALU операцию "шаг умножения" или "первый шаг умножения", в качестве одного из операндов. Он может стать источником конфликта в следующих случаях:
  - ◆ данный регистр используется в качестве R приёмника для команд форматов 1.1; 1.2; 2.1; 2.2 на уровне IR1;
  - ◆ данный регистр используется в качестве R приёмника для команд форматов 1.1; 1.2; 2.1; 2.2 на уровне IR2 и есть блокировка этого уровня конвейера.

Команда в буфере, требующая данный ресурс, будет оставаться там и не уйдёт в конвейер до тех пор, пока конфликт не разрешится.

• Ресурс - GR приёмник - используется командами форматов 1, 2, 3 или 4, задающими операцию в RALU, в качестве приёмника результата (для команд шагов умножения в качестве GR приёмника неявно используется также GR7). Он может быть занят в том случае, если данный регистр используется в качестве GR источника векторными командами форматов 5.1 или 5.2 при вычислении адреса на уровне IR1, и освобождается с последним тактом выполнения данных команд на этом уровне.

Команда в буфере, требующая данный ресурс, будет оставаться там и не уйдёт в конвейер до тех пор, пока ресурс не освободится.



- Ресурс ВІТ С (признак переноса в регистре PSWR) требуется командами форматов 1,2,3 или 4, задающими операцию в RALU с учётом этого признака (логический сдвиг через "С", арифметические операции с участием "С", "шаг умножения"). Он может стать источником конфликта в следующих случаях:
  - ◆ PSWR используется в качестве R приёмника для команд форматов 1.1; 1.2; 2.1; 2.2 на уровне IR1;
  - ◆ PSWR используется в качестве R приёмника для команд форматов 1.1; 1.2; 2.1; 2.2 на уровне IR2 и есть блокировка этого уровня конвейера.
  - ◆ на уровне IR1 находится команда формата 2.3;
  - ◆ на IR2 команда формата 2.3 и есть блокировка этого уровня конвейера.

# Ресурсы, требуемые командами управления

- Ресурс FLAGS (признаки в регистре PSWR) требуется командами управления формата 4, если нужно определить условие их выполнения. Он может стать источником конфликта в следующих случаях:
  - ◆ PSWR используется в качестве R приёмника для команд форматов 1.1; 1.2; 2.1; 2.2 на уровне IR1;
  - ◆ PSWR используется в качестве R приёмника для команд форматов 1.1; 1.2; 2.1; 2.2 на уровне IR2 и есть блокировка этого уровня конвейера;
  - ◆ на уровне IR1 или IR2 находится команда формата 2.3;
  - ◆ на IR1 команда формата 1, 2, 3 или 4, меняющая признаки по результату операции в RALU;
  - ◆ на IR2 команда формата 1, 2, 3 или 4, меняющая признаки по результату операции в RALU, и есть блокировка этого уровня конвейера;

Команда в буфере, требующая данный ресурс, будет оставаться там и не уйдёт в конвейер до тех пор, пока конфликт не разрешится.

 Ресурс - SP - требуется командами перехода к подпрограмме формата 4.1 или 4.2 для обращения в память по указателю стека.
 Он может быть занят векторной командой на IR1, использующей его в качестве адресного регистра при работе с памятью, и освобождается с последним тактом выполнения команды на этом уровне. Этот ресурс также является источником конфликта в следующих случаях:

- ◆ данный адресный регистр используется в качестве R приёмника для команд форматов 1.1; 1.2; 2.1; 2.2 на уровне IR1;
- ◆ данный адресный регистр используется в качестве R приёмника для команд форматов 1.1; 1.2; 2.1; 2.2 на уровне IR2 и есть блокировка этого уровня конвейера.

#### Ресурсы, требуемые при операциях в OU

- Ресурс WFIFO необходим векторным командам формата 5, задающим запись весовых коэффициентов из WFIFO в OU. Он может быть занят в следующих случаях:
  - ◆ на уровне IR1 ещё не закончилась предыдущая векторная команда, пишущая весовые коэффициенты из WFIFO в OU;
  - ♦ не отработал бит "LOAD" на IR1.

Команда в буфере, требующая данный ресурс, будет оставаться там и не уйдёт в конвейер до тех пор, пока ресурс не освободится.

- Ресурс OU необходим векторным командам формата 5, если в них задана операция над данными в векторном процессоре или взведён бит "LOAD"(0-й разряд команды равен единице). Он может быть занят в следующих случаях:
  - ◆ на уровне IR1 ещё не закончилась предыдущая векторная команда, использующая OU;
  - ♦ не отработал бит "LOAD" на IR1.

Команда в буфере, требующая данный ресурс, будет оставаться там и не уйдёт в конвейер до тех пор, пока ресурс не освободится.

• Ресурс - AFIFO - необходим векторным командам формата 5, если для операции в OU он используется в качестве одного из операндов, а также формата 5.1, если задана запись в память. Он может быть занят, если на уровне IR1 ещё не закончилась предыдущая векторная команда, читающая из AFIFO.

Команда в буфере, требующая данный ресурс, будет оставаться там и не уйдёт в конвейер до тех пор, пока ресурс не освободится.

#### Блокировки выполнения команд при работе с условно занятыми ресурсами

Попавшие в конвейер команды на уровне IR1 могут выставить одновременно до двух запросов на работу по локальной и глобальной шинам (либо от двух векторных, либо от одной векторной и одной скалярной команды). Кроме того, может сформироваться запрос на выборку новой команды и до четырёх запросов на ПДП (прямой доступ в память) от каналов ввода/вывода коммуникационных портов. Таким образом, встаёт задача



произвести арбитраж и выбрать из этих семи запросов те, которые возможно обслужить в данный момент времени (в лучшем случае - два, т.к. внешних шин только две). Выбор ведётся исходя из того, какие ресурсы (внутренние и внешние шины) необходимы для удовлетворения каждого из запросов и не заняты ли они, а также в зависимости от приоритета. Если запрос претендует на некоторые ресурсы и хоть один из них занят, то он не обслуживается и не влияет на остальные запросы не зависимо от его приоритета. Ниже более подробно описываются запросы в порядке убывания приоритета на обслуживание:

• Запрос на ПДП от канала ввода коммуникационного порта 1 (запись в память).

Данный запрос претендует на следующие ресурсы:

- ♦ внутреннюю выходную шину OUTPUT DATA BUS;
- ◆ одну из внешних шин LOCAL BUS или GLOBAL BUS в зависимости от старшего разряда адреса ПДП.

Если данный запрос сформирован при внешней инициализации канала ввода, то принятое коммуникационным портом 64-разрядное слово не записывается в память, а выдаётся через внешнюю шину и затем записывается в регистровую пару ICC0,ICA0. В этом случае он претендует на следующие ресурсы:

- ♦ внутреннюю выходную шину OUTPUT DATA BUS;
- ♦ внутреннюю входную шину INPUT WEIGHT BUS;
- ◆ одну из внешних шин LOCAL BUS, если она в данный момент принадлежит процессору NM6403, или GLOBAL BUS в противном случае.
- Запрос на ПДП от канала ввода коммуникационного порта 0 (запись в память). Данный запрос претендует на следующие ресурсы:
  - ♦ внутреннюю выходную шину OUTPUT DATA BUS;
  - ◆ одну из внешних шин LOCAL BUS или GLOBAL BUS в зависимости от старшего разряда адреса ПДП.

Если данный запрос сформирован при внешней инициализации канала ввода, то принятое коммуникационным портом 64-разрядное слово не записывается в память, а выдаётся через внешнюю шину и затем записывается в регистровую пару ICC1,ICA1. В этом случае он претендует на следующие ресурсы:

♦ внутреннюю выходную шину OUTPUT DATA BUS;

- ♦ внутреннюю входную шину INPUT WEIGHT BUS;
- ◆ одну из внешних шин LOCAL BUS, если она в данный момент принадлежит процессору NM6403, или GLOBAL BUS в противном случае.
- Запрос на ПДП от канала вывода коммуникационного порта 1 (чтение из памяти). Данный запрос претендует на следующие ресурсы:
  - ♦ одну любую из внутренних входных шин INPUT INSTRUCTION BUS или INPUT WEIGHT BUS;
  - ◆ одну из внешних шин LOCAL BUS или GLOBAL BUS в зависимости от старшего разряда адреса ПДП.
- Запрос на ПДП от канала вывода коммуникационного порта 0 (чтение из памяти). Данный запрос претендует на следующие ресурсы:
  - ◆ одну любую из внутренних входных шин INPUT INSTRUCTION BUS или INPUT WEIGHT BUS;
  - ◆ одну из внешних шин LOCAL BUS или GLOBAL BUS в зависимости от старшего разряда адреса ПДП.
- Запрос на выборку новой команды. Данный запрос претендует на следующие ресурсы:
  - ♦ одну любую из внутренних входных шин INPUT INSTRUCTION BUS или INPUT WEIGHT BUS;
  - ◆ одну из внешних шин LOCAL BUS или GLOBAL BUS в зависимости от старшего разряда адреса команды.

До двух запросов от команд форматов 1.1; 1.2; 2.1; 2.2; 2.3; 4.1 и 4.2 (переход к подпрограмме); 4.3; 5.1; 5.2 на уровне IR1. Требуемые ими внутренние шины в зависимости от типа команды описаны в разделе о запуске команд в конвейер, причём на IR1 не может быть команд, претендующих на одни и те же внутренние ресурсы. Каждому из запросов также необходима одна из внешних шин - LOCAL BUS или GLOBAL BUS - в зависимости от старшего разряда вычисленного в соответствии с командой адреса. Исключение составляют команды форматов 2.1; 2.2; 2.3, когда не происходит обращение в память, а внешняя шина используется для выдачи содержимого регистра-источника или константы и записи его в регистр-приёмник в соответствии с командой. При этом требуется GLOBAL BUS, если она свободна на момент до начала арбитража запросов, или LOCAL BUS в противном случае.

Для описанных в п. 6 запросов используется следующее правило: наибольший приоритет среди них сначала имеет запрос на

обслуживание команды возврата из подпрограммы/прерывания (формат 4.3), затем - от той команды, которая ранее попала в конвейер.

Далее излагается алгоритм арбитража для вышеперечисленных запросов.

Шаг 1. Если есть запрос на ПДП от канала ввода коммуникационного порта 1, то он будет обслужен, если свободны все требуемые им ресурсы. После этого они становятся занятыми.

Переход на шаг 2.

Шаг 2. Если есть запрос на ПДП от канала ввода коммуникационного порта 0, то он будет обслужен, если свободны все требуемые им ресурсы. После этого они, становятся занятыми.

Переход на шаг 3.

Шаг 3. Если есть запрос на ПДП от канала вывода коммуникационного порта 1, то он будет обслужен, если свободна соответствующая внешняя шина, и не прошёл запрос на шаге 1 (может быть обслужен только один запрос от данного коммуникационного порта). В этом случае занимается вышеуказанная внешняя шина.

Переход на шаг 4.

Шаг 4. Если есть запрос на ПДП от канала вывода коммуникационного порта 0, то он будет обслужен, если свободна соответствующая внешняя шина, и не прошёл запрос на шаге 2 (может быть обслужен только один запрос от данного коммуникационного порта). В этом случае занимается вышеуказанная внешняя шина.

Переход на шаг 5.

Шаг 5. Если есть запрос на выборку новой команды, то он будет обслужен, если свободна соответствующая внешняя шина. В этом случае считается занятой соответствующая внешняя шина.

Переход на шаг 6.

Шаг 6. Если есть запрос от команды на IR1 (имеется в виду, что он либо единственный на IR1, либо более приоритетный) то он будет обслужен, если свободны все требуемые им ресурсы. В этом случае данные ресурсы становятся занятыми.

Переход на шаг 7.

Шаг 7. Если остался менее приоритетный запрос от другой команды на IR1, то он будет обслужен, если свободны все требуемые им ресурсы. Арбитраж на этом закончен.

Остаётся только добавить, что для запросов на шаге 3, 4 или 5 не важно, с какими именно внутренними входными шинами они будут работать, поэтому при арбитраже учитывается только, свободна ли необходимая им внешняя шина (если свободна хоть одна из двух внешних шин, то обязательно свободна хоть одна из двух внутренних входных шин). Поэтому для данных запросов после арбитража происходит доопределение, с какими именно внутренними входными шинами они будут работать, в следующем порядке:

если обслужен запрос 5 (выборка новой команды) и свободна если обслужен запрос 5 (выборка новой команды) и свободна INPUT INSTRUCTION BUS, то она им и занимается, иначе им занимается INPUT WEIGHT BUS;

если обслужен запрос 3 (ПДП от канала вывода коммуникационного порта 1) и свободна INPUT INSTRUCTION BUS, то она им и занимается, иначе им занимается INPUT WEIGHT BUS;

если обслужен запрос 4 (ПДП от канала вывода коммуникационного порта 0) и свободна INPUT INSTRUCTION BUS, то она им и занимается, иначе им занимается INPUT WEIGHT BUS.

| 9.1 Общие сведения                                        | 9-3  |
|-----------------------------------------------------------|------|
| 9.2 Сигналы интерфейса с памятью                          | 9-4  |
| 9.3 РЕГИСТРЫ УПРАВЛЕНИЯ ИНТЕРФЕЙСОМ                       | 9-8  |
| 9.4 Разбиение адресного пространства шины на банки памяти | 9-11 |
| 9.4.1 Границы банков памяти                               | 9-11 |
| 9.4.2 Размер страницы банка памяти                        |      |
| 9.5 ВРЕМЕННЫЕ ДИАГРАММЫ ЦИКЛОВ ОБРАЩЕНИЯ К ПАМЯТИ         | 9-14 |
| 9.5.1 Типы циклов обращения к памяти                      |      |
| 9.5.2 Программируемые фазы циклов адресации памяти        |      |
| 9.5.3 Временные диаграммы циклов адресации DRAM           |      |
| 9.5.4 Временные диаграммы циклов адресации SRAM           |      |
| 9.5.5 Регенерация DRAM                                    |      |
| 9 6 КОНФИГУРАЦИИ ВНЕШНИХ ШИН ПОЛЛЕРЖИВАЕМЫЕ ИНТЕРФЕЙСОМ   | 9-31 |

В данной главе, описывается организация и работа интерфейса с глобальной и с локальной памятью. Интерфейс с локальной памятью практически полностью идентичен интерфейсу с глобальной памятью, поэтому в ряде разделов данной главы описывается только интерфейс с глобальной памятью. Примеры подключения процессора NM6403 к внешним шинам различных конфигураций описаны в главе 12. Временные параметры внешних сигналов процессора NM6403 приведены в главе 13.

# 9.1 Общие сведения

Процессор NM6403 имеет два идентичных интерфейса с локальной и глобальной шинами. Каждый интерфейс имеет следующие особенности:

- суммарное число выводов 88, в том числе 64-разрядная шина данных и шина адреса до 19 разрядов с возможностью выдачи по ней 30-разрядного адреса в мультиплексном режиме;
- работа как с 64-разрядными словами данных, так и 32разрядными полусловами данных (младший разряд 32-разрядного адреса используется для адресации 32-разрядного полуслова внутри 64-разрядного слова данных);
- возможность выполнения однотактных циклов "чтение из памяти" и "запись в память";
- наличие сигналов для работы нескольких процессоров с общей памятью;
- программируемое пользователем разбиение адресного пространства на один или два банка памяти, которые могут различаться типом памяти (SRAM, Flash ROM, DRAM, EDO DRAM), размером страницы памяти и временными параметрами;
- поддержка страничного режима для каждого банка памяти независимо от её типа в банке;
- возможность формировать циклы ожидания (задаются как программно, так и с помощью внешнего сигнала готовности);
- аппаратная поддержка режима регенерации для DRAM и EDO DRAM;
- набор управляющих сигналов интерфейса позволяет работать с внешней памятью различного типа напрямую без использования внешнего контроллера.

Интерфейс с глобальной шиной аналогичен интерфейсу с локальной



шиной за исключением:

- 1) Они относятся к разным адресным пространствам, определяемым старшим разрядом вычисляемого 32-разрядного адреса.
- 2) При обозначении сигналов интерфейса с локальной шиной добавляется префикс "L".
- 3) После системного сброса локальная шина принадлежит процессору NM6403, глобальная нет.

Дальнейшая информация будет относиться к обеим интерфейсам, однако, в некотрых разделах будет описан только интерфейс с глобальной шиной.

## 9.2 Сигналы интерфейса с памятью

Функциональное описание сигналов интерфейса с памятью дано ниже, см. Табл. 9-1 Некотрые из этих сигналов могут менять выполняемую ими функцию в зависимости от содержимого регистра управления интерфейсом (см. раздел 9.3) и от текущего состояния глобальной (локальной) шины. На Рис. 9-1, Рис. 9-2 и Рис. 9-3 показаны варианты функционального состава внешней шины в момент работы с динамической (а) или статической памятью (б) в многопроцессорном и однопроцессорном режимах работы.

Табл. 9-1. Внешние выводы процессора NM6403, подключаемые к глобальной (локальной) шине.

| Обозначение <sup>1)</sup> | Кол-во | Тип 3) | Функциональное назначение                     |  |
|---------------------------|--------|--------|-----------------------------------------------|--|
| D63 – D0                  | 64     | I/O    | 64-разрядная шина данных                      |  |
| A15 – A1                  | 15     | O(Z)   | 15-разрядная шина адреса                      |  |
| RAS0 <sup>2)</sup>        | 1      | O(Z)   | Строб адреса строки банка 0 DRAM              |  |
| / CS0 <sup>2)</sup>       |        |        | / Выборка банка 0 SRAM                        |  |
| RAS1 <sup>2)</sup>        | 1      | O(Z)   | Строб адреса строки банка 1 DRAM              |  |
| / CS1 <sup>2)</sup>       |        |        | / Выборка банка 1 SRAM                        |  |
| CASL 2)                   | 1      | O(Z)   | Строб адреса столбца 32 младших разрядов DRAM |  |
| / WEL 2)                  |        |        | / Разрешение записи в 32 младших разряда SRAN |  |
| CASH 2)                   | 1      | O(Z)   | Строб адреса столбца 32 старших разрядов DRAM |  |
| / WEH <sup>2)</sup>       |        |        | / Разрешение записи в 32 старших разряда SRAM |  |

Табл.9-1. Внешние выводы процессора NM6403, подключаемые к глобальной (локальной) шине. (Продолжение)

| Обозначение <sup>1)</sup> | Кол-во | Тип 3) | Функциональное назначение       |
|---------------------------|--------|--------|---------------------------------|
| OE 2)                     | 1      | O(Z)   | Разрешение выдачи данных из RAM |
| WE 2)                     | 1      | O(Z)   | Признак цикла "запись в DRAM"   |
| / A16                     |        |        | / 16-й разряд адреса SRAM       |
| HOLDO 2)                  | 1      | О      | Запрос шины процессором NM6403  |
| / A17                     |        |        | / 17-й разряд адреса SRAM       |
| HOLDI 2)                  | 1      | I/O    | Запрос шины внешним устройством |
| / A18                     |        |        | / 18-й разряд адреса SRAM       |
| RDY <sup>2)</sup>         | 1      | I/O    | Асинхронный сигнал готовности   |
| / A19                     |        |        | / 19-й разряд адреса SRAM       |

- 1) Имена выводов в таблице соответствуют глобальной шине, для локальной шины к имени вывода следует добавить префикс "L".
- 2) Для выводов со знаком инверсии активным является низкий уровень сигнала.
- 3) Использованы следующие обозначения типов выводов:
- І/О двунаправленный вывод;
- O(Z) выход с высокоимпедансным состоянием;
- О выход.

Puc. 9-1. Функциональный состав внешней шины при работе с DRAM или EDRAM (а) и SRAM или Flash ROM (б) в многопроцессорном режиме



1) Выводы на рисунке относятся к интерфейсу с глобальной шиной. Для интерфейса с локальной шиной выводы имеют ту же конфигурацию, только к имени вывода добавляется префикс "L".

Рис. 9-2. Функциональный состав внешней шины при работе с DRAM или EDRAM (а) и SRAM или Flash ROM (б) в однопроцессорном режиме с использованием внешнего сигнала готовности  $\overline{RDY}$ 



Выводы на рисунке относятся к интерфейсу с глобальной шиной. Для интерфейса с локальной шиной выводы имеют ту же конфигурацию, только к имени вывода добавляется префикс "L".

Puc. 9-3. Функциональный состав внешней шины при работе с DRAM или EDRAM (а) и SRAM или Flash ROM (б) в однопроцессорном режиме без использования внешнего сигнала готовности  $\overline{RDY}$ 



Выводы на рисунке относятся к интерфейсу с глобальной шиной. Для интерфейса с локальной шиной выводы имеют ту же конфигурацию, только к имени вывода добавляется префикс "L".

# 9.3 Регистры управления интерфейсом

Ниже представлен формат регистров управления глобальной и локальной шинами GMICR и LMICR, а Табл. 9-2 приведено функциональное описание отдельных полей. Данный формат GMICR и LMICR позволяет подключать к любой из внешних шин до двух банков памяти, различающихся типом, страничной организацией и динамическими параметрами. Регистры GMICR и LMICR программно доступны на запись и чтение, после системного сброса все их разряды сброшены в ноль.

Рис. 9-4. Формат регистра управления интерфейсом с глобальной (локальной) шиной GMICR (LMICR)

| 31 30 29 28 | 27 26 25 24 | 23 22 21 20 | 19 18 | 17 16 | 15 14 13 12 11 | 109876 | 5 4 | 3 | 2      | 10  |
|-------------|-------------|-------------|-------|-------|----------------|--------|-----|---|--------|-----|
|             |             |             | T     | T     |                |        | T   | Е | Е      | S   |
|             |             |             | Y     | Y     |                |        | R   | X | X      | Н   |
| BOUND       | PAGE1       | PAGE0       | P     | P     | TIME1          | TIME0  | A   | R | R<br>D | M   |
|             |             |             | E     | Е     |                |        | S   | Y | Y      | Е   |
|             |             |             | 1     | 0     |                |        |     | 1 | 0      | M   |
|             |             |             | 1     |       |                |        |     |   |        | 141 |
|             |             |             |       |       |                |        |     |   |        |     |

На рисунке приведены имена полей, соответствующие регистру управления интерфейсом с глобальной шиной. Для регистра управления интерфейсом с локальной шиной к имени каждого поля добавляется префикс "L".

Табл. 9-2. Описание полей регистра управления интерфейсом с глобальной (локальной) шиной GMICR (LMICR)

| Номера<br>разрядов | Обозна-<br>чение <sup>1)</sup> | Функциональное назначение                                                                                                                                                               |
|--------------------|--------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 31 - 28            | BOUND                          | Разбиение адресного пространства шины на банки 0 и 1 (см. Табл. 9-3 для глобальной шины и Табл. 9-4 для локальной шины).                                                                |
| 27 - 24            | PAGE1                          | Размер страницы памяти банка 1 (см. Табл. 9-5) <sup>2)</sup> .                                                                                                                          |
| 23 - 20            | PAGE0                          | Размер страницы памяти банка 0 (см. Табл. 9-5).                                                                                                                                         |
| 19 - 18            | TYPE1                          | Тип памяти банка $1^{3}$ :                                                                                                                                                              |
|                    |                                | 00 - SRAM;                                                                                                                                                                              |
|                    |                                | $01$ - DRAM 1-го типа (сигнал $\overline{RAS1}$ переводится в пассивное состояние при обращении к новой странице памяти);                                                               |
|                    |                                | 10 - DRAM 2-го типа (сигнал RAS1 переводится в пассивное состояние при обращении к новой странице памяти, при переходе от цикла "запись" к циклу "чтение" и наоборот, при циклах Idle); |
|                    |                                | 11 - DRAM 3-го типа (сигнал RAS1 переводится в пассивное состояние при обращении к новой странице памяти, при переходе от цикла "запись" к циклу "чтение" и наоборот);                  |

Табл. 9-2. Описание полей регистра управления интерфейсом с глобальной (локальной) шиной GMICR (LMICR) (Продолжение)

| Номера<br>разрядов | Обозна-<br>чение <sup>1)</sup> | Функциональное назначение                                                                                                                                                               |
|--------------------|--------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 17 - 16            | TYPE0                          | Тип памяти банка 0:                                                                                                                                                                     |
|                    |                                | 00 - SRAM;                                                                                                                                                                              |
|                    |                                | 01 - DRAM 1-го типа (сигнал RAS0 переводится в пассивное состояние при обращении к новой странице памяти);                                                                              |
|                    |                                | 10 - DRAM 2-го типа (сигнал RASO переводится в пассивное состояние при обращении к новой странице памяти, при переходе от цикла "запись" к циклу "чтение" и наоборот, при циклах Idle); |
|                    |                                | 11 - DRAM 3-го типа (сигнал RASO переводится в пассивное состояние при обращении к новой странице памяти, при переходе от цикла "запись" к циклу "чтение" и наоборот);                  |
| 15 - 11            | TIME1                          | Временные параметры циклов обращения к памяти банка $1^{2}$ .                                                                                                                           |
| 10 - 6             | TIME0                          | Временные параметры циклов обращения к памяти банка 0.                                                                                                                                  |
| 5 - 4              | TRAS                           | Длительность активного уровня сигнала $\overline{RAS}$ при регенерации $DRAM^4$ .                                                                                                       |
| 3                  | RDY1                           | Условие окончания цикла обращения к памяти банка 1 <sup>2)</sup> :                                                                                                                      |
|                    |                                | 0 - только по внутреннему счётчику;                                                                                                                                                     |
|                    |                                | 1 - по внутреннему счётчику и с учётом внешнего сигнала готовности <sup>5)</sup> .                                                                                                      |
| 2                  | RDY0                           | Условие окончания цикла обращения к памяти банка 0:                                                                                                                                     |
|                    |                                | 0 - только по внутреннему счётчику;                                                                                                                                                     |
|                    |                                | 1 - по внутреннему счётчику и с учётом внешнего сигнала готовности <sup>5)</sup> .                                                                                                      |
| 1 - 0              | SHMEM                          | Конфигурация внешней шины:                                                                                                                                                              |
|                    |                                | 00 - многопроцессорная конфигурация 1-го типа                                                                                                                                           |
|                    |                                | (банк 0 - "общий", банк 1 - "общий");                                                                                                                                                   |
|                    |                                | 01 - многопроцессорная конфигурация 2-го типа                                                                                                                                           |
|                    |                                | (банк 0 - "свой", банк 1 - "общий");                                                                                                                                                    |
|                    |                                | 10 - многопроцессорная конфигурация 3-го типа                                                                                                                                           |
|                    |                                | (банк 0 - "свой", банк 1 - "чужой");                                                                                                                                                    |
|                    |                                | 11 - однопроцессорная конфигурация.                                                                                                                                                     |

- 1) Приведена мнемоника, соответствующая регистру управления интерфейсом с глобальной шиной. Для регистра управления локальной шиной к имени поля добавляется префикс "L".
- 2) Если банк 1 отсутствует, то значения полей PAGE1, TIME1 и RDY1 безразличны.
- 3) Если банк 1 отсутствует и в поле ТҮРЕО указан тип DRAM, то значение поля ТҮРЕ1 безразлично. Если же банк 1 отсутствует и в поле ТҮРЕО указан тип SRAM, то в поле ТҮРЕ1 следует так же указывать тип SRAM. В противном случае будут выполняться циклы регенерации несуществующей DRAM.
- 4) Если в обоих полях TYPE0 и TYPE1 указан тип SRAM, то значение поля TRAS безразлично.
- 5) Если в поле SHMEM указана одна из многопроцессорных конфигураций, то значения полей RDY0 и RDY1 безразличны.

# 9.4 Разбиение адресного пространства шины на банки памяти

Процессор NM6403 работает с 32-разрядными адресами, и в зависимости от старшего бита вычисленного адреса обращение идёт к глобальной (бит равен 1) или к локальной (бит равен 0) шине. Таким образом, всё адресное пространство делится между этими шинами поровну. Кроме того, к каждой шине можно подключать один или два банка памяти, различающихся размером памяти (от 32К до 1G слов), типом памяти (SRAM, Flash ROM, DRAM, EDO DRAM) и размером страницы памяти.

#### 9.4.1 Границы банков памяти

Разбиение адресного пространства глобальной шины на банки памяти задается полем BOUND регистра GMICR в соответствии с Табл. 9-3, а локальной шины - полем LBOUND регистра LMICR в соответствии с Табл. 9-4.

Размер каждого банка памяти должен быть кратен размеру страницы этого банка.

Табл. 9-3. Разбиение адресного пространства глобальной шины на банки 0 и 1, задаваемое полем BOUND регистра GMICR

| Поле  | Количество      | Адресное пространство | Количество     | Адресное пространство |
|-------|-----------------|-----------------------|----------------|-----------------------|
| BOUND | 64-разрядн.     | банка 0               | 64-разрядн.    | банка 1               |
|       | Слов в банке 0  | глобальной шины       | слов в банке 1 | глобальной шины       |
| 0000  | $2^{15} = 32K$  | 80000000 - 8000FFFF   | 1G - 32K       | 80010000 - FFFFFFF    |
| 0001  | $2^{16} = 64K$  | 80000000 - 8001FFFF   | 1G - 64K       | 80020000 - FFFFFFF    |
| 0010  | $2^{17} = 128K$ | 80000000 - 8003FFFF   | 1G - 128K      | 80040000 - FFFFFFFF   |

Табл. 9-3. Разбиение адресного пространства глобальной шины на банки 0 и 1, задаваемое полем BOUND регистра GMICR (Продолжение)

| Поле   | Количество      | Адресное пространство | Количество     | Адресное пространство |
|--------|-----------------|-----------------------|----------------|-----------------------|
| BOUND  | 64-разрядн.     | банка 0               | 64-разрядн.    | банка 1               |
|        | Слов в банке 0  | глобальной шины       | слов в банке 1 | глобальной шины       |
| 0011   | $2^{18} = 256K$ | 80000000 - 8007FFFF   | 1G - 256K      | 80080000 - FFFFFFFF   |
| 0100   | $2^{19} = 512K$ | 80000000 - 800FFFFF   | 1G - 512K      | 80100000 - FFFFFFFF   |
| 0101   | $2^{20} = 1M$   | 80000000 - 801FFFFF   | 1G - 1M        | 80200000 - FFFFFFFF   |
| 0110   | $2^{21} = 2M$   | 80000000 - 803FFFFF   | 1G - 2M        | 80400000 - FFFFFFFF   |
| 0111   | $2^{22} = 4M$   | 80000000 - 807FFFFF   | 1G - 4M        | 80800000 - FFFFFFFF   |
| 1000   | $2^{23} = 8M$   | 80000000 - 80FFFFFF   | 1G - 8M        | 81000000 - FFFFFFF    |
| 1001   | $2^{24} = 16M$  | 80000000 - 81FFFFFF   | 1G - 16M       | 82000000 - FFFFFFF    |
| 1010   | $2^{25} = 32M$  | 80000000 - 83FFFFFF   | 1G - 32M       | 84000000 - FFFFFFFF   |
| 1011   | $2^{26} = 64M$  | 80000000 - 87FFFFF    | 1G - 64M       | 88000000 - FFFFFFF    |
| 1100   | $2^{27} = 128M$ | 80000000 - 8FFFFFF    | 1G - 128M      | 90000000 - FFFFFFF    |
| 1101   | $2^{28} = 256M$ | 80000000 - 9FFFFFFF   | 1G - 256M      | A0000000 - FFFFFFFF   |
| 1110   | $2^{29} = 512M$ | 80000000 - BFFFFFFF   | 1G - 512M      | C0000000 - FFFFFFF    |
| 1111*) | $2^{30} = 1G$   | 80000000 - FFFFFFF    | 0              | -                     |

\*) Если в поле BOUND задан код 1111, то банк 0 занимает всё адресное пространство глобальной шины, а банк 1 отсутствует.

Табл. 9-4. Разбиение адресного пространства локальной шины на банки 0 и 1, задаваемое полем LBOUND регистра LMICR.

| Поле   | Количество      | Адресное пространство | Количество     | Адресное пространство |
|--------|-----------------|-----------------------|----------------|-----------------------|
| LBOUND | 64-разрядн.     | банка 0               | 64-разрядн.    | банка 1               |
|        | Слов в банке 0  | локальной шины        | слов в банке 1 | локальной шины        |
| 0000   | $2^{15} = 32K$  | 00000000 - 0000FFFF   | 1G - 32K       | 00010000 - 7FFFFFFF   |
| 0001   | $2^{16} = 64K$  | 00000000 - 0001FFFF   | 1G - 64K       | 00020000 - 7FFFFFF    |
| 0010   | $2^{17} = 128K$ | 00000000 - 0003FFFF   | 1G - 128K      | 00040000 - 7FFFFFF    |
| 0011   | $2^{18} = 256K$ | 00000000 - 0007FFFF   | 1G - 256K      | 00080000 - 7FFFFFF    |
| 0100   | $2^{19} = 512K$ | 00000000 - 000FFFFF   | 1G - 512K      | 00100000 - 7FFFFFFF   |
| 0101   | $2^{20} = 1M$   | 00000000 - 001FFFFF   | 1G - 1M        | 00200000 - 7FFFFFF    |
| 0110   | $2^{21} = 2M$   | 00000000 - 003FFFFF   | 1G - 2M        | 00400000 - 7FFFFFFF   |
| 0111   | $2^{22} = 4M$   | 00000000 - 007FFFFF   | 1G - 4M        | 00800000 - 7FFFFFFF   |
| 1000   | $2^{23} = 8M$   | 00000000 - 00FFFFFF   | 1G - 8M        | 01000000 - 7FFFFFFF   |
| 1001   | $2^{24} = 16M$  | 00000000 - 01FFFFFF   | 1G - 16M       | 02000000 - 7FFFFFFF   |
| 1010   | $2^{25} = 32M$  | 00000000 - 03FFFFFF   | 1G - 32M       | 04000000 - 7FFFFFFF   |
| 1011   | $2^{26} = 64M$  | 00000000 - 07FFFFF    | 1G - 64M       | 08000000 - 7FFFFFFF   |
| 1100   | $2^{27} = 128M$ | 00000000 - 0FFFFFF    | 1G - 128M      | 10000000 - 7FFFFFFF   |
| 1101   | $2^{28} = 256M$ | 00000000 - 1FFFFFF    | 1G - 256M      | 20000000 - 7FFFFFF    |
| 1110   | $2^{29} = 512M$ | 00000000 - 3FFFFFF    | 1G - 512M      | 40000000 - 7FFFFFFF   |
| 1111*) | $2^{30} = 1G$   | 00000000 - 7FFFFFF    | 0              | -                     |

Примечание:

\*) Если в поле LBOUND задан код 1111, то банк 0 занимает всё адресное пространство глобальной шины, а банк 1 отсутствует.

## 9.4.2 Размер страницы банка памяти

При обращении к каждому банку памяти поддерживается разбиение этого банка на страницы. Размер страницы определяется полями PAGE0 и PAGE1 регистра управления интерфейсом GMICR соответственно для банков 0 и 1 глобальной шины и полями LPAGE0 и LPAGE1 регистра управления интерфейсом LMICR для банков 0 и 1 локальной шины согласно Табл. 9-5. При работе с SRAM или Flash ROM страничный режим обеспечивает существенное увеличение объёма адресуемой памяти несмотря на ограниченное число адресных выводов. При работе с DRAM поддержка страничного режима позволяет обойтись без внешнего контроллера или значительно его упростить.

Табл. 9-5. Размеры страниц памяти, задаваемые полями PAGE0 и PAGE1 регистра GMICR и полями LPAGE0 и LPAGE1 регистра LMICR

| Поле     | Разряды адреса, задающие | Разряды адреса, адресующие | Размер страницы |
|----------|--------------------------|----------------------------|-----------------|
| (L)PAGEx | страницу памяти 2)       | слова<br>внутри страницы1) | памяти          |
| 0000     | 23 - 9                   | 8 - 1                      | $2^8 = 256$     |
| 0001     | 24 - 10                  | 9 - 1                      | $2^9 = 512$     |
| 0010     | 25 - 11                  | 10 - 1                     | $2^{10} = 1K$   |
| 0011     | 26 - 12                  | 11 - 1                     | $2^{11} = 2K$   |
| 0100     | 27 - 13                  | 12 - 1                     | $2^{12} = 4K$   |
| 0101     | 28 - 14                  | 13 - 1                     | $2^{13} = 8K$   |
| 0110     | 29 - 15                  | 14 - 1                     | $2^{14} = 16K$  |
| 0111     | 30 - 16                  | 15 - 1                     | $2^{15} = 32K$  |
| 1000     | 30 - 17 <sup>4)</sup>    | 16 - 1                     | $2^{16} = 64K$  |
| 1001     | 30 - 18 <sup>4)</sup>    | 17 - 1                     | $2^{17} = 128K$ |
| 1010     | 30 - 19 <sup>4)</sup>    | 18 - 1                     | $2^{18} = 256K$ |
| 1011     | 30 - 20 <sup>4)</sup>    | 19 - 1                     | $2^{19} = 512K$ |
| 11xx     | Резерв                   | Резерв                     | Резерв          |

### Примечание:

- 1) Число разрядов, адресующих ячейки памяти в пределах одной страницы, не должно превышать количество адресных выводов микросхемы. В противном случае будет отсутствовать страничная организация памяти.
- 2) Вследствие ограничения на число адресных выводов использование страниц памяти небольших размеров может привести к уменьшению используемого адресного пространства.
- 3) Старший разряд адреса, задающего страницу памяти, может быть в диапозоне от 23-го до 30-го.
- 4) Используется только при работе с SRAM с целью увеличения размера страницы банка SRAM. При этом для адресации страницы памяти на внешние адресные выводы выдаются разряды адреса с 30 по 16.

#### Увеличение размера страницы SRAM

С целью увеличения размера страницы SRAM некоторые внешние выводы процессора NM6403 имеют двойное функциональное назначение:

- вывод  $\overline{WE}$  (  $L\overline{WE}$  )при работе с DRAM служит для выдачи признака выполняемой операции (чтение/запись), а при работе со SRAM или Flash ROM ((L)TYPEx = 00) для выдачи 16-го разряда адреса;
- выводы *HOLDI* ( *LHOLDI* ) и *HOLDO* ( *LHOLDO* ) в отсутствии режима разделения памяти между двумя процессорами ((L)SHMEM = 11) для выдачи 17-го и 18-го разрядов адреса;
- вывод RDY(LRDY) используется для приёма внешнего сигнала готовности (при (L)EXRDYx = 1) или для выдачи 19-го разряда адреса (при (L)EXRDYx = 0 и (L)SHMEM = 11).

Таким образом, максимальный размер страницы SRAM в зависимости от содержимого полей SHMEM и EXRDYx регистра управления интерфейсом может варьироваться от  $2^{16}$  =64К до  $2^{19}$ =512К 64-разрядных слов.

# 9.5 Временные диаграммы циклов обращения к памяти

Временные диаграммы циклов обращения к памяти характеризуются функциональным составом внешних сигналов интерфейса, последовательностью их переключений и временными параметрами.

Функциональный состав и последовательность переключений внешних сигналов интерфейса в каждом выполняемом цикле обращения к памяти однозначно определяются его типом. В свою очередь тип выполняемого цикла может зависеть от следующих факторов:

- процесс, инициирующий выполнение данного цикла (текущая команда в программной последовательности, процесс ПДП при обмене данными через коммуникационные порты, прерывание по таймеру Т0 для регенерации DRAM);
- текущее содержимое регистров GMICR и LMICR;
- код выполняемой команды или направление передачи данных по коммуникационным портам;
- адрес, по которому происходит текущее обращение к памяти;



• предыстория данного цикла (тип предыдущего цикла обращения к памяти и адрес последней адресованной ячейки памяти).

Рассмотреть подробно все многообразие циклов обращения к памяти в настоящем описании не представляется возможным.

Вместе с тем, каждый цикл обращения к памяти состоит из последовательно выполняемых фаз. Различаются семь типов фаз с фиксированной для каждой выполняемой операции последовательностью переключений внешних сигналов интерфейса. Все многообразие циклов обращения к памяти складывается из этих семи типов фаз. Количество фаз в различных циклах может варьироваться в диапазоне от 1 до 5. Причем в одном цикле не могут встречаться однотипные фазы. В пунктах 9.5.2 - 9.5.5 дается подробное описание всех типов фаз при выполнении различных операций и правила, по которым различные циклы обращения к памяти составляются из отдельных фаз.

Различаются два типа временных параметров циклов обращения к памяти:

- 1) Задержки переключения выходных сигналов и времена предустанова входных сигналов относительно фронтов синхросигнала, поступающего на вход СLК процессора NM6403. Значения данных параметров фиксированы, так как определяются физической реализацией NM6403, и приведены в разделе 13.5.
- 2) Длительности отдельных фаз циклов обращения к памяти. Значения этих параметров кратны периоду процессорного такта Т и могут быть заданы пользователем путем загрузки определенных кодов в поля TIME0 (LTIME0), TIME1 (LTIME1) и TRAS (LTRAS) регистра GMICR (LMICR) на этапе инициализации процессора NM6403. Причем одна и та же фаза может иметь различную длительность при обращении к разным банкам памяти. Программирование длительностей отдельных фаз циклов обращения к памяти позволяет NM6403 эффективно работать с широкой номенклатурой микросхем SRAM и DRAM в синхронном режиме, что обеспечивает высокую производительность и отсутствие внешних контроллеров памяти.

## 9.5.1 Типы циклов обращения к памяти

На Рис. 9-5 приведена полная классификация циклов обращения к памяти, поддерживаемых процессором NM6403. В представленной классификации каждому уровню иерархии циклов обращения к памяти соответствует определенный критерий, по которому различаются группы циклов данного уровня.

С точки зрения последовательности переключений внешних сигналов интерфейса наиболее существенно различаются циклы адресации памяти и циклы регенерации DRAM. Данные группы



циклов различаются причиной их инициализации. Циклы адресации памяти инициируются текущей командой ввода/вывода в программах пользователя и процессами ПДП при передаче информации через коммуникационные порты, а циклы регенерации DRAM - прерываниями по таймеру T0, если хотя бы в одном из полей TYPE0, TYPE1, LTYPE0 или LTYPE1 регистров GMICR и LMICR указан код DRAM.

Рис. 9-5. Классификация циклов обращения к памяти



По функциональным признакам (типу выполняемой операции и формату передаваемых данных) в циклах адресации памяти выделяются:

- циклы чтения 64-разрядного слова из памяти,
- циклы записи 64-разрядного слова в память,
- циклы записи 32-разрядного младшего полуслова в память,
- циклы записи 32-разрядного старшего полуслова в память.

Необходимо отметить, что независимо от формата данных, записываемых в регистр процессора NM6403, все команды ввода данных инициируют цикл чтения 64-разрядного слова. Операции по выделению 32-разрядных полуслов из считанного полного слова выполняются во внутренней структуре процессора NM6403.

По выбираемому банку памяти различаются циклы обращения к банку 0, в течение которых формируется сигнал на выходе (L)RAS(/(L)CS0), и циклы обращения к банку 1, в течение которых формируется сигнал на выходе (L)RAS1/(L)CS1. При выполнении циклов адресации памяти банк і (i=0,1) выбирается с учетом текущего адреса и содержимого поля BOUND (LBOUND) регистра GMICR (LMICR) (см. пункт 9.4.1). При выполнении циклов регенерации банк і выбирается только в том случае, если в поле ТҮРЕі (LTYPEі) регистра GMICR (LMICR) указан код DRAM. Как правило, для каждой внешней шины активное значение сигнала устанавливается не более, чем на одном из указанных выходов NM6403. Исключение составляют циклы одновременной регенерации строк DRAM в банках 0 и 1, во время которых сигналы формируются на обоих выходах (L)RAS0 и (L)RAS1.

Функциональный состав внешних сигналов интерфейса в цикле обращения к памяти определяется типом памяти (SRAM или DRAM), к которой обращается процессор NM6403 в данном цикле (см. раздел 9.2). Поэтому он зависит от номера і адресуемого банка памяти и содержимого соответствующего поля ТҮРЕі (LТҮРЕі) регистра GMICR (LMICR). Функциональный состав внешних сигналов интерфейса может меняться в процессе работы NM6403, если к одной из внешних шин подключены два банка памяти различного типа. Временные диаграммы циклов адресации DRAM подробно описаны в пункте 9.5.3, циклов адресации SRAM - в пункте 9.5.4, а циклов регенерации DRAM - в пункте 9.5.5.

По способу синхронизации различаются синхронные и асинхронные циклы адресации памяти. Способ синхронизации определяет условия завершения циклов адресации памяти. Длительность каждого синхронного цикла определяется его типом и значениями полей ТІМЕ0 (LTIME0) и ТІМЕ1 (LTIME1) регистра GMICR (LMICR) (см. пункты 9.5.2 и 9.5.4) и не зависит от внешних сигналов. Асинхронный цикл отличается от однотипного синхронного цикла только дополнительным необходимым условием завершения цикла - наличием активного уровня сигнала на входе (L)RDY в конце цикла. При этом минимальная длительность асинхронного цикла не может быть меньше длительности однотипного синхронного цикла. Асинхронные циклы целесообразно использовать только для адресации медленных устройств пользователя, подключенных к внешней шине.

Асинхронные циклы могут быть реализованы только при однопроцессорной конфигурации внешней шины, так как при

любой многопроцессорной конфигурации шины вход (L)RDY используется для обеспечения межпроцессорного протокола по передаче управления общей внешней шиной (см. раздел 9.2). В случае однопроцессорной конфигурации внешней шины способ синхронизации (синхронный/ассинхронный) в цикле обращения к банку і определяется содержимым поля RDYi (LRDYi) регистра GMICR (LMICR). Таким образом, чтобы обеспечить выполнение асинхронных циклов адресации банка і, пользователю необходимо записать в поле SHMEM двоичный код 11, соответствующий однопроцессорной конфигурации, а в поле RDYi - значение 1, соответствующее асинхронным циклам. В противном случае на внешней шине будут выполняться синхронные циклы адресации банка і. Следует отметить, что для обращения к разным банкам памяти могут использоваться циклы адресации с различными способами синхронизации.

Процессор NM6403 поддерживает страничную организацию памяти. По способу адресации памяти различаются циклы с полной адресацией, во время каждого из которых на адресные выходы NM6403 последовательно выдаются адрес страницы памяти и адрес ячейки памяти в пределах этой страницы, и циклы с короткой адресацией, во время каждого из которых на адресные выходы процессора NM6403 выдается только адрес ячейки памяти в пределах страницы, адресация к которой осуществлялась в предыдущем цикле адресации памяти. Последний способ адресации поддерживается NM6403 с целью повышения пропускной способности внешних шин.

Короткая адресация в текущем цикле обращения к памяти реализуется процессором NM6403 только при выполнении всех следующих условий:

- на момент начала данного цикла адресации банка і сигнал на выходе (L)RAS / (L)CS і должен находиться в активном состоянии;
- в текущем цикле должно происходить обращение к той же странице памяти, что и в предыдущем цикле адресации памяти;
- если адресуется DRAM 2-го или 3-го типа, то тип операции (чтение/запись), выполняемой в текущем цикле, должен совпадать с типом операции, выполнявшейся в предыдущем цикле адресации памяти.

Невыполнение любого из этих трех условий приводит к необходимости выполнения цикла с полной адресацией памяти.

Если очередной цикл обращения к памяти является циклом с полной адресацией или циклом регенерации DRAM, то состояние



сигналов на выходах  $\overline{(L)RAS} / \overline{(L)CS0}$  и  $\overline{(L)RAS1} / \overline{(L)CS1}$  в момент начала данного цикла влияет на его длительность и на последовательность переключений сигналов на выходах  $\overline{(L)RAS} / \overline{(L)CS0}$  и  $\overline{(L)RAS1} / \overline{(L)CS1}$  в первых тактах этого цикла.

В моменты времени между двумя соседними циклами возможны следующие сочетания значений сигналов на выходах (L)RASU(L)CSO и (L)RASI/(L)CSI: "активный-пассивный", "пассивный-активный" и "пассивный-пассивный". Причем состояние "активный-пассивный" устанавливается только по окончании любого цикла адресации банка 0, состояние "пассивный-активный" - по окончании любого цикла адресации банка 1, а состояние "пассивный-пассивный" - после системного сброса, по окончании любого цикла регенерации DRAM, по окончании цикла IDLE (пустой цикл), если он выполнялся сразу же за одним из циклов адресации DRAM 2-го типа, и в тех случаях, когда управление внешней шиной передаётся другому процессору.

Кроме циклов обращения к памяти на внешних шинах могут формироваться циклы межрегистровых пересылок и циклы IDLE. Циклы межрегистровых пересылок формируются процессором NM6403 в специальном тестовом режиме, если на вход NM6403 MVOE подаётся напряжение высокого уровня. Циклы IDLE формируются процессором NM6403 с целью заполнения временных интервалов между циклами обращения к памяти. Как правило, циклы IDLE представляют собой однотактные циклы, в течение которых на внешней шине не происходит никаких переключений. Исключение составляет цикл IDLE, выполняющийся сразу же за одним из циклов адресации DRAM 2-го типа. Данный цикл состоит только из одной фазы RP (фаза перевода сигналов (L)RAS0 и (L)RAS1 в пассивное состояние), которая присутствует как в циклах адресации памяти (см. пункты 9.5.2 - 9.5.4), так и в циклах регенерации DRAM (см. пункт 9.5.5).

#### 9.5.2 Программируемые фазы циклов адресации памяти

Циклы адресации памяти включают в себя от 1 до 5 фаз. Типы этих фаз и их программируемые длительности приведены в Табл. 9-6.

Табл. 9-6. Программируемые динамические параметры интерфейса в циклах адресации памяти

| Фаза цикла обращения к памяти |                                                                                | Длительность фазы <sup>1)</sup> |           |                   |
|-------------------------------|--------------------------------------------------------------------------------|---------------------------------|-----------|-------------------|
| Обозначение                   | Наименование                                                                   | Обозначение                     | DRAM      | SRAM              |
| RP                            | Фаза сброса сигналов $\overline{(L)RAS0/(L)CS0}$ и $\overline{(L)RAS1/(L)CS1}$ | $T_{RP}$                        | (1 - 2) T | 1 T <sup>3)</sup> |
| PAGE                          | Фаза адресации страницы памяти                                                 | T <sub>PAGE</sub>               | (1 - 2) T | 1 T <sup>3)</sup> |
| CP <sup>2)</sup>              | Пассивная фаза адресации ячейки памяти                                         | T <sub>CP</sub>                 | (0 - 1) T | (0 - 3) T         |
| CA                            | Активная фаза адресации ячейки памяти                                          | T <sub>CA</sub>                 | (1 - 2) T | (1 - 4) T         |
| BE                            | Фаза перехода выходов памяти в высокоимпедансное состояние.                    | $T_{BE}$                        | (1 - 2) T | (1 - 2) T         |

#### Примечание:

- 1) Т длительность процессорного такта.
- 2) Фаза СР является опцией. Если ее длительность  $T_{CP}$  задана равной 0, то данная фаза не будет встречаться ни в одном из циклов адресации памяти.
- 3) Длительности фаз PAGE и RP в циклах адресации SRAM не программируются пользователем и всегда равны одному процессорному такту.

Значения длительностей фаз, указанных в Табл. 9-6, могут задаваться пользователем в поле ТІМЕ0 (LTIME0) для банка 0 и в поле ТІМЕ1 (LTIME1) для банка 1 регистра GMICR (LMICR). Форматы полей ТІМЕ0 (LTIME0) и ТІМЕ1 (LTIME1) зависят от типа памяти в банке 0 и банке 1 соответственно. Формат данных полей для DRAM приведен на Рис. 9-6, а для SRAM — на Рис. 9-7. Каждое из полей ТІМЕ0 (LTIME0) и ТІМЕ1 (LTIME1) разбито на несколько подполей, в каждом из которых указывается значение длительности одной из программируемых фаз. Обозначения этих подполей совпадают с обозначениями длительностей фаз, приведенными в Табл. 9-6.

Puc. 9-6. Форматы полей TIME0 (LTIME0) и TIME1 (LTIME1) регистра GMICR (LMICR) для DRAM



Puc. 9-7. Форматы полей TIME0 (LTIME0) и TIME1 (LTIME1) регистра GMICR (LMICR) для SRAM



Количество и последовательность фаз в каждом цикле адресации памяти определяются типом данного цикла и значением поля  $T_{CP}$ . На Рис. 9-8 приведены правила, по которым формируются последовательности фаз в различных циклах адресации памяти-

Рис. 9-8. Правила формирования последовательности фаз в циклах обращения к памяти



Ниже дается подробное описание каждой фазы, встречающейся в различных циклах адресации DRAM:

- № RP фаза сброса сигналов (L)RASU(L)CSO и (L)RAS1/(L)CS1.
   Данная фаза присутствует в каждом цикле с полной адресацией памяти, если в момент начала цикла хотя бы один из сигналов (L)RASU(L)CSO или (L)RAS1/(L)CS1 находится в активном состоянии. При этом фаза RP всегда является первой фазой цикла. Вначале фазы RP по заднему фронту сигнала CLK сигналы RASO и RAS1 переводятся в пассивное состояние. Это единственное действие, выполняемое NM6403 на данной фазе. Длительность фазы RP зависит от состояния выходов (L)RASU(L)CSO и (L)RAS1/(L)CS1 в момент начала цикла: (Т<sub>RP</sub>) составляет 1 2 процессорных такта в зависимости от содержимого поля Т<sub>RP</sub> регистра GMICR.
- PAGE фаза адресации строки (страницы) DRAM. Фаза PAGE присутствует в каждом цикле с полной адресацией памяти. Если предыдущий цикл обращения к памяти завершался фазой RP, фаза PAGE является первой фазой цикла. Перед началом данной фазы управляющие сигналы RASO, RAS1, CASL, CASH и OE находятся в пассивном состоянии, сигнал  $\overline{\mathrm{WE}}$  сохраняет свое значение, оставшееся от предыдущего цикла обращения к памяти, шина данных D63...D0 находится в высокоимпедансном состоянии. В первом такте фазы PAGE по заднему фронту сигнала СLК процессор NM6403 выставляет на шину адреса A15...A1 адрес строки DRAM, который является адресом страницы памяти. Одновременно с этим в циклах записи формируется сигнал WE, а в циклах чтения снимается сигнал WE . В том же такте по переднему фронту сигнала CLK NM6403 формирует сигнал RASi, где i = 0 или 1 в зависимости от того, к какому банку памяти обращается процессор NM6403. Задний фронт сигнала RASi сообщает DRAM или внешнему контроллеру о том, что на шине адреса установлен адрес строки DRAM, а на выходе WE признак цикла записи. Длительность фазы PAGE (T<sub>PAGE</sub>) составляет 1 - 2 процессорных такта в зависимости от содержимого поля T<sub>PAGE</sub> регистра GMICR.
- <u>CP пассивная фаза адресации столбца DRAM</u>. Данная фаза является опцией ее наличие или отсутствие в цикле адресации памяти определяется содержимым поля  $T_{CP}$  регистра GMICR. Если содержимое данного поля говорит о наличии фазы CP, то данная фаза присутствует в каждом цикле адресации памяти независимо от его типа. В циклах с полной адресацией памяти фаза CP всегда следует за фазой PAGE, а в циклах с короткой

адресацией памяти - является первой фазой цикла. Вначале фазы СР по заднему фронту сигнала СLK процессор NM6403 выставляет на шину адреса A15...A1 адрес столбца DRAM. Одновременно с этим в циклах чтения формируется сигнал ОЕ, а в циклах записи в DRAM 2-го типа на шину данных D63...D0 выдаются данные, предназначенные для записи в память. Причем в циклах записи младшего/старшего полуслова в DRAM 2-го типа записываемое полуслово выдается одновременно на 32 старших (D63...D32) и 32 младших (D31...D0) разряда шины данных. Кроме того в циклах записи с короткой адресацией памяти вначале фазы СР по заднему фронту сигнала СLК процессор NM6403 формирует сигнал WE. В течение всей фазы СР сигнал RASi находится в активном состоянии, а сигналы CASL и CASH - в пассивном состоянии. В циклах адресации DRAM 1-го или 3-го типа выходы D63...D0 находятся в высокоимпедансном состоянии в течение всей фазы СР.

• CA - активная фаза адресации столбца DRAM. Это единственная фаза, которая присутствует в каждом цикле адресации памяти независимо от его типа и содержимого регистра GMICR. Если наличие фазы CP прописано в регистре GMICR, то фаза CA всегда следует за фазой СР, в противном случае фаза СА следует за фазой PAGE в циклах с полной адресацией памяти или является первой фазой цикла с короткой адресацией памяти. В циклах записи в DRAM 1-го или 3-го типа вначале фазы CA по заднему фронту сигнала CLK NM6403 выставляет на шину данных D63...D0 данные, предназначенные для записи в память. Причем в циклах записи младшего/старшего полуслова в DRAM 1-го или 3-го типа записываемое полуслово выдается одновременно на 32 старших (D63...D32) и 32 младших (D31...D0) разряда шины данных. В первом такте фазы СА по переднему фронту сигнала СLK процессор NM6403 формирует сигналы CASL и CASH. Причем в циклах чтения и циклах записи слова формируются оба этих сигнала, в циклах записи младшего полуслова - только сигнал CASL, а в циклах записи старшего полуслова - только сигнал CASH. Если фаза CP отсутствовала, то все операции, выполняемые обычно вначале фазы СР, выполняются в первом такте фазы СА. В конце фазы СА по заднему фронту сигнала CLK процессор NM6403 снимает сигналы CASL, CASH и адрес столбца DRAM. Одновременно с этим в циклах чтения информация с шины данных D63...D0 фиксируется в регистре NM6403 и, если далее не следует новый цикл чтения с короткой адресацией памяти, снимается сигнал  $\overline{OE}$ , а в циклах записи выходы D63...D0 переводятся в высокоимпедансное состояние, если далее не следует новый цикл записи с короткой адресацией DRAM 2-го типа или цикл записи с короткой адресацией DRAM 1-го или 3-го типа без фазы СР.

Длительность фазы CA ( $T_{CA}$ ) составляет 1 - 2 процессорных такта в зависимости от содержимого поля  $T_{CA}$  регистра GMICR. Фактически фаза CA является последней фазой любого цикла адресации памяти. По окончании данной фазы

• ВЕ - фаза перехода выходов памяти в высокоимпедансное состояние. Данная фаза следует за фазой СА в каждом цикле чтения. Единственное назначение фазы ВЕ - это задержать выдачу процессором NM6403 данных на шину D63...D0 до полного перехода выходов памяти в высокоимпедансное состояние. Данная цель достигается тем, что начало фазы СА очередного цикла записи задерживается до полного окончания фазы ВЕ предшествующего ему цикла чтения. Фаза ВЕ носит вспомогательный характер и выполняется на фоне других фаз, таких как RP, PAGE и CP, следующего цикла. Длительность фазы ВЕ (ТВЕ) составляет 1 - 2 процессорных такта в зависимости от содержимого поля ТВЕ регистра GMICR.

Длительность одного синхронного цикла адресации DRAM может составлять от одного до семи процессорных тактов.

Далее дается подробное описание каждой фазы, встречающейся в различных циклах "чтение" и "запись" при работе с SRAM:

- <u>PAGE фаза адресации страницы SRAM</u>. Фаза PAGE присутствует в цикле "чтение/запись", если предыдущий цикл завершался фазой RP. При этом фаза PAGE является первой фазой цикла. Перед началом данной фазы управляющие сигналы CSO, CS1, WEL, WEH и OE находятся в пассивном состоянии, а шина данных D63...D0 в высокоимпедансном состоянии. Вначале фазы PAGE по заднему фронту сигнала CLK процессор NM6403 выставляет на шину адреса A16...A1 адрес страницы SRAM. В том же такте по переднему фронту сигнала CLK NM6403 формирует сигнал CSi, где i = 0 или 1 в зависимости от того, к какому банку памяти обращается процессор NM6403. Задний фронт сигнала RASi сообщает SRAM или внешнему контроллеру о том, что на шине адреса установлен адрес страницы памяти. Длительность фазы PAGE (T<sub>PAGE</sub>) всегда равна одному процессорному такту.
- <u>CP пассивная фаза адресации ячейки SRAM</u>. Данная фаза является опцией ее наличие или отсутствие в цикле "чтение/запись" определяется содержимым поля  $T_{CP}$  регистра GMICR. Если содержимое данного поля говорит о наличии фазы CP, то данная фаза присутствует в каждом цикле "чтение/запись" независимо от его предистории. Фаза CP следует за фазой PAGE, если последняя присутствует в цикле, или является первой фазой цикла "чтение/запись". Вначале фазы CP по заднему фронту сигнала CLK NM6403 выставляет на шину адреса A16...A1 адрес

- страницы памяти. Одновременно с этим в циклах "чтение" формируется сигнал  $\overline{OE}$ , а на шину данных D63...D0 выдаются данные, предназначенные для записи в память. Причем в циклах "запись младшего/старшего полуслова" записываемое полуслово выдается одновременно на 32 старших (D63...D32) и 32 младших (D31...D0) разряда шины данных.. В течение всей фазы  $\overline{CP}$  сигнал  $\overline{CSi}$  находится в активном состоянии, а сигналы  $\overline{WEL}$  и  $\overline{WEH}$  в пассивном состоянии. Длительность фазы  $\overline{CP}$  ( $\overline{TCP}$ ) составляет 0 3 процессорных такта в зависимости от содержимого поля  $\overline{TCP}$  регистра GMICR.
- CA активная фаза адресации ячейки SRAM. Это единственная фаза, которая присутствует в каждом цикле "чтение/запись". Если наличие фазы CP прописано в регистре GMICR, то фаза CA всегда следует за фазой СР, в противном случае фаза СА следует за фазой PAGE или является первой фазой цикла. В первом такте фазы СА циклов "запись" по переднему фронту сигнала СLК процессор NM6403 формирует сигналы WEL и WEH. Причем в циклах "запись слова" формируются оба этих сигнала, в циклах "запись младшего полуслова" - только сигнал WEL, а в циклах "запись старшего полуслова" - только сигнал WEH. Если фаза СР отсутствовала, то все операции, выполняемые обычно вначале фазы СР, выполняются в первом такте фазы СА. В конце фазы СА по заднему фронту сигнала CLK NM6403 снимает адрес ячейки SRAM. Одновременно с этим в циклах "чтение" информация с шины данных D63...D0 фиксируется в регистре процессора NM6403 и, если далее не следует новый цикл "чтение из той же страницы DRAM", снимается сигнал  $\overline{OE}$ , а в циклах "запись" снимаются сигналы WEL и WEH и, если далее не следует новый цикл "запись в ту же страницу", выходы D63...D0 переводятся в высокоимпедансное состояние. Длительность фазы СА (ТсА) составляет 1 - 4 процессорных такта в зависимости от содержимого поля T<sub>CA</sub> регистра GMICR.
- № RP фаза пассивного значения сигнала <u>CSx</u>. Данная фаза присутствует в каждом цикле обращения к памяти, если за данным циклом следует цикл обращения к новой странице памяти или цикл регенерации DRAM другого банка шины (см. пункт 9.5.3). Фаза RP следует только за фазой CA и является последней фазой цикла обращения к памяти. Вначале фазы RP по заднему фронту сигнала CLK сигналы CSO и CS1 переводятся в пассивное состояние. Это единственное действие, выполняемое NM6403 на данной фазе. Длительность фазы RP (Т<sub>RP</sub>) всегда равна одному процессорному такту. По окончании фазы RP все управляющие сигналы находятся в пассивном состоянии, выходы D63...D0 находятся в высокоимпедансном состоянии, а на адресную шину A15...A1 выдается неопределенное состояние.

ВЕ - фаза перехода выходов памяти в высокоимпедансное состояние. Данная фаза следует за фазой СА цикла "чтение", если за этим циклом следует цикл "запись". Единственное назначение фазы ВЕ - это задержать выдачу процессором NM6403 данных на шину D63...D0 до полного перехода выходов памяти в высокоимпедансное состояние. Данная цель достигается тем, что начало фазы СА очередного цикла "запись" задерживается до полного окончания фазы ВЕ предшествующего ему цикла "чтение". Фаза ВЕ носит вспомогательный характер и выполняется на фоне других фаз, таких как RP, PAGE и CP. Длительность фазы ВЕ (ТВЕ) составляет 1 - 2 процессорных такта в зависимости от содержимого поля ТВЕ регистра GMICR.

#### 9.5.3 Временные диаграммы циклов адресации DRAM

Для иллюстрации последовательности переключений внешних сигналов интерфейса в каждой фазе циклов адресации DRAM на Puc. 9-9 и Puc. 9-10. приведены временные диаграммы синхронных циклов с полной адресацией банка 0 и T<sub>CP</sub>=T. Цикл с полной адресацией DRAM и T<sub>CP</sub>=T выбран по той причине, что он включает в себя максимально возможное количество фаз. Обращение к банку 0 в данных циклах выбрано в качестве примера. Оно отличается от обращения к банку 1 только поведением сигналов RASO и RAS1. Приведенные временные диаграммы справедливы для всех трех типов DRAM, с которыми может работать процессор NM6403.

На Рис. 9-9 и Рис. 9-10 указаны все фазы, составляющие циклы адресации DRAM. Причем реальная длительность каждой фазы совпадает с величиной, заданной в соответствующем разряде поля TIME0 регистра GMICR. Исключение составляет фаза RP, длительность которой зависит не только от содержимого поля  $T_{RP}$ , но и от состояния выходов  $\overline{RAS0}$  и  $\overline{RAS1}$  в момент начала цикла.

#### 9.5.4 Временные диаграммы циклов адресации SRAM

Для иллюстрации последовательности переключений внешних сигналов интерфейса в каждой фазе циклов обращения к SRAM на Рис. 9-11 и Рис. 9-12- приведены временные диаграммы циклов обращения к новой странице банка 0. Циклы обращения к новой странице памяти выбраны по той причине, что каждый из них включает в себя максимально возможное количество фаз. Обращение к банку 0 в данных циклах выбрано в качестве примера. Оно отличается от обращения к банку 1 только поведением сигналов  $\overline{\text{CSO}}$  и  $\overline{\text{CS1}}$ .

Puc. 9-9. Временные диаграммы синхронного цикла чтения из банка 0 с полной адресацией DRAM.



Puc. 9-10. Временные диаграммы синхронного цикла записи в банк 0 с полной адресацией DRAM.



Puc. 9-11. Временные диаграммы синхронного цикла чтения из банка 0 с полной адресацией SRAM.



Puc. 9-12. Временные диаграммы синхронного цикла записи в банк 0 с полной адресацией SRAM.



#### 9.5.5 Регенерация DRAM

Циклы регенерации динамической памяти включают в себя от 1 до 2 фаз. Одна из фаз при работе с DRAM - RP - была уже описана (см. Табл. 9-6). Вторая - RAS - является особой, так как встречается только при регенерации. Её длительность может программироваться от 1 до 4 процессорных тактов (см. Рис. 9-13.).

Для иллюстрации последовательности переключений внешних сигналов интерфейса в каждой фазе циклов регенерации динамической памяти приведены на Рис. 9-14 , Рис. 9-15 и Рис. 9-16 которые отражают все возможные ситуации для данного случая.

Рис. 9-13. Формат поля (L)TRAS регистров GMICR и LMICR



Рис. 9-14. Временные диаграммы регенерации двух банков DRAM.





Рис. 9-15. Временные диаграммы регенерации банка 0 DRAM.

Рис. 9-16. Временные диаграммы регенерации банка 1 DRAM.



### 9.6 Конфигурации внешних шин, поддерживаемые интерфейсом

Процессор NM6403 поддерживает как однопроцессорный, так и многопроцессорный режим работы по любой из двух внешних шин. Если к общей памяти подключены два процессора, то арбитраж для доступа к ней осуществляется между ними без использования внешнего контроллера. При этом нужно помнить, что объединяться могут только разноимённые шины процессоров - локальная одного с глобальной другого, так как после системного сброса обладать



правом доступа к общей памяти может только один процессор.

Возможны три типа конфигурации внешней шины для многопроцессорного режима:

- многопроцессорная конфигурация 1-го типа (банк 0 "общий", банк 1 "общий");
- многопроцессорная конфигурация 2-го типа (банк 0 "свой", банк 1 "общий");
- многопроцессорная конфигурация 3-го типа (банк 0 "свой", банк 1 "чужой").

Пример конфигурации 1-го типа можно видеть на Рис. 9-17. Данная конфигурация характеризуется тем, что доступ в память (MEMORY BANK1, MEMORY BANK2) может осуществляться только одним процессором - NP1 или NP2 - в данный момент времени. Арбитраж для возможности работы с памятью происходит с помощью сигналов  $\overline{HOLDO}$ ,  $\overline{HOLDI}$  и  $\overline{RDY}$  каждого процессора, причём выход  $\overline{HOLDO}$  одного соединяется со входом  $\overline{HOLDI}$  другого, сигналы  $\overline{RDY}$  обоих процессоров объединены друг с другом, а также соединены с pull-up резистором. Временные диаграммы для вышеуказанных сигналов приведены на рис. 13-16 и13-19.

Рис. 9-17. Многопроцессорная конфигурация 1-го типа (банк 0 - "общий", банк 1 - "общий").



Пример конфигурации 2-го типа приведён на Рис. 9-18.

Она отличается от первой тем, что каждый процессор имеет свой банк памяти, которому другой не имеет доступа: NP1 принадлежит MEMORY BANK1, а NP2 - MEMORY BANK2. Банк MEMORY BANK3 является общим для NP1 и NP2, которые осуществляют к нему доступ поочередно через буфера BUFFER1 и BUFFER2. Арбитраж на право работать с банком MEMORY BANK3 осуществляется так же, как для конфигурации 1-го типа. Временные диаграммы для арбитража в данном режиме можно видеть на рис. 13-17 и 13-20.

Рис. 9-18. Многопроцессорная конфигурация 2-го типа (банк 0 - "свой", банк 1 - "общий").



Пример конфигурации 3-го типа показан на Рис. 9-19. Она отличается тем, что каждый процессор имеет свой банк памяти: NP1 принадлежит MEMORY BANK1, а NP2 - MEMORY BANK2, но существует возможность каждому процессору обратиться к чужому банку через буфер BUFFER. Временные диаграммы для арбитража в данном режиме можно видеть на рис. 13-18 и 13-21.

Рис. 9-19. Многопроцессорная конфигурация 3-го типа (банк 0 - "свой", банк 1 - "чужой").



### Коммуникационные порты ввода/вывода

| 0.1 Общие сведения                                                                  | . 10-3 |
|-------------------------------------------------------------------------------------|--------|
| 0.2 Структура коммуникационных портов                                               | . 10-4 |
| 0.3 УПРАВЛЕНИЕ КОММУНИКАЦИОННЫМ ПОРТОМ                                              | . 10-7 |
| 0.4 ПРИНЦИП РАБОТЫ УСТРОЙСТВА УПРАВЛЕНИЯ ИНТЕРФЕЙСОМ ПОРТА (СРІ)                    | . 10-8 |
| 0.5 ОСТАНОВ КАНАЛОВ ВВОДА/ВЫВОДА.                                                   | . 10-9 |
| 0.6 Взаимодействие коммуникационных портов с центральным процессором 1              | 10-11  |
| 0.7 ВРЕМЕННЫЕ ДИАГРАММЫ АРБИТРАЖА ШИНЫ ДАННЫХ КОММУНИКАЦИОННЫХ ПОРТОВ 1             | 10-11  |
| 0.8 ВРЕМЕННЫЕ ДИАГРАММЫ ПЕРЕДАЧИ ИНФОРМАЦИИ ПО ШИНЕ ДАННЫХ КОММУНИКАЦИОНН<br>ПОРТОВ |        |
| 0.9 Синхронизация при работе коммуникационных портов 1                              | 10-18  |
| 0.10 ДЕЙСТВИЯ ПРОГРАММИСТА ДЛЯ АКТИВИЗАЦИИ ОБМЕНА ПО КОММУНИКАЦИОННЫМ               |        |
| IOPTAM1                                                                             | 10-21  |
| 0.11 Cuctemhniŭ cepoc                                                               | 10-25  |

Данная глава содержит описание организации и работы коммуникационных портов ввода/вывода процессора NM6403, аппаратно совместимых с коммуникационными портами ЦПС TMS320C4x. Примеры построения параллельных вычислительных систем путём соединения нескольких процессоров с помощью данных портов описаны в главе 12. Временные параметры внешних сигналов коммуникационных портов процессора NM6403 приведены в главе 13.

#### 10.1 Общие сведения

При распределении одной задачи на несколько кристаллов требуется возможность оперативного обмена информацией между этими кристаллами без заметного снижения производительности. Для быстрого обмена между процессорами предлагаются следующие возможности:

- захват шины данных и адреса извне для требуемого доступа в память (после снятия захвата процессор NM6403 способен продолжать свою работу);
- передача информации по двум высокоскоростным байтовым двунаправленным портам на фоне выполнения процессором NM6403 своих программ.

Основные характеристики каждого из портов процессора NM6403:

- передача в обе стороны с производительностью 20 Мбайт/сек (при рабочей тактовой частоте 40 Мгц);
- непосредственная коммутация процессоров с помощью 8 линий данных и 4 линий управления;
- автоматический арбитраж и асинхронный обмен для гарантии правильной работы передатчика и приемника;
- синхронизация работы процессора NM6403 и двух коммуникационных портов посредством внутренних прерываний и внутренних сигналов запроса на ПДП;
- полная аппаратная совместимость с коммуникационными портами ЦПС TMS320C4x;
- возможность работы с входными уровнями от 3 до 5 вольт;
- поддержка таких видов мультипроцессорных архитектур, как кольца и двунаправленные конвейеры.

#### 10.2 Структура коммуникационных портов

Процессор NM6403 содержит два идентичных высокоскоростных коммуникационных порта: 0-й и 1-й, каждый из которых обеспечивает двунаправленный интерфейс для связи с внешним устройством. Рис. 10-1 показывает внутреннюю структуру одного коммуникационного порта. Каждый порт x (x = 0,1) содержит:

- СРІх устройство управления интерфейсом порта, которое осуществляет арбитраж при передаче данных между процессором NM6403 и внешним устройством через шину данных коммуникационного порта. СРІ более детально описан в разделе 10.4;
- MUX мультиплексор для формирования адреса запроса на ПДП от коммуникационного порта;
- OCCx счётчик канала вывода, который определяет число выводимых через коммуникационный порт 64-разрядных слов;
- OCAx регистр адреса канала вывода, который задаёт адрес памяти, откуда будут в режиме ПДП считываться данные при выводе через порт;
- OCDR регистр данных канала вывода;
- ICCx счётчик канала ввода, который определяет число вводимых через коммуникационный порт 64-разрядных слов;
- ICAx регистр адреса канала ввода, который задаёт адрес памяти, куда будут в режиме ПДП записываться данные при вводе через порт;
- ICDRx регистр данных канала ввода.

Каждый коммуникационный порт содержит следующие двунаправленные линии управления и данных:

- $\overline{CREQ_x}$  запрос на выдачу по шине данных коммуникационного порта;
- $\overline{CACK_x}$  подтверждение на захват шины данных коммуникационного порта при получении сигнала  $\overline{CREQ_x}$  от другого процессора;
- $\overline{CSTRB_x}$  строб порта коммуникации. Передающий процессор устанавливает этот сигнал для индикации, что он выдал очередные данные на шину данных коммуникационного порта;
- $\overline{CRDY_x}$  сигнал готовности коммуникационного порта. Принимающий процессор устанавливает этот сигнал для

индикации, что он принял данные через шину данных коммуникационного порта;

•  $C_x D(7-0)$  - шина данных коммуникационного порта. По этой шине пересылаются данные в обе стороны между двумя процессорами или между процессором NM6403 и другим устройством.

Кроме того, имеется выход  $\overline{CDIRx}$ , который указывает, в каком режиме работает в данный момент коммуникационный порт - ввода (на выходе высокий уровень) или вывода (на выходе низкий уровень).

Рис. 10-1. Структурная схема коммуникационного порта ввода/вывода



Рис. 10-2 показывает два процессора NM6403, соединенных посредством коммуникационных портов. Шина данных коммуникационного порта  $C_{r}D(7-0)$ с помощью сигналов управления передает данные в любом направлении между процессорами А и В. СРІ двух процессоров совместно генерируют последовательности сигналов управления для гарантированной большей скоростью. передачи данных cвозможно предотвращения конфликтов по шине данных СРІ производят арбитраж на захват шины, позволяя только одному процессору выдавать на шину в данный момент времени. СРІ другого процессора может потребовать захват шины после того, как сосед передаст свои данные.

Рис. 10-2. Пример соединения двух процессоров NM6403 через интерфейс портов ввода/вывода



Сигналы  $\overline{CREQ_x}$  и  $\overline{CACK_x}$  управляют арбитражем между двумя процессорами NM6403 таким образом:

- 1) СРІ, который не захватил шину данных  $C_x D(7-0)$  и если ему есть чего передать, устанавливает активный сигнал  $\overline{CREQ_x}$  для запроса на захват этой шины;
- 2) СРІ владелец шины, если у него самого не инициализирован вывод, делает активным сигнал  $\overline{CACK_x}$  для подтверждения запроса и отдает право на владение шиной запросившему СРІ. Этим способом данные сигналы передают право на выдачу от одного СРІ другому, и СРІ, получивший данное право, захватывает шину. При обмене данными происходит следующее:
- 1) передающий коммуникационный порт в режиме ПДП считывает из памяти 64-разрядное двойное слово в буферный регистр данных порта OCDRx;
- 2) вышеуказанный порт выставляет байт данных на шину  $C_x D(7-0)$  и устанавливает активный сигнал  $\overline{CSTRB_x}$  для сигнализации принимающему коммуникационному порту, что на шине находятся данные;
- 3) после приема в буферный регистр очередного байта принимающий порт делает активным сигнал  $\overline{CRDY_x}$  для подтверждения, что данные получены;
- 4) когда будут получены все 8 байт, принимающий порт может переписать их из буферного регистра данных порта ICDRх в соответствующую ячейку памяти в режиме ПДП.

#### 10.3 Управление коммуникационным портом

Управление коммуникационными портами осуществляется путем установки/сброса соответствующих битов регистра слова состояния процессора PSWR, а именно, для коммуникационного порта 0 это разряды 22-20, а для коммуникационного порта 1 - разряды 25-23. Ниже описывается действие каждого из этих битов.

Для коммуникационного порта 0:

- 22-й р. (CP0I) -бит внешней инициализации канала ввода порта 0 (может быть изменён только командой формата 2.3):
  - 0 инициализация канала ввода порта 0 (сколько 64- разрядных двойных слов принять и по какому адресу записать в память) осуществляется программно;
  - 1 инициализация канала ввода порта 0 осуществляется по первому принятому двойному слову;.
- 21-й р. (ІСН0) -бит останова канала ввода порта 0:
  - 0 разрешение принимать данные по этому порту;
  - 1 останов канала ввода порта.
- 20-й р. (ОСН0) бит останова канала вывода порта 0:
  - 0 разрешение выдавать данные по этому порту;
  - 1 останов канала вывода.

Для коммуникационного порта 1:

- 25-й р. (CP1I) -бит внешней инициализации канала ввода порта 1 (может быть изменён только командой формата 2.3):
  - 0 инициализация канала ввода порта 1 (сколько 64- разрядных двойных слов принять и по какому адресу записать в память) осуществляется программно;
  - 1 инициализация канала ввода порта 1 осуществляется по первому принятому двойному слову.
- 24-й р. (ІСН1) -бит останова канала ввода порта 1:
  - 0 разрешение принимать данные по этому порту;
  - 1 останов канала ввода порта.
- 23-й р. (ОСН1) бит останова канала вывода порта 1:
  - 0 разрешение выдавать данные по этому порту;
  - 1 останов канала вывода.

### 10.4 Принцип работы устройства управления интерфейсом порта (СРІ)

СРІ отвечает за арбитраж между двумя устройствами и определяет, какое из них в данный момент владеет шиной данных коммуникационного порта. Данный арбитраж позволяет каждому из устройств, соединенных посредством портов, поочередно захватывать шину данных. СРІ может находиться в одном из четырех состояний, представленных в Табл. 10-1.

Табл. 10-1. Состояния СРІ

| Состояние<br>СРІ | Краткая характеристика                                                        | Статус СРІ                                                                  |
|------------------|-------------------------------------------------------------------------------|-----------------------------------------------------------------------------|
| 00               | <ol> <li>СРІ захватил шину.</li> <li>Канал вывода не используется.</li> </ol> | СРІ захватил шину, но канал вывода не используется.                         |
| 01               | 1. СРІ не захватил шину. 2. Нет запроса на захват шины от СРІ.                | СРІ не владеет шиной и не запрашивает её.                                   |
| 10               | 1. СРІ захватил шину.<br>2. Канал вывода в работе.                            | СРІ захватил шину и использует ее для выдачи данных.                        |
| 11               | 1. СРІ не захватил шину. 2. СРІ выдает запрос на захват шины.                 | СРІ в настоящий момент не владеет шиной, но выставляет запрос на её захват. |

Рис. 10-2 описывает диаграмму состояний СРІ. Для того, чтобы выдать свои данные на шину коммуникационного порта, СРІ должен произвести арбитраж между собственным запросом на вывод, формируемым внутри кристалла, и внешним запросом, получаемым по линии  $\overline{CREQ}$ .

Этот арбитраж заканчивается захватом одним из CPI разных портов шины данных. При системном сбросе 0 канал имеет право на выдачу, а 1 канал - нет. Арбитраж осуществляется по линиям  $\overline{CREQ}$  и  $\overline{CACK}$ 

Для понимания работы схемы арбитража рассмотрим передачу данных от процессора А к В (см. рис.). В начале СРІ А находится в состоянии  $00_2$  и В в состоянии  $01_2$ . Если СРІ процессора А получает сигнал от своего буфера вывода начать выдачу (BUSRQ=1), он разрешает сразу же передать столько двойных слов по 8 байт по шине данных коммуникационного порта, сколько требуется, и переходит в состояние  $10_2$ . По окончании передачи BUSRQ=0 и СРІ процессора А возвращается в состояние  $00_2$ .

Если СРІ процессора В получает запрос со своего буфера вывода

начать передачу, он выставляет сигнал CREQ. CPI процессора А получает этот запрос (TOKRQ=1) и затем активизирует сигнал  $\overline{CACK}$ , позволяя В захватить шину коммуникационного порта. CPI процессора В затем генерирует внутренний сигнал BUSAK=1 и захватывает шину. CPI процессора А переходит в состояние  $01_2$ , а CPI процессора В - в состояние  $10_2$ .

Если входной буфер не успел освободиться и начинается передача следующего слова, приемник просто не установит сигнал  $\overline{CRDY}$ , пока ситуация не исправится.

Рис. 10-3. Диаграмма состояний СРІ



#### 10.5 Останов каналов ввода/вывода.

Останов каналов ввода/вывода осуществляется с помощью битов ICHx и OCHx (x = 0,1) в PSWR. Целью останова канала ввода является как можно быстрее остановить ввод, но без потери информации. При этом не выдается сигнал готовности при приеме первого байта очередного 32-разрядного слова. В этот момент передача данных будет заморожена, пока не будет снят останов или не случится системный сброс. Если позднее останов снимется, передача будет продолжена без потери данных.

Если канал ввода будет остановлен в момент, когда от соседа приходит запрос на захват шины, то этот запрос подтверждается до останова.

Останов канала вывода аналогичен останову канала ввода. Предположим, что процессор A имеет бит OCHx=1. Тогда останов канала вывода будет выполнен в зависимости от текущего



#### состояния:

- если коммуникационный порт не захватил шину, вывод блокируется и запрос на захват не осуществляется;
- если коммуникационный порт А захватил шину и в настоящее время передает слово, тогда после окончания выдачи данного слова передача далее не осуществляется;
- если коммуникационный порт A захватил шину и ICH=0, тогда он при запросе от порта B передает ему право на выдачу на шину данных;
- если коммуникационный порт A захватил шину и ICH=1, OCH=0, тогда при запросе от порта B захват им шины не разрешается;
- при снятии останова канал может продолжать выдачу, если он сохранил на это право. Если нет, он должен запросить шину данных обратно и закончить обмен.

В Табл. 10-2. представлено краткое описание вышеизложенного.

Табл. 10-2. Краткое описание действий при остановах ввода/вывода

| Содержимое<br>ІСН, ОСН | При захвате портом шины                                                                                                                                 | Порт не захватил шину                                                                                                         |
|------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------|
| ICH=1<br>OCH=0         | а) не отдает монополию на<br>шину                                                                                                                       | а) не выдает сигнала готовности при приеме первого байта слова                                                                |
|                        | б) выдача данных может осуществляться                                                                                                                   | б) если первый байт уже принят, будет осуществлен прием остатка слова, затем останов ввода                                    |
| ICH=0                  | а) не будут выдаваться данные                                                                                                                           | а) будет принимать данные                                                                                                     |
| OCH=1                  | б) если останов после передачи первого байта, заканчивается выдача первого слова, затем производится останов в) будет при запросе разрешать захват шины | б) не будет требовать захвата шины порта                                                                                      |
| ICH=1                  | а) не будет разрешать захват                                                                                                                            | а) не выдает сигнала готовности при                                                                                           |
| OCH=1                  | другим портом шины                                                                                                                                      | приеме первого байта слова                                                                                                    |
|                        | б) не будет выдавать данные в) если останов после передачи первого байта, заканчивается выдача первого слова, затем производится останов                | б) если первый байт уже принят, будет осуществлен прием остатка слова, затем останов ввода в) не будет требовать захвата шины |

## 10.6 Взаимодействие коммуникационных портов с центральным процессором

Коммуникационные порты поддерживают несколько режимов синхронизации своей работы с работой центрального процессора:

- сигналы ПДП на запись/чтение из памяти в/из регистра данных коммуникационного порта;
- прерывания по завершению обмена.

Прерывания могут быть следующих типов:

- INT 11 (прерывание по завершению ввода по порту 1);
- INT\_O1 (прерывание по завершению вывода из порта 1);
- INT 10 (прерывание по завершению ввода по порту 0);
- INT\_O0 (прерывание по завершению вывода из порта 0).

После выдачи сигнала прерывания от соответствующего порта по завершению ввода (вывода) дальнейший ввод (вывод) по данному порту осуществляться не будет, пока не будет обработано это прерывание и не произойдет следующая инициализация канала ввода (вывода).

# 10.7 Временные диаграммы арбитража шины данных коммуникационных портов

Арбитраж шины данных для коммуникационных портов осуществляется посредством обмена сигналами  $\overline{CREQ}$  и  $\overline{CACK}$ . Временная диаграмма данного обмена приведена на Рис. 10-4. Для имен сигналов на этом рисунке используются суффиксы, говорящие, какому процессору они принадлежат. Например,  $\overline{CREQ_B}$  обозначает сигнал  $\overline{CREQ}$  процессора В. Табл. 10-4 содержит описание отраженных на рисунке событий, а временные параметры можно увидеть в разделе 13.2.

Следует отметить, что при арбитраже на линиях управления CREQ,  $\overline{CSTRB}$  и  $\overline{CRDY}$  в некотором промежутке времени один из портов ещё не перешёл в режим приёма, а другой уже начинает выдавать. Такая ситуация диктует требование - переключение из приёма в передачу и обратно необходимо проводить через выдачу высокого уровня. Например, на Рис. 10-4 видно, что сигнал процессора A -  $\overline{CSTRB_A}$  - после выдачи высокого уровня переходит в приём только после прихода положительного фронта  $\overline{CREQ_A}$ , при этом процессор

В по той же линии (сигнал  $\overline{CSTRB_B}$ ) держит высокий уровень период времени, равный приблизительно половине длительности его тактового импульса. Поскольку оба процессора выдают высокий уровень, то нет сквозного тока от одного устройства к другому. По этой же причине есть ещё одно ограничение - тактовые частоты работы процессоров, соединённых через коммуникационные порты, не должны различаться более чем в два раза. В противном случае, более быстрое устройство может начать выдачу низкого уровня, в то время как более медленное ещё держит высокий уровень. Это может вызвать конфликт по линиям управления и привести к повреждению буферов ввода/вывода.

Не существует ограничений по времени при арбитраже для сигналов  $\overline{CREQ}$  и  $\overline{CACK}$ , что позволяет процессору работать с гораздо более медленными устройствами, если не допускается конфликтов при переключении по линиям управления и данных.

Для индикации режима работы у каждого порта есть выход  $\overline{CDIR}$ , который имеет высокий уровень, если порт принимает, низкий - если выдаёт. Для нашего случая возможное состояние выходов  $\overline{CDIR}_A$  и  $\overline{CDIR}_B$  проанализировано в Табл. 10-3.

Табл. 10-3. Возможное состояние выходов  $\overline{CDIR}_{\scriptscriptstyle{A}}$  и  $\overline{CDIR}_{\scriptscriptstyle{B}}$ 

| $\overline{CDIR_{\scriptscriptstyle A}}$ | $\overline{CDIR_{B}}$ | Режим работы коммуникационных портов                                                                                                                                                                                        |
|------------------------------------------|-----------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 0                                        | 0                     | Аппаратная неисправность одного или обоих портов                                                                                                                                                                            |
| 0                                        | 1                     | Порт А находится в режиме выдачи, порт В - в режиме приёма                                                                                                                                                                  |
| 1                                        | 0                     | Порт А находится в режиме приёма, порт В - в режиме выдачи                                                                                                                                                                  |
| 1                                        | 1                     | В данный момент времени происходит изменение направления передачи. Если данная комбинация не изменяется в течение более чем одного периода синхросигнала, то это говорит о аппаратной неисправности одного или обоих портов |

Puc. 10-4. Временные диаграммы арбитража шины данных коммуникационных портов

Процессор А (первоначальный владелец шины)



Процессор В (выдаёт запрос на захват шины)



- вывод работает как вход (если не окрашен - работает как выход)

type 1 delay - данный тип задержки объясняется в разделе 10.9

Табл. 10-4. Описание событий, происходящих при арбитраже

| Номер<br>события | Описание события                                                                                                                                                                                              |
|------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 0                | Первоначально шина данных принадлежит процессору A, но ему нечего передавать процессору B                                                                                                                     |
| 1                | Процессору В необходимо передать информацию, поэтому он выставляет запрос на захват шины (сигнал $\overline{CREQ_B}$ меняет свой уровень с высокого на низкий)                                                |
| 2                | Спустя некоторое время, связанное с задержкой прохождения сигнала, процессор А обнаруживает запрос на захват шины (сигнал $\overline{CREQ_A}$ имеет низкий уровень)                                           |
| 3                | Процессор А соглашается на захват шины и сигнализирует об этом, меняя уровень своего сигнала $\overline{CACK_A}$ с высокого на низкий спустя определённое время (type 1 delay)                                |
| 4                | Спустя время, связанное с задержкой прохождения сигнала, процессор В видит разрешение на захват шины (сигнал $\overline{CACK_B}$ имеет низкий уровень)                                                        |
| 5                | Процессор A переключает вывод $\overline{CRDY_{A}}$ с приёма на выдачу высокого уровня                                                                                                                        |
| 6                | Процессор А переключает шину $CD_{A}(7-0)$ на приём                                                                                                                                                           |
| 7                | Процессор В переключает вывод $\overline{\textit{CSTRB}_{\textit{B}}}$ с приёма на выдачу высокого уровня                                                                                                     |
| 8                | Процессор В снимает свой запрос на захват шины (сигнал $\overline{CREQ_B}$ меняет свой уровень с низкого на высокий) спустя определённое время (type 1 delay) после приёма низкого уровня $\overline{CACK_B}$ |
| 9                | Спустя время, связанное с задержкой прохождения сигнала, процессор А видит высокий уровень $\overline{CREQ_A}$                                                                                                |
| 10               | Процессор A переключает вывод $\overline{CREQ_{\scriptscriptstyle A}}$ с приёма на выдачу высокого уровня                                                                                                     |
| 11               | Процессор A меняет уровень своего сигнала $\overline{\mathit{CACK}_{\scriptscriptstyle{A}}}$ с низкого на высокий                                                                                             |
| 12               | Процессор А переключает вывод $\overline{CACK_{\scriptscriptstyle A}}$ на приём                                                                                                                               |
| 13               | Процессор А переключает вывод $\overline{\textit{CSTRB}_{A}}$ на приём                                                                                                                                        |

Табл. 10-4. Описание событий, происходящих при арбитраже (Продолжение)

| Номер<br>события | Описание события                                                                                                                                                 |  |
|------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| 14               | Процессор А меняет уровень сигнала $\overline{CDIR}_{A}$ с низкого на высокий                                                                                    |  |
| 15               | Процессор В переключает вывод $\overline{CREQ_B}$ на приём                                                                                                       |  |
| 16               | Процессор В переключает вывод $\overline{CACK_B}$ с приёма на выдачу высокого уровня                                                                             |  |
| 17               | Процессор В переключает вывод $\overline{CACK_{B}}$ на приём                                                                                                     |  |
| 18               | Процессор В переключает шину $CD_B(7-0)$ на выдачу                                                                                                               |  |
| 19               | Процессор В меняет уровень сигнала $\overline{CDIR}_{A}$ с высокого на низкий                                                                                    |  |
| 20               | Процессор В выдаёт на шину $CD_{\it B}(7-0)$ первый передаваемый байт по положительному фронту своего синхросигнала                                              |  |
| 21               | Процессор В выставляет низкий уровень на выводе $\overline{\textit{CSTRB}_\textit{B}}$ по следующему положительному фронту синхросигнала                         |  |
| 22               | Спустя время, связанное с задержкой прохождения сигнала, процессор А видит первый принимаемый байт на шине $CD_{\scriptscriptstyle A}(7-0)$                      |  |
| 23               | Спустя время, связанное с задержкой прохождения сигнала, процессор А видит низкий уровень $\overline{CSTRB_A}$ , подтверждающий достоверность принимаемых данных |  |
| 24               | Процессор А читает данные и затем выставляет низкий уровень на выводе $\overline{\textit{CRDY}_{\!\scriptscriptstyle A}}$                                        |  |

# 10.8 Временные диаграммы передачи информации по шине данных коммуникационных портов

Передача информации по шине данных коммуникационных портов осуществляется побайтно по четыре байта за одну посылку (первым передаётся младший байт). Она осуществляется с помощью сигналов стробирования  $\overline{CSTRB}$  и готовности  $\overline{CRDY}$ . Временная диаграмма данной передачи приведена на Рис. 10-5. Для имен сигналов на этом рисунке используются суффиксы, говорящие, какому процессору они принадлежат. Например,  $\overline{CSTRB}_B$  обозначает сигнал  $\overline{CSTRB}$  процессора В. Табл. 10-5 содержит описание отраженных на рисунке событий, а временные параметры можно увидеть в разделе 13.2.

Обмен байтами производится полностью ассинхронно, и скорость этого обмена может быть больше, чем один байт за период тактового сигнала CLK. Исключение составляет передача первого байта. Данные в этом случае со стороны передатчика появляются по переднему фронту его тактового сигнала CLK. Через такт по тому же фронту CLK сигнал строба передатчика  $\overline{CSTRB}$  меняет свой уровень с высокого на низкий.

Приёмник обнаруживает низкий уровень  $\overline{CSTRB}$  и, если готов к приёму, выдаёт низкий уровень сигнала  $\overline{CRDY}$ , что говорит передатчику: первый байт принят. После этого передатчик выдаёт следующий байт и меняет уровень сигнала  $\overline{CSTRB}$  на высокий. Далее приёмник меняет уровень  $\overline{CRDY}$  на высокий, а в ответ на это передатчик снова выдаёт низкий уровень сигнала  $\overline{CSTRB}$  и т.д. пока не передадутся все четыре байта в посылке.

Между двумя соседними посылками вставляется определённая задержка - type 2 delay, которая объясняется в разделе 10.9. Данная задержка позволяет передатчику синхронизироваться относительно своего тактового сигнала, чтобы начать передачу первого байта в посылке, как описано выше.

Если входной буфер приёмника полон, то он просто не выдаст низкий уровень  $\overline{CRDY}$ , сигнализируя передатчику, что он не готов, и тем самым предотвращается потеря информации. При обратной ситуации, когда не готов передатчик, не будет низкого уровня  $\overline{CSTRB}$ .

Даже в случае, когда истинность данных гарантируется, ни в коем случае нельзя подключать линии управления  $\overline{CSTRB}$  и  $\overline{CRDY}$  к земле. В противном случае правильная работа коммуникационных портов нарушится и передачи осуществляться не будет.

Следует обратить особое внимание на то, что передача посылками по четыре байта ведётся только из-за необходимости достичь аппаратную совместимость с коммуникационными TMS320C4x. На самом деле, процессор NM6403 обменивается по 64-разряда (восемь байт) за две посылки по четыре байта, начиная с младших (0-й,1-й,2-й и 3-й байты в первой посылке и 4-й,5-й,6-й и 7-й байты во второй). При этом возможен останов каналов ввода или вывода после передачи только одной посылки, как и у TMS320C4x. Как только останов снимется, передача оставшейся будет продолжена без потерь. информации Единственное ограничение, которое существует для TMS320C4x, связанного с процессором NM6403 через коммуникационные порты, - передавать или принимать чётное число 32-разрядных слов.

Рис. 10-5. Временные диаграммы передачи информации по шине данных коммуникационных портов



Табл. 10-5. Описание событий, происходящих при обмене данными

| Номер<br>события | Описание события                                                                                                                                              |  |  |
|------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| 0                | Шина данных принадлежит процессору В, и ему есть что передать                                                                                                 |  |  |
| 1                | Процессор В выставляет первый байт на шину $CD_B(7-0)$ по переднему фронту своего синхросигнала $CLK_B$                                                       |  |  |
| 2                | Процессор В меняет уровень своего сигнала $\overline{CSTRB_B}$ на низкий по переднему фронту синхросигнала $CLK_B$                                            |  |  |
| 3                | Спустя время, связанное с задержкой прохождения сигнала, процессор А видит низкий уровень сигнала $\overline{CSTRB_A}$ , сигнализирующий об истинности данных |  |  |
| 4                | Процессор А читает данные и затем выставляет низкий уровень на выводе $\overline{\textit{CRDY}_{\!\scriptscriptstyle A}}$                                     |  |  |
| 5                | Спустя время, связанное с задержкой прохождения сигнала, процессор В видит низкий уровень сигнала $\overline{CRDY_B}$ , что значит - данные прочитаны         |  |  |
| 6                | Процессор В меняет уровень своего сигнала <i>CSTRB</i> <sub>в</sub> на высокий                                                                                |  |  |
| 7                | Процессор В выставляет следующий байт на шину $CD_{B}(7-0)$                                                                                                   |  |  |
| 8                | Спустя время, связанное с задержкой прохождения сигнала, процессор А видит высокий уровень сигнала $\overline{CSTRB_A}$                                       |  |  |
| 9                | Процессор А выставляет высокий уровень на выводе $\overline{\mathit{CRDY}_{\!\scriptscriptstyle A}}$                                                          |  |  |
| 10               | Спустя время, связанное с задержкой прохождения сигнала, процессор В видит высокий уровень сигнала $\overline{CRDY_B}$                                        |  |  |
| 11               | Процессор В меняет уровень своего сигнала $\overline{\textit{CSTRB}_{\textit{B}}}$ на низкий                                                                  |  |  |
| Собь             | События 3-11 повторяются дважды для байтов 2 и3 (асинхронный обмен)                                                                                           |  |  |
| 12               | Процессор В выставляет неопределённую информацию на шину $CD_{\it B}(7-0)$                                                                                    |  |  |

### 10.9 Синхронизация при работе коммуникационных портов

При передаче данных по коммуникационным портам и при арбитраже иногда требуется синхронизация относительно своего тактового сигнала CLK. Устройство арбитража порта использует три типа синхронизации:

• синхронизация типа 1 (type 1 delay) - вызывает задержку от одного до двух машинных тактов между приёмом сигнала и выдачей на него отклика. Приём осуществляется по заднему фронту тактового сигнала *CLK*, а выдача отклика - по следующему заднему фронту тактового сигнала.

Минимальная задержка в один машинный такт произойдёт в случае, если входной сигнал меняется как раз по заднему фронту тактового сигнала. Эта задержка показана на Рис. 10-6. Максимальная задержка в два машинных такта будет, если входной сигнал меняется сразу после заднего фронта тактового сигнала. Эта задержка показана на Рис. 10-7.

Puc. 10-6. Минимальная задержка при синхронизации типа 1 (type 1 delay)



Рис. 10-7. Максимальная задержка при синхронизации типа 1 (type 1 delay).



• синхронизация типа 2 (type 2 delay) - вызывает задержку от 1,5 до 2,5 машинных тактов между приёмом сигнала и выдачей на него отклика. Приём осуществляется по заднему фронту тактового сигнала *CLK*, а выдача отклика - через 1,5 машинных такта по переднему фронту тактового сигнала.

Минимальная задержка в 1,5 машинных такта произойдёт в случае, если входной сигнал меняется как раз по заднему фронту тактового сигнала. Эта задержка показана на Рис. 10-8.

Максимальная задержка в 2,5 машинных такта будет, если входной сигнал меняется сразу после заднего фронта тактового сигнала. Эта



задержка показана на Рис. 10-9.

Рис. 10-8. Минимальная задержка при синхронизации типа 2 (type 2 delay).



Рис. 10-9. Максимальная задержка при синхронизации типа 2 (type 2 delay).



• синхронизация типа 3 (type 3 delay) - вызывает задержку от 0,5 до 1,5 машинных тактов между приёмом сигнала и выдачей на него отклика. Приём осуществляется по заднему фронту тактового сигнала *CLK*, а выдача отклика - по следующему положительному фронту тактового сигнала.

Минимальная задержка в 0,5 машинных такта произойдёт в случае, если входной сигнал меняется как раз по заднему фронту тактового сигнала. Эта задержка показана на Рис. 10-10.

Максимальная задержка в 1,5 машинных такта будет, если входной сигнал меняется сразу после заднего фронта тактового сигнала. Эта задержка показана на Рис. 10-11.

Рис. 10-10. Минимальная задержка при синхронизации типа 3 (type 3 delay).





Puc. 10-11. Максимальная задержка при синхронизации типа 3 (type 3 delay).

В Табл. 10-6. представлены задержки всех трёх типов для соответствующих сигналов коммуникационных портов.

Табл. 10-6. Сигналы коммуникационных портов и задержки синхронизации

| Входной сигнал и его отклик                                                                             | Тип<br>задер-<br>жки | Мин. задержка<br>(машинные<br>такты) | Макс. задержка<br>(машинные<br>такты) |  |
|---------------------------------------------------------------------------------------------------------|----------------------|--------------------------------------|---------------------------------------|--|
| $\overline{\mathit{CREQ}} \downarrow$ и $\overline{\mathit{CACK}} \downarrow$                           | 1                    | 1                                    | 2                                     |  |
| $\overline{\mathit{CACK}} \downarrow$ и $\overline{\mathit{CREQ}} \uparrow$                             | 1                    | 1                                    | 2                                     |  |
| $\overline{CRDY}\downarrow$ и $\overline{CSTRB}\downarrow$ между передачей двух посылок по четыре байта | 2                    | 1,5                                  | 2,5                                   |  |
| $\overline{CRDY}\downarrow$ и выдача первого байта данных по шине $CD_{B}(7-0)$ в начале посылки        | 3                    | 0,5                                  | 1,5                                   |  |
| $\overline{CACK} \downarrow$ и переключение $\overline{CSTRB}$ с приёма на выдачу высокого уровня       | 3                    | 0,5                                  | 1,5                                   |  |

# 10.10 Действия программиста для активизации обмена по коммуникационным портам

Чтобы осуществить обмен по коммуникационным портам, требуется провести инициализацию соответствующих каналов ввода или вывода программно. Пока не осуществлена инициализация, ни прием, ни передача не могут быть выполнены, за исключением загрузки программы инициализации процессора NM6403 по коммуникационному порту 1 после системного сброса.

При выдаче по коммуникационному порту x (x = 0,1) осуществляются следующие действия:

Инициализируется канал вывода, т.е. программно осуществляется запись в регистр адреса памяти/источника ОСАх и в



- 2) Осуществляется захват шины данных коммуникационного порта, если это не было сделано ранее.
- 3) В буферный регистр данных порта OCDRх в режиме ПДП записывается 64-разрядное слово из памяти по адресу, хранящемуся в регистре адреса OCAx, содержимое регистра адреса увеличивается на два.
- 4) 64-разрядное слово передается побайтно по шине данных порта и в конце передачи счетчик ОССх увеличивается на единицу.
- 5) Повторяются п.3 и п.4, пока содержимое счетчика не станет равным нулю.
- 6) При равенстве нулю счетчика вырабатывается прерывание по завершению выдачи и дальнейший вывод может осуществляться по данному порту только после следующей программной инициализации.

При приеме по коммуникационному порту x (x = 0,1) можно повести инициализацию канала ввода двумя способами - программно, когда сам программист определяет, сколько 64-разрядных слов будет принято и по какому адресу в память они будут записаны, либо от внешнего источника, когда это определяется по первому принятому слову.

При программной инициализации осуществляются следующие действия:

Инициализируется канал ввода, т.е. программно осуществляется запись в регистр адреса памяти/приемника ICAx и счетчик принимаемых слов ICCx, причём это можно сделать либо одной командой, либо парой, но в этом случае обязательно сначала идёт запись в ICAx, а затем в ICCx. Канал ввода начинает работу, как только произошла запись в ICCx. Если необходимо принять N 64-разрядных слов, где N может быть в диапазоне от 1 до  $2^{32}$ , то в ОСCx нужно занести число, равное -1\*N в дополнительном коде. Например, для приёма одного слова требуется записать код -1 (FFFFFFF hex), для приёма  $2^{32}$  двойных слов -1\*N код 0 (000000000 hex).

- 1) Осуществляется передача управления шиной данных коммуникационного порта внешнему устройству, если это не было сделано ранее.
- 2) При приеме побайтно всего 64-разрядного слова в буферный регистр коммуникационного порта ICDRх производится запись



- его содержимого в память в режиме ПДП по адресу, определяемому регистром ICAx. Затем содержимое этого регистра увеличивается на два, а счетчик принимаемых слов увеличивается на единицу.
- 3) Повторяется п.2 и п.3, пока содержимое счетчика передаваемых слов не станет равным нулю.
- 4) При равенстве нулю счетчика вырабатывается прерывание по завершению приема и дальнейший прием не осуществляется и сигнал готовности не выдается, пока не произойдет следующая инициализация.

При инициализации от внешнего источника осуществляются следующие действия:

- 1) Активизируется нужный канал ввода х (х = 0,1) путём установки соответствующего бита CPxI в регистре PSWR командой формата 2.3.
- 2) Принимается первое 64-разрядное слово, которое загружается в ICCx (старшие 32 разряда) и в ICAx (младшие 32 разряда), после чего сбрасывается соответствующий бит внешней инициализации в регистре PSWR, и осуществляется обычный приём, пока ICCx не станет равным нулю.

Сразу же после конца приема/передачи по коммуникационному порту может быть осуществлена передача/прием, если соответствующий канал инициализирован.

Поясним всё вышесказанное примерами. Пусть два процессора NM6403 - NP1 и NP2 - связаны через коммуникационные порты, а именно, порт 1 процессора NP1 соединен с портом 0 процессора NP2.

#### Пример 1

Требуется передать массив из 100 64-разрядных чисел от NP1 к NP2.

Для NP1 программа на ассемблере может выглядеть следующим образом:

#### Для NP2 программа на ассемблере может быть такой:

#### Пример2

Пусть нужно передать пакет от NP2 к NP1. Данный пакет содержит заголовок, который говорит о том, что передаются 50 64-разрядных двойных слов, которые NP1 должен принять и положить по адресу 0 hex.

Для NP1 программа на ассемблере может выглядеть следующим образом:

```
pswr clear 01000000h; // Очищаем бит останова ввода по порту I (ICHI), если он был взведён pswr set 0200000h; // Активизируем приём по порту I с инициализацией по первому //принимаемому слову (взводим бит CPII)
```

#### Для NP2 программа на ассемблере может быть такой:

```
struct Packet;
                                       //
                                               Начало описания передаваемого пакета
   Npl data addr : word = 0h;
                                       // Адрес, по которому NP1 положит принятый массив
   Data_size : word = -50;
                                       // Описание переменной, содержащей число двойных слов,
                                       // которые NP1 должен принять
   Out_data : long[50];
                                       // Описание передаваемого массива
end Packet;
                                                Конец описания передаваемого пакета
   pswr clear 00100000h;
                                       // Очищаем бит останова вывода по порту 0 (ОСН0), если он
                                       // был взведён
   oca0 = Packet;
                                       // Запись в ОСАО адреса передаваемого массива
   occ0 = - sizeof(packet) / 2;
                                       // Запись в ОССО числа передаваемых слов в пакете, тем
                                       // самым активизируем выдачу по порту 1
```



# 10.11 Системный сброс

Данный раздел описывает состояние коммуникационных портов процессора NM6403 во время и после системного сброса. Временные диаграммы для данного случая см. в разделе 13.5.

После включения питания состояние процессора зависит от того, что подаётся на вход системного сброса  $\overline{RESET}$ :

Если на входе RESET стоит сигнал высокого уровня, то состояние процессора не определено, и не возможно предсказать работу буферов ввода/вывода коммуникационных портов.

Если на входе *RESET* сигнал низкого уровня, выводы коммуникационных портов находятся в высокоимпедансном состоянии. Все каналы ввода/вывода очищаются, и вся информация в регистрах данных каналов пропадает. Чтобы гарантировать правильную работу после системного сброса, рекомендуется линии управления портов подключить через резистор к питанию.

После системного сброса (после изменения уровня с низкого на высокий на входе  $\overline{RESET}$ ) коммуникационный порт 0 начинает работать на выдачу, т.е. режим работы CPI -  $00_2$ . Состояние его выводов будет следующим:

- *CREQ*0 и *CRDY*0 находятся в режиме приёма;
- *CACK0* и *CSTRB0* выдают высокий уровень;
- шина C0D(7-0) находится в неопределенном состоянии.

Счётчики каналов ОСС0 и IСС0, а также регистры адресов каналов ОСА0 и ICA0 неопределенны. Биты управления портом 0 (разряды 22-20 регистра PSWR) принимают следующие значения:

- 22-й р. (CP0I) равен нулю (инициализация канала ввода порта 0 осуществляется программно);
- 21-й р. (ІСН0) равен нулю (нет останова канала ввода порта 0);
- 20-й р. (ОСН0) равен нулю (нет останова канала вывода порта 0).

Коммуникационный порт 1 после системного сброса начинает работать на приём, т.е. режим работы CPI -  $01_2$ . Состояние его выводов будет следующим:

- CREQ1 и CRDY1 выдают высокий уровень;
- $\overline{CACK}$ 1 и  $\overline{CSTRB}$ 1 находятся в режиме приёма;
- шина C0D(7-0) находится в высокоимпедансном состоянии.



Счётчики каналов ОСС1 и IСС1, а также регистры адресов каналов ОСА1 и ICA1 неопределенны. Биты управления портом 1 (разряды 25-23 регистра PSWR) принимают следующие значения:

- 25-й р. (CP1I) равен нулю (инициализация канала ввода порта 1 осуществляется программно);
- 24-й р. (ІСН1) равен нулю (нет останова канала ввода порта 1);
- 23-й р. (ОСН1) равен нулю (нет останова канала вывода порта 1).

Во время системного сброса порт 0 конфигурируется как порт вывода, порт 1 - как порт ввода. Поэтому в мультипроцессорной системе необходимо объединять порт одного процессора NM6403 с разноимённым портом другого (порт 0 с портом 1 и порт 1 с портом 0). В случае работы с TMS320C4х порт 0 процессора NM6403 может быть соединён с портом 3,4 или 5 этого ЦПС, а порт 1 - с портами 0,1 или 2.

# Програмные приложения

| 11.1 ПРИМЕРЫ РАБОТЫ С РАЗЛИЧНЫМИ ТИПАМИ ДАННЫХ               | . 11-3 |
|--------------------------------------------------------------|--------|
| 11.2 УПРАВЛЕНИЕ РАБОТОЙ КОММУНИКАЦИОННЫХ ПОРТОВ ВВОДА/ВЫВОДА | 11-12  |
| 11.3 Управление таймерами                                    | 11-17  |

В данной главе приводятся примеры написания программ на языке ассемблера для процессора NM6403. Её содержание не претендует на полноту, а носит скорее ознакомительный характер. Более подробные сведения о методах программирования и языке ассемблера для процессора NM6403 можно найти в руководстве для программирования.

# 11.1 Примеры работы с различными типами данных

Данный раздел содержит пример написания макросов на языке ассемблера для процессора NM6403. Здесь можно найти макросы для передачи и возврата аргументов из вызываемых модулей, обработку 8-, 16-, 32- и 64-разрядных данных и т.д. Листинг на языке ассемблера приводится ниже.

#### Пример 11.1. Макросы для обработки различных типов данных

```
// Базовое программное обеспечение процессора NM6403
// Макросы для генератора ассемблерного кода, обеспечивающие
// работу со встроенными типами данных
// Макросы конвениии о вызовах из библиотеки libasm
// Функции из библиотеки libasm имеют свою собственную конвенцию
// о вызовах. Данная конвенция различается для функций с различным
// числом параметров.
// Макросы CALL BUILTIN хххх задают конвенцию о вызове для функции
// в зависимости от числа аргументов.
// Каждый регистр рассматривается как отдельный аргумент.
// CALL BUILTIN 2x1 - функция принимает два аргумента, возвращает один
// CALL BUILTIN 4x2 - функция принимает четыре аргумента, возвращает два
// CALL BUILTIN 2x2 - функция принимает два аргумента, возвращает два
// CALL BUILTIN 1x2 - функция принимает один аргумент, возвращает два
// Макрос вызывает функцию с двумя параметрами
// возвращаемое значение помещается в один регистр
// CALL BUILTIN 2x1(
//
      Func, - Имя вызываемой функции
//
      Arg1, - регистр первого аргумента
//
      Arg2, - регистр второго аргумента
//
      Res - регистр результата
//
//
```

```
macro CALL BUILTIN 2x1(Func, Arg1, Arg2, Res)
        // перспективный вариант соглашения о вызовах для 2 аргументов
        // параметры функции находятся выше сохраненного PC,PSW
            delayed call Func;
            push Arg1;
            push Arg2;
        // end of delayed commands of call
            Res = gr7;
    end CALL_BUILTIN_2x1;
    //----
    // Макрос вызывает функцию с четыремя параметрами
    // возвращаемое значение помещается в два регистра
    // CALL BUILTIN 4x2(
          Func, - Имя вызываемой функции
    //
         Arg1, - регистр первого аргумента
         Arg2, - регистр второго аргумента
    //
         Arg3, - регистр третьего аргумента
    //
         Arg4, - регистр четвертого аргумента
    //
         Res1, - первый регистр результата
    //
         Res2 - второй регистр результата
    //
    //
    //-----
macro CALL_BUILTIN_4x2( Func, Arg1, Arg2, Arg3, Arg4, Res1, Res2 )
            ar5 = sp;
            sp += 4;
            [ar5++] = Arg1;
            [ar5++] = Arg2;
            [ar5++] = Arg3;
            [ar5] = Arg4;
            call Func;
            ar5 = sp;
            Res1 = [ --ar5 ];
            Res2 = [ --ar5 ];
            sp -= 4;
end CALL_BUILTIN_4x2;
```

```
// Макрос вызывает функцию с двумя параметрами
// возвращаемое значение помещается в два регистра
//
// CALL BUILTIN 2x2(
     Func, - Имя вызываемой функции
//
     Arg1, - регистр первого аргумента
//
     Arg2, - регистр второго аргумента
     Res1, - первый регистр результата
//
     Res2 - второй регистр результата
// )
//
macro CALL_BUILTIN_2x2( Func, Arg1, Arg2, Res1, Res2 )
             ar5 = sp;
             sp += 2;
             [ar5++]=Arg1;
             [ar5] = Arg2;
             call Func;
             ar5 = spi
             Res1 = [--ar5];
             Res2 = [--ar5];
             sp -= 2i
end CALL_BUILTIN_2x2;
```

```
// Макрос вызывает функцию с одним параметром
// возвращаемое значение помещается в два регистра
// CALL_BUILTIN_1x2(
     Func, - Имя вызываемой функции
//
     Arg1, - регистр первого аргумента
     Res1, - первый регистр результата
     Res2 - второй регистр результата
//
//
//----
macro CALL_BUILTIN_1x2( Func, Arg, Res1, Res2 )
   // перспективный вариант вызова:
   // параметр передается в gr7
   // возвращаются значения на вершине стека.
              delayed call Func with gr7 = Arg;
             nul 32;
 // call Func:
              if false delayed skip 2;
              Res1 = [--ar7];
              Res2 = [ --ar7 ];
 // if never delayed skip 2;
end CALL_BUILTIN_1x2;
 // Макросы для неподдерживаемых операций с
 // короткими числами - 32 бита.
 // Макросы для работы с длинными числами 64 бита
 //----
//====== Maкрос MULT32 ======
// Умножение 32-битных чисел, знаковое или беззнаковое,
// с 32-битным результатом.
// На входе: Arg1 - регистр с первым множителем
       Arg2 - регистр со вторым множителем
// На выходе: Res - младшие 32 бита результата
// Изменяет: gr7
// ЗАМЕЧАНИЕ: Arg1 и Arg2 не могут совпадать.
macro MULT32 ( Res, Arg1, Arg2 )
              with gr7 = Arg2;
             with Arg2 = Arg1 *: gr7;
.repeat 15;
                   with Arg2 = Arg1 * gr7;
.endrepeat;
             with Res = gr7;
end MULT32;
```

```
//====== Maкрос UTRUNC8 ======
// Усечение 32-разрядного значения до 8 младших бит без распространения знака.
// На входе: Src - регистр с операндом.
// На выходе: Dst - регистр с результатом.
macro UTRUNC8 (Dst, Src)
         Dst = Src \ll 24;
         Dst >>= 24;
end UTRUNC8;
//====== Maкрос ITRUNC8 ======
// Усечение 32-разрядного значения до 8 младших бит с распространением знака
// 8-го бита.
// На входе: Src - регистр с операндом.
// На выходе: Dst - регистр с результатом.
macro ITRUNC8 ( Dst, Src )
         Dst = Src << 24;
         Dst A>>= 24;
end ITRUNC8;
//====== Maкрос UTRUNC16 ======
// Усечение 32-разрядного значения до 16 младших бит без распространения знака.
// На входе: Src - регистр с операндом.
// На выходе: Dst - регистр с результатом.
macro UTRUNC16 ( Dst, Src )
         Dst = Src << 16;
         Dst >>= 16;
end UTRUNC16;
//===== Maкрос ITRUNC16 ======
// Усечение 32-разрядного значения до 16 младших бит с распространением знака
// 16-го бита.
// На входе: Src - регистр с операндом.
// На выходе: Dst - регистр с результатом.
macro ITRUNC16 ( Dst, Src )
         Dst = Src << 16;
         Dst A>>= 16;
end ITRUNC16;
```

```
//====== Maкрос LOAD64C ======
// Загрузка регистровой пары 64-битным значением.
// На входе: Val - значение-константа.
// На выходе: ResLo - регистр с младиими 32 битами,
       ResHi - регистр со стариими 32 битами.
macro LOAD64C ( ResLo, ResHi, Val )
        ResLo = loword( Val );
        ResHi = hiword( Val );
end LOAD64C;
macro ADD64 ( ResLo, ResHi, AlLo, AlHi, A2Lo, A2Hi )
             gr7 = A1Lo + A2Lo;
             ResLo = gr7
                        with ResHi = AlHi + A2Hi + carry;
end ADD64;
macro SUB64 ( ResLo, ResHi, AlLo, AlHi, A2Lo, A2Hi )
             gr7 = A1Lo - A2Lo;
             ResLo = gr7
                         with ResHi = AlHi - A2Hi - 1 + carry;
end SUB64;
//====== Maкрос NEG64 ======
// Обращение знака 64-разрядного числа.
// На входе: ArgLo - младшие 32 бита операнда,
//
       ArgHi - старшие 32 бита операнда.
// На выходе: ResLo - младшие 32 бита результата,
       ResHi - старшие 32 бита результата.
// Изменяет: gr7, ArgLo.
macro NEG64 ( ResLo, ResHi, ArgLo, ArgHi )
               ResHi = false;
               ArgLo = -ArgLo;
               ResLo = ArgLo
                     with ResHi = ResHi - ArgHi - 1 + carry;
end NEG64;
```

```
//====== Макрос MULT64 =======
// Умножение 64-битных чисел, знаковых либо беззнаковых.
// ЗАМЕЧАНИЕ. Внешняя переменная long zero содержит длинный нуль
// На входе: LeftLo - младшие 32 бита 1-го операнда,
        LeftHi - старшие 32 бита 1-го операнда,
//
        RightLo - младише 32 бита 2-го операнда,
//
        RightHi - старшие 32 бита 2-го операнда,
//
        стек выровнен по четному адресу.
// На выходе: ResLo - младише 32 бита результата,
        ResHi - старшие 32 бита результата.
macro MULT64( ResLo, ResHi, LeftLo, LeftHi, RightLo, RightHi )
         nb1 = 0;
                            // длинный нуль
         sb = 0;
         ar5 = sp;
         sp += 4;
         [ar5++] = LeftLo;
         [ ar5++ ] = LeftHi;
         [ar5++] = RightLo;
         [ar5++] = RightHi;
         rep 1 wfifo = [ --ar5 ], ftw, wtw;
         rep 1 data = [ --ar5 ]
                     with vsum , data, 0;
         rep 1 [ar5] = afifo;
         ResLo = [ar5++];
         ResHi = [ar5];
         sp -= 4;
end MULT64;
//====== Макрос I32TO64 =======
// Преобразование 32-битного целого со знаком в 64-битное.
// На входе: Val - регистр с операндом
// На выходе: ResLo - регистр с младиими 32 битами результата
        ResHi - регистр со старшими 32 битами результата
macro I32TO64 ( ResLo, ResHi, Val )
         ResLo = Val
                      with ResHi = Val A>> 31;
end I32T064;
//====== Maкрос U32TO64 =======
// Преобразование 32-битного целого без знака в 64-битное.
// На входе: Val - регистр с операндом
// На выходе: ResLo - регистр с младиими 32 битами результата
        ResHi - регистр со старшими 32 битами результата
macro U32TO64 ( ResLo, ResHi, Val )
                ResLo = Val
                         with ResHi = false;
end U32T064;
```

```
//====== Maкрос STASG ======
// Порождает код, копирующий (небольшой) массив данных (структуру).
// На входе: Dst - адресный регистр с адресом реципиента (не ar5),
//
        Src - адресный регистр с адресом источника (не ar5),
//
        Size - длина копируемой области.
// Изменяет: Dst, Src, gr6, gr7.
macro STASG ( Dst, Src, Size )
         gr6 = sp;
         sp += 2;
         [ gr6 ] = Src with gr6++;
         [ gr6 ] = Dst;
.repeat Size;
               gr7 = [Src++];
                [Dst++] = gr7;
.endrepeat;
         Dst = [gr6] with gr6--;
         Src = [ gr6 ];
         sp -= 2;
end STASG;
//===== Maкрос UGFLD ======
// Доступ к беззнаковому битовому полю структуры
// На входе: Addr - регистр с адресом 32-битного слова
//
        Offset - смещение от начала слова в битах
//
        Size - размер поля в битах
// На выходе: Res - регистр с результатом
// Замечание: данные в структуре расположены от младших бит к старшим.
macro UGFLD ( Res, Addr, Offset, Size )
         Res = [ Addr ];
         Res <<= 32 - Offset - Size;
         Res >>= 32 - Size;
end UGFLD;
//===== Макрос IGFLD ======
// Доступ к знаковому битовому полю структуры
// На входе: Addr - регистр с адресом 32-битного слова
        Offset - смещение от начала слова в битах
//
        Size - размер поля в битах
// На выходе: Res - регистр с результатом
// Замечание: данные в структуре расположены от младших бит к старшим.
macro IGFLD ( Res, Addr, Offset, Size )
         Res = [ Addr ];
         Res <<= 32 - Offset - Size;
         Res A>>= 32 - Size;
end IGFLD;
```

```
//===== Maкрос SFLD0 ======
// Присваивание битовому полю структуры.
// На входе: Addr - регистр с адресом 32-битного слова
//
       Offset - смещение от начала слова в битах
//
       Size - размер поля в битах
//
       Val - присваиваемое полю значение
             (регистр кроме gr0 либо константа)
// Замечание: данные в структуре расположены от младших бит к старшим.
macro SFLD0 (Addr, Offset, Size, Val)
        push ar0, gr0;
        qr0 = [Addr];
        gr7 = ( Offffffffh << ( Offset + Size ) ) or
                     ( Offffffffh >> ( 32 - Offset ) ); // маска
        gr0 = gr0 and gr7; // обнуляем поле
        gr7 = Val << (32 - Size);
        gr7 >>= (32 - Offset - Size);
        gr7 = gr0 or gr7; // устанавливаем поле
        pop ar0, gr0;
         [ Addr ] = gr7;
end SFLD0;
//===== Maкрос SFLD1 ======
// Присваивание битовому полю структуры.
// На входе: Addr - регистр с адресом 32-битного слова
//
       Offset - смещение от начала слова в битах
//
       Size - размер поля в битах
//
       Val - присваиваемое полю значение
             (регистр кроме gr1 либо константа).
// Замечание: данные в структуре расположены от младших бит к старшим.
macro SFLD1 ( Addr, Offset, Size, Val )
        push ar1, gr1;
        gr1 = [Addr];
        gr7 = ( Offffffffh << ( Offset + Size ) ) or
                     ( Offfffffh >> ( 32 - Offset ) ); //маска
        grl = grl and gr7; //обнуляем поле
        gr7 = Val << (32 - Size);
        gr7 >>= ( 32 - Offset - Size );
        gr7 = gr1 or gr7;
                             // устанавливаем поле
        pop arl, grl;
         [ Addr ] = gr7;
end SFLD1;
```

# 11.2 Управление работой коммуникационных портов ввода/вывода

Данный раздел содержит пример написания функций на языке ассемблера, позволяющих управлять работой коммуникационных портов 0 и 1 процессора NM6403. С помощью этих функций можно активизировать приём и передачу по портам, приостановить (замаскировать) каждое из этих действий и т.д. Листинг на языке ассемблера приводится ниже.

Пример 11.2. Функции управления коммуникационными портами 0 и 1 процессора NM6403

```
// Базовое программное обеспечение процессора NM6403
// Функции для работы с коммуникационными портами процессора
      const CP1I = 02000000h; // бит внешней инициализации канала ввода порта I
      const ICH1 = 01000000h; // бит останова канала ввода порта I
      const OCH1 = 00800000h; // бит останова канала вывода порта I
      const CP0I = 00400000h; // бит внешней инициализации канала ввода порта \theta
      const ICH0 = 00200000h; // бит останова канала ввода порта 0
      const OCH0 = 00100000h; // бит останова канала вывода порта 0
begin text
            global _CpPrgrmInit : label;
            global _CpFrstWordInit : label;
            global _CpInHalt : label;
            qlobal CpInRelease : label;
            global CpOutHalt : label;
            global _CpOutRelease : label;
            global _CpSendMsg : label;
            global _CpRecieveMsg : label;
global _GetCpInCount : label;
            global _GetCpOutCount : label;
// size t CpPrgrmInit (int ch no);
// инициализация канала ввода порта с по (сколько 64-разрядных слов
// принять и по какому адресу записать в память) осуществляется
// программно
    <_CpPrgrmInit>
         push ar6;
         ar6 = ar7 - 4;
        gr7 = [ar6]; // gr7 = ch_no
         pop ar6
              with gr7;
         if =0 goto _Cp0PrgrmInit; // если порт 0, перейти на метку Cp0PrgrmInit
      <_Cp1PrgrmInit>
            gr7 = pswr;
            pswr clear CP1I; //обнулить бит внешней инициализации
                                  // канала ввода порта 1
                         return;
```

```
<_Cp0PrgrmInit>
            gr7 = pswr;
            pswr clear CP0I; //обнулить бит внешней инициализации
                                // канала ввода порта 0
                               return;
// size t CpFrstWordInit (int ch no);
// инициализация канала ввода порта сh по (сколько 64-разрядных слов
// принять и по какому адресу записать в память) осуществляется по
// первому принятому слову
      <_CpFrstWordInit>
                  push ar6;
                  ar6 = ar7 - 4;
                   gr7 = [ar6]; // gr7 = ch_no
                   pop ar6
                         with gr7;
if =0 goto _Cp0FrstWordInit; // если порт 0, перейти на метку _Cp0FrstWordInit
            <_Cp1FrstWordInit>
                         gr7 = pswr;
                         pswr set CP1I; //ycmaновить бит внешней инициализации
                                          // канала ввода порта 1
                               return;
            <_Cp0FrstWordInit>
                         gr7 = pswr;
                         pswr set CPOI; // установить бит внешней инициализации
                                        // канала ввода порта 0
                               return;
//----
// size t CpInHalt (int ch_no);
// останов канала ввода порта ch по
      <_CpInHalt>
                  push ar6;
                  ar6 = ar7 - 4;
                   gr7 = [ar6]; // gr7 = ch_no
                  pop ar6
                         with gr7;
            if =0 goto _Cp0InHalt; // если порт 0, перейти на метку _Cp0InHalt
            <_CplInHalt>
                   gr7 = pswr;
                  pswr set ICH1; // установить бит останова канала ввода порта l
                               return;
            <_Cp0InHalt>
                  gr7 = pswr;
                   pswr set ICH0; //установить бит останова канала ввода порта \theta
                               return;
```

```
//-----
// size t CpInRelease (int ch no);
// разрешение принимать данные по порту ch_no
      <_CpInRelease>
            push ar6;
            ar6 = ar7 - 4;
            gr7 = [ar6]; //gr7 = ch_no
            pop ar6
                  with gr7;
         if =0 goto _Cp0InRelease; // если порт 0, перейти на метку Cp0InRelease
            < CplinRelease>
                  gr7 = pswr;
                  pswr clear ICH1; // обнулить бит останова канала ввода порта l
                               return;
            <_Cp0InRelease>
                  gr7 = pswr;
                  pswr clear ICH0; // обнулить бит останова канала ввода порта 0
                         return;
// size t CpOutHalt (int ch no);
// останов канала вывода порта ch по
      < CpOutHalt>
                  push ar6;
                  ar6 = ar7 - 4;
                  gr7 = [ar6]; //gr7 = ch no
                  pop ar6
                        with gr7;
            if =0 goto _Cp0OutHalt; // если порт 0, перейти на метку Cp0OutHalt
            <_Cp1OutHalt>
                  gr7 = pswr;
                  pswr set OCH1; // установить бит останова канала вывода порта l
                               return;
            <_Cp0OutHalt>
                  gr7 = pswr;
                  pswr set OCHO; // установить бит останова канала вывода порта \theta
                               return;
```

```
//-----
// size t CpOutRelease (int ch no);
// разрешение выдавать данные по порту ch по
      <_CpOutRelease>
            push ar6;
            ar6 = ar7 - 4;
            gr7 = [ar6]; //gr7 = ch no
            pop ar6
            with gr7;
        if =0 goto _Cp0OutRelease; // если порт 0, перейти на метку Cp0OutRelease
             < Cp1OutRelease>
            gr7 = pswr;
            pswr clear OCH1; // обнулить бит останова канала вывода порта I
                         return;
             <_Cp0OutRelease>
            gr7 = pswr;
            pswr clear OCH0; // обнулить бит останова канала вывода порта \theta
                         return;
// void CpSendMsg ( int ch_no, size_t BufSize, void * BufAddr );
// передача BufSize 64-разрядных слов с адреса BufAddr по порту сh по
      <_CpSendMsg>
            push ar6,gr6;
            ar6 = ar7 - 5;
            gr6 = [ar6]; //gr6 = ch \ no
            pop ar6,gr6
                         with gr6;
        if =0 goto _Cp0SendMsg; // если порт 0, перейти на метку Cp0SendMsg
             <_Cp1SendMsg>
                   push ar6;
                   ar6 = ar7 - 8i
                   ocal,occl = [ar6]; // CplOutAddr в регистр адреса канала вывода l
                                        // Cp1OutCount в счетчик канала вывода 1
                   pop ar6;
                               return;
             <_Cp0SendMsg>
                         push ar6;
            ar6 = ar7 - 8;
            oca0,occ0 = [ar6]; // Cp0OutAddr в регистр адреса канала вывода 0
                                  // Cp0OutCount в счетчик канала вывода 0
                         pop ar6;
                               return;
```

```
//-----
// void CpRecieveMsg ( int ch_no, size_t BufSize, void * BufAddr);
// прием BufSize 64-разрядных слов по адресу BufAddr по порту ch_no
<_CpRecieveMsg>
            push ar6,gr6;
            ar6 = ar7 - 5;
            gr6 = [ar6]; //gr6 = ch_no
            pop ar6,gr6
            with gr6;
          f =0 goto _Cp0RecieveMsg; // если порт 0, перейти на метку Ср0RecieveMsg
             <_CplRecieveMsg>
                  push ar6;
                   ar6 = ar7 - 8;
                   ical,iccl = [ar6]; // CpIInAddr в регистр адреса канала ввода I
                                         // Cp1InCount в счетчик канала ввода 1
                   pop ar6;
                                return;
             <_Cp0RecieveMsg>
                  push ar6;
                   ar6 = ar7 - 8;
                   ica0,icc0 = [ar6]; // Cp0InAddr в регистр адреса канала ввода 0
                                         // Cp0InCount в счетчик канала ввода 0
                   pop ar6;
                                return;
// size t GetCpInCount (int ch no);
// функция возвращает значение счетчика канала ввода порта ch_no
      <_GetCpInCount>
                  push ar6;
                   ar6 = ar7 - 4;
                   gr7 = [ar6]; //gr7 = ch_no
                   pop ar6
                   with gr7;
         if =0 goto _GetCp0InCount; // если порт 0, перейти на метку _GetCp0InCount
        <_GetCp1InCount>
                         qr7 = icc1;
                               return;
        < GetCp0InCount>
                         gr7 = icc0;
                               return;
```

```
//_____
// size t GetCpOutCount (int ch no);
// функция возвращает значение счетчика канала вывода порта ch по
 <_GetCpOutCount>
        push ar6;
        ar6 = ar7 - 4;
        gr7 = [ar6]; //gr7 = ch no
        pop ar6
                 with gr7;
       if =0 goto _GetCp0OutCount;//eсли порт 0, перейти на метку GetCp0OutCount
            <_GetCp1OutCount>
                       gr7 = occ1;
                             return;
            <_GetCp0OutCount>
                       gr7 = occ0;
                             return;
```

end text:

# 11.3 Управление таймерами

Данный раздел содержит пример написания функций на языке ассемблера, позволяющих управлять режимом работы таймеров 0 и 1 процессора NM6403. С помощью этих функций можно задать период работы каждого таймера, запустить его в непрерывном или однократном режимах, приостановить работу и т.д. Листинг на языке ассемблера приводится ниже.

#### Пример 11.3. Функции управления таймерами 0 и 1 процессора NM6403

```
// Базовое программное обеспечение процессора NM6403
// Функции для работы с таймерами процессора

const TM0 = 080000h; // разрешение работы таймера T0 в непрерывном режиме

const TE0 = 020000h; // разрешение работы таймера T0

const TM1 = 040000h; // разрешение работы таймера T1 в непрерывном режиме

const TE1 = 010000h; // разрешение работы таймера T1

const TEN = 020000000h; // разрешение выдачи на внешний вывод TIMER

const TPOC = 01c000000h; // поле определения того, что подается на

// внешний вывод TIMER
```

```
const tmp1 = 07h;
begin text
     global _UnIntptTimerMode : label;
     global _IntptTimerMode : label;
     global _ClearTimerCtrl : label;
     global _SetTimerCtrl : label;
     global _SetTimerCounter : label;
     global _GetTimerCounter : label;
     global _TimerPinHalt : label;
     global _TimerPinRelease : label;
     global TimerPinOut : label;
//-----
// size_t UnIntptTimerMode ( int timer_no );
// при обнулении таймера возникает запрос на прерывание,
// восстанавливается содержимое t0 ( t1 ) и продолжается его работа
    <_UnIntptTimerMode>
        push ar6;
        ar6 = ar7 - 4;
        gr7 = [ar6]; //gr7 = timer no
        pop ar6
             with gr7;
        if =0 goto _UnIntptTimer0Mode; // если таймер 0, перейти
                                         //на метку UnIntptTimer0Mode
            <_UnIntptTimer1Mode>
           gr7 = pswr;
           pswr set TM1; // установить бит разрешения работы таймера l
                           // в непрерывном режиме
                              return;
```

```
<_UnIntptTimer0Mode>
                   gr7 = pswr;
                   pswr set TMO; //установить бит разрешения работы таймера \theta
                                   // в непрерывном режиме
// size t IntptTimerMode (int timer no);
// при обнулении таймера возникает запрос на прерывание,
// больше никаких действий не производится
      <_IntptTimerMode>
                   push ar6;
                   ar6 = ar7 - 4;
                   gr7 = [ar6]; // gr7 = timer_no
                   pop ar6
                                with gr7;
    if =0 goto _IntptTimerOMode;// если таймер 0, перейти на метку _IntptTimerOMode
      <_IntptTimer1Mode>
            gr7 = pswr;
            pswr clear TM1; // обнулить бит разрешения работы таймера I
                                // в непрерывном режиме
                         return;
      <_IntptTimer0Mode>
            gr7 = pswr;
            pswr clear TMO; // обнулить бит разрешения работы таймера 0
                                // в непрерывном режиме
                                return;
// size t ClearTimerCtrl (int timer no);
// нет счета, если 19 (17) бит PSWR равен 0
      <_ClearTimerCtrl>
                   push ar6;
                   ar6 = ar7 - 4;
                   gr7 = [ar6]; //gr7 = timer no
                   pop ar6
                                with gr7;
                   if =0 goto _ClearTimerOCtrl; // если таймер 0, перейти на
                                                     //метку ClearTimer0Ctrl
             < ClearTimer1Ctrl>
                   gr7 = pswr;
                   pswr clear TE1; // обнулить бит разрешения работы таймера I
                               return;
             <_ClearTimer0Ctrl>
                   gr7 = pswr;
                   pswr clear TE0; // обнулить бит разрешения работы таймера 0
                                return;
```

```
//-----
// size t SetTimerCtrl (int timer no);
// есть счет независимо от 19 (17) бита PSWR
      <_SetTimerCtrl>
                  push ar6;
                  ar6 = ar7 - 4;
                  gr7 = [ar6]; //gr7 = timer no
                  pop ar6
                        with gr7;
        if =0 goto _SetTimerOCtrl; // если таймер 0, перейти на метку SetTimerOCtrl
            <_SetTimer1Ctrl>
                  gr7 = pswr;
                  pswr set TE1; // установить бит разрешения работы таймера l
                               return;
            <_SetTimerOCtrl>
                  gr7 = pswr;
                  pswr set TE0; // установить бит разрешения работы таймера \theta
                               return;
//----
// size t SetTimerCounter (int timer no, size t CounterValue);
// запись значения CounterValue в регистр t0 (t1),
// возвращает предыдущее значение t0 ( t1 )
      <_SetTimerCounter>
                  push ar6;
                  ar6 = ar7 - 4;
                  gr7 = [ar6]; //gr7 = timer no
                  pop ar6
                               with gr7;
        if =0 goto _SetCounterT0; // если таймер 0, перейти на метку SetCounterT0
            <_SetCounterT1>
                        push ar5;
                         ar5 = ar7 - 5;
                        gr7 = t1;
                         t1 = [ar5]; // запись значения CounterValue в регистр tl
                        pop ar5;
                               return;
            <_SetCounterT0>
                        push ar5;
                        ar5 = ar7 - 5;
                        gr7 = t0;
                         t0 = [ar5]; // запись значения CounterValue в регистр t0
                        pop ar5;
                         return;
```



```
//----
// size t GetTimerCounter (int timer no);
// возвращает значение счетчика таймера timer_no
      <_GetTimerCounter>
                 push ar6;
                 ar6 = ar7 - 4;
                 gr7 = [ar6]; //gr7 = timer no
                 pop ar6
                             with gr7;
        if =0 goto _GetCounterT0; // если таймер 0, перейти на метку GetCounterT0
            < GetCounterT1>
                       gr7 = t1;
                              return;
            <_GetCounterT0>
                       gr7 = t0;
                             return;
//-----
// size t TimerPinHalt (void);
// вывод TIMER находится в высокоэпидансном состоянии
      <_TimerPinHalt>
                 gr7 = pswr;
                 pswr clear TEN; // обнулить бит разрешения выдачи на вывод TIMER
                       return;
//-----
// size t TimerPinRelease (void);
// разрешается выдача на вывод TIMER
      <_TimerPinRelease>
            gr7 = pswr;
            pswr set TEN; // установить бит разрешения выдачи на вывод TIMER
                     return;
```

```
Пример 11.3.Продолжение
```

```
//-----
// size_t TimerPinOut ( int det_out );
// определение того, что выдается на внешний вывод TIMER
      <_TimerPinOut>
                 push gr5;
                 push ar6,gr6;
                 ar6 = ar7 - 6;
                 gr6 = [ar6]; //gr6 = det out
                 gr5 = tmp1;
                 gr7 = pswr
                             with gr6 = gr6 and gr5;
                 pswr clear TPOC // обнулить поле определения того,
                                   // что выдается на вывод TIMER
                             with gr6 = gr6 << 26;
                 gr5 = pswr;
                 pop ar6,gr6
                             with gr5 = gr5 or gr6;
                 pswr = gr5; // установить новое поле определения того,
                              // что выдается на вывод ТІМЕК
                 pop gr5;
                       return;
//-----
end text;
```

# Аппаратные приложения

| 12.1 Инициализация процессора NM6403 после системного сброса     | 12-3 |
|------------------------------------------------------------------|------|
| 12.2 ПРИНЦИПЫ ПОСТРОЕНИЯ МНОГОПРОЦЕССОРНЫХ ВЫЧИСЛИТЕЛЬНЫХ СИСТЕМ | 12-6 |

#### 12.1 Инициализация процессора NM6403 после системного сброса

Инициализация процессора после системного сброса может проводиться двумя способами в зависимости от уровня на входе *BOOTM*:

- если на входе *BOOTM* низкий уровень, то инициализация проводится по внешнему прерыванию;
- если на входе *BOOTM* высокий уровень, то инициализация проводится по коммуникационному порту 1.

#### Инициализация процессора NM6403 по внешнему прерыванию

Инициализация по внешнему прерыванию проводится после того, как сигнал  $\overline{RESET}$  становится пассивным, на входе BOOTM низкий уровень, и пришёл отрицательный импульс на вход внешнего прерывания  $\overline{INT}$  (см. рис. 13.5). Данное прерывание не фиксируется, но по нему формируется запрос на выборку первой команды по адресу C0000000 hex, вывод  $\overline{INTA}$  переключается с выдачи низкого на выдачу высокого уровня и начинается обычная работа процессора. При этом надо иметь в виду, что во время системного сброса обнуляются регистры PSWR, LMICR и GMICR (см. разделы 3.3 и 6.4).

Нулевое содержимое LMICR означает следующее: на локальной шине определены два банка статической памяти - 0-й объёмом 32 К 64-разрядных слов, 1-й объёмом -  $(1\Gamma$  - 32 K) слов, размер страницы каждого -256 слов, время обращения к любому банку - 7 тактов, режим работы с общей памятью 00 (см. главу 9).

Тоже самое относится к GMICR, за одним исключением: тип 1-го банка памяти задаётся входным уровнем на выводе *TIMER*: низкий уровень означает статику, высокий - динамику с временем обращения 3 такта.

Нулевое содержимое PSWR означает следующее:

- контроль над локальной и глобальной шиной не отдается по запросу от внешнего устройства (после системного сброса локальная шина принадлежит процессору NM6403, глобальнаянет);
- вывод *TIMER* находится в режиме приёма;
- коммуникационные порты находятся в пассивном состоянии;
- таймеры находятся в пассивном состоянии;
- замаскированы все прерывания.

Из всего вышеизложенного следует, что выборка первой команды



по адресу C0000000 hex обозначает обращение к 1-му банку глобальной шины. Данное решение принято из следующих соображений: программа инициализации должна находится в том банке памяти, к которому имеет доступ помимо процессора NM6403 другое устройство, выполняющее роль хоста, т.е. должен быть реализован режим работы с общей памятью. Это справедливо только для 1-го банка для любого из трёх возможных таких режимов (см. раздел 9.6).

Поскольку процессору после системного сброса глобальная шина не принадлежит, он, чтобы произвести выборку первой команды, выставляет запрос на владение ею (на выходе  $\overline{HOLDO}$  - низкий уровень). После того, как хост записал в 1-й банк этой шины всю необходимую информацию, он может отдать контроль над ней, выдав сигнал  $\overline{RDY}$  (см. рис. 13.16). Процессор NM6403 после этих действий приступает к выборке команд программы инициализации. Если хост опять потребует контроля над глобальной шиной (выставит на выводе  $\overline{HOLDI}$  низкий уровень), он его не получит, пока не будет записана единица в 31-й разряд PSWR.

В программе инициализации в первую очередь рекомендуется задать следующие действия:

- 1) Записать необходимую информацию в регистры LMICR и GMICR. Тем самым мы задаём реальную конфигурацию системы, определяем режим и темп работы с внешней памятью. После записи в GMICR вывод *TIMER* в режиме приема больше не используется и его можно задействовать в качестве управляемого выхода, поэтому советуем этот вывод просто соединить с pull-down (1-й банк глобальной шины- статика) или pull-up резистором (1-й банк глобальной шины- динамика).
- 2) Установить таймеры 0 и 1 в начальное состояние.
- 3) Записать в регистр SP адрес начала системного стека.
- 4) Записью в PSWR соответствующей информации запустить таймеры, снять маски на прерывания, желательно разрешить передачу контроля над локальной и глобальной шиной. Если используется динамическая память, обязательно нужно активизировать 0-й таймер, поскольку он формирует запросы на регенерацию этой памяти.

После выполнения всего вышеперечисленного можно считать, что инициализация процессора NM6403 по внешнему прерыванию полностью закончилась.

#### Инициализация процессора NM6403 по коммуникационному порту 1

Если на входе BOOTM высокий уровень, то инициализация проводится по коммуникационному порту 1, который после действия сигнала  $\overline{RESET}$  начинает работать на приём. Он получает пакет 64-разрядных двойных слов, первые пять из этих слов являются заголовком пакета, а остальные - телом пакета.

Содержимое пакета можно видеть на Рис. 12-1. Заголовок пакета выглядит следующим образом:

1-е двойное слово: старшие 32 разряда не имеют значение, младшие 32 разряда определяют информацию, которая будет записана в регистр управления интерфейсом локальной шины LMICR.

2-е двойное слово: старшие 32 разряда не имеют значение, младшие 32 разряда определяют информацию, которая будет записана в регистр управления интерфейсом глобальной шины GMICR.

3-е двойное слово: старшие 32 разряда будут записаны в таймер Т1, а младшие 32 - в таймер Т0.

4-е двойное слово: старшие 32 разряда будут записаны в регистр слова состояния процессора (PSWR), а младшие 32 - в счётчик команд РС.

5-е двойное слово: старшие 32 разряда будут записаны в счётчик канала ввода ICC1, а младшие 32 - в регистр адреса канала ввода ICA1.

Тело пакета может содержать системные программы, программы пользователя и обработки прерываний, массивы данных и т.д.

Запись в регистры LMICR и GMICR даёт возможность задать внешним образом конфигурацию локальной и глобальной шин, т.е. режим работы по шинам, тип внешней памяти и её характеристики.

Запись в таймер Т0 позволяет сразу указать период сигналов регенерации, если используется динамическая память на одной из шин.

Запись в регистр PSWR даёт возможность запустить таймеры в нужном режиме, разрешить передачу контроля над локальной и глобальной шиной и т.д. На данном шаге не рекомендуется разрешать прерывания, поскольку не определён регистр SP - указатель системного стека.

Запись в РС позволяет задать адрес, по которому после инициализации произойдёт обращение за первой командой.

Запись в регистр ICA1 определит тот начальный адрес в памяти, куда в режиме ПДП будет писаться принимаемые в пакете данные, а запись в ICC1 даёт возможность указать, сколько двойных слов необходимо принять помимо заголовка пакета. Минимальное число принимаемых слов 1 (ICC1 = FFFFFFFF hex), а максимальное -  $2^{32}$  (ICC1 = 00000000 hex).

После того, как заголовок пакета принят, процессор NM6403 имеет полную информацию о своём внешнем окружении и о том, сколько информации необходимо ещё принять и куда её поместить. Далее принимаемые двойные слова (тело пакета) в режиме ПДП записываются в память. Как только пройдёт последнее ПДП, формируется запрос на прерывание по завершению ввода по порту

- 1. Оно не фиксируется, но по нему происходит обращение за первой командой по адресу, записанному в PC, а вывод  $\overline{INTA}$  переключается с выдачи низкого на выдачу высокого уровня. Далее начинается выполнение программы инициализации, в которой в первую очередь рекомендуется задать следующие действия:
- 1) Записать в регистр SP адрес начала системного стека.
- 2) Записью в PSWR соответствующей информации разрешить прерывания.

После выполнения всего вышеперечисленного можно считать, что инициализация процессора NM6403 по коммуникационному порту 1 полностью закончилась. В заключение необходимо отметить, что для данного способа инициализации вывод *TIMER* в режиме ввода не используется, поэтому подключение его к pull-down или pull-up резистору не обязательно.

Рис. 12-1. Содержимое пакета инициализации процессора NM6403 по коммуникационному порту 1

| В        | its            |      |    |        |                       |
|----------|----------------|------|----|--------|-----------------------|
| 63 Hi    | 31             | Lo   | 0  |        |                       |
| 0000000  | LMICR<br>GMICR |      |    |        |                       |
| 00000000 |                |      | ER |        |                       |
| T1       |                | T0   |    | HEADER | Initialization Packet |
| PSWR     |                | PC   |    | HE     |                       |
| ICC1     |                | ICA1 |    |        |                       |
| Code     |                |      |    | alize  |                       |
| and      | d/or           |      |    | DY     | Initi                 |
| Da       | ata            |      |    | BODY   |                       |
|          |                |      | :  |        |                       |

# 12.2 Принципы построения многопроцессорных вычислительных систем

Основными архитектурными особенностями процессора NM6403 для построения различных многопроцессорных вычислительных систем являются наличие двух высокоскоростных двунаправленных байтовых коммуникационных портов, аппаратно совместимых с портами сигнального процессора TMS320C40, и поддержка режима работы с общей памятью. Путем объединения процессоров NM6403 различными способами можно добиться реализации большого числа высокопроизводительных параллельных систем разнообразной конфигурации. На Рис. 12-2. приведены примеры построения таких

вычислительных сетей.

Кроме вышеперечисленных возможностей можно создавать вычислительные сети практически любой конфигурации с использованием сигнального процессора TMS320C40 в качестве коммутирующего элемента. Примеры такого подхода можно увидеть на Рис. 12-3.

Используемый интерфейс с памятью позволяет строить вычислительные системы с различной архитектурой на основе процессора NM6403 (см Рис. 12-3):

- архитектура с общей памятью;
- архитектура с распределенной памятью;
- смешанная архитектура.

Архитектура с общей памятью характеризуется тем, что вычислительная система имеет глобальную память, которая доступна нескольким процессорам NM6403.

Архитектура с распределенной памятью подразумевает, что каждый процессор имеет свою локальную память, а взаимодействие между ними осуществляется через коммуникационные порты.

Смешанная архитектура характеризуется тем, что каждый процессор NM6403 имеет свою локальную память, а также возможность доступа к глобальной памяти вместе с другими процессорами.

При объединении небольшого количества процессоров NM6403 в вычислительную систему можно использовать архитектуру с общей глобальной памятью, но если число используемых процессоров большое, затраты на доступ в глобальную память становятся слишком велики, поэтому рекомендуется архитектура с распределенной памятью.

Puc. 12-2. Примеры построения вычислительных сетей на базе процессора NM6403



а) двунаправленный конвейер (для операций над матрицами, эмуляции нейросетей прямого распространения и других конвейеризированных вычислений)



б) структура типа двумерной решетки (для операций над матрицами и эмуляции нейросетей прямого распространения



в) двунаправленное кольцо (для эмуляции различных нейросетей, в том числе с обратными связями и многослойных)

Puc. 12-3. Примеры построения вычислительных сетей на базе процессора NM6403 и TMS320C40 в качестве коммутирующего элемента



а) структура типа дерева (для эмуляции многослойных нейросетей, а также для задач распознавания образа),



б) структура типа трехмерной решетки (для эмуляции трехмерных нейросетей, а также для задач распознавания образа).

Рис. 12-4. Вычислительные системы с общей/распределенной памятью



а) архитектура с общей памятью;



б) архитектура с распределенной памятью;



в) смешанная архитектура.



| 13.1 Состав и РАСПОЛОЖЕНИЕ ВНЕШНИХ ВЫВОДОВ МИКРОСХЕМЫ | 13-3  |
|-------------------------------------------------------|-------|
| 13.2 ФУНКЦИОНАЛЬНОЕ НАЗНАЧЕНИЕ ВЫВОДОВ                |       |
| 13.3 КОНСТРУКТИВНЫЕ ХАРАКТЕРИСТИКИ МИКРОСХЕМЫ         |       |
| 13.4 ЭЛЕКТРИЧЕСКИЕ ХАРАКТЕРИСТИКИ                     | 13-11 |
| 13.5 ВРЕМЕННЫЕ ХАРАКТЕРИСТИКИ                         | 13-16 |

#### 13.1 Состав и расположение внешних выводов микросхемы

Микросхема процессора NM6403 имеет 256-выводной корпус BGA (Ball Grid Array). Её цоколёвка показана на Рис. 13-1. Описание выводов микросхемы приведено в четырёх таблицах: Табл. 13-1, Табл. 13-2, Табл. 13-3, Табл. 13-4.

Рис. 13-1. Цоколёвка микросхемы процессора NM6403



Табл. 13-1. Выводы микросхемы, отсортированные по соответствующим им именам сигналов в алфавитном порядке

| amonam cach | arroo o arra |
|-------------|--------------|
| Сигнал      | Вывод        |
| A1          | D10          |
| A2          | C10          |
| A3          | B10          |
| A4          | A10          |

| Сигнал | Вывод |
|--------|-------|
| A5     | C11   |
| A6     | B11   |
| A7     | A12   |
| A8     | B12   |

|   | Сигнал      | Вывод |
|---|-------------|-------|
| Α | <b>A</b> 9  | C12   |
| Δ | A10         | D12   |
| Α | <b>A</b> 11 | A13   |
| Δ | A12         | B13   |

Табл. 13-1. Выводы микросхемы, отсортированные по соответствующим им

| именам сигналов в алфавитном по | орядке (Г | Тродоля | кение) |
|---------------------------------|-----------|---------|--------|
|---------------------------------|-----------|---------|--------|

| Сигнал                                             | Вывод | Ī | Сигнал | Вывод | Сигнал                      | Вывод |
|----------------------------------------------------|-------|---|--------|-------|-----------------------------|-------|
| A13                                                | C13   |   | D8     | E18   | D49                         | L4    |
| A14                                                | A14   |   | D9     | E19   | D50                         | M2    |
| A15                                                | C14   |   | D10    | G17   | D51                         | M4    |
| BOOTM                                              | B9    |   | D11    | F19   | D52                         | N2    |
| C0D0                                               | Y6    |   | D12    | F20   | D53                         | P1    |
| C0D1                                               | V7    |   | D13    | G20   | D54                         | R1    |
| C0D2                                               | W8    |   | D14    | H19   | D55                         | R2    |
| C0D3                                               | Y8    |   | D15    | J17   | D56                         | U1    |
| C0D4                                               | U9    |   | D16    | J20   | D57                         | U2    |
| C0D5                                               | V9    |   | D17    | K18   | D58                         | T4    |
| C0D6                                               | W9    |   | D18    | K20   | D59                         | V2    |
| C0D7                                               | Y9    |   | D19    | L18   | D60                         | V3    |
| C1D0                                               | D7    |   | D20    | M20   | D61                         | Y1    |
| C1D1                                               | A5    |   | D21    | M18   | D62                         | Y2    |
| C1D2                                               | A6    |   | D22    | N20   | D63                         | V4    |
| C1D3                                               | B7    |   | D23    | N18   | HOLDI/A18                   | D14   |
| C1D4                                               | A7    |   | D24    | T20   | HOLDO/A17                   | B15   |
| C1D5                                               | C8    |   | D25    | T18   | INT                         | C9    |
| C1D6                                               | B8    |   | D26    | V20   | ĪNTA                        | D9    |
| C1D7                                               | A8    |   | D27    | U18   | LA1                         | W10   |
| CACK0                                              | U7    |   | D28    | V19   | LA2                         | V10   |
| CACK1                                              | B5    |   | D29    | Y20   | LA3                         | Y10   |
| CASH/WEH                                           | R19   |   | D30    | V18   | LA4                         | Y11   |
| $\overline{\mathrm{CASL}}/\overline{\mathrm{WEL}}$ | P17   |   | D31    | W18   | LA5                         | W11   |
| CDIR0                                              | W5    |   | D32    | D5    | LA6                         | U11   |
| CDIR1                                              | B4    |   | D33    | В3    | LA7                         | Y12   |
| CLK                                                | V15   |   | D34    | A2    | LA8                         | W12   |
| CRDY0                                              | Y5    |   | D35    | B1    | LA9                         | V12   |
| CRDY1                                              | C5    |   | D36    | D2    | LA10                        | U12   |
| CREQ0                                              | W6    |   | D37    | E4    | LA11                        | Y13   |
| CREQ1                                              | C6    |   | D38    | D1    | LA12                        | W13   |
| CSTRB0                                             | V6    |   | D39    | E2    | LA13                        | V13   |
| $\frac{\text{CSTRB1}}{\text{CSTRB1}}$              | A4    |   | D40    | G4    | LA14                        | Y14   |
| D0                                                 | B16   |   | D41    | F1    | LA15                        | W14   |
| D1                                                 | A17   |   | D42    | G2    | LCASH/LWEH                  | V16   |
| D2                                                 | C17   |   | D43    | Н3    | $\frac{ECASI}{LCASL}$ /LWEL | Y17   |
| D3                                                 | B18   |   | D44    | H1    | LD0                         | C16   |
| D4                                                 | A20   |   | D45    | J3    | LD1                         | D16   |
| D5                                                 | C18   |   | D46    | J1    | LD2                         | B17   |
| D6                                                 | C19   |   | D47    | K3    | LD3                         | A19   |
| D7                                                 | E17   |   | D48    | L2    | LD4                         | B19   |

Табл. 13-1. Выводы микросхемы, отсортированные по соответствующим им именам сигналов в алфавитном порядке (Продолжение)

| именам сигнал |            |
|---------------|------------|
| Сигнал        | Вывод      |
| LD5           | B20        |
| LD6           | D18        |
| LD7           | C20        |
| LD8           | D20<br>F18 |
| LD10          |            |
| LD10          | E20        |
| LD11          | G18        |
| LD12          | G19        |
| LD13          | H18        |
| LD14          | H20        |
| LD15          | J18        |
| LD16          | K17        |
| LD17          | K19        |
| LD18          | L20        |
| LD19          | L19<br>M19 |
| LD20<br>LD21  | M19<br>M17 |
| LD21<br>LD22  | N19        |
| LD22<br>LD23  | P20        |
| LD23          | T19        |
| LD24<br>LD25  | U20        |
| LD26          | T17        |
| LD27          | U19        |
| LD28          | W20        |
| LD29          | W19        |
| LD30          | Y19        |
| LD31          | V17        |
| LD32          | C4         |
| LD33          | B2         |
| LD34          | C3         |
| LD35          | C2         |
| LD36          | D3         |
| LD37          | C1         |
| LD38          | E3         |
| LD39          | E1         |
| LD40          | F2         |
| LD41          | G3         |
| LD42          | G1         |
| LD43          | H2         |
| LD44          | J4         |
| LD45          | J2         |

| <u>пном поряоке (гтр</u>           | ооолжени   |
|------------------------------------|------------|
| Сигнал                             | Вывод      |
| LD46                               | K2         |
| LD47                               | K1         |
| LD48                               | L3         |
| LD49                               | M1         |
| LD50                               | M3         |
| LD51                               | N1         |
| LD52                               | N3         |
| LD53                               | P2         |
| LD54                               | P3         |
| LD55                               | T1         |
| LD56                               | T3         |
| LD57                               | V1         |
| LD58                               | U3         |
| LD59                               | W1         |
| LD60                               | W2         |
| LD61                               | W3         |
| LD62                               | W4         |
| LD63                               | U5         |
| LHOLDI/LA18                        | Y16        |
| LHOLDO/LA17                        | W15        |
| LOE                                | W16        |
| $\overline{LRAS0}/\overline{LCS0}$ | W17        |
| LRAS1/LCS1                         | Y18        |
| LRDY/LA19                          | U14        |
| LWE/LA16                           | V14        |
| MVOE                               | A9         |
| ŌE                                 | R18        |
| NC                                 | A3         |
| NC                                 | A11        |
| NC                                 | A16        |
| NC                                 | A18        |
| NC<br>NC                           | B6         |
| NC<br>NC                           | B14<br>D19 |
| NC<br>NC                           | F3         |
| NC<br>NC                           | J19        |
| NC<br>NC                           | L1         |
| NC<br>NC                           | P19        |
| NC NC                              | T2         |
| NC                                 | U16        |
| NC                                 | V5         |
|                                    |            |

| Сигнал                                    | Вывод     |
|-------------------------------------------|-----------|
| NC                                        | V8        |
| NC                                        | V11       |
| NC                                        | Y7        |
| NC                                        | Y15       |
| ŌE                                        | R18       |
| $\overline{RAS0}/\overline{CS0}$          | R20       |
| RAS1/CS1                                  | P18       |
| RDY/A19                                   | C15       |
| RESET                                     | R3        |
| TEST_OUT1                                 | Y3        |
| TEST_OUT2                                 | Y4        |
| TIMER                                     | P4        |
| VBB                                       | C7        |
| VBB                                       | W7        |
| VDD                                       | D6        |
| VDD                                       | D11       |
| VDD                                       | D15       |
| VDD                                       | F4        |
| VDD                                       | F17       |
| VDD                                       | K4        |
| VDD                                       | L17       |
| VDD                                       | R4        |
| VDD                                       | R17       |
| VDD                                       | U6        |
| VDD                                       | U10       |
| VDD                                       | U15       |
| VSS                                       | A1        |
| VSS                                       | D4        |
| VSS                                       | D8        |
| VSS                                       | D13       |
| VSS                                       | D17       |
| VSS                                       | H4        |
| VSS                                       | H17       |
| VSS                                       | N4        |
| VSS                                       | N17       |
| VSS                                       | U4        |
| VSS                                       | U8<br>U13 |
| VSS<br>VSS                                | U13       |
| $\frac{\text{V33}}{\text{WE}}/\text{A16}$ | A15       |
| WE/AI0                                    | 1713      |

Табл. 13-2. Выводы микросхемы, отсортированные по их номерам

| Вывод | Сигнал    |   | Вывод | Сигнал                             | Вывод | Сигнал |
|-------|-----------|---|-------|------------------------------------|-------|--------|
| A1    | VSS       |   | C1    | LD37                               | E1    | LD39   |
| A2    | D34       |   | C2    | LD35                               | E2    | D39    |
| A3    | NC        |   | C3    | LD34                               | E3    | LD38   |
| A4    | CSTRB1    |   | C4    | LD32                               | E4    | D37    |
| A5    | C1D1      |   | C5    | CRDY1                              | E17   | D7     |
| A6    | C1D2      |   | C6    | CREQ1                              | E18   | D8     |
| A7    | C1D4      |   | C7    | VBB                                | E19   | D9     |
| A8    | C1D7      |   | C8    | C1D5                               | E20   | LD10   |
| A9    | MVOE      |   | C9    | INT                                | F1    | D41    |
| A10   | A4        |   | C10   | A2                                 | F2    | LD40   |
| A11   | NC        |   | C11   | A5                                 | F3    | NC     |
| A12   | A7        |   | C12   | A9                                 | F4    | VDD    |
| A13   | A11       |   | C13   | A13                                | F17   | VDD    |
| A14   | A14       |   | C14   | A15                                | F18   | LD9    |
| A15   | WE/A16    |   | C15   | $\overline{\text{RDY}}/\text{A19}$ | F19   | D11    |
| A16   | NC        |   | C16   | LD0                                | F20   | D12    |
| A17   | D1        |   | C17   | D2                                 | G1    | LD42   |
| A18   | NC        |   | C18   | D5                                 | G2    | D42    |
| A19   | LD3       |   | C19   | D6                                 | G3    | LD41   |
| A20   | D4        |   | C20   | LD7                                | G4    | D40    |
| B1    | D35       |   | D1    | D38                                | G17   | D10    |
| B2    | LD33      |   | D2    | D36                                | G18   | LD11   |
| B3    | D33       |   | D3    | LD36                               | G19   | LD12   |
| B4    | CDIR1     |   | D4    | VSS                                | G20   | D13    |
| B5    | CACK1     |   | D5    | D32                                | H1    | D44    |
| B6    | NC        |   | D6    | VDD                                | H2    | LD43   |
| B7    | C1D3      |   | D7    | C1D0                               | H3    | D43    |
| B8    | C1D6      |   | D8    | VSS                                | H4    | VSS    |
| B9    | BOOTM     |   | D9    | INTA                               | H17   | VSS    |
| B10   | A3        |   | D10   | A1                                 | H18   | LD13   |
| B11   | A6        |   | D11   | VDD                                | H19   | D14    |
| B12   | A8        |   | D12   | A10                                | H20   | LD14   |
| B13   | A12       |   | D13   | VSS                                | J1    | D46    |
| B14   | NC        |   | D14   | HOLDI/A18                          | J2    | LD45   |
| B15   | HOLDO/A17 |   | D15   | VDD                                | J3    | D45    |
| B16   | D0        |   | D16   | LD1                                | J4    | LD44   |
| B17   | LD2       |   | D17   | VSS                                | J17   | D15    |
| B18   | D3        |   | D18   | LD6                                | J18   | LD15   |
| B19   | LD4       |   | D19   | NC                                 | J19   | NC     |
| B20   | LD5       | ] | D20   | LD8                                | J20   | D16    |

Табл. 13-2. Выводы микросхемы, отсортированные по их номерам(Продолжение)

| Вывод | Сигнал                                             |
|-------|----------------------------------------------------|
| K1    | LD47                                               |
| K2    | LD46                                               |
| K3    | D47                                                |
| K4    | VDD                                                |
| K17   | LD16                                               |
| K18   | D17                                                |
| K19   | LD17                                               |
| K20   | D18                                                |
| L1    | NC                                                 |
| L2    | D48                                                |
| L3    | LD48                                               |
| L4    | D49                                                |
| L17   | VDD                                                |
| L18   | D19                                                |
| L19   | LD19                                               |
| L20   | LD18                                               |
| M1    | LD49                                               |
| M2    | D50                                                |
| M3    | LD50                                               |
| M4    | D51                                                |
| M17   | LD21                                               |
| M18   | D21                                                |
| M19   | LD20                                               |
| M20   | D20                                                |
| N1    | LD51                                               |
| N2    | D52                                                |
| N3    | LD52                                               |
| N4    | VSS                                                |
| N17   | VSS                                                |
| N18   | D23                                                |
| N19   | LD22                                               |
| N20   | D22                                                |
| P1    | D53                                                |
| P2    | LD53                                               |
| P3    | LD54                                               |
| P4    | TIMER                                              |
| P17   | $\overline{\mathrm{CASL}}/\overline{\mathrm{WEL}}$ |
| P18   | $\overline{RAS1}/\overline{CS1}$                   |
| P19   | NC                                                 |
| P20   | LD23                                               |

| Вывод | Сигнал                           |
|-------|----------------------------------|
| R1    | D54                              |
| R2    | D55                              |
| R3    | RESET                            |
| R4    | VDD                              |
| R17   | VDD                              |
| R18   | $\overline{OE}$                  |
| R19   | CASH/WEH                         |
| R20   | $\overline{RAS0}/\overline{CS0}$ |
| T1    | LD55                             |
| T2    | NC                               |
| T3    | LD56                             |
| T4    | D58                              |
| T17   | LD26                             |
| T18   | D25                              |
| T19   | LD24                             |
| T20   | D24                              |
| U1    | D56                              |
| U2    | D57                              |
| U3    | LD58                             |
| U4    | VSS                              |
| U5    | LD63                             |
| U6    | VDD                              |
| U7    | CACK0                            |
| U8    | VSS                              |
| U9    | C0D4                             |
| U10   | VDD                              |
| U11   | LA6                              |
| U12   | LA10                             |
| U13   | VSS                              |
| U14   | TRDY/LA19                        |
| U15   | VDD                              |
| U16   | NC                               |
| U17   | VSS                              |
| U18   | D27                              |
| U19   | LD27                             |
| U20   | LD25                             |

| Вывод | Сигнал                                           |
|-------|--------------------------------------------------|
| V1    | LD57                                             |
| V2    | D59                                              |
| V3    | D60                                              |
| V4    | D63                                              |
| V5    | NC                                               |
| V6    | CSTRB0                                           |
| V7    | C0D1                                             |
| V8    | NC                                               |
| V9    | C0D5                                             |
| V10   | LA2                                              |
| V11   | NC                                               |
| V12   | LA9                                              |
| V13   | LA13                                             |
| V14   | TWE/LA16                                         |
| V15   | CLK                                              |
| V16   | $\overline{\text{LCASH}}/\overline{\text{LWEH}}$ |
| V17   | LD31                                             |
| V18   | D30                                              |
| V19   | D28                                              |
| V20   | D26                                              |
| W1    | LD59                                             |
| W2    | LD60                                             |
| W3    | LD61                                             |
| W4    | LD62                                             |
| W5    | CDIR0                                            |
| W6    | CREQ0                                            |
| W7    | VBB                                              |
| W8    | C0D2                                             |
| W9    | C0D6                                             |
| W10   | LA1                                              |
| W11   | LA5                                              |
| W12   | LA8                                              |
| W13   | LA12                                             |
| W14   | LA15                                             |
| W15   | LHOLDO/LA17                                      |
| W16   | LOE                                              |
| W17   | $\overline{\text{LRAS0}}/\overline{\text{LCS0}}$ |
| W18   | D31                                              |
| W19   | LD29                                             |
| W20   | LD28                                             |
|       |                                                  |

Табл. 13-2. Выводы микросхемы, отсортированные по их номерам (Продолжение)

| Вывод | Сигнал                             |
|-------|------------------------------------|
| Y1    | D61                                |
| Y2    | D62                                |
| Y3    | TEST_OUT1                          |
| Y4    | TEST_OUT2                          |
| Y5    | CRDY0                              |
| Y6    | C0D0                               |
| Y7    | NC                                 |
| Y8    | C0D3                               |
| Y9    | C0D7                               |
| Y10   | LA3                                |
| Y11   | LA4                                |
| Y12   | LA7                                |
| Y13   | LA11                               |
| Y14   | LA14                               |
| Y15   | NC                                 |
| Y16   | THOLDI/LA18                        |
| Y17   | TCASL/LWEL                         |
| Y18   | $\overline{LRAS1}/\overline{LCS1}$ |
| Y19   | LD30                               |
| Y20   | D29                                |

#### 13.2 Функциональное назначение выводов

Функциональное назначение внешних выводов микросхемы процессора NM6403 приведено в Табл. 13-3. Данная таблица содержит для каждого вывода или группы выводов их тип (вход, выход или двунаправленный) и количество в группе. Знак инверсии в имени сигнала обозначает, что для него активным является низкий уровень. Сигналы группируются по функциональному признаку.

Табл. 13-3. Выводы процессора NM6403 и их функциональное назначение

| Сигнал <sup>1)</sup>             | Кол-                                      | Тип                       | Функциональное назначение                          |  |  |
|----------------------------------|-------------------------------------------|---------------------------|----------------------------------------------------|--|--|
|                                  | во                                        | выво-<br>да <sup>2)</sup> |                                                    |  |  |
|                                  | Интерфейс с глобальной шиной (88 выводов) |                           |                                                    |  |  |
| D63 - D0                         | 64                                        | I/O(Z)                    | 64-разрядная шина данных                           |  |  |
| A15 - A1                         | 15                                        | O(Z)                      | 15-разрядная шина адреса                           |  |  |
| $\overline{RAS0}/\overline{CS0}$ | 1                                         | O(Z)                      | строб адреса строки 0-го банка динамического ОЗУ   |  |  |
|                                  |                                           |                           | /строб адреса страницы 0-го банка статического ОЗУ |  |  |
| $\overline{RAS1}/\overline{CS1}$ | 1                                         | O(Z)                      | строб адреса строки 1-го банка динамического ОЗУ   |  |  |
|                                  |                                           |                           | /строб адреса страницы 1-го банка статического ОЗУ |  |  |

Табл. 13-3. Выводы процессора NM6403 и их функциональное назначение (Продолжение)

| ( <i>I Іродолжеі</i> Сигнал <sup>1)</sup>                   | Кол-                                 | Тип                       | Функциональное назначение                                                    |  |  |
|-------------------------------------------------------------|--------------------------------------|---------------------------|------------------------------------------------------------------------------|--|--|
| Сигнал                                                      | BO                                   | выво-<br>да <sup>2)</sup> | Функциональное назначение                                                    |  |  |
| $\overline{\mathrm{CASL}}/\overline{\mathrm{WEL}}$          | 1                                    | O(Z)                      | строб адреса столбца 32 младших разрядов динамического ОЗУ                   |  |  |
|                                                             |                                      |                           | / разрешение записи в 32 младших разряда статического ОЗУ                    |  |  |
| CASH/WEH                                                    | 1                                    | O(Z)                      | строб адреса столбца 32 старших разрядов динамического ОЗУ                   |  |  |
|                                                             |                                      |                           | / разрешение записи в 32 старших разряда статического ОЗУ                    |  |  |
| ŌE                                                          | 1                                    | O(Z)                      | разрешение выдачи данных из ОЗУ                                              |  |  |
| WE/A16                                                      | 1                                    | O(Z)                      | признак цикла (запись/чтение) для динамического ОЗУ /16-й разряд шины адреса |  |  |
| HOLDO /A17 <sup>3)</sup>                                    | 1                                    | O(Z)                      | запрос на владение шиной процессором                                         |  |  |
| HOLDO/A1/                                                   | 1                                    | O(L)                      | /17-й разряд шины адреса                                                     |  |  |
| HOLDI/A18 <sup>3)</sup>                                     | 1                                    | I/O(Z)                    | запрос на захват шины извне/18-й разряд шины адреса                          |  |  |
| $\overline{\text{RDY}}/\text{A19}^{3)}$                     | 1                                    | I/O(Z)                    | сигнал готовности/19-й разряд шины адреса                                    |  |  |
| KD1//XI)                                                    | -                                    | ` ′                       | офейс с локальной шиной (88 выводов)                                         |  |  |
| LD63 - LD0                                                  | 64                                   | I/O(Z)                    | 64-разрядная шина данных                                                     |  |  |
| LA15 - LA1                                                  | 15                                   | O(Z)                      | 15-разрядная шина адреса                                                     |  |  |
| $\frac{\overline{LRAS0}/\overline{LCS0}}{\overline{LRAS0}}$ | 1                                    | O(Z)                      | строб адреса строки 0-го банка динамического ОЗУ                             |  |  |
| Eld 1507 EC50                                               |                                      | - ( )                     | /строб адреса страницы 0-го банка статического ОЗУ                           |  |  |
| TRAS1/LCS1                                                  | 1                                    | O(Z)                      | строб адреса строки 1-го банка динамического ОЗУ                             |  |  |
|                                                             |                                      |                           | /строб адреса страницы 1-го банка статического ОЗУ                           |  |  |
| TCASL/LWEL                                                  | 1                                    | O(Z)                      | строб адреса столбца 32 младших разрядов динамического ОЗУ                   |  |  |
|                                                             |                                      |                           | / разрешение записи в 32 младших разряда статического ОЗУ                    |  |  |
| TCASH/TWEH                                                  | 1                                    | O(Z)                      | строб адреса столбца 32 старших разрядов динамического ОЗУ                   |  |  |
|                                                             |                                      |                           | / разрешение записи в 32 старших разряда статического ОЗУ                    |  |  |
| LOE                                                         | 1                                    | O(Z)                      | разрешение выдачи данных из ОЗУ                                              |  |  |
| TWE/LA16                                                    | 1                                    | O(Z)                      | признак цикла (запись/чтение) для динамического ОЗУ                          |  |  |
|                                                             |                                      |                           | /16-й разряд шины адреса                                                     |  |  |
| LHOLDO/LA17 <sup>3</sup>                                    | 1                                    | O(Z)                      | запрос на владение шиной процессором                                         |  |  |
| ( 3)                                                        | 1                                    | 1/0/7)                    | /17-й разряд шины адреса                                                     |  |  |
| THOLDI/LA18 <sup>3)</sup>                                   | 1                                    | I/O(Z)                    | запрос на захват шины извне/18-й разряд шины адреса                          |  |  |
| TRDY/LA19 <sup>3)</sup>                                     | 1                                    | I/O(Z)                    | сигнал готовности/19-й разряд шины адреса                                    |  |  |
|                                                             | Коммуникационный порт 0 (13 выводов) |                           |                                                                              |  |  |
| <u>C0D7 - C0D0</u>                                          | 8                                    | I/O(Z)                    | шина данных                                                                  |  |  |
| CREQ0                                                       | 1                                    | I/O(Z)                    | запрос шины                                                                  |  |  |
| CACK0                                                       | 1                                    | I/O(Z)                    | подтверждение запроса шины                                                   |  |  |
| CSTRB0                                                      | 1                                    | I/O(Z)                    | строб данных                                                                 |  |  |
| CRDY0                                                       | 1                                    | I/O(Z)                    | сигнал готовности данных                                                     |  |  |
| CDIR0                                                       | 1                                    | O                         | направление передачи данных                                                  |  |  |

Табл. 13-3. Выводы процессора NM6403 и их функциональное назначение (Продолжение)

| Сигнал <sup>1)</sup>                                                | Кол-                         | Тип              | Функциональное назначение                               |  |  |
|---------------------------------------------------------------------|------------------------------|------------------|---------------------------------------------------------|--|--|
|                                                                     | во                           | выво-            |                                                         |  |  |
|                                                                     |                              | да <sup>2)</sup> |                                                         |  |  |
|                                                                     |                              | Комм             | луникационный порт 1 (13 выводов)                       |  |  |
| C1D7 - C1D0                                                         | 8                            | I/O(Z)           | шина данных                                             |  |  |
| CREQ1                                                               | 1                            | I/O(Z)           | запрос шины                                             |  |  |
| CACK1                                                               | 1                            | I/O(Z)           | подтверждение запроса шины                              |  |  |
| CSTRB1                                                              | 1                            | I/O(Z)           | строб данных                                            |  |  |
| CRDY1                                                               | 1                            | I/O(Z)           | сигнал готовности данных                                |  |  |
| CDIR1                                                               | 1                            | O                | направление передачи данных                             |  |  |
|                                                                     | Общее управление (9 выводов) |                  |                                                         |  |  |
| CLK                                                                 | 1                            | I                | тактовый сигнал                                         |  |  |
| RESET                                                               | 1                            | I                | сброс                                                   |  |  |
| TIMER                                                               | 1                            | I/O(Z)           | выход таймера                                           |  |  |
| ĪNT                                                                 | 1                            | I                | внешнее прерывание                                      |  |  |
| ĪNTA                                                                | 1                            | O                | подтверждение внешнего прерывания                       |  |  |
| BOOTM                                                               | 1                            | I                | режим начальной загрузки                                |  |  |
| MVOE                                                                | 1                            | I                | разрешение выдачи данных на внешнюю шину при внутренних |  |  |
|                                                                     |                              |                  | пересылках из регистра в регистр в процессоре           |  |  |
| TEST_OUT1                                                           | 1                            | O                | тестовый вывод (используется изготовителем микросхемы)  |  |  |
| TEST_OUT2                                                           | 1                            | O                | тестовый вывод (используется изготовителем микросхемы)  |  |  |
|                                                                     |                              |                  | Питание (27 выводов)                                    |  |  |
| VSS                                                                 | 13                           | I                | общий                                                   |  |  |
| VDD                                                                 | 12                           | I                | питание (3.3 В)                                         |  |  |
| VBB 2 I напряжение смещения для толерантных выводов (3.3 В или 5 В) |                              |                  |                                                         |  |  |
|                                                                     |                              | Неи              | спользуемые выводы (18 выводов)                         |  |  |
| NC                                                                  | 18                           | _                | неиспользуемый вывод                                    |  |  |

#### Примечание:

- 1) Для выводов со знаком инверсии активным является низкий уровень сигнала;
- 2) І- входы; O выходы;O(Z) выходы с высокоимпедансным состоянием;

I/O(Z) - двунаправленные выводы;

3) Данные выводы при многопоцессорном режиме служат при необходимости доступа к общей памяти для арбитража, а при однопоцессорном режиме в качестве дополнительных разрядов адреса.

#### 13.3 Конструктивные характеристики микросхемы

Внешний вид корпуса микросхемы процессора NM6403(256-Pin BGA) можно увидеть на Рис. 13-2. Данный рисунок также содержит



сведения о габаритных, установочных и присоединительных размерах микросхемы.

Рис. 13-2. Внешний вид корпуса микросхемы процессора NM6403 (256-Pin BGA)



#### 13.4 Электрические характеристики

Данный раздел содержит сведения о электрических характеристиках микросхемы процессора NM6403. Он включает в себя следующие сведения:

- характеристики буферов ввода/вывода для каждого внешнего вывода микросхемы (см. Табл. 13-4);
- предельно допустимые электрические и температурные режимы работы микросхемы (см. Табл. 13-5);

рекомендуемые условия эксплуатации микросхемы (см. Табл. 13-6);

• электрические характеристики микросхемы (см. Табл. 13-7).

Табл. 13-4. Выводы микросхемы с указанием характеристик соответствующим им буферов ввода/вывода

| уферов ввооа/вы<br>Сигнал                          | Кол-<br>во                           | Тип<br>выво-     | Толеран-<br>тный   | Pull-<br>up | Pull-<br>down | Выход-<br>ной ток, | Шин-<br>ный |  |  |
|----------------------------------------------------|--------------------------------------|------------------|--------------------|-------------|---------------|--------------------|-------------|--|--|
|                                                    |                                      | да <sup>1)</sup> | вход <sup>2)</sup> | СР          | uo            | мА                 | выход       |  |  |
|                                                    | Интеј                                | рфейс с гл       | тобальной ш        | иной (8     | 8 вывод       | (ов)               |             |  |  |
| D63 - D0                                           | 64                                   | I/O(Z)           |                    |             |               | 4                  | +           |  |  |
| A15 - A1                                           | 15                                   | O(Z)             |                    |             |               | 8                  | +           |  |  |
| $\overline{RAS0}/\overline{CS0}$                   | 1                                    | O(Z)             |                    |             |               | 8                  |             |  |  |
| $\overline{RAS1}/\overline{CS1}$                   | 1                                    | O(Z)             |                    |             |               | 8                  |             |  |  |
| $\overline{\mathrm{CASL}}/\overline{\mathrm{WEL}}$ | 1                                    | O(Z)             |                    |             |               | 8                  |             |  |  |
| CASH/WEH                                           | 1                                    | O(Z)             |                    |             |               | 8                  |             |  |  |
| ŌE                                                 | 1                                    | O(Z)             |                    |             |               | 12                 |             |  |  |
| WE/A16                                             | 1                                    | O(Z)             |                    |             |               | 8                  | +           |  |  |
| HOLDO/A17                                          | 1                                    | O(Z)             |                    |             |               | 8                  | +           |  |  |
| HOLDI/A18                                          | 1                                    | I/O(Z)           |                    |             |               | 8                  | +           |  |  |
| RDY/A19                                            | 1                                    | I/O(Z)           |                    | +           |               | 8                  | +           |  |  |
|                                                    | Инте                                 | рфейс с л        | окальной ш         | иной (8     | 8 вывод       | ов)                |             |  |  |
| LD63 - LD0                                         | 64                                   | I/O(Z)           |                    |             |               | 4                  | +           |  |  |
| LA15 - LA1                                         | 15                                   | O(Z)             |                    |             |               | 8                  | +           |  |  |
| LRAS0/LCS0                                         | 1                                    | O(Z)             |                    |             |               | 8                  |             |  |  |
| TRAS1/TCS1                                         | 1                                    | O(Z)             |                    |             |               | 8                  |             |  |  |
| LCASL / LWEL                                       | 1                                    | O(Z)             |                    |             |               | 8                  |             |  |  |
| LCASH/LWEH                                         | 1                                    | O(Z)             |                    |             |               | 8                  |             |  |  |
| LOE                                                | 1                                    | O(Z)             |                    |             |               | 12                 |             |  |  |
| TWE/LA16                                           | 1                                    | O(Z)             |                    |             |               | 8                  | +           |  |  |
| THOLDO/LA17                                        | 1                                    | O(Z)             |                    |             |               | 8                  | +           |  |  |
| THOLDI/LA18                                        | 1                                    | I/O(Z)           |                    |             |               | 8                  | +           |  |  |
| TRDY/LA19                                          | 1                                    | I/O(Z)           |                    | +           |               | 8                  | +           |  |  |
|                                                    | Коммуникационный порт 0 (13 выводов) |                  |                    |             |               |                    |             |  |  |
| C0D7 - C0D0                                        | 8                                    | I/O(Z)           | +                  |             |               | 6                  |             |  |  |
| CREQ0                                              | 1                                    | I/O(Z)           | +                  | +           |               | 6                  |             |  |  |
| CACK0                                              | 1                                    | I/O(Z)           | +                  | +           |               | 6                  |             |  |  |
| CSTRB0                                             | 1                                    | I/O(Z)           | +                  | +           |               | 6                  |             |  |  |
| CRDY0                                              | 1                                    | I/O(Z)           | +                  | +           |               | 6                  |             |  |  |
| CDIR0                                              | 1                                    | О                |                    |             |               | 4                  |             |  |  |

Табл. 13-4. Выводы микросхемы с указанием характеристик соответствующим им буферов ввода/вывода (Продолжение)

| Сигнал               | Кол-                                 | Тип              | Толеран-           | Pull-    | Pull- | Выход-   | Шин-  |  |  |
|----------------------|--------------------------------------|------------------|--------------------|----------|-------|----------|-------|--|--|
|                      | во                                   | выво-            | тный               | up       | down  | ной ток, | ный   |  |  |
|                      |                                      | да <sup>1)</sup> | вход <sup>2)</sup> |          |       | мА       | выход |  |  |
|                      | Коммуникационный порт 1 (13 выводов) |                  |                    |          |       |          |       |  |  |
| C1D7 – C1D0          | 8                                    | I/O(Z)           | +                  |          |       | 6        |       |  |  |
| CREQ1                | 1                                    | I/O(Z)           | +                  | +        |       | 6        |       |  |  |
| CACK1                | 1                                    | I/O(Z)           | +                  | +        |       | 6        |       |  |  |
| CSTRB1               | 1                                    | I/O(Z)           | +                  | +        |       | 6        |       |  |  |
| CRDY1                | 1                                    | I/O(Z)           | +                  | +        |       | 6        |       |  |  |
| CDIR1                | 1                                    | O                |                    |          |       | 4        |       |  |  |
|                      |                                      | Общее            | управление         | (9 вывод | дов)  |          |       |  |  |
| CLK                  | 1                                    | I                |                    |          |       |          |       |  |  |
| RESET                | 1                                    | I                |                    |          |       |          |       |  |  |
| TIMER                | 1                                    | I/O(Z)           |                    |          |       | 4        |       |  |  |
| ĪNT                  | 1                                    | I                |                    |          |       |          |       |  |  |
| INTA                 | 1                                    | О                |                    |          |       | 4        |       |  |  |
| BOOTM                | 1                                    | I                |                    |          |       |          |       |  |  |
| MVOE                 | 1                                    | I                |                    |          | +     |          |       |  |  |
| TEST_OUT1            | 1                                    | О                |                    |          |       | 2        |       |  |  |
| TEST_OUT2            | 1                                    | О                |                    |          |       | 2        |       |  |  |
| Питание (27 выводов) |                                      |                  |                    |          |       |          |       |  |  |
| VSS                  | 13                                   | I                |                    |          |       |          |       |  |  |
| VDD                  | 12                                   | I                |                    |          |       |          |       |  |  |
| VBB                  | 2                                    | I                |                    |          |       |          |       |  |  |

Примечание:

*I- входы;* 

O – выходы;

O(Z) — выходы с высокоимпедансным состоянием;

I/O(Z) — двунаправленные выводы;

2) Все толерантные входы могут работать в одном из двух режимов: с входными сигналами либо в диапазоне от –0,3 до 3,6 В, либо от –0,3 до 5,3 В в зависимости от напряжения смещения для этих входов — соответственно 3,3 или 5,0 В, которое подаётся на два вывода VBB (одно и то же на оба вывода).

Табл. 13-5. Предельно допустимые электрические и температурные режимы работы

| Обозна-           | Условие / Характеристика                                         | Диапазон | значений             | Единица   |
|-------------------|------------------------------------------------------------------|----------|----------------------|-----------|
| чение             |                                                                  | не менее | не более             | измерения |
| $V_{DD}$          | Напряжение питания                                               | -0.3     | 4.6                  | В         |
| $V_{\mathrm{BB}}$ | Напряжение смещения уровня логической единицы толерантных входов | -0.3     | 6.0                  | В         |
| V <sub>IN</sub>   | Напряжение на стандартных входах                                 | -0.3     | V <sub>DD</sub> +0.3 | В         |
| V <sub>INBB</sub> | Напряжение на толерантных входах                                 | -0.3     | V <sub>BB</sub> +0.3 | В         |
| I <sub>IN</sub>   | Входной ток                                                      | -10      | 10                   | мА        |
| T <sub>STG</sub>  | Температура хранения                                             | -40      | 125                  | °C        |

Примечание:

1) Внешние воздействия, значения которых выходят за пределы указанных диапазонов, могут приводить к выходу из строя микросхемы;

2) Значения всех напряжений приведены относительно земли.

Табл. 13-6. Рекомендуемые условия эксплуатации

| Обозна-            | Параметр                                                         | Диапазон    | значений                    | Единица   |
|--------------------|------------------------------------------------------------------|-------------|-----------------------------|-----------|
| чение              |                                                                  | не менее    | не более                    | измерения |
| $V_{\mathrm{DD}}$  | Напряжение питания                                               | 3.0         | 3.6                         | В         |
| $V_{\mathrm{BB5}}$ | Напряжение 5В-смещения толерантных входов                        | 4.75        | 5.25                        | В         |
| $V_{\mathrm{BB3}}$ | Напряжение 3В-смещения толерантных входов                        | 3.15        | 3.45                        | В         |
| $V_{ m IH}$        | Напряжение высокого уровня на<br>стандартном входе <sup>3)</sup> | $0.7V_{DD}$ | V <sub>DD</sub> +0.3        | В         |
| V <sub>IHBB</sub>  | Напряжение высокого уровня на толерантном входе <sup>4)</sup>    | 2.1         | V <sub>BB</sub> +0.3        | В         |
| V <sub>IL</sub>    | Напряжение низкого уровня на<br>стандартном входе <sup>3)</sup>  | -0.3        | $0.3 \text{ V}_{\text{DD}}$ | В         |
| V <sub>ILBB</sub>  | Напряжение низкого уровня на толерантном входе <sup>4)</sup>     | -0.3        | 0.8                         | В         |
| T <sub>CASE</sub>  | Температура на поверхности корпуса                               | -40         | 85                          | °C        |

#### Примечание:

- 1) Внешние воздействия, значения которых выходят за пределы указанных диапазонов, могут приводить к сбоям в работе микросхемы;
- 2) Значения всех напряжений приведены относительно земли;
- 3) Применимо к входам и двунаправленным выводам без толерантного входа;
- 4) Применимо к двунаправленным выводам с толерантным входом.

Табл. 13-7. Электрические характеристики при  $V_{DD}$  = 3.3B± 10 %,  $V_{BB}$  = 5.0B± 5%,  $T_{CASE}$  = 0-70°C

| Обозна-<br>чение    | Характеристика                                                    | Условия<br>измерения                                          | 3                     | Еди-<br>ница |             |                |
|---------------------|-------------------------------------------------------------------|---------------------------------------------------------------|-----------------------|--------------|-------------|----------------|
|                     |                                                                   | -                                                             | не<br>менее           | номи-<br>нал | не<br>более | изме-<br>рения |
| V <sub>OH</sub>     | Напряжение высокого                                               | $I_{OH} = -1 \text{ MKA}$                                     | V <sub>DD</sub> -0.05 |              |             | В              |
|                     | уровня на любом<br>выходе <sup>1)</sup>                           |                                                               |                       |              |             |                |
| $V_{OH2}$           | Напряжение высокого уровня на 2 мА выходе <sup>2)</sup>           | $V_{DD} = 3.0 \text{ B},$<br>$I_{OH} = -2 \text{ MA}$         | 2.4                   |              |             | В              |
| $V_{\mathrm{OH4}}$  | Напряжение высокого уровня на 4 мА выходе <sup>3)</sup>           | $V_{DD} = 3.0 \text{ B},$<br>$I_{OH} = -4 \text{ MA}$         | 2.4                   |              |             | В              |
| $V_{\mathrm{OH6}}$  | Напряжение высокого уровня на 6 мА выходе <sup>4)</sup>           | $V_{DD} = 3.0 \text{ B},$<br>$I_{OH} = -6 \text{ MA}$         | 2.4                   |              |             | В              |
| $V_{\mathrm{OH8}}$  | Напряжение высокого уровня на 8 мА выходе <sup>5)</sup>           | $V_{DD} = 3.0 \text{ B},$<br>$I_{OH} = -8 \text{ MA}$         | 2.4                   |              |             | В              |
| $V_{\mathrm{OH12}}$ | Напряжение высокого уровня на 12 мА выходе <sup>6)</sup>          | $V_{DD} = 3.0 \text{ B},$<br>$I_{OH} = -12 \text{ mA}$        | 2.4                   |              |             | В              |
| $V_{OL}$            | Напряжение низкого уровня на любом выходе <sup>1)</sup>           | $V_{\rm DD} = 3.6 \text{ B},$ $I_{\rm OH} = 1 \text{ MKA}$    |                       |              | 0.05        | В              |
| $V_{OL2}$           | Напряжение низкого уровня на 2 мА выходе <sup>2)</sup>            | $V_{\rm DD} = 3.6 \text{ B},$<br>$I_{\rm OH} = 2 \text{ MA}$  |                       |              | 0.4         | В              |
| $V_{OL4}$           | Напряжение низкого уровня на 4 мА выходе <sup>3)</sup>            | $V_{\rm DD} = 3.6 \text{ B},$<br>$I_{\rm OH} = 4 \text{ MA}$  |                       |              | 0.4         | В              |
| $V_{OL6}$           | Напряжение низкого уровня на 6 мА выходе <sup>4)</sup>            | $V_{DD} = 3.6 \text{ B},$<br>$I_{OH} = 6 \text{ MA}$          |                       |              | 0.4         | В              |
| $V_{OL8}$           | Напряжение низкого уровня на 8 мА выходе <sup>5)</sup>            | $V_{DD} = 3.6 \text{ B},$<br>$I_{OH} = 8 \text{ MA}$          |                       |              | 0.4         | В              |
| $V_{\text{OL12}}$   | Напряжение низкого уровня на 12 мА выходе <sup>6)</sup>           | $V_{\rm DD} = 3.6 \text{ B},$<br>$I_{\rm OH} = 12 \text{ mA}$ |                       |              | 0.4         | В              |
| $I_{IH}$            | Ток высокого уровня на входе <sup>7)</sup>                        | $V_{IN} = V_{DD}$                                             | -10                   |              | 10          | мкА            |
| $I_{IHPD}$          | Ток высокого уровня на входе с pull-down резистором <sup>8)</sup> | $V_{IN} = V_{DD}$                                             | 10                    |              | 200         | мкА            |
| $I_{IH5}$           | Ток высокого уровня на толерантном входе <sup>9)</sup>            | $V_{IN} = 5V,$<br>$V_{BB} = 5V$                               | -10                   |              | 10          | мкА            |
| $I_{IL}$            | Ток низкого уровня на входе <sup>10)</sup>                        | $V_{IN} = V_{SS}$                                             | -10                   |              | 10          | мкА            |
| $I_{\rm ILPU}$      | Ток низкого уровня на входе с pull-up резистором 11)              | $V_{IN} = V_{SS}$                                             | -200                  |              | -10         | мкА            |

Табл. 13-7. Электрические характеристики при  $V_{DD}$  = 3.3B± 10 %,  $V_{BB}$  = 5.0B± 5%,  $T_{CASE}$  = 0-70°C (Продолжение)

| Обозна-<br>чение | Характеристика                                                | Условия<br>измерения                                                                  | Значения    |              |             | Еди-<br>ница   |
|------------------|---------------------------------------------------------------|---------------------------------------------------------------------------------------|-------------|--------------|-------------|----------------|
|                  |                                                               | -                                                                                     | не<br>менее | номи-<br>нал | не<br>более | изме-<br>рения |
| I <sub>OZ</sub>  | Ток утечки выхода, находящегося в высокоимпедансном состоянии | V <sub>OUT</sub> = V <sub>SS</sub><br>или V <sub>DD</sub>                             | -10         |              | 10          | мкА            |
| $I_{DD}$         | Ток потребления динамический                                  | $T_{CASE} = 25^{\circ}C, V_{DD} = 3.6 \text{ B, } f_{CLK} = 40\text{M}\Gamma\text{H}$ |             |              | 300         | мА             |
| $I_{DDI}$        | Ток потребления статический                                   | $T_{CASE}$ = 25°C, $V_{DD}$ = 3.6 B, $f_{CLK}$ =40M $\Gamma$ II                       |             |              | 95          | мА             |
| I <sub>DDI</sub> | Ток потребления<br>статический                                | $T_{CASE} = 25^{\circ}C, V_{DD} = 3.6 B, f_{CLK} = 0 M\Gamma \mu$                     |             |              | 60          | мА             |
| $R_{PU}$         | Сопротивление pull-up                                         |                                                                                       |             | 100          |             | КОм            |
| $R_{PD}$         | Сопротивление pull-down                                       |                                                                                       |             | 100          |             | КОм            |
| $C_{IN}$         | Емкость входа                                                 |                                                                                       |             |              | 10          | пФ             |

#### Примечание:

- 1) Применимо ко всем выходам и двунаправленным выводам;
- 2) Применимо к 2mA выходам;
- 3) Применимо к 4mA выходам и двунаправленным выводам;
- 4) Применимо к 6mA двунаправленным выводам;
- 5) Применимо к 8mA выходам и двунаправленным выводам;
- 6) Применимо к 12mA выходам;
- 7) Применимо ко всем входам, за исключением MVOE, и нетолерантным двунаправленным выводам;
- 8) Применимо ко входу с pull-down резистором MVOE;
- 9) Применимо ко всем толерантным двунаправленным выводам;
- 10) Применимо ко всем входам и двунаправленным выводам без pull-up резистора;
- 11) Применимо ко всем двунаправленным выводам с pull-up резистором;
- $(12) f_{CLK}$  тактовая частота работы процессора;
- 13)  $V_{SS}$  напряжение на выводах земли.

#### 13.5 Временные характеристики

В данном разделе приведены временные диаграммы и временные параметры для сигналов процессора NM6403. Временные диаграммы представлены на Рис. 13-3 - Рис. 13-21, причём к



каждому рисунку прилагается таблица (см. Табл. 13-8 - Табл. 13-18) с соответствующими временными характеристиками. Эти характеристики получены при моделировании процессора с учётом реальной топологии для следующих условий:  $V_{DD}$ =3.0 B,  $T_{CASE}$ =85°C,  $C_{Hazp.}$ =75  $n\Phi$ .

Рис. 13-3. Временная диаграмма тактового сигнала CLK



Табл. 13-8. Временные параметры для тактового сигнала CLK

| Номер | Обозначение          | Функциональное описание                            | Временной параметр<br>нс |          |
|-------|----------------------|----------------------------------------------------|--------------------------|----------|
|       |                      |                                                    | не менее                 | не более |
| 1.    | t <sub>f(CLK)</sub>  | Длительность заднего фронта <i>CLK</i>             |                          | 5        |
| 2.    | t <sub>w(CLKL)</sub> | Длительность импульса низкого<br>уровня <i>CLK</i> | 12.5                     |          |
| 3.    | $t_{r(CLK)}$         | Длительность переднего фронта<br><i>CLK</i>        |                          | 5        |
| 4.    | t <sub>w(CLKH)</sub> | Длительность импульса высокого уровня <i>CLK</i>   | 12.5                     |          |
| 5.    | t <sub>c(CLK)</sub>  | Период <i>CLK</i>                                  | 25                       |          |

Рис. 13-4. Временная диаграмма системного сброса



#### Примечание:

- 1) Обозначение (L)D относится к шинам D(63-0) и LD(63-0);
- 2) Обозначение A относится  $\kappa$  адресной шине A(15-1);
- 3) Имеются в виду сигналы  $\overline{RAS0}$ ,  $\overline{RAS1}$ ,  $\overline{CASL}$ ,  $\overline{CASH}$ ,  $\overline{WE}$ ,  $\overline{OE}$ ,  $\overline{(L)RDY}$  uTIMER;
- 4) Обозначение LA относится  $\kappa$  адресной шине LA(15-1);
- 5) Имеются в виду сигналы  $\overline{LRAS0}$ ,  $\overline{LRAS1}$ ,  $\overline{LCASL}$ ,  $\overline{LCASH}$ ;
- 6) Имеются в виду сигналы  $\overline{LOE}$  и  $\overline{(L)HOLDO}$ ;
- 7) Имеется в виду шина данных коммуникационного порта 0-C0D(7-0);

8) Подразумеваются сигналы управления коммуникационных портов 0 и 1:  $\overline{CREQ1}$ ,  $\overline{CACK0}$ ,  $\overline{CSTRB0}$  и  $\overline{CRDY1}$ ; 9) Имеются в виду шина данных коммуникационного порта 1-C1D(7-0) и сигналы управления коммуникационных портов 0 и 1:  $\overline{CREQ0}$ ,  $\overline{CACK1}$ ,  $\overline{CSTRB1}$  и  $\overline{CRDY0}$ .

Табл. 13-9. Временные параметры для системного сброса

| Номер | Обозна-<br>чение                 | Функциональное описание                                                                                           | _           | енной<br>етр, нс |
|-------|----------------------------------|-------------------------------------------------------------------------------------------------------------------|-------------|------------------|
|       |                                  |                                                                                                                   | не<br>менее | не<br>более      |
| 1.    | t <sub>su(RESET)</sub>           | Время предустанова сигнала $\overline{RESET}$ относительно положительного фронта тактового сигнала $CLK$          | 12          |                  |
| 2.    | t <sub>dis(CKF-DZ)</sub>         | Задержка перехода шин $(L)D$ в высокоимпедансное состояние относительно отрицательного фронта $CLK$               |             | 9                |
| 3.    | t <sub>dis(CKF-AZ)</sub>         | Задержка перехода шины $A$ в высокоимпедансное состояние относительно отрицательного фронта $CLK$                 |             | 12               |
| 4.    | t <sub>dis(CKF-CONZ)</sub>       | Задержка перехода сигналов управления в высокоимпедансное состояние относительно отрицательного фронта <i>CLK</i> |             | 12               |
| 5.    | t <sub>dis(CKR-</sub><br>HOLDIZ) | $\frac{3}{(L)HOLDI}$ в высокоимпедансное состояние относительно положительного фронта $CLK$                       |             | 15.5             |
| 6.    | t <sub>d(CKF-LAL)</sub>          | Задержка выдачи низкого уровня на шине $LA$ относительно отрицательного фронта $CLK$                              |             | 13               |
| 7.    | t <sub>d(CKF-</sub> CONH1)       | Задержка выдачи высокого уровня на сигналах управления относительно отрицательного фронта <i>CLK</i>              |             | 12.5             |
| 8.    | t <sub>d(CKF-</sub> CONH2)       | Задержка выдачи высокого уровня на сигналах управления относительно отрицательного фронта <i>CLK</i>              |             | 12               |

Табл. 13-9. Временные параметры для системного сброса (Продолжение)

| Номер | Обозна-<br>чение            | Функциональное описание                                                                                                                                         | -           | Временной<br>араметр, нс |  |
|-------|-----------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------|--------------------------|--|
|       |                             |                                                                                                                                                                 | не<br>менее | не<br>более              |  |
| 9.    | t <sub>d(CKF-LWEL)</sub>    | Задержка выдачи низкого уровня сигнала $\overline{LWE}$ относительно отрицательного фронта $CLK$                                                                |             | 13                       |  |
| 10.   | t <sub>d(CKR-</sub> INTAL)  | Задержка выдачи низкого уровня сигнала <i>INTA</i> относительно положительного фронта <i>CLK</i>                                                                |             | 18.5                     |  |
| 11.   | $t_{dis(RESETF-ASZ)}$       | Задержка перехода сигналов с асинхронным сбросом в высокоимпедансное состояние относительно отрицательного фронта <i>RESET</i>                                  |             | 5                        |  |
| 12.   | t <sub>d(CKR</sub> -CDIR0L) | Задержка выдачи низкого уровня сигнала $\overline{CDIR0}$ относительно положительного фронта $CLK$                                                              |             | 14                       |  |
| 13.   | t <sub>d(CKF</sub> -CDIR1H) | Задержка выдачи высокого уровня сигнала $\overline{CDIR1}$ относительно отрицательного фронта $CLK$                                                             |             | 16                       |  |
| 14.   | t <sub>d(RESETR-</sub>      | Задержка перехода шины $C0D(7-0)$ из высокоимпедансного состояния в режим выдачи относительно положительного фронта $\overline{RESET}$                          |             | 4.5                      |  |
| 15.   | t <sub>d(RESETR</sub> -ASH) | Задержка перехода сигналов с асинхронным сбросом из высокоимпедансного состояния в режим выдачи высокого уровня относительно положительного фронта <i>RESET</i> |             | 5                        |  |



#### Примечание:

Инициализация процессора NM6403 после системного сброса может производиться в зависимости от уровня сигнала на входе ВООТМ двумя способами:

Если на входе BOOTM низкий уровень, то инициализация происходит по внешнему прерыванию (отрицательный импульс на входе  $\overline{INT}$ ). Данное прерывание не будет отработано, но начнёт выбираться первая команда по адресу C0000000 hex. Индикацией того, что инициализация закончилась, будет наличие высокого уровня на выходе  $\overline{INTA}$ . После этого события процессор сможет нормально отслеживать внешние прерывания, а состояние входа BOOTM не будет иметь значение;

Если на входе ВООТМ высокий уровень, то инициализация происходит через коммуникационный порт 1, по которому производится приём пакета данных (см. раздел 12.1). По окончании инициализации (момент времени, когда разрешается запрос на запись последнего принятого слова в память в режиме ПДП) на выходе  $\overline{INTA}$  будет высокий уровень. После данного события процессор сможет нормально отслеживать внешние прерывания, а состояние входа ВООТМ не будет иметь значение. До этого на входе  $\overline{INT}$  необходимо поддерживать высокий уровень во избежании неоднозначной работы микросхемы.

Табл. 13-10. Временные параметры при инициализации процессора NM6403

| Номер | Обозначение                | Функциональное описание                                                                                | Временной<br>параметр, нс |             |
|-------|----------------------------|--------------------------------------------------------------------------------------------------------|---------------------------|-------------|
|       |                            |                                                                                                        | не<br>менее               | не<br>более |
| 1.    | t <sub>su(INT)</sub>       | Время предустанова сигнала $\overline{INT}$ относительно отрицательного фронта тактового сигнала $CLK$ | 15                        |             |
| 2.    | t <sub>h(INT)</sub>        | Время удержания сигнала <i>INT</i> относительно отрицательного фронта <i>CLK</i>                       | 10                        |             |
| 3.    | t <sub>d(CKF-INTAH)</sub>  | Задержка выдачи высокого уровня на выходе $\overline{INTA}$ относительно отрицательного фронта $CLK$   |                           | 16.5        |
| 4.    | t <sub>d(CKF-BOOTMX)</sub> | Время удержания сигнала <i>ВООТМ</i> относительно отрицательного фронта <i>CLK</i>                     |                           | 10          |



Примечание:

Вход внешнего прерывания  $\overline{INT}$  может стать активным (низкий уровень) только тогда, когда на выходе  $\overline{INTA}$  высокий уровень, в противном случае прерывание может быть проигнорировано. Низкий уровень на выходе  $\overline{INTA}$  означает, что ещё не обработалось текущее внешнее прерывание. Изменение на данном выводе уровня с низкого на высокий произойдёт, если выполнились следующие два условия: на входе  $\overline{INT}$  высокий уровень и прошёл запрос на выборку первой команды программы обработки внешнего прерывания.

Табл. 13-11. Временные параметры при отработке внешнего прерывания

| Номер | Обозначение               | Функциональное описание                                                                                | Временной<br>параметр, нс |             |
|-------|---------------------------|--------------------------------------------------------------------------------------------------------|---------------------------|-------------|
|       |                           |                                                                                                        | не<br>менее               | не<br>более |
| 1.    | $t_{su(INT)}$             | Время предустанова сигнала $\overline{INT}$ относительно отрицательного фронта тактового сигнала $CLK$ | 15                        |             |
| 2.    | t <sub>h(INT)</sub>       | Время удержания сигнала <i>INT</i> относительно отрицательного фронта <i>CLK</i>                       | 10                        |             |
| 3.    | t <sub>d(CKF-INTAL)</sub> | Задержка выдачи низкого уровня на выходе $\overline{INTA}$ относительно отрицательного фронта $CLK$    |                           | 18.5        |
| 4.    | t <sub>d(CKF-INTAH)</sub> | Задержка выдачи высокого уровня на выходе $\overline{INTA}$ относительно отрицательного фронта $CLK$   |                           | 16.5        |
| 5.    | t <sub>w(INTAL)</sub>     | Длительность импульса низкого уровня на выходе $\overline{INTA}$                                       | 2P-2                      |             |

**Примечание:** *P - период тактового сигнала СLK*.

Рис. 13-7. Временная диаграмма работы вывода TIMER



Примечание:

Вывод ТІМЕК после системного сброса переходит в режим приёма. Уровень напряжения на нём при инициализации по внешнему прерыванию задаёт, какой тип памяти используется в банке памяти 1 глобальной шины, откуда будет выбираться первая команда: если низкий - то статическая, если высокий - динамическая. После первой записи в GMICR (регистр управления глобальным интерфейсом) данный вывод может использоваться в качестве программно управляемого выхода. Запись соответствующёй информации в 29 - 26 разряды регистра PSWR (регистр слова состояния процессора) приведёт к выдаче на нём либо высокого, либо низкого уровня, либо периодического сигнала, параметры которого определяются работой таймера 0 или 1. Имеется также возможность перевода этого вывода обратно в высокоимпедансное состояние

Табл. 13-12. Временные параметры работы вывода TIMER

| Но-<br>мер | Обозначение                   | Функциональное описание                                                                                                                            | Временной<br>параметр, нс |          |
|------------|-------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------|----------|
| •          |                               |                                                                                                                                                    | не менее                  | не более |
| 1.         | t <sub>d(CKF-TIMERZH)</sub>   | Задержка перехода вывода <i>TIMER</i> из высокоимпедансного состояния в режим выдачи высокого уровня относительно                                  |                           | 17       |
|            |                               | отрицательного фронта <i>CLK</i>                                                                                                                   |                           |          |
| 2.         | t <sub>dis(CKF-TIMERLZ)</sub> | Задержка перехода вывода <i>TIMER</i> из режима выдачи низкого уровня в высокоимпедансное состояние относительно отрицательного фронта <i>CLK</i>  |                           | 9        |
| 3.         | t <sub>d(CKF-TIMERZL)</sub>   | Задержка перехода вывода <i>TIMER</i> из высокоимпедансного состояния в режим выдачи низкого уровня относительно отрицательного фронта <i>CLK</i>  |                           | 16       |
| 4.         | t <sub>dis(CKF-TIMERHZ)</sub> | Задержка перехода вывода <i>TIMER</i> из режима выдачи высокого уровня в высокоимпедансное состояние относительно отрицательного фронта <i>CLK</i> |                           | 9        |
| 5.         | t <sub>d</sub> (CKR-TIMERHL)  | Задержка перехода вывода <i>TIMER</i> с выдачи высокого уровня на выдачу низкого относительно положительного фронта <i>CLK</i>                     |                           | 13.5     |
| 6.         | t <sub>d(CKR-TIMERLH)</sub>   | Задержка перехода вывода <i>TIMER</i> с выдачи низкого уровня на выдачу высокого относительно положительного фронта <i>CLK</i>                     |                           | 15       |

Puc. 13-8. Временные диаграммы передачи байта через коммуникационный порт



Табл. 13-13. Временные параметры коммуникационного порта при передаче байта данных

| Но-<br>мер | Обозна-<br>чение       | Функциональное описание                                  | Временной параметр,<br>нс |          |
|------------|------------------------|----------------------------------------------------------|---------------------------|----------|
| -          |                        |                                                          | не менее                  | не более |
| 1.         | t <sub>su(CD)W</sub>   | Задержка выдачи среза <i>CSTRB</i> после                 | 2                         |          |
|            |                        | выдачи байта данных (передатчик)                         |                           |          |
| 2.         | $t_{d(RL-SH)W}$        | Задержка выдачи фронта $\overline{\mathit{CSTRB}}$ после | 0                         | 20       |
|            |                        | приема среза $\overline{CRDY}$ (передатчик)              |                           |          |
| 3.         | t <sub>h(CD)W</sub>    | Время удержания данных после приема                      | 2                         |          |
|            |                        | среза $\overline{CRDY}$ (передатчик)                     |                           |          |
| 4.         | t <sub>d(RH-SL)W</sub> | Задержка выдачи среза <i>CSTRB</i> после                 | 0                         | 18       |
|            |                        | приема фронта $\overline{CRDY}$ (передатчик)             |                           |          |
| 5.         | $t_{ m BYTE}$          | Период передачи байтов                                   |                           | 71       |
| 6.         | $t_{d(SL-RL)R}$        | Задержка выдачи среза $\overline{CRDY}$ после            | 0                         | 18       |
|            |                        | приема среза $\overline{CSTRB}$ (приемник)               |                           |          |
| 7.         | t <sub>su(CD)R</sub>   | Время предустанова данных перед                          | 0                         |          |
|            |                        | приемом среза $\overline{CSTRB}$ (приемник)              |                           |          |
| 8.         | t <sub>h(CD)R</sub>    | Время удержания данных после выдачи                      | 2                         |          |
|            |                        | среза <i>CRDY</i> (приемник)                             |                           |          |
| 9.         | t <sub>d(SH-RH)R</sub> | Задержка выдачи фронта $\overline{CRDY}$ после           | 0                         | 15       |
|            |                        | приема фронта $\overline{CSTRB}$ (приемник)              |                           |          |

Табл. 13-14. Временные параметры коммуникационного порта при передаче 32-разрядного слова данных

| Но-<br>мер | Обозна-<br>чение       | Функциональное описание                                                                                                                         | Временной параметр,<br>нс |          |  |
|------------|------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------|----------|--|
|            |                        |                                                                                                                                                 | не менее                  | не более |  |
| 1.         | $t_{ m WORD}$          | Период передачи 32-разрядных слов                                                                                                               | 2P                        | 2.5P+284 |  |
| 2.         | t <sub>d(RL-SL)W</sub> | Задержка выдачи фронта $\overline{CSTRB}$ первого байта нового слова после получения среза $\overline{CRDY}$ последнего байта предыдущего слова | 1.5P                      | 2.5P+20  |  |

**Примечание:** *P - период тактового сигнала СLK*.

Puc. 13-9. Временные диаграммы передачи 32-разрядного слова через коммуникационный порт



Puc. 13-10. Временные диаграммы перехода коммуникационного порта из режима приема в режим передачи



Табл. 13-15. Временные параметры коммуникационного порта при переходе из режима приема в режим передачи

| Но-<br>мер | Обозна-<br>чение          | -                                                                                                                        | -           | Временной<br>параметр, нс |  |
|------------|---------------------------|--------------------------------------------------------------------------------------------------------------------------|-------------|---------------------------|--|
|            |                           |                                                                                                                          | не<br>менее | не<br>более               |  |
| 1.         | t <sub>d(AL-SO)T</sub>    | Задержка перехода $\overline{CSTRB}$ из высокоимпедансного состояния в пассивное после получения среза $\overline{CACK}$ | 0.5P        | 1.5P+10                   |  |
| 2.         | t <sub>d(AL-RQH)T</sub>   | Задержка выдачи фронта $\overline{CREQ}$ после получения среза $\overline{CACK}$                                         | P           | 2P+13.5                   |  |
| 3.         | t <sub>d(RQH-RQI)</sub> T | Задержка перехода $\overline{CREQ}$ из пассивного состояния в высокоимпедансное после выдачи фронта $\overline{CREQ}$    | 0.5P        | 0.5P+9                    |  |
| 4.         | t <sub>d(RQH-AO)</sub> T  | Задержка перехода $\overline{CACK}$ в высокоимпедансное состояние после выдачи фронта $\overline{CREQ}$                  | 0.5P        | 0.5P+9                    |  |
| 4.1        | t <sub>d(RQH-DO)</sub> T  | Задержка выхода шины данных из высокоимпедансного состояния после выдачи фронта $\overline{CREQ}$                        | 0.5P        | 0.5P+8                    |  |
| 4.2        | t <sub>d(RQH-RI)</sub> T  | Задержка перехода $\overline{CRDY}$ из пассивного состояния в высокоимпедансное после выдачи фронта $\overline{CREQ}$    | 0.5P        | 0.5P+9                    |  |
| 5.         | t <sub>d(RQH-SL)T</sub>   | Задержка выдачи среза $\overline{CSTRB}$ после выдачи фронта $\overline{CREQ}$                                           | 1.5P        | 1.5P+20                   |  |
| 6.         | t <sub>d(RL-SL)T</sub>    | Задержка выдачи среза $\overline{CSTRB}$ после выдачи среза $\overline{CRDY}$                                            | 3.5P        | 5.5P+20                   |  |
| 7.         | t <sub>d(RQH-DL)T</sub>   | Задержка переключения выхода $\overline{CDIR}$ с высокого уровня на низкий после выдачи фронта $\overline{CREQ}$         | 0.5P        | 0.5P+<br>14.5             |  |

**Примечание:** P - nepuod maктового сигнала <math>CLK.

Puc. 13-11. Временные диаграммы перехода коммуникационного порта из режима передачи в режим приема



Табл. 13-16. Временные параметры коммуникационного порта при переходе из режима передачи в режим приема

| Но-<br>мер | Обозна-<br>чение         | Функциональное описание                                                                                                   | 1 -         | Временной<br>параметр, нс |  |
|------------|--------------------------|---------------------------------------------------------------------------------------------------------------------------|-------------|---------------------------|--|
|            |                          |                                                                                                                           | не<br>менее | не<br>более               |  |
| 1.         | $t_{d(RQL-AL)T}$         | Задержка выдачи среза $\overline{CACK}$ после приема среза $\overline{CREQ}$                                              | P           | 2P+16                     |  |
| 2.         | t <sub>d(RL-AL)T</sub>   | Задержка выдачи среза $\overline{CACK}$ после приема среза $\overline{CRDY}$                                              | P           | 2P+16                     |  |
| 3.         | t <sub>d(AL-CD)I</sub>   | Задержка перехода шины данных в высокоимпедансное состояние после выдачи среза $\overline{CACK}$                          | 0.5P        | 0.5P+7.5                  |  |
| 4.         | t <sub>d(AL-RO)T</sub>   | Задержка перехода $\overline{CRDY}$ из высокоимпедансного состояния в пассивное после выдачи среза $\overline{CACK}$      | 0.5P        | 0.5P+8                    |  |
| 5.         | t <sub>d(RQH-RQO)T</sub> | Задержка перехода $\overline{CREQ}$ из высокоимпедансного состояния в пассивное после получения фронта $\overline{CREQ}$  |             | 18                        |  |
| 6.         | t <sub>d(RQH-AI)T</sub>  | Задержка перехода $\overline{CACK}$ в высокоимпедансное после получения фронта $\overline{CREQ}$                          |             | 18                        |  |
| 7.         | t <sub>d(RQH-SI)T</sub>  | Задержка перехода $\overline{CSTRB}$ из пассивного состояния в высокоимпедансное после получения фронта $\overline{CREQ}$ |             | 9                         |  |
| 8.         | t <sub>d(RQH-RQL)T</sub> | Задержка перехода $\overline{CREQ}$ в активное состояние после получения фронта $\overline{CREQ}$                         | P           | 2P+15.5                   |  |
| 9.         | t <sub>d(RQH-DH)T</sub>  | Задержка переключения выхода $\overline{CDIR}$ с низкого уровня на высокий после получения фронта $\overline{CREQ}$       |             | 13.5                      |  |

**Примечание:** *P - период тактового сигнала СLK*.



#### Примечание:

- 1) Имеется в виду либо сигнал  $\overline{(L)RAS0}$  или  $\overline{(L)RAS1}$  при работе с динамической памятью, либо  $\overline{(L)CS0}$  или  $\overline{(L)CS1}$  при работе со статической памятью;
- 2) Имеются в виду сигналы (L)CASH и (L)CASL при работе с динамической памятью, в случае обращения к статической памяти см. n.3.;
- 3) Имеются в виду сигналы  $\overline{(L)WEH}$  и  $\overline{(L)WEL}$  при работе со статической памятью;
- 4) Имеется в виду сигнал  $\overline{(L)WE}$  при работе с динамической памятью, в случае обращения к статической памяти см. n.5; 5) Обозначение L(A) относится к адресной шине LA(15-1) или A(15-1), а также к тем сигналам, которые в данный момент выступают в роли адресных: (L)A16 вместо  $\overline{(L)WE}$ , (L)A17 вместо  $\overline{(L)HOLDO}$ , (L)A18 вместо  $\overline{(L)HOLDI}$ , (L)A19 вместо  $\overline{(L)RDY}$ ;
- 6) Обозначение (L)D относится к шинам LD(63-0) и D(63-0); В данном случае  $\overline{(L)RDY}$  используется в качестве внешнего сигнала готовности для формирования дополнительных циклов ожидания.



Рис. 13-13. Временная диаграмма цикла записи в память

### Примечание:

- 1) Имеется в виду либо сигнал  $\overline{(L)RAS0}$  или  $\overline{(L)RAS1}$  при работе с динамической памятью, либо  $\overline{(L)CS0}$  или  $\overline{(L)CS1}$  при работе со статической памятью;
- 2) Имеются в виду либо сигналы  $\overline{(L)CASH}$  и  $\overline{(L)CASL}$  при работе с динамической памятью, либо сигналы  $\overline{(L)WEH}$  и  $\overline{(L)WEL}$  при работе со статической памятью;
- 3) Имеется в виду сигнал  $\overline{(L)WE}$  при работе с динамической памятью, в случае обращения к статической памяти см. п.5; 4) Обозначение (L)A относится к адресной шине LA(15-1) или A(15-1), а также к тем сигналам, которые в данный момент выступают в роли адресных: (L)A16 вместо  $\overline{(L)WE}$ , (L)A17 вместо  $\overline{(L)HOLDO}$ , (L)A18 вместо  $\overline{(L)HOLDO}$ , (L)A19 вместо  $\overline{(L)RDY}$ ;
- 5) Обозначение (L)D относится к шинам LD(63-0) и D(63-0);
- 6) В данном случае  $\overline{(L)RDY}$  используется в качестве внешнего сигнала готовности для формирования дополнительных циклов ожидания.





## Примечание:

- 1) Имеется в виду либо сигнал  $\overline{(L)RAS0}$  или  $\overline{(L)RAS1}$  при работе с динамической памятью, либо  $\overline{(L)CS0}$  или  $\overline{(L)CS1}$  при работе со статической памятью;
- 2) Имеются в виду либо сигналы (L)CASH и (L)CASL при работе с динамической памятью, либо сигналы (L)WEH и (L)WEL при работе со статической памятью;
- 3) Имеется в виду сигнал  $\overline{(L)WE}$  при работе с динамической памятью, в случае обращения к статической памяти см. п.4; 4) Обозначение (L)A относится к адресной шине LA(15-1) или A(15-1), а также к тем сигналам, которые в данный момент выступают в роли адресных: (L)A16 вместо  $\overline{(L)WE}$ , (L)A17 вместо  $\overline{(L)HOLDO}$ , (L)A18 вместо  $\overline{(L)HOLDI}$ , (L)A19 вместо  $\overline{(L)RDY}$ ;
- 5) Обозначение (L)D относится к шинам LD(63-0) и D(63-0);
- 6) В данном случае  $\overline{(L)RDY}$  используется в качестве внешнего сигнала готовности для формирования дополнительных циклов ожидания.

Рис. 13-15. Временная диаграмма регенерации і-го банка динамической памяти



Примечание:

\*) Имеется в виду сигнал  $\overline{(L)RAS0}$  или  $\overline{(L)RAS1}$  при работе с динамической памятью, при работе со статической памятью сигналы  $\overline{(L)CS0}$  или  $\overline{(L)CS1}$  остаются пассивными.

Табл. 13-17. Временные параметры сигналов глобального (локального) интерфейса при работе с внешней памятью

| Но-<br>мер | Обозна-<br>чение          | Функциональное описание                                                                                                                                                                       | Време<br>параме |             |
|------------|---------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------|-------------|
|            |                           |                                                                                                                                                                                               | не<br>менее     | не<br>более |
| 1.         | t <sub>d(CKR-CASHL)</sub> | Задержка перехода выводов $\overline{(L)CASH}/\overline{(L)WEH}$ и $\overline{(L)CASL}/\overline{(L)WEL}$ с выдачи высокого уровня на выдачу низкого относительно положительного фронта $CLK$ |                 | 9.5         |
| 2.         | t <sub>d(CKF-CASLH)</sub> | Задержка перехода выводов $\overline{(L)CASH}/\overline{(L)WEH}$ и $\overline{(L)CASL}/\overline{(L)WEL}$ с выдачи низкого уровня на выдачу высокого относительно отрицательного фронта $CLK$ |                 | 11.5        |
| 3.         | t <sub>d(CKF-OEHL)</sub>  | Задержка перехода вывода $\overline{(L)OE}$ с выдачи высокого уровня на выдачу низкого относительно отрицательного фронта $CLK$                                                               |                 | 13.5        |
| 4.         | t <sub>d(CKF-OELH)</sub>  | Задержка перехода вывода $\overline{(L)OE}$ с выдачи низкого уровня на выдачу высокого относительно отрицательного фронта $CLK$                                                               |                 | 13          |
| 5.         | t <sub>d(CKF-A)</sub>     | Задержка переключения шины адреса относительно отрицательного фронта <i>CLK</i>                                                                                                               |                 | 12.5        |
| 6.         | t <sub>su(D)</sub>        | Время предустанова данных относительно отрицательного фронта тактового сигнала <i>CLK</i>                                                                                                     | 5               |             |

Табл. 13-17. Временные параметры сигналов глобального (локального) интерфейса при работе с внешней памятью (Продолжение)

| Но-<br>мер | Обозна-<br>чение          | Функциональное описание                                                                                                                                                                       | Временной<br>параметр, нс |       |  |  |  |
|------------|---------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------|-------|--|--|--|
| Wop        | lonvio                    |                                                                                                                                                                                               | не                        | не    |  |  |  |
|            |                           |                                                                                                                                                                                               | менее                     | более |  |  |  |
| 7.         | $t_{h(D)}$                | Время удержания данных относительно отрицательного фронта <i>CLK</i>                                                                                                                          | 2                         |       |  |  |  |
| 8.         | $t_{su(RDY)}$             | Время предустанова сигнала $\overline{(L)RDY}$ относительно отрицательного фронта тактового сигнала $CLK$                                                                                     | 15                        |       |  |  |  |
| 9.         | t <sub>h(RDY)</sub>       | Время удержания сигнала $\overline{(L)RDY}$ относительно отрицательного фронта $CLK$                                                                                                          | 10                        |       |  |  |  |
| 10.        | t <sub>d(CKF-WEHL)</sub>  | Задержка перехода вывода $\overline{(L)WE}$ с выдачи высокого уровня на выдачу низкого относительно отрицательного фронта $CLK$                                                               |                           | 12    |  |  |  |
| 11.        | t <sub>d(CKF-WELH)</sub>  | Задержка перехода вывода $\overline{(L)WE}$ с выдачи низкого уровня на выдачу высокого относительно отрицательного фронта $CLK$                                                               |                           | 13    |  |  |  |
| 12.        | t <sub>d(CKF-ZD)</sub>    | Задержка перехода шины данных из высокоимпедансного состояния в режим выдачи относительно отрицательного фронта <i>CLK</i>                                                                    |                           | 18    |  |  |  |
| 13.        | t <sub>d(CKF-D)</sub>     | Задержка переключения шины данных относительно отрицательного фронта <i>CLK</i>                                                                                                               |                           | 18    |  |  |  |
| 14.        | t <sub>dis(CKF-DZ)</sub>  | Задержка перехода шины данных из режима выдачи в высокоимпедансное состояние относительно отрицательного фронта <i>CLK</i>                                                                    |                           | 9     |  |  |  |
| 15.        | t <sub>d(CKR-RASHL)</sub> | Задержка перехода выводов $\overline{(L)RAS0}/\overline{(L)CS0}$ и $\overline{(L)RAS1}/\overline{(L)CS1}$ с выдачи высокого уровня на выдачу низкого относительно положительного фронта $CLK$ |                           | 10    |  |  |  |
| 16.        | t <sub>d(CKF-RASLH)</sub> | Задержка перехода выводов $\overline{(L)RAS0}/\overline{(L)CS0}$ и $\overline{(L)RAS1}/\overline{(L)CS1}$ с выдачи низкого уровня на выдачу высокого относительно отрицательного фронта $CLK$ |                           | 11.5  |  |  |  |

Puc. 13-16. Временная диаграмма получения контроля над шиной в режиме работы с общей памятью 00



Рис. 13-17. Временная диаграмма получения контроля над банком 1 в режиме работы с общей памятью 01



Puc. 13-18. Временная диаграмма получения контроля над банком 1 в режиме работы с общей памятью 10



Рис. 13-19. Временная диаграмма передачи контроля над шиной в режиме работы с общей памятью 00







Рис. 13-21. Временная диаграмма передачи контроля над банком 0 в режиме работы с общей памятью 10



Табл. 13-18. Временные параметры сигналов глобального (локального) интерфейса при работе с общей памятью

| Но-<br>мер | Обозначение                 | Функциональное описание                                                                                                                                                                                           | _           | енной<br>етр, нс |
|------------|-----------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------|------------------|
|            |                             |                                                                                                                                                                                                                   | не<br>менее | не<br>более      |
| 1.         | t <sub>d(CKF-HOLDOL)</sub>  | Задержка перехода вывода $\overline{(L)HOLDO}$ с выдачи высокого уровня на выдачу низкого относительно отрицательного фронта $CLK$                                                                                |             | 12               |
| 2.         | t <sub>d(CKF-HOLDOH)</sub>  | Задержка перехода вывода $\overline{(L)HOLDO}$ с выдачи низкого уровня на выдачу высокого относительно отрицательного фронта $CLK$                                                                                |             | 12.5             |
| 3.         | t <sub>su(RDY-CKR)</sub>    | Время предустанова сигнала $\overline{(L)RDY}$ относительно положительного фронта тактового сигнала $CLK$                                                                                                         | 15          |                  |
| 4.         | t <sub>h(CKR-RDY)</sub>     | Время удержания сигнала $\overline{(L)RDY}$ относительно положительного фронта $CLK$                                                                                                                              | 10          |                  |
| 5.         | t <sub>su(RDY-CKF)</sub>    | Время предустанова сигнала $\overline{(L)RDY}$ относительно отрицательного фронта тактового сигнала $CLK$                                                                                                         | 15          |                  |
| 6.         | t <sub>h(CKF-RDY)</sub>     | Время удержания сигнала $\overline{(L)RDY}$ относительно отрицательного фронта $CLK$                                                                                                                              | 10          |                  |
| 7.         | tdis(CKR-RASZH)             | Задержка перехода выводов $\overline{(L)RAS0/(L)CS0}$ и $\overline{(L)RAS1/(L)CS1}$ из высокоимпедансного состояния в режим выдачи высокого уровня относительно положительного фронта $CLK$                       |             | 13               |
| 8.         | t <sub>dis(CKR-CASZH)</sub> | Задержка перехода выводов $\overline{(L)CASH}/\overline{(L)WEH}$ и $\overline{(L)CASL}/\overline{(L)WEL}$ из высокоимпедансного состояния в режим выдачи высокого уровня относительно положительного фронта $CLK$ |             | 14.5             |
| 9.         | t <sub>dis(CKR-WE)</sub>    | Задержка перехода вывода $\overline{(L)WE}$ из высокоимпедансного состояния в режим выдачи относительно положительного фронта $CLK$                                                                               |             | 14               |

Табл. 13-18. Временные параметры сигналов глобального (локального) интерфейса при работе с общей памятью (Продолжение)

| Но-<br>мер | Обозначение                 | Функциональное описание                                                                                                                                         | _           | енной<br>етр, нс |
|------------|-----------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------|------------------|
|            |                             |                                                                                                                                                                 | не<br>менее | не<br>более      |
| 10.        | t <sub>dis(CKR-OEZH)</sub>  | Задержка перехода вывода $\overline{(L)OE}$ из высокоимпедансного состояния в режим выдачи высокого уровня относительно положительного фронта $CLK$             |             | 11.5             |
| 11.        | t <sub>dis(CKR-ZA)</sub>    | Задержка переключения шины адреса из высокоимпедансного состояния в режим выдачи относительно положительного фронта <i>CLK</i>                                  |             | 14               |
| 12.        | t <sub>d(RDYL-HOLDOH)</sub> | Задержка выдачи положительного фронта сигнала $\overline{(L)HOLDO}$ относительно отрицательного фронта $\overline{(L)RDY}$ в режиме работы с общей памятью $00$ | 1.5P        | 2.5P+12.<br>5    |
| 13.        | t <sub>d(RDYL-HOLDOH)</sub> | Задержка выдачи положительного фронта сигнала $\overline{(L)HOLDO}$ относительно отрицательного фронта $\overline{(L)RDY}$ в режиме работы с общей памятью $01$ | P           | 2P+12.5          |
| 14.        | t <sub>d(RDYL-HOLDOH)</sub> | Задержка выдачи положительного фронта сигнала $\overline{(L)HOLDO}$ относительно отрицательного фронта $\overline{(L)RDY}$ в режиме работы с общей памятью $10$ | 2P          | 3P+12.5          |
| 15.        | t <sub>su(HOLDI)</sub>      | Время предустанова сигнала $\overline{(L)HOLDI}$ относительно отрицательного фронта тактового сигнала $CLK$                                                     | 15          |                  |
| 16.        | t <sub>h(HOLDI)</sub>       | Время удержания сигнала $\overline{(L)HOLDI}$ относительно отрицательного фронта $CLK$                                                                          | 10          |                  |
| 17.        | t <sub>d(CKR-RDYZL)</sub>   | Задержка перехода вывода $\overline{(L)RDY}$ из высокоимпедансного состояния в режим выдачи низкого уровня относительно положительного фронта $CLK$             |             | 12.5             |
| 18.        | t <sub>d(CKF-RDYLH)</sub>   | Задержка перехода вывода $\overline{(L)RDY}$ с выдачи низкого уровня на выдачу высокого относительно отрицательного фронта $CLK$                                |             | 12.5             |

Табл. 13-18. Временные параметры сигналов глобального (локального) интерфейса при работе с общей памятью (Продолжение)

| Но-<br>мер | Обозначение                 | Функциональное описание                                                                                                                                                                                   | _           | енной<br>етр, нс |
|------------|-----------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------|------------------|
|            |                             |                                                                                                                                                                                                           | не<br>менее | не<br>более      |
| 19.        | t <sub>dis(CKR-RDYHZ)</sub> | Задержка перехода вывода $\overline{(L)RDY}$ с выдачи высокого уровня в высокоимпедансное состояние относительно положительного фронта $CLK$                                                              |             | 7.5              |
| 20.        | t <sub>d(CKR-RASHZ)</sub>   | Задержка перехода выводов $\overline{(L)RAS0}/\overline{(L)CS0}$ и $\overline{(L)RAS1}/\overline{(L)CS1}$ с выдачи высокого уровня в высокоимпедансное состояние относительно положительного фронта $CLK$ |             | 13               |
| 21.        | t <sub>dis(CKR-CASHZ)</sub> | Задержка перехода выводов $\overline{(L)CASH}/\overline{(L)WEH}$ и $\overline{(L)CASL}/\overline{(L)WEL}$ с выдачи высокого уровня в высокоимпедансное состояние относительно положительного фронта $CLK$ |             | 11.5             |
| 22.        | t <sub>dis(CKR-WEZ)</sub>   | Задержка перехода вывода $\overline{(L)WE}$ с режима выдачи в высокоимпедансное состояние относительно положительного фронта $CLK$                                                                        |             | 11.5             |
| 23.        | t <sub>dis(CKR-OEHZ)</sub>  | Задержка перехода вывода $\overline{(L)OE}$ с выдачи высокого уровня в высокоимпедансное состояние относительно положительного фронта $CLK$                                                               |             | 12               |
| 24.        | t <sub>dis(CKR-AZ)</sub>    | Задержка переключения шины адреса в высокоимпедансное состояние относительно положительного фронта <i>CLK</i>                                                                                             |             | 11.5             |
| 25.        | t <sub>d(HOLDIL-RDYL)</sub> | Задержка выдачи отрицательного фронта сигнала $\overline{(L)RDY}$ относительно отрицательного фронта $\overline{(L)HOLDI}$ в режимах работы с общей памятью 00, 01, 10                                    | 0.5P        | 1.5P+<br>12.5    |
| 26.        | t <sub>d(HOLDIH-RDYH)</sub> | Задержка выдачи положительного фронта сигнала $\overline{(L)RDY}$ относительно положительного фронта $\overline{(L)HOLDI}$ в режимах работы с общей памятью 00, 01, 10                                    |             | P+12.5           |

**Примечание:** *P - период тактового сигнала СLK*.

# Система команд NeuroMatrix® NM6403

### А.1 Форматы обрабатываемых данных

Процессор NM6403 может работать с данными следующих трех форматов:

- 32-х разрядные целые числа со знаком, представленные в дополнительном коде;
- упакованные в 64-х разрядном слове коды с разрядностью от 1 до 64-х;
  - вектора 64-х разрядных слов с упакованными кодами.

В случае упакованных кодов разрядность каждого отдельного кода может различаться, границы

кодов в данном случае определяются содержимым регистра синапсов SB2 или регистра нейронов NB2 (см. раздел 4.1).

## А.2 Система команд процессора NM6403

Процессор NM6403 работает с машинными командами 32-х и 64-х разрядного формата (см. Рис А.1, Рис А.2, Рис А.3). Обычно в одной машинной команде задаются две операции процессора NM6403. В этом смысле он представляет собой суперскалярный микропроцессор со статической VLIW-архитектурой.

#### Команды процессора NM6403

Множество команд процессора NM6403 можно разбить на три основные группы:

- скалярные команды;
- векторные команды;
- команды управления.

<u>Скалярные команды</u> - это команды, выполняющие действия со скалярными операндами. Эти команды включают несколько подгрупп:

- команды загрузки/записи регистров (LS-подгруппа);
- команды пересылки значений регистров (SM-подгруппа);



• команды обработки адресов (SA-подгруппа) и скаляров (SP-подгруппа);

специальные скалярные команды (SN-подгруппа).

<u>Векторные команды</u> - команды, выполняющие действия с векторными операндами, включают следующие подгруппы:

- команды загрузки данных в векторный процессор (VL-подгруппа);
- команды выгрузки данных из векторного процессора (VS-подгруппа);
- команды обработки векторов в векторном процессоре (VP-подгруппа);
  - специальные векторные команды (VN-подгруппа).

<u>Команды управлнения</u> (ЈС-подгруппа) - команды, изменяющие очередность выполнения машинных команд программы, включают:

- команды безусловного и условного перехода;
- команды безусловного и условного обращения к подпрограмме;
- команды возврата из подпрограммы или прерывания.

#### Машинные команды процессора NM6403

Основное правило попарного объединения команд процессора NM6403 в машинных командах состоит в следующем. Возможны лишь пары вида:

- (скалярная команда, скалярная команда);
- (команда управления, скалярная команда);
- (векторная команда, векторная команда).

Первая команда пары хранится в левой части машинной команды, а вторая команда - в правой части. Скалярная или векторная команда, находящаяся слева, должна быть командой загрузки или записи, либо командой адресной арифметики. Формализовано это представляется так:

- (команда подгруппы LS,SM,SA,SS,JC; команда подгруппы SP);
- (команда подгруппы JC; команда подгруппы SP);
- (команда подгрупп VL, VS, VN; команда подгруппы VP).

Кроме пары команд процессора NM6403 машинная команда содержит еще специальное однобитовое поле Р (31-ый разряд), управляющее одновременным выполнением команд в процессоре NM6403 на фоне выполнения векторных команд.



 $\Gamma$  0 - выполнение машинной команды откладывется до I окончания уже выполняющихся векторных команд; P=< I 1 - машинная команда выполняется, даже если еще не L завершены выполняющиеся векторные команды.

#### Содержательное обозначение команд процессора NM6403

Приведем краткие содержательные обозначения команд процессора NM6403 перечисленных групп.

Здесь и далее будем использовать следующие условные обозначения:

 $f_{\text{адр}}$  - функция вычисления адреса операнда;

f<sub>m</sub> - функция модификации значения адресного регистра после обращения к памяти за операндом;

С<sub>т</sub>
 32-х разрядная константа, представляющая собой целое число в дополнительном коде, либо натуральное число;

R<sub>ист</sub> - любой программно доступный регистр, который может использоваться в качестве источника;

R<sub>пр</sub> - любой программно доступный регистр, который может использоваться в качестве приемника;

 $f_{\text{арифм}}$  - арифметическая функция обработки операндов;

 $f_{\text{логич}}$  - логическая функция обработки операндов;

 $f_{\text{сдвига}}$  - функция сдвига (арифметического, логическкого, циклического и т.д.);

<- - пересылка значения.

#### Команды загрузки/записи регистров (LS-подгруппа)

1) 
$$R_{mp} < -(f_{app}(AR_i, GR_i); AR_i < -f_m(AR_i, GR_i));$$

2) 
$$R_{np} < -(f_{ap}(AR_i, C_{im}); AR_i < -f_m(AR_i, C_m));$$

3)  $R_{np} < -C_{im}$ ;

4) 
$$R_{\text{ист}} \rightarrow (f_{\text{адр}} (AR_i, GR_i); AR_i \le f_m(AR_i, GR_i));$$

5) 
$$R_{\text{ист}} \rightarrow (f_{\text{адр}} (AR_i, C_{\text{im}}); AR_i \leftarrow f_m(AR_i, C_m));$$

Команды пересылки значений регистров (SM-подгруппа)

$$R_{np} < - R_{ucr}$$

#### Команды обработки адресов скаляров

- обработка адресов (SA-подгруппа)
  - $\bullet$  AR<sub>i</sub> <- f<sub>m</sub>(AR<sub>i</sub>, GR<sub>i</sub>);
  - $AR_i \leq f_m(AR_i, C_m);$



- обработка скаляров (SP-подгруппак)
  - $GR_k \leq -f_{apu\phi_M} (GR_i, GR_j);$
  - $GR_k \leq -f_{\text{логич}}(GR_i, GR_j);$
  - $\bullet$  GR<sub>k</sub> <-  $f_{cдвига}$  (GR<sub>i</sub>, GR<sub>j</sub>);

Специальные скалярные команды (SN-подгруппа).

- установка слова состояния программы;
- 32-х и 64-х разрядные команды типа "нет операции".

## Векторные команды

В описываемых далее подгруппах векторных команд используются следующие обозначения в дополнение к приведенным для скалярных команд:

| скалярных ко | манд. |                                                                                                                                                                                          |
|--------------|-------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| AFIFO        | -     | выходная FIFO-очередь функционального устройства выполнения матричных операций;                                                                                                          |
| AFIFO.n      | -     | количество 64-х разрядных значений, хранящихся в AFIFO;                                                                                                                                  |
| RAM          | -     | внутренняя память для временного хранения векторных операндов;                                                                                                                           |
| RAM.n        | -     | количество 64-разрядных значений, хранящихся в RAM;                                                                                                                                      |
| WFIFO        | -     | внутренняя FIFO-память для хранения весовых коэффициентов;                                                                                                                               |
| WBUF         | -     | внутренняя память для хранения теневой матрицы весовых коэффициентов;                                                                                                                    |
| WOPER        | -     | внутренняя память для хранения рабочей матрицы весовых коэффициентов;                                                                                                                    |
| WFIFO.s      | -     | количество 64-разрядных слов, переписываемых за одну операцию загрузки в теневую матрицу весов WBUF из WFIFO, определяется количеством синапсов по значению регистра границ синапсов SB; |
| n            | -     | количество элементов вектора, задаваемых непосредственно в команде;                                                                                                                      |
| X, Y         | -     | обозначение векторных операндов, ими могут быть: нулевой вектор длины n, вектор из RAM длиной RAM.n, вектор из AFIFO длиной                                                              |

AFIFO.n, вектор из внешней памяти длиной n

элементов;

обозначение вектора масок для выполняемой векторной операции, в качестве вектора масок может использоваться: вектор из RAM длиной RAM.n, вектор из AFIFO длиной AFIFO.n, вектор из внешней памяти длиной n;

FPX, FPY - пороговые функции обработки векторных операндов X и Y;

VR - регистр значения порога;

FAX, FAY - функции активации для обработки векторных операндов X и Y;

 $f_{sh}$  - функция циклического сдвига на один разряд вправо операнда X;

(V | L)
 обозначение вектора, содержащего L элементов, V - либо обозначение внутренней памяти, из которой выбираются элементы, начиная с нулевого и с шагом 1, либо заключенное в скобки {....} адресное выражение, задающее способ вычисления адресов элементов вектора во внешней памяти.

Конструкции вида  $[V_1 < -][V_2 < -]...[V_n < -]V$  или  $V[->V_1][->V_2]...[->V_n]$  обозначают присваивание значения вектора V векторам  $V_1, V_2, ... V_n$  в зависимости от управляющих параметров, заданных в векторной команде.

Отметим, что по сравнению со скалярными командами, для векторных команд имеется более тесная связь по данным команд, объединенных в одной машинной команде. Основная особенность здесь состоит в следующем. Когда в команде загрузки встречается присваивание векторным операндам X, Y или M, то это означает установку соответствующих операндов для парной в машинной команде команды обработки векторов.

Рассмотрим перечисленные выше подгруппы векторных команд процессора NM6403.

Команды загрузки данных в векторный процессор (VL-подгруппа)

$$\begin{split} 1) \ [X<\text{--}] \ [Y<\text{--}] \ [RAM<\text{--}] \ (\{f_{aдp}(AR_i,GR_i);\ AR_i<\text{--}f_m(AR_i\,,GR_i)\}|n); \\ [WBUF<\text{--}] \ (WFIFO \mid WFIFO.s) \end{split}$$

2) WFIFO<- ( $\{f_{a,p}(AR_i,GR_i); AR_i < -f_m(AR_i,GR_i)\}|n\rangle$ ; [WBUF<-] (WFIFO | WFIFO.s)

<u>Команды выгрузки данных из векторного процессора</u> (VS-подгруппа)

 $(AFIFO|AFIFO.n) \ [-> RAM] \ [-> \{f_{aдp}(AR_i \, , GR_i); \ AR_i \!\! < \!\! - \!\! f_m(AR_i \, , GR_i)\}]$ 

[WBUF<-] (WFIFO | WFIFO.s)

[X<-][Y<-](0|n)

<u>Команды обработки векторов в векторном процессоре</u> (VP-подгруппа)

1) AFIFO<-f<sub>логич</sub>(FPX(X), FPY(Y)); [WOPER<-] WBUF;

2) AFIFO $\leq$ -f<sub>арифм</sub>(FPX(X), FPY(Y));

3) AFIFO<- $f_{sh}(FPX(X))$  & M + FPY(Y) & (\*M); [WOPER<-] WBUF;

4) AFIFO<-WOPER x ( $f_{sh}(FAX(X))$  & M) + (FAY(Y) & (\*M) или VR);

Специальные векторные команды (VN-подгруппа)

- команда выдачи в AFIFO содержимого выделенных управляющих регистров AFIFO<-({F2CR, F1CR, ONB, OSB, VR}|5); [WOPER<-] WBUF;
  - команды типа "нет операции".

#### Команды управления

Команды управления образуют ЈС-подгруппу команд. Далее используются следующие дополнительные условные обозначения:

 $f_{km}$  - функция вычисления адреса перехода;

РС - счетчик адреса машинных команд;

COND - условие выполнения перехода или обращения к

подпрограмме, в зависимости от признаков, хранящихся в слове состояния программы PSW;

Jump - передача управления;

Call - обращение к подпрограмме;

Ret S - выход из подпрограммы;

Ret I - выход из обработки прерывания.

#### Команды безусловного и условного перехода

- 1) Jump  $f_{km}(AR_i, GR_i, PC)$
- 2) Jump  $f_{km}$  (AR<sub>i</sub>, C<sub>m</sub>, PC)
- 3) Jump COND, f<sub>km</sub> (AR<sub>i</sub>, GR<sub>i</sub>, PC)
- 4) Jump COND,  $f_{km}$  (AR<sub>i</sub>, C<sub>m</sub>, PC)



### Команды безусловного и условного обращения к подпрограмме

- 1) Call f<sub>km</sub> (AR<sub>i</sub>, GR<sub>i</sub>, PC)
- 2) Call  $f_{km}(AR_i, C_m, PC)$
- 3) Call COND,  $f_{km}(AR_i, GR_i, PC)$
- 4) Call COND,  $f_{km}(AR_i, C_m, PC)$

### Команды возврата из подпрограммы или прерывания

- 1) Ret S
- 2) Ret S COND
- 3) Ret\_I
- 4) Ret I COND

## Рис А.1. Форматы скалярных команд

• команды загрузки/записи регистров (LS-полгруппа)

24 23 22 21 20 19 18 17 16 15 14 13 12 11 10 9 8 7 6 5 4 3 2 1 0 31 30 29 28 27 2 25 1.1 MA 0 ARi  $R_{\text{приёмник}}$ 1.2 0 MA ARi  $R_{\underline{n}\underline{p}\underline{u}\underline{e}\underline{M}\underline{H}\underline{u}\underline{K}}$ АДРЕС (смещение) 0 0 2.2  $R_{\text{приёмник}}$ 

63 КОНСТАНТА 32

• команда пересылки значений регистров (SM-подгруппа)

• команды обработки адресов и скаляров - адресная обработка (SA-подгруппа)

3.1 ,a P 1 0 1 KM 1 ARi 0 1 x x ARj ///////////SP//////////

 3.2 ,6
 Р 1 0 0 КМ 1 АRi 0 1 х х АRj ///////// SP/////////
 63

 КОНСТАНТА-СМЕЩЕНИЕ

32

• обработка скаляров (SP-подгруппа)

31 30 29 28 27 26 25 24 23 22 21 20 19 18 17 16 15 14 13 12 11 10 9 8 7 6 5 4 3 21 0 6.1 ,a ///////LS, SM,SA,SS,JC//////////// W 1 KAON GRi GRj GRk

6.2 ,б ////////LS,,SM,SA,SS,JC/////////// W 0 КЛОП GRi GRj GRk

6.3 ,B ////////LS,SM,SA,SS,JC/////////// 00 TC BC GRj GRk

32

# Рис.А.1. Форматы скалярных команд (Продолжение)

• специальные скалярные команды (SN-подгруппа) - установка битов PSW

| 2.3 | P | 1 | 0 | 0 | R/S | 1 | 1    | 1     | 0    | 1   | 0    | 0    | X    | X   | X   | X  | //////////////////////////////////////  |   |
|-----|---|---|---|---|-----|---|------|-------|------|-----|------|------|------|-----|-----|----|-----------------------------------------|---|
| 63  |   |   |   |   |     |   |      |       |      |     |      | ИЗІ  | MEI  | НЯЕ | EME | ΙE | БИТЫ 32                                 | , |
|     |   |   |   |   |     | • | 32-  | -раз] | ряд  | ная | я пу | /ста | ая н | сом | анд | ца | -                                       |   |
| 3.3 | P | 1 | 0 | 1 | хх  | ( | )    | X     | хх   |     | 0    | 1    | X    | X   | X   | X  | ////////////////////////////SP///////// |   |
|     |   |   |   |   |     | • | 64-  | -раз  | ряд  | ная | я пу | /ста | ая н | сом | анд | ца |                                         |   |
| 3.4 | P | 1 | 0 | 0 | хх  | ( | )    | X     | хх   |     | 0    | 1    | X    | X   | X   | X  | ////////////////////////////SP///////// |   |
| 63  |   |   |   |   |     |   |      |       |      |     | KO   | OHC  | ТА   | HT  | A-C | ME | ЕЩЕНИЕ 32                               | , |
|     |   |   |   |   |     | У | слон | зны   | e 06 | 003 | нач  | ені  | ия:  |     |     |    |                                         |   |

Р - признак совмещения с выполнением векторных команд

MA - кодировка выбора функций  $f_{\text{адр}}$  и  $f_{\text{m}}$ ; ;

 $\Phi A$  - кодировка выбора функции  $f_m\,;$ 

КАОП - код арифметической функции;

КЛОП - код логической функции;

ВС - величина сдвига;

ТС - тип сдвига.

## Рис А.2. Форматы векторных команд

• команды загрузки данных в векторный процессор VL-подгруппа)

|     |     |      |      |           | ( V .               | L <b>-</b> подгру | ппа    | )        |       |      |                                         |        |            |           |      |       |     |
|-----|-----|------|------|-----------|---------------------|-------------------|--------|----------|-------|------|-----------------------------------------|--------|------------|-----------|------|-------|-----|
|     | 3   | 1 30 | 29   | 28 27 2   | 5 25                | 24 23 22          | 2 21   | 20       | 19    | 18   | 17 16 15 14 1                           | 3 12   | 11 10 9 8  | 7 6 :     | 5 4  | 3 2   | 10  |
| 5.1 | P   | 0    | 0    | MA        | 0                   | ARi               | 0      | 1        | R_    | W    | количество                              | ///    | ////////// | //VP//    | //// | ////  | /// |
|     |     |      |      |           |                     |                   |        |          | W     |      |                                         |        |            |           |      |       |     |
|     |     | _    |      |           |                     |                   |        |          |       |      |                                         |        |            |           |      |       |     |
| 5.2 | P   | 0    | 0    | MA        | X                   | ARi               | 0      | 0        | 1     | W    | количество                              | ///    | ////////// | ///VP/    | //// | ////  | /// |
|     |     |      |      |           |                     | • комани          | II DI  | TEN      | ועניט | ип   | анных из век                            | TONIIO | го проце   | ccona     |      |       |     |
|     |     |      |      |           |                     |                   |        |          | узкі  | ид   | иппых из вск                            | торпо  | то проце   | ссора     |      |       |     |
|     | _   |      |      |           | ( v                 | S-подгру          | IIIIa, | <u> </u> |       |      |                                         |        |            |           |      |       | _   |
| 5.1 | P   | 0    | 0    | MA        | 1                   | ARi               | 0      | 1 R      |       | V    | количество                              | /////  | ////////// | / / VP/ / | //// | ///// | ' / |
|     |     |      |      |           |                     |                   |        | V        | V     |      |                                         |        |            |           |      |       |     |
|     |     |      |      |           |                     | • команд          | ы об   | 5pa6     | боті  | ки 1 | векторов в ве                           | кторн  | ом проце   | eccope    |      |       |     |
|     |     |      |      |           |                     | Р-подгру          |        | -        |       |      | 1                                       | 1      | 1 '        | 1         |      |       |     |
|     | 31  | 30   | 29   | 28 27 26  | 25 2                | 24 23 22 2        | 1 20   | ) 19     | 18    | 17   | 16 15 14 13                             | 12 11  | 10 9 8 7   | 6 5       | 4 3  | 2 1   | 0   |
| 7.1 | /// | //// | //// | ///////// | ' / / / <b>/V</b> ] | L,VS/////         | ////   | ///      | ///   | ///  | /////////////////////////////////////// | 10     | КЛОП       | FP FP     | X    | Y     | L   |
|     |     |      |      |           |                     |                   |        |          |       |      |                                         |        |            | XY        |      |       |     |
|     |     |      |      |           |                     |                   |        |          |       |      |                                         |        |            |           |      |       |     |

|     |                                             |    |   |            | XY    |   |   |   |
|-----|---------------------------------------------|----|---|------------|-------|---|---|---|
|     |                                             |    |   |            |       |   |   |   |
| 7.3 | ////////////////////////////VL,VS////////// | 01 | M | $S \mid S$ | FP FP | X | Y | L |
|     |                                             |    |   | Н          | X Y   |   |   |   |

| 7.4 | ////////////////////////////////////// | 00 | M | V<br>R | FP FP<br>X Y | X | Y | L |
|-----|----------------------------------------|----|---|--------|--------------|---|---|---|

# • специальные векторные команды (VN-подгруппа)

| 7.5 | ////////////////////////////////////// | 01 | 00 | 1 | X | X | X | 00 | 00 | L |
|-----|----------------------------------------|----|----|---|---|---|---|----|----|---|

| 7.6 | ////////////////////////////////////// | 00 | 00 | 0 | X | X | X | 00 | 00 | L |
|-----|----------------------------------------|----|----|---|---|---|---|----|----|---|

#### 

#### Условные обозначения:

Р - признак параллельного выполнения с векторными командами;

МА - кодировка выбора функций  $f_{\text{адр}}$  и  $f_{\text{m}}$ ; ;

 $\Phi A$  - кодировка выбора функции  $f_m$ ;

КЛОП - код логической операции;

КАОП - код арифметической операции;

М - поле выбора операнда-маски;

VR - управление выборкой регистра VR в качестве операнда Y;

SH - управление циклическим сдвигом операнда X на 1 разряд вправо.



### Рис А.З. Форматы команд управления

• безусловные и условные передачи управления.

|     | 31 | 30 | 29 | 28 | 27 26 | 25 | 24 23 2 | 2 2 | 1 20 | 19 18 17 | 16 | 15  | 14   | 13  | 12  | 11  | 10  | 9    | 8   | 7   | 6   | 5   | 4  | 3   | 21(  | ) |
|-----|----|----|----|----|-------|----|---------|-----|------|----------|----|-----|------|-----|-----|-----|-----|------|-----|-----|-----|-----|----|-----|------|---|
| 4.1 | P  | 0  | 0  | 0  | КМ    | 0  | ARi     | 1   | 0    | Условие  |    | /// | ///, | /// | /// | /// | /// | / SP | )// | /// | /// | /// | // | /// | //// | / |



• безусловные и условные обращения к подпрограммам.

|     | 31 | 30 | 29 | 28 | 27 26 | 25 | 24 23 22 | 2 21 | 20 | 19 18 1 | 7 1 | 6 15 | 14  | 13   | 12  | 11  | 10  | 9    | 8   | 7   | 6 5  | ; . | 4 3 | 3   | 2 1 0 |  |
|-----|----|----|----|----|-------|----|----------|------|----|---------|-----|------|-----|------|-----|-----|-----|------|-----|-----|------|-----|-----|-----|-------|--|
| 4.1 | P  | 0  | 0  | 0  | КМ    | 1  | ARi      | 1    | 0  | Услови  | e   | ///  | /// | //// | /// | /// | /// | // S | SP/ | /// | //// | /// | //  | /// | ///// |  |

| 4.2 | P | 1 | 0 | 0 | KM | 1 | ARi | 1 | 0 | Условие      | /////////////////////////////SP//////// |    |
|-----|---|---|---|---|----|---|-----|---|---|--------------|-----------------------------------------|----|
| 63  |   |   |   |   |    |   |     |   |   | АДРЕС (смеще | ение)                                   | 32 |

• возврат из подпрограммы или прерывания

|     | 31 | 30 | 29 | 28 | 27 26 | 5 25 | 24 | 23 | 22 | 21 2 | 0 19 | 18                | 17  | 16 | 15  | 14  | 13  | 12  | 11  | 10  | 9     | 8   | 7   | 6 5  |    | 4   | 3  | 210  | ) |
|-----|----|----|----|----|-------|------|----|----|----|------|------|-------------------|-----|----|-----|-----|-----|-----|-----|-----|-------|-----|-----|------|----|-----|----|------|---|
| 4.1 | P  | 0  | 0  | 0  | S/I   | 1    |    |    | 1  | 0    | Z    | <sup>7</sup> слоі | вие | ,  | /// | /// | /// | /// | /// | /// | / / S | SP/ | /// | //// | // | /// | // | //// | / |

### Условные обозначения:

Р - признак выхода из совмещения с выполнением

векторных команд на данной команде;

КМ - способ вычисления адреса перехода;

S/I - тип возврата (возврат из подпрограммы или выход из

прерывания).

#### Форматы, кодировка и краткое описание команд процессора NM6403

Форматы команд процессора NM6403 приведены Рис А.1, Рис А.2, Рис А.3. Слева от каждого формата указывается его номер.

Полные описания полей форматов команд даны на Рис А.4 - Рис А.16.

Команды загрузки / записи регистров (LS-подгруппа)

Кодировка команд этой подгруппы представлена на Рис А.4, Рис А.5 и Рис А.6.

Команды  $R_{np} \le -(f_{anp.}(AR_i, GR_i); AR_i \leftarrow f_m(AR_i, GR_i))$  и

$$\underline{R}_{\text{ucn}} \xrightarrow{->} (\underline{f}_{\text{адр.}}(\underline{AR_i},\underline{GR_i}); \underline{AR_i} \leftarrow \underline{f}_{\text{m}}(\underline{AR_i},\underline{Gr_i}))$$

Кодировка этих команд дана на Рис А.4, команды имеют формат 1.1.

Бит 25 содержит признак загрузки или признак записи во внешнюю память

В качестве  $R_{\text{ист}}$  и  $R_{\text{пр}}$  может использоваться любой программно доступный регистр, однако при этом следует учитывать доступность

этого регистра на чтение или запись.

Формат операнда из памяти может быть 32-х разрядным, либо 64-х разрядным. Он определяется разрядностью регистров  $R_{\text{ист}}$  и  $R_{\text{пр}}$ . В зависимости от формата операнда устанавливается параметр "а" в функциях  $f_{\text{адр}}$  и  $f_{\text{m}}$  (см. кодировку поля MA на Puc A.4).

При обращении к памяти за операндом 64-х разрядного формата младший разряд адреса игнорируется. Размещение старших и младших 32-х разрядных слов после в регистре при этом после чтения из памяти не изменяется.

Заданный в команде AR-регистр (поле ARi) дополнительно неявно указывает номер функционального адресного устройства, на котором производится вычисление функций  $f_{agp}$  и

 $f_{\text{ист}}$ : AR0, ... AR3 - адресное устройство 0; AR4, ... AR7 - адресное устройство 1.

Вычисления функций  $f_{\text{адр}}$  и  $f_m$  производятся по модулю  $2^{32}$ . При этом следует помнить, что локальная внешняя память имеет адреса  $0, 1, \dots 2^{31}$ -1, а глобальная внешняя память - адреса  $2^{31}, 2^{31}$ +1,... $2^{32}$ -1.

Если в команде в качестве  $R_{\text{ист}}$  или  $R_{\text{пр}}$ , либо в качестве GRi для адресных вычислений используется GR-регистр, который какимлибо образом задействован в парной для данной команде SP-подгруппы, то необходимо учитывать следующее. Чтение GR-регистра производится до установки значения этого регистра в парной команде SP-подгруппы, а установка значения этого регистра - после установки значения в парной команде SP-подгруппы.

Если в команде в качестве  $R_{np}$  задан регистр слова состояния программы PSW, а в парной команде SP-подгруппы производится установка признаков N, Z, V, C (это биты PSW), то результирующим значением PSW будет значение, считанное из памяти.

Кодировка этих команд дана на Рис А.5, команды имеют формат 1.2.

Бит 25 содержит признак загрузки или признак записи во внешнюю память.

Функции  $f_{\text{адр}}$  и  $f_{\text{m}}$ , применяемые в данной команде, отличаются от соответствующих функций команд загрузки / записи, описанных выше.

Рассматриваемые команды позволяют обращаться к операндам из внешней памяти по абсолютному адресу (MA=00 и MA=10) без изменения заданного в команде AR-регистра (MA=00) и с его изменением (MA=10). При использовании обращений к памяти со смещением относительно значения заданного AR-регистра, которое

может быть как положительным, так и отрицательным (MA=01), следует помнить, что значение AR-регистра после выполнения команды изменяется.

В остальном выполнение данных команд не отличается от выполнения команд загрузки / записи, рассмотренных ранее.

Команда  $R_{np} < - C_{b}$ 

Кодировка этой команды приведена на Рис А.6, команда имеет формат 2.2.

 $Puc\ A.4.\ Koдupoвка команд\ LS-подгруппы\ R_{np} <- (f_{a\partial p.}(AR_i,\ GR_i);\ AR_i \leftarrow f_m(AR_i,\ GR_i))\ u$   $R_{ucn}$  -> ( $f_{a\partial p.}(AR_i,\ GR_i);\ AR_i \leftarrow f_m(AR_i,\ GR_i)$ ), формат 1.1.

|          |          |     |                       |                       | -    |                                  |                                         |
|----------|----------|-----|-----------------------|-----------------------|------|----------------------------------|-----------------------------------------|
|          |          |     | ARi                   | AR-регистр            |      |                                  |                                         |
|          |          |     | 000                   | AR0                   |      |                                  |                                         |
|          |          |     | 001                   | AR1                   |      |                                  |                                         |
|          |          |     | 010                   | AR2                   |      |                                  |                                         |
|          |          |     | 011                   | AR3                   |      |                                  |                                         |
|          |          |     | 100                   | AR4                   |      |                                  |                                         |
| Опера    | ация     | R/W | 101                   | AR5                   |      |                                  |                                         |
| Чтен     | ие       | 0   | 110                   | AR6                   |      |                                  |                                         |
| Запи     | ІСЬ      | 1   | 111                   | SP(AR7)               |      |                                  |                                         |
|          |          | 1   | <u> </u>              |                       |      |                                  |                                         |
|          |          | l   | ı                     |                       |      |                                  |                                         |
| 31 30 29 | 28 27 26 | 25  | 24 23 22 2            | 21 20 19 18 1         | 7 16 | 15 14 13 12 11 10 9 8 7 6 5      | 4 3 210                                 |
| P 0 1    | MA       | R/W | ARi                   | $R_{\text{ист/пр-к}}$ |      | ////////////////////SP////////// | /////////////////////////////////////// |
|          |          |     |                       |                       |      |                                  | _                                       |
|          | MA       |     | f <sub>алр.</sub> (А) | $R_i, GR_i$ )         |      | $f_{M}(AR_{i},GR_{i})$           |                                         |
|          | 0 0 0    |     | C                     | iR <sub>i</sub>       |      | $AR_i$                           |                                         |
|          | 0 0 1    |     | $AR_i$                | +GR <sub>i</sub>      |      | $AR_i+GR_i$                      |                                         |
|          | 0 1 0    |     | G                     | $R_i$                 |      | $GR_i$                           |                                         |
|          | 0 1 1    |     |                       | -                     |      | -                                |                                         |
|          | 1 0 0    |     | A                     | $R_i$                 |      | $AR_i$                           |                                         |
|          | 1 0 1    |     |                       | $R_{i}$               |      | $AR_i+GR_i$                      |                                         |
|          | 1 1 0    |     |                       | R <sub>i</sub> -a     |      | AR <sub>i</sub> -a               |                                         |
|          | 1 1 1    |     |                       | $R_i$                 |      | AR <sub>i</sub> +a               |                                         |

Примечание:

а=1 при адресации 32-разрядных данных

а=2 при адресации 64-разрядных данных.

Рис А.5. Кодировка команд LS-подгруппы Rпр  $\leftarrow$  (  $f_{a\partial p.}(AR_i, Cm)$ );  $AR_i \leftarrow f_m(AR_i, Cm)$  и Rucm  $\rightarrow$  (  $f_{a\partial p.}(AR_i, Cm)$ );  $AR_i \leftarrow f_m(AR_i, Cm)$ , формат 1.2



Рис А.6. Кодировка команды LS-подгруппы Rпр  $\leftarrow$  Cm, формата 2.2

|    | 31 | 30 | 29 | 28 | 27 26 25 24 23    | 22 | 21 | 20 | 19 | 18  | 17  | 16 | 15  | 14  | 13 13 | 2 11 | 10   | 9   | 8 ′  | 7 6 | 5 4 | 3   | 2 1 0  | _  |
|----|----|----|----|----|-------------------|----|----|----|----|-----|-----|----|-----|-----|-------|------|------|-----|------|-----|-----|-----|--------|----|
|    | P  | 1  | 0  | 0  | $R_{\text{пр-к}}$ |    | 0  | 0  | X  | X   | X   | X  | /// | /// | ////  | ///  | //// | SP/ | //// | /// | /// | /// | '///// |    |
| 63 |    |    |    |    |                   |    |    | КО | HC | ГАІ | HTA | (C | m)  |     |       |      |      |     |      |     |     |     |        | 32 |

Рис А.7. Кодировка команды SM-подгруппы Rпр<- Rucm, формат 2.1

| 31 | 30 | 29 | 28 | 27 26 25 24 23 22 | 21 20 19 18 17 16 | 1 | 5 14 | 13  | 12  | 11  | 10  | 9    | 8 7 6 5 4   | 3 2 1 0  |
|----|----|----|----|-------------------|-------------------|---|------|-----|-----|-----|-----|------|-------------|----------|
| P  | 1  | 1  | 1  | $R_{np-\kappa}$   | R <sub>ист</sub>  | / | //// | /// | /// | /// | /// | / SI | P////////// | //////// |

В качестве  $R_{np}$  может использоваться любой доступный на запись регистр. Если  $R_{np}$  имеет 32-х разрядный формат, то после выполнения команды его значение становится равным заданной в команде константе  $C_{\rm b}$ . Если  $R_{np}$  имеет 64-х разрядный формат, то после выполнения команды константа располагается как в старших, так и в млажших разрядах этого регистра.

Если  $R_{np}$  - это GR-регистр, используемый в парной команде SP-подгруппы, то для вычислений в этой парной команде используется старое значение GR-регистра, а если данный GR-регистр является регистром результата данной команды, то после выполнения записанный в него результат заменяется значением константы  $C_b$ .

Если  $R_{np}$  - это регистр, слова состояния программы PSWR, то



независимо от выполнения парной команды SP-подгруппы, значение PSWR после выполнения всей машинной команды будет равным  $C_{\text{ь}}$ . Вместе с тем, если при выполнении команды SP-подгруппы возникла какая-либо исключительная ситуация, которая не была замаскирована в старом значении PSWR, то прерывание возникнет.

#### Команды пересылки значений регистров (LS-подгруппа)

Команды  $R_{\text{пр}} \leq R_{\text{ист}}$ 

Кодировка этой команды представлена на Рис А.7, формат команды - 2.1.

В качестве  $R_{\text{ист}}$  и  $R_{\text{пр}}$  могут использоваться любые прграммно доступные для записи и чтения регистры 32-х и 64-х разрядного формата.

Если значение 64-х разрядного регистра пересылается в 32-х разрядный регистр, то передаются младшие или старшие 32 разряда, в зависимости от принадлежности  $R_{\pi p}$  к группе L или H.

Если значение 32-х разрядного регистра пересылается в 64-х разрядный регистр, то это значение одновременно устанавливается в старших и младших 32-х разрядах.

Если  $R_{\text{ист}}$  или  $R_{\text{пр}}$  - это GR-регистр, задействованный в парной команде SP-подгруппы, то правила использования и установки его значения такие же, как для команд загрузки/записи регистров: обе парные команды считывают значение GR-регистра, бывшее до начала выполнения машинной команды; сначала устанавливается значение GR-регистра парной команды SP-подгруппы, потом - записывается значение GR-регистра командой пересылки.

Если  $R_{np}$  - регистр слова состояния программы PSWR, то независимо от выполнившейся парной команды SP-подгруппы, конечное значение PSWR будет равным переданному из  $R_{\text{ист}}$  значению.

### Команды обработки адресов и скаляров

Команды  $AR_{\underline{i}} \le -f_{\underline{m}}(AR_{\underline{i}}, GR_{\underline{i}})$  и  $AR_{\underline{i}} \le -f_{\underline{m}}(AR_{\underline{i}}, C_{\underline{m}})$  (SA-подгруппа)

Кодировка этих команд дана на Рис А.8, команды имеют соответственно форматы 3.1 и 3.2.

В командах данного формата регистр-приемник  $AR_{np}$  кодируется 2-х битовым полем. Это связано с тем, что непосредственно на запись к каждому функциональному устройству адресных вычислний подключено лишь по четыре адресных регистра. Номер функционального адресного устройства задается в команде неявно, по номеру регистра-источника  $AR_i$ , используемого при формировании адреса.

Адресные вычисления производятся по модулю 2<sup>32</sup>.



Если в команде используется GR-регистр (формат 3.1), то считывается его значение, бывшее до выполнения команды, независимо от парной команды SP-подгруппы.

Рис А.8. Кодировка команд SA-подеруппы  $AR_i < f_m(AR_i, GR_i)$  и  $AR_i < f_m(AR_i, C_m)$ , формата 3.1. и 3.2.

 $AR_i \leftarrow f_m(AR_i, GR_i)$ 

| AR-регистр | ARi |
|------------|-----|
| AR0        | 000 |
| AR1        | 001 |
| AR2        | 010 |
| AR3        | 011 |
| AR4        | 100 |
| AR5        | 101 |
| AR6        | 110 |
| SP(AR7)    | 111 |
|            | 3 1 |

| ARj | AR-регистр | Примечание    |
|-----|------------|---------------|
| 00  | AR0        | Для ARi = 000 |
| 01  | AR1        | 001           |
| 10  | AR2        | 010           |
| 11  | AR3        | 011           |
| 00  | AR4        | Для ARi = 100 |
| 01  | AR5        | 101           |
| 10  | AR6        | 110           |
| 11  | SP(AR7)    | 111           |

31 30 29 28 27 26 25 24 23 22 21 20 19 18 17 16 15 14 13 12 11 10 9 8 7 6 5 4 3 2 1 0 ARi

|   | КМ  | $f_M(ARi, GR_i)$ |
|---|-----|------------------|
| · | 0 0 | ARi              |
|   | 0 1 | $AR_i+GR_i$      |
|   | 1 0 | GD.              |

 $AR_j \leftarrow f_m(AR_i, C_m)$ 

| AR-регистр | ARi |
|------------|-----|
| AR0        | 000 |
| AR1        | 001 |
| AR2        | 010 |
| AR3        | 011 |
| AR4        | 100 |
| AR5        | 101 |
| AR6        | 110 |
| SP(AR7)    | 111 |
|            | 2.2 |

| ARj | AR-регистр | Примечание    |
|-----|------------|---------------|
| 00  | AR0        | Для ARi = 000 |
| 01  | AR1        | 001           |
| 10  | AR2        | 010           |
| 11  | AR3        | 011           |
| 00  | AR4        | Для ARi = 100 |
| 01  | AR5        | 101           |
| 10  | AR6        | 110           |
| 11  | SP(AR7)    | 111           |
|     |            |               |

31 30 29 28 27 26 25 24 23 22 21 20 19 18 17 16 15 14 13 12 11 10 9 8 7 6 5 4 3 2 1 0

СМЕЩЕНИЕ (Ст)

| KI | M | $f_M(ARi, C_M)$           |
|----|---|---------------------------|
| 0  | 0 | ARi                       |
| 0  | 1 | $ARi+C_M$                 |
| 1  | 0 | $\mathrm{C}_{\mathrm{M}}$ |
| 1  | 1 | -                         |

#### Команды обработки скаляров (SP-подгруппа)

Команды  $GR_k \leq f_{apuфм} (GR_i, GR_i)$ 

Кодировка команд изображена на Рис А.9, команда имеет формат 6.1.

Команды производят арифметические операции, заданные полем КАОП (функция  $f_{\text{арифм}}$ ), над значениями  $GR_i$  и  $GR_j$ , вырабатывают результат, который может быть записан в GR-регистр  $GR_k$ , а также признаки для установки соответствующих битов слова состояния программы PSWR.

Запись результата в  $GR_k$  и признаков в PSWR управляется полем W (биты 15, 14).

Вырабатываемые командой признаки могут устанавливаться в однобитовых полях N, Z, V и C регистра PSWR.

Признак N равен 31-му разряду значения результата операции (знаковый разряд).

Признак Z равен единице, если все разряды результата нулевые, в противном случае он равен нулю.

Признак V равен нулю для операций шага умножения, для остальных операций он формируется как результат операции "исключающее или" бита переноса из 31-го разряда и бита переноса в 31-й разряд.

Признак C равен биту переноса из 31-го разряда для всех операций, за исключением шага умножения. Для операции шаг умножения признак C равен 1-му разряду множителя, т.е. значения регистра GR7 (см. далее)

В обозначениях арифметических операций "С" - это значение поля С регистра PSWR до начала выполнения команды.

Операция вычитания производится следующим образом. Сначала вырабатывается дополнительный обратный код вычитаемого  $(GR_j)$ , далее он складывается с первым операндом  $(GR_i)$ . Признак C устанавливается по биту переноса из 31-го разряда, возникшего в результате такого сложения. Таким образом, если из 0 вычесть 1, то признак C будет равен 0, т.е. бит C для операции вычитания не является "битом заема". Можно показать, что бит C - это инвертированный бит заема.

Операция  $GR_j$  -  $GR_i$  -1 +"C" может использоваться при реализации операции вычитания над целыми числами, состоящими из нескольких 32-х разрядных слов (длинные целые с основанием  $2^{32}$ ).

Операция  $GR_j$  + "C" может применяться при реализации операции увеличения на единицу длинных целых с основанием  $2^{32}$ .

Операция  $GR_j$  - 1 + "C" предназначена для реализации операции уменьшения на единицу длинных целых с основанием  $2^{32}$ .



Операция  $GR_j + GR_i + "C"$  предназначена для реализации операции сложения длинных целых с основанием  $2^{32}$ .

Дополнительного пояснения требуют также операции "Первый шаг умножения" (MLF) и "Шаг умножения" (MLS).

Для одной и другой операции умножения множитель должен находиться в регистре GR7, этот регистр в команде явно не указывается.

Множимое всегда размещается в регистре  $GR_i$ , он не должен быть регистром GR7.

Результат умножения размещается в регистре  $GR_k$  (старшие разряды) и в регистре GR7 (младшие разряды). Заданный в команде регистр  $GR_j$  должен совпадать с регистром  $GR_k$ , однако  $GR_j$  и  $GR_k$  не должны совпадать с  $GR_i$ .

Операции MLF и MLS реализуют шаги умножения на 2 разряда множителя, начиная с младших разрядов, по алгоритму Бута.

Операция MLF производит специальное умножение значения  $GR_i$  на два младших разряда GR7, полученный 34-х разрядный результат записывается в  $GR_k$  (32 старших разряда), а в разряды 31, 30 регистра GR7 - два младших разряда результата. Перед записью в GR7 значение этого регистра предварительно сдвигается на 2 разряда вправо. После выполнения операции MLF признак C равен разряду 1 регистра GR7 до его сдвига вправо на 2 разряда. Все значения, участвующие в операции, рассматриваются как целые числа в дополнительном коде.

Операция MLS производит умножение значения GR<sub>i</sub> на два младших разряда GR7, сложенных со значением признака C, установленного ранее выполненной операцией MLF или MLS. Полученное значение складывается со значением из GR<sub>k</sub>, вычисленным ранее операциями MLF и MLS. Результат такого сложения, содержащий 34 разряда, записывается в GR<sub>k</sub> (32 старших разряда) и в разряды 31, 30 - два младших разряда. Перед записью в GR7 его значение предварительно сдвигается на 2 разряда вправо. После выполнения операции MLS признак C равен разряду 1 регистра GR7 до его сдвига вправо на 2 разряда. Все действия производятся с числами в дополнительном коде.

Обычная операция умножения 32-х разрядного числа на 2X n-разрядное, где  $n=1,2\dots 16$ , реализуется цепочкой команд, состоящей из команды MLF, за которой следует (n-1) команда MLS. Значение полей  $GR_i$ ,  $GR_j$ ,  $GR_k$  в этих командах должны совпадать. Результатом выполнения такой цепочки команд является целое число разрядности 32+2n, его старшие разряды размещаются в регистре  $GR_k$ , а 2n младших разрядов - в старших разрядах регистра GR7.

Для всех операций MLS и MLF необходимо, чтобы разряды поля W



(биты 15, 14) оба принимали единичное значение.

Команды  $GR_k < -f_{\text{логич}} (GR_i, GR_j)$ 

Кодировка команд изображена на Рис А.10, команда имеет формат 6.2.

Команды производят логические операции, заданные полем КЛОП (функция  $f_{\text{логич}}$ ), над значениями GR-регистров GR<sub>i</sub> и GR<sub>j</sub>, вырабатывают результат, который может быть записан в GR-регистр GR<sub>k</sub>, а также признаки для установки соответствующих битов слова состояния программы PSWR.

Запись результата в GR<sub>k</sub> и признаков в PSWR управляется полем W (биты 15, 14).

Вырабатываемые командой признаки могут устанавливаться в однобитовых полях N, Z, V и C регистра PSWR.

Признак N равен 31-му разряду значения результата операции (знаковый разряд).

Признак Z равен единице, если все разряды результата нулевые, в противном случае он равен нулю.

Признаки V и C всегда равены нулю.

В обозначениях кодов логических операций (см. Рис А.10) используются обозначения: & - по-разрядное логическое "И"; + - по-разрядное логическое "ИЛИ"; ⊕ - по-разрядное сложение по модулю 2 ;  $GR_{ucm^2}$  - инвертирование разрядов операнда.

Команды  $GR_k < -f_{CЛВИГа} (GR_i, GR_i)$ 

Кодировка команд изображена на Рис А.11, команды имеют формат 6.3.

Команды выполняют различные операции сдвига влево и вправо операнда GR<sub>i</sub> на явно заданное в команде количество разрядов. Результат выполнения операции записывается в регистр GR<sub>k</sub>, устанавливаются признаки N, Z, V и C регистра PSWR.

Тип сдвига задается в поле ТС (биты 13, 12), а величина сдвига - в поле h (биты 11, 10,... 6). Положительные h задают сдвиг влево, отрицательные - вправо.

Различные типы сдвига на один разряд изображены на Рис А.12. Сдвиги на большее число разрядов эквивалентны многократному сдвигу на единицу, хотя и выполняются за один такт работы процессора NM6403.

Логический сдвиг через "С" может выполняться только на один разряд влево или вправо. Сдвиги остальных типов могут выполняться на любое от 1 до 31 число разрядов влево или вправо.

Выполнение команд сдвига с величиной сдвига от 1 до 31 разряда приводит к изменению признаков слова состояния программы по



следующим правилам.

Признак N равен 31-му разряду значения результата операции (знаковый разряд).

Признак Z равен единице, если все разряды результата нулевые, в противном случае он равен нулю.

Признак V устанавливается в единицу или ноль только для операции арифметического сдвига влево. Для остальных операций он всегда устанавливается в ноль. После выполнения операции арифметический сдвиг влево признак V устанавливается равным единице, если признак С не равен 31-му разряду результата (знаковому). В остальных случаях он равен нулю.

Признак С равен последнему вытолкнутому при сдвиге разряду значения операнда.

Сдвиг на 0 или 32 разряда любого типа воспринимается как код "нет операции", при этом не изменяется ни приемник результата операции, ни признаки.

#### Специальные скалярные команды (SN-подгруппа)

Кодировка команд дана на Рис А.13, команды имеют форматы 2.3, 3.3, 6.3 и 3.4.

Команда установки/сброса выделенных битов PSWR позволяют установить в единицу, либо обнулить биты, соответствующие единичным разрядам "маски изменяемых битов", заданной непосредственно в команде. Поле R/S (бит 27) задает изменение выделенного битом маски разряда - обнуление его или установка в единицу.

Команда установки/сброса выделенных битов PSWR фиксирует новое значение PSWR после парной с ней команды SP-подгруппы, которая, однако, выполняется под управлением значения PSWR, бывшего до начала выполнения команды.

32-х разрядные пустые команды позволяют заполнять левую и/или правую половину 32-х разрядной машинной команды командой, которая не производит никаких действий. При этом важно отметить, что эти команды не требуют для своего выполнения никаких ресурсов.

64-х разрядная пустая команда может потребоваться, если в какомлибо участке программы необходимо чем-то заполнить 64-разряда, а подходящих для этого содержательных команд в программе нет. Например, это может использоваться после команд управления. 64-х разрядная пустая команда не производит никаких действий и не требует для своего выполнения ресурсов. Значение константы, заданное непосредственно в команде, ни на что не влияет.

Рис А.9. Кодировка команд SP-подгруппы GRk $\leftarrow$ f $_{apuфм}$ (GRi, GRj), формат 6.1

| N | Z | V | C | Код арифметической операции                    |   | КА | ОΠ  |   |
|---|---|---|---|------------------------------------------------|---|----|-----|---|
| + | + | + | + | $GR_{ucr2}$ - $GR_{ucr1}$                      | 0 | 0  | 0   | 0 |
| + | + | + | + | $GR_{\text{uct2}}$ - $GR_{\text{uct1}}$ -1+"C" | 0 | 0  | 0   | 1 |
| + | + | + | + | $GR_{\text{\tiny MCT2}}+1$                     | 0 | 0  | 1   | 0 |
| + | + | + | + | GR <sub>ист2</sub> +"C"                        | 0 | 0  | 1   | 1 |
| + | + | + | + | $GR_{\text{ист2}}$ -1                          | 0 | 1  | 0   | 0 |
| + | + | + | + | GR <sub>ист2</sub> -1+"C"                      | 0 | 1  | 0   | 1 |
| + | + | + | + | $GR_{uct2} + GR_{uct1}$                        | 0 | 1  | 1   | 0 |
| + | + | + | + | $GR_{ucr2} + GR_{ucr1} + "C"$                  | 0 | 1  | 1   | 1 |
| ? | ? | 0 | + | Первый шаг умножения (MLF)                     | 1 | 0  | 0   | 0 |
| ? | ? | 0 | + | Шаг умножения (MLS)                            | 1 | 0  | 0   | 1 |
|   |   |   |   | Резерв                                         | 1 | 0  | 1   | X |
| + | + | + | + | $-GR_{\mu c \tau 2}$                           | 1 | 1  | 0   | 0 |
|   |   |   |   | Резерв                                         | 1 | 1  | X   | 1 |
|   |   |   |   | Резерв                                         | 1 | 1  | . 1 | X |

31 30 29 28 27 26 25 24 23 22 21 20 19 18 17 16 15 14 13 12 11 10 9 8 7 6 5 4 3 2 1 0

| Управление записью в GRпр-к и в регистр признаков | W  | r |
|---------------------------------------------------|----|---|
| Есть запись в GRпр-к, нет записи признаков        | 01 |   |
| Есть запись признаков, нет записи в GRпр-к        | 10 | ) |
| Есть запись в GRпр-к и есть запись признаков      | 11 |   |

| GR - регистр | GR  |
|--------------|-----|
| GR0          | 000 |
| GR1          | 001 |
| GR2          | 010 |
| GR3          | 011 |
| GR4          | 100 |
| GR5          | 101 |
| GR6          | 110 |
| GR7          | 111 |

### Условные обозначения:

0 - признак обнуляется;

1 - признак устанавливается в 1;

+ - признак устанавливается по результату операции;

? - признак не определен.

Рис А.10. Кодировка команд SP-подгруппы GRk $\leftarrow$ fлогич(GRi, GRj) формата 6.2

| N Z | V | C | Код логической операции                         |   | ΚЛ | ОΠ |   |
|-----|---|---|-------------------------------------------------|---|----|----|---|
| 0 1 | 0 | 0 | 0                                               | 0 | 0  | 0  | 0 |
| + + | 0 | 0 | $\overline{GR_{ucm2}}$ & $\overline{GR_{ucm1}}$ | 0 | 0  | 0  | 1 |
| + + | 0 | 0 | $GR_{ucm2}$ & $\overline{GR_{ucm1}}$            | 0 | 0  | 1  | 0 |
| + + | 0 | 0 | $\overline{GR_{ucm1}}$                          | 0 | 0  | 1  | 1 |
| + + | 0 | 0 | $\overline{GR_{ucm2}}$ & $GR_{ucm1}$            | 0 | 1  | 0  | 0 |
| + + | 0 | 0 | $\overline{GR_{ucm2}}$                          | 0 | 1  | 0  | 1 |
| + + | 0 | 0 | $GR_{ucm2} \oplus GR_{ucm1}$                    | 0 | 1  | 1  | 0 |
| + + | 0 | 0 | $\overline{GR_{ucm2}} + \overline{GR_{ucm1}}$   | 0 | 1  | 1  | 1 |
| + + | 0 | 0 | $GR_{ucm2}$ & $GR_{ucm1}$                       | 1 | 0  | 0  | 0 |
| + + | 0 | 0 | $GR_{ucm2} \oplus \overline{GR_{ucm1}}$         | 1 | 0  | 0  | 1 |
| + + | 0 | 0 | $GR_{ucm2}$                                     | 1 | 0  | 1  | 0 |
| + + | 0 | 0 | $GR_{ucm2} + \overline{GR_{ucm1}}$              | 1 | 0  | 1  | 1 |
| + + | 0 | 0 | $GR_{ucm1}$                                     | 1 | 1  | 0  | 0 |
| + + | 0 | 0 | $\overline{GR_{ucm2}} + GR_{ucm1}$              | 1 | 1  | 0  | 1 |
| + + | 0 | 0 | $GR_{ucm2} + GR_{ucm1}$                         | 1 | 1  | 1  | 0 |
| 1 0 | 0 | 0 | -1                                              | 1 | 1  | 1  | 1 |

| Управление записью в GRпр-к и в регистр признаков | 3 W |
|---------------------------------------------------|-----|
| Есть запись в GRпр-к, нет запи*си признаков       | 01  |
| Есть запись признаков, нет записи в GRпр-к        | 10  |
| Есть запись в GRпр-к и есть запись признаков      | 11  |

| GR - регистр | GR  |
|--------------|-----|
| GR0          | 000 |
| GR1          | 001 |
| GR2          | 010 |
| GR3          | 011 |
| GR4          | 100 |
| GR5          | 101 |
| GR6          | 110 |
| GR7          | 111 |

#### Условные обозначения:

0 - признак обнуляется;

1 - признак устанавливается в 1;

+ - признак устанавливается по результату операции;

? - признак не определен.

Рис А.11. Кодировка команд SP-подгруппы GRk $\leftarrow$ f $_{c∂eue}$ (GRi, GRj) формата 6.3

|                                                                                                                                                                                                                                                                            |         |      |          |          |        |       |         |       |      |       |        |       |     |     |       |      | _   |     |     |     |   |
|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------|------|----------|----------|--------|-------|---------|-------|------|-------|--------|-------|-----|-----|-------|------|-----|-----|-----|-----|---|
|                                                                                                                                                                                                                                                                            |         |      |          | Величи   | на сд  | цвиг  | авд     | опол  | нит  | ельно | ом код | 9     |     |     |       |      |     |     |     |     |   |
|                                                                                                                                                                                                                                                                            |         | П    | ложит    | гельное  | значе  | эние  | е - сді | виг в | лев  | о (от | 0 до 3 | 1 раз | ряд | a)  |       |      |     |     |     |     |   |
| Величина сдвига в дополнительном коде  Положительное значение - сдвиг влево (от 0 до 31 разряда)  Отрицательное значение - сдвиг вправо (от 1 до 32 разрядов)  31 30 29 28 27 26 25 24 23 22 21 20 19 18 17 16 15 14 13 12 11 10 9 8 7  ////////////////////////////////// |         |      |          |          |        |       |         |       |      |       |        |       |     |     |       |      |     |     |     |     |   |
|                                                                                                                                                                                                                                                                            |         |      |          |          |        |       |         |       |      |       |        |       |     |     |       |      | •   |     |     |     |   |
| 31 30 29 28                                                                                                                                                                                                                                                                | 27 26   | 25   | 24 2     | 3 22 21  | 20     | 19    | 18 1    | 7 16  | 5 15 | 5 14  | 13 12  | 11    | 10  | 9'8 | 7     | 6    | 5 5 | 4   | 3   | 2 1 | 0 |
| ////////////                                                                                                                                                                                                                                                               | /////// | //// | '/////   | //////// | ////   | ///   | ////    | ////  | //   | 00    | TC     |       |     | BC  |       |      |     | GRj |     | GRI | : |
| •                                                                                                                                                                                                                                                                          |         |      |          |          |        |       |         |       |      |       |        |       |     |     |       |      |     |     |     |     | _ |
|                                                                                                                                                                                                                                                                            |         |      |          |          |        |       |         |       |      |       |        |       |     |     |       |      |     |     |     |     |   |
|                                                                                                                                                                                                                                                                            |         |      |          | ,        | Гип с  | дви   | га      |       |      |       | TC     |       |     | G   | R - p | эеги | стр |     | GR  |     |   |
|                                                                                                                                                                                                                                                                            |         |      |          | Цикл     | ичес   | кий   | сдви    | ÍΓ    |      |       | 00     |       |     |     |       |      |     |     | 000 | )   |   |
|                                                                                                                                                                                                                                                                            |         |      |          | Лог      | ичесь  | сий ( | сдвиі   | Γ     |      |       | 01     |       |     |     | G     | R1   |     |     | 001 |     |   |
|                                                                                                                                                                                                                                                                            |         |      |          | Арифм    | етич   | ески  | ий сд   | ВИГ   |      |       | 10     |       |     |     | G     | R2   |     |     | 010 | )   |   |
|                                                                                                                                                                                                                                                                            |         |      | J.       | Тогичес  | кий с, | двиг  | гчер    | ез "С | "    |       | 11     |       |     |     | G     | R3   |     |     | 011 |     |   |
|                                                                                                                                                                                                                                                                            |         |      | <u> </u> | •        |        |       |         |       |      |       |        | _     |     |     | G     | R4   |     |     | 100 | )   |   |
|                                                                                                                                                                                                                                                                            |         |      |          |          |        |       |         |       |      |       |        |       |     |     | G     | R5   |     |     | 101 |     |   |
|                                                                                                                                                                                                                                                                            |         |      |          |          |        |       |         |       |      |       |        |       |     |     | G     | R6   |     |     | 110 | )   |   |
|                                                                                                                                                                                                                                                                            |         |      |          |          |        |       |         |       |      |       |        |       |     |     | G     | R7   |     |     | 111 |     |   |

Рис А.12. Варианты сдвигов, выполняемые командой  $GR_k < -f_{cdeuza}(GR_i, h)$  формата 6.3



Рис А.13. Кодировка специальных скалярных команд форматов 2.3, 3.3, 6.3 и 3.4

• Установка/сброс выделенных битов PSWR

|    | 31 | 30 | 29 | 28 | 27  | 26 | 25 | 24 | 23 | 22 | 21 | 20  | 19   | 18 | 17  | 16  | 15  | 5 1 | 14  | 13   | 12 | 2 : | 11 | 10  | 9  | 8   | 7   | 6   | 5   | 4   | 3   | 2   | 10  | _  |
|----|----|----|----|----|-----|----|----|----|----|----|----|-----|------|----|-----|-----|-----|-----|-----|------|----|-----|----|-----|----|-----|-----|-----|-----|-----|-----|-----|-----|----|
|    | P  | 1  | 0  | 0  | S/R | 1  | 1  | 1  | 0  | 1  | 0  | 0   | X    | X  | X   | X   | //  | /// | //, | ///  | // | //  | // | /// | SP | /// | /// | //, | /// | /// | /// | /// | /// | ′  |
| 63 |    |    |    |    |     |    |    |    |    | N  | ЛA | СКА | . ИЗ | ME | КНЗ | ΕM  | ЫХ  | Χŀ  | БИ  | ТО   | В  |     |    |     |    |     |     |     |     |     |     |     |     | 32 |
|    |    |    |    |    |     |    |    |    |    |    |    |     |      |    |     |     |     |     |     |      |    |     |    |     |    |     |     |     |     |     |     |     |     |    |
|    |    |    |    |    | R/S |    |    |    |    |    |    |     |      |    | Из  | мен | ені | ие  | pa  | зря  | да | (o  | в) |     |    |     |     |     |     |     |     |     |     |    |
|    |    |    |    |    | 0   |    |    |    |    |    |    |     |      |    |     |     | C   | бро | oc  | в 0  |    |     |    |     |    |     |     |     |     |     |     |     |     |    |
|    |    |    |    |    | 1   |    |    |    |    |    |    |     |      |    |     | У   | ста | анс | ЭВН | са в | 1  |     |    |     |    |     |     |     |     |     |     |     |     |    |

• 32-разрядная пустая команда

| 31 | 30 | 29 | 28 | 27 26 | 25 | 24 23 22 | 21 | 20 | 19 | 18 | 17 | 16 | 15  | 14  | 13  | 12  | 11  | 10  | 9     | 8            | 7   | 6 :  | 5   | 4  | 3   | 2 1 0 |
|----|----|----|----|-------|----|----------|----|----|----|----|----|----|-----|-----|-----|-----|-----|-----|-------|--------------|-----|------|-----|----|-----|-------|
| P  | 1  | 0  | 1  | хх    | 0  | XXX      | 0  | 1  | X  | X  | хх |    | /// | /// | /// | /// | /// | /// | / /SI | <b>?</b> / / | /// | //// | /// | // | /// | ///// |

• 64-разрядная пустая команда

|    | 31 | 30 | 29 | 28 | 27 26 | 25 | 24 23 22 | 2 21 | 20 | 19  | 18  | 17 16  | 15  | 14   | 13   | 12   | 11   | 10   | 9      | 8    | 7   | 6  | 5   | 4   | 3   | 2 1 0  | _  |
|----|----|----|----|----|-------|----|----------|------|----|-----|-----|--------|-----|------|------|------|------|------|--------|------|-----|----|-----|-----|-----|--------|----|
|    | P  | 1  | 0  | 0  | хх    | 0  | XXX      | 0    | 1  | X   | X   | хх     | //. | //// | //// | ///, | ///, | //// | ' / S] | P//. | /// | // | /// | /// | /// | ////// | İ  |
| 63 |    |    |    |    |       |    |          |      | К  | ОНО | CTA | HTA-CI | MEI | ЦЕН  | ИЕ   | ,    |      |      |        |      |     |    |     |     |     |        | 32 |

Векторные команды

Далее рассматриваются векторные команды, т.е. команды, выполняющие действия с векторами 64-х разрядных чисел.

Общими для всех векторных команд являются правила работы с AFIFO, WFIFO и RAM. Полная информация об этих внутренних памятях дана в главе 4. В сжатом виде, основные правила работы с этими объектами таковы.

#### AFIFO (Accumulator First-In-First-Out)

- 1) Чтение AFIFO представляет собой последовательное считывание с удалением 64-х разрядных значений из AFIFO, начиная с записанного самым первым.
- 2) Запись в AFIFO представляет собой последовательное добавление в AFIFO 64-х раз-рядных значений, начиная с первого свободного элемента AFIFO.
- 3) Чтение из пустого AFIFO всегда запрещено.
- 4) Запись в непустое AFIFO возможна лишь в том случае, если в этой же машинной команде происходит чтение из AFIFO.
- 5)Состояние AFIFO отслеживается в регистре запросов на прерывания INTR:
- Бит 23 признак "непустое AFIFO",0 если AFIFO пусто,1 если AFIFO непусто;

Бит 22-18 - количество записанных в AFIFO 64-х разрядных

слов, 0 - одно слово,

1 - два слова, ..., 31-32 слова, после завершения всех векторных операций, находившихся в

процессоре NM6403;

Бит 12 - признак "пустое AFIFO",

0 - если в AFIFO есть информация,

1 - если AFIFO пусто

Бит 11 - признак "полное AFIFO",

0 - если AFIFO не заполнено полностью,

1 - если AFIFO заполнен полностью, т.е. содержит 32 64-х разрядных значения.

Бит 14 - В регистре PSWR имеется бит управления

очисткой AFIFO:"

если 0 - то очистки AFIFO нет,

если 1 - то очистка есть.

- 6) При записи в AFIFO всегда известно количество слов, которое будет записано (оно задается явно в команде загрузки/выгрузки или является длиной одного из векторных операторов для команд обработки). Это количество слов сразу устанавливается в AFIFO.n, после чего AFIFO становится доступным на чтение, т.е. возможно выполнение парной VP-команды, либо какой-либо следующей машинной команды, читающей из AFIFO. Таким образом, достигается совмещение выполнения векторных команд, работающих с AFIFO.
- 7) Приведенные выше правила на уровне пользователя означают, что работа с AFIFO в программе должна быть организована так, чтобы непустое AFIFO содержало всегда один вектор, который либо просто хранится в AFIFO, либо находится в режиме записисчитывания, либо может заменяться другим вектором, но такая замена возможна лишь в пределах одной машинной команды (см. п.2 выше).

## WFIFO (Weight First-In-First-Out)

1) Чтение WFIFO представляет собой последовательное считывание с удалением 64-х разрядных значений из WFIFO, начиная с первого элемента WFIFO. Такая операция чтения производится только при загрузке из WFIFO теневой матрицы весовых коэффициентов WBUF. При 'этом количество считываемых слов равно числу синапсов, определяемому по состоянию управляющего регистра SBR. Для правильной загрузки WBUF также необходимо, чтобы было установлено значение регистра NBR.

- 2) Запись в WFIFO представляет собой последоватнльное добавление в WFIFO 64-х разрядных значений, начиная с первого свободного элемента AFIFO.
- 3) Если при чтении из WFIFO оказывается, что число требуемых для загрузки WBUF 64-х разрядных значений оказывается больше количества значений, находящихся в данный момент времени в WFIFO, то выполнение команды чтения приостанавливается до появления в WFIFO требуемых значений. Эта ситуация может привести к самоблокировке (клинчу) работы процессора NM6403.
- 4) Если при записи в WFIFO оказывается, что в WFIFO уже нет места для записи значений, то выполнение команды записи приостанавливается до появления в WFIFO свободного места.
- 5) Состояние WFIFO отслеживается в регистре запросов на прерывание INTR:

Бит 10 - признак "пустое WFIFO",

0 - если в WFIFO есть информация,

1 - если WFIFO пусто.

Бит 9 - признак "полное WFIFO",

0 - если WFIFO не заполнено полностью,

1 - если WFIFO заполнено полностью, т.е. содержит 32 64-х разрядных значения.

В регистре PSW имеется бит управления очисткой WFIFO:

Бит 15 - 0 - нет очистки WFIFO,

1 - есть очистка WFIFO.

- 6) Выполнение операций чтения/ записи для WFIFO возможно в любом порядке. Эти операции могут быть совмещены во времени выполнения. Главное условие их успешного выполнения (без клинчей) соблюдение "баланса" количества записываемой и считываемой информации.
- 7) Приведенные выше правила работы с WFIFO на уровне пользователя в целом означают, что WFIFO может одновременно хранить несколько векторов весовых коэффициентов, одновременно с этим в WFIFO может добавляться новый вектор, остальные вектора просто хранятся, ожидают своей очереди загрузки в теневую матрицу весов WBUF.

### RAM (Random Access Memory)

1) Чтение из RAM происходит всегда, начиная с первого элемента. Далее считывается второй элемент, третий и т.д., всего столько элементов, сколько указано в машинной команде, либо столько, сколько имеется в RAM. После считываения значения из RAM не удаляются.

- 2) Запись в RAM производится всегда, начиная с первого элемента.
- 3) Логика обработки команд в процессоре NM6403 такова, что из RAM всегда читается столько "элементов", сколько там имеется. Действительно, если это не так, то команда не проходит контроль при дешифрации.
- 4) Запись в RAM не может привести к ее переполнению, поскольку в команде не может быть задано количество элементов, большее 32-х.
- 5) Состояние RAM отслеживается в регистре запросов на прерывание INTR: Биты 17-13 количество 64-х разрядных слов данных, которое будет находиться в RAM после завершения всех векторных операций, находящихся в данный момент времени в процессоре NM6403.
- 6) Выполнение операций чтения/записи для RAM производится строго последовательно, без совмещений. Если в одной и той же машинной команде одновременно выдаются операции чтения и записи в RAM, такая команда считается ошибочной.
- 7) На уровне пользователя RAM это векторный регистр, который используется для временного хранения одного вектора. При этом доступ к этому векторному регистру строго последовательный.

#### Команды загрузки данных в векторый процессор (VL-подгруппа)

#### Команда

Кодировка команды дана на Рис А.14, ее формат 5.1.

Основная операция, выполняемая командой загрузка вектора 64-х разрядных элементов в векторный процессор. Дополнительная операция - перепись весовых коэффициентов из WFIFO в теневую матрицу WBUF.

При выполнении основной операции первый элемент вектора выбирается из внешней памяти, начиная с адреса, определяемого функцией  $f_{\text{адр}}$ . Адреса остальных элементов также определяются значениями этой функции, однако при вычислении этих значений будут исполь-зоваться значения заданного в команде регистра  $AR_i$  (биты 24, 23), модифицированного после обращения к очередному элементу вектора функцией  $f_m$ . Функции  $f_{\text{адр}}$  и  $f_m$  кодируются полем MA (биты 28, 27, 26). Длина выбираемого таким образом из внешней памяти вектора явно задается в поле "n" команды (биты 17-13).

Загрузка векторного процессора состоит: во-первых, из записи выбираемого из внешней памяти вектора в RAM, эта операция может выполняться или нет, что определяется полем R\_W команды (бит 19); во-вторых, из установки потока данных из выбранных из



внешней памяти элементов вектора, который может использоваться в парной данной команде VP-подгруппы в качестве операндов X, Y или M, либо вообще не использоваться.

Дополнительная операция выполняется, если бит W (бит 18) команды имеет единичное значение. Следует также помнить, что для выполнения этой операции требуется, чтобы были соответственно установлены регистры границ синапсов и нейронов - SB2 и NB2.

Особенно важное значение при этом имеет правильная установка регистра SB2, поскольку из-за неправильной установки может нарушиться "баланс" в работе с WFIFO и произойдет зависание процессора.

Puc A.14. Кодировка команды VL-подгруппы загрузки данных в векторный процессор

 $[X\leftarrow] [Y\leftarrow] [M\leftarrow] [RAM\leftarrow] (\{f_{aдp.}(AR_i, Gr_i); AR_i\leftarrow f_m(AR_i, GR_i\}/n); WBUF\leftarrow] (WFIFO | WFIFO.S); формат 5.1.$ 



Рис А.15. Кодировка команд форматов 5.1 и 5.2 (команды загрузки данных в векторный процессор)

WFIFO 
$$\leftarrow$$
 ({f<sub>a,p</sub>.(AR<sub>i</sub>, GR<sub>i</sub>)); AR<sub>i</sub> $\leftarrow$ f<sub>m</sub>(AR<sub>i</sub>, Gr<sub>i</sub>}/n);  
[WBUF $\leftarrow$ ] (WFIFO|WFIFO.S);

| AR-регистр | ARi |
|------------|-----|
| AR0        | 000 |
| AR1        | 001 |
| AR2        | 010 |
| AR3        | 011 |
| AR4        | 100 |
| AR5        | 101 |
| AR6        | 110 |
| SP(AR7)c   | 111 |

| W   | Управление загрузкой весов из WFIF0  |
|-----|--------------------------------------|
| 0   | Нет загрузки в теневую матрицу WBUF  |
| . 1 | Есть загрузка в теневую матрицу WBUF |

n длина загруаемого вектора

| MA    | $f_{a,p}(AR_i, GR_i)$ | $f_M(AR_i, GR_i)$  |
|-------|-----------------------|--------------------|
| 0 0 0 | $GR_i$                | $AR_i$             |
| 0 0 1 | $AR_i+GR_i$           | $AR_i+GR_i$        |
| 0 1 0 | $GR_i$                | $GR_i$             |
| 0 1 1 | -                     | -                  |
| 1 0 0 | $AR_i$                | $AR_i$             |
| 1 0 1 | $AR_i$                | $AR_i+GR_i$        |
| 1 1 0 | AR <sub>i</sub> -2    | $AR_{i}$ -2        |
| 1 1 1 | $AR_i$                | AR <sub>i</sub> +2 |

# Рис А.16. Кодировка команд формата 5.1 (команды выгрузки данных из векторного процессора)

 $(AFIFO|AFIFO.n) [\rightarrow VDRAM] [\rightarrow \{f_{aдp.}(AR_i, GR_i)); AR_i \leftarrow f_m(AR_i, Gr_i\}]; \\ [WBUF\leftarrow] (WFIFO|WFIFO.S);$ 

|            | AR-реги                                              | істр | ARi                                                      |             |    |         |            |          |                |                  |            |      |     |     |      |     |     |     |      |            |     |    |     |     |    |    |   |
|------------|------------------------------------------------------|------|----------------------------------------------------------|-------------|----|---------|------------|----------|----------------|------------------|------------|------|-----|-----|------|-----|-----|-----|------|------------|-----|----|-----|-----|----|----|---|
|            | ARO                                                  |      | 000                                                      |             |    |         |            |          |                |                  |            |      |     |     |      |     |     |     |      |            |     |    |     |     |    |    |   |
|            | AR1                                                  |      | 001                                                      |             |    | П       | R_         |          |                |                  | У          | пра  | ιвл | ени | ез   | апі | ись | ю в | R/   | ٩N         | 1   |    |     |     |    |    |   |
|            |                                                      |      |                                                          |             |    |         | W          |          |                |                  |            |      |     |     |      |     |     |     |      |            |     |    |     |     |    |    |   |
|            | AR2                                                  |      | 010                                                      |             |    |         | 0          |          |                |                  |            |      |     | Н   | ет з | зап | иси | Í   |      |            |     |    |     |     |    |    |   |
|            | AR3                                                  |      | 011                                                      |             |    |         | 1          |          |                |                  |            |      |     | Ec  | ТЬ   | заг | ис  | Ь   |      |            |     |    |     |     |    |    |   |
|            | AR4                                                  |      | 100                                                      |             |    | l       |            |          |                |                  |            |      |     |     |      |     |     |     |      |            |     |    |     |     |    |    |   |
|            | AR5                                                  |      | 101                                                      |             |    |         | W          |          |                | Уп               | рав.       | лен  | ие  | заг | руз  | ко  | йв  | eco | в из | 3 <b>V</b> | VFI | F0 |     |     |    |    |   |
|            | AR6                                                  |      | 110                                                      |             |    |         | 0          |          |                | Нет              | заг        | руз  | ки  | ВТ  | ене  | ву  | ю м | атј | риц  | ţy         | WB  | UF | 7   |     |    |    |   |
|            | SP(AR                                                | 7)c  | 111                                                      |             |    |         | 1          |          |                | Есті             | <b>з</b> а | груз | зка | ВТ  | ене  | еву | ю м | иат | риц  | цу         | WB  | U  | F   |     |    |    |   |
|            |                                                      |      |                                                          | =           |    |         |            |          |                |                  |            |      |     |     |      |     |     |     |      |            |     |    |     |     |    |    |   |
| 31 30 29 2 | 28 27 20                                             | 5 25 | 24 23 22                                                 | 21          | 20 | 19      | 18         | 17       | 16             | 15               | 14         | 13   | 1   | 2 1 | 1    | 10  | 9   | 8   | 7    | (          | 5 5 |    | 4   | 3   | 2  | 10 | _ |
| P 0 0      | MA                                                   | 1    | ARi                                                      | 0           |    | R_<br>W | W          | х        | X              | X                | X          | X    | //  | /// | //   | //  | /// | /// | ///  | //         | /// | // | //, | /// | // | // | / |
|            |                                                      |      |                                                          |             |    | * *     |            | <u> </u> |                |                  |            |      |     |     |      |     |     |     |      |            |     |    |     |     |    |    |   |
| Г          | MA                                                   | 1    | f <sub>адр.</sub> (AR <sub>i</sub> , GR                  | .)          |    |         | $f_{M}(x)$ | ۸D.      | GI             | 5.)              |            |      |     |     |      |     |     |     |      |            |     |    |     |     |    |    |   |
|            | 0  0  0                                              |      | <sub>адр.</sub> (АК <sub>і</sub> , ОК<br>GR <sub>i</sub> | -i <i>)</i> |    |         | IM(        | AF       |                | X <sub>i</sub> ) |            |      |     |     |      |     |     |     |      |            |     |    |     |     |    |    |   |
|            | $\begin{array}{cccccccccccccccccccccccccccccccccccc$ |      | $AR_i+GR_i$                                              |             |    |         | ٨          |          | vi<br>GR       |                  |            |      |     |     |      |     |     |     |      |            |     |    |     |     |    |    |   |
|            | 0 1 0                                                |      | $GR_i$                                                   |             |    |         | Л          | GF       |                | i                |            |      |     |     |      |     |     |     |      |            |     |    |     |     |    |    |   |
|            | 0 1 0                                                |      | GIC <sub>1</sub>                                         |             |    |         |            | Or       | C <sub>1</sub> |                  |            |      |     |     |      |     |     |     |      |            |     |    |     |     |    |    |   |
|            | 1  0  0                                              |      | $AR_i$                                                   |             |    |         |            | AF       | 2.             |                  |            |      |     |     |      |     |     |     |      |            |     |    |     |     |    |    |   |
|            | 1 0 0                                                |      | $AR_i$                                                   |             |    |         | Δ          |          | ւ<br>GRյ       |                  |            |      |     |     |      |     |     |     |      |            |     |    |     |     |    |    |   |
|            | 1 1 0                                                |      | $AR_{i}$ -2                                              |             |    |         |            | $AR_i$   |                | 1                |            |      |     |     |      |     |     |     |      |            |     |    |     |     |    |    |   |
|            | 1 1 1                                                |      | AR <sub>i</sub>                                          |             |    |         |            | $AR_i$   |                |                  |            |      |     |     |      |     |     |     |      |            |     |    |     |     |    |    |   |

# А.3 Программно доступные регистры

В процессоре NM6403 программно доступны следующие регистры:

- адресные регистры, регистры общего назначения и счётчик команд;
  - специальные регистры:
  - ◆ слово состояния процессора и регистр запросов на прерывание и ПДП;
  - ♦ регистры управления векторного процессора;
  - ◆ регистры управления интерфейсом локальной и глобальной шины;
  - ♦ регистры каналов ввода/вывода;
  - ♦ таймеры.

Перечень всех регистров с указанием их разрядности и назначения дан в Табл А.1.



Табл А.1. Программно доступные регистры процессора NM6403

| Обозначение регистров и их назначение                                                 | Разряд-<br>ность |
|---------------------------------------------------------------------------------------|------------------|
| GRi - регистр общего назначения і (i=0,,7)                                            | 32               |
| ARj - адресный регистр j (j=0,,6)                                                     | 32               |
| SP(AR7) - указатель стека адресов возврата                                            | 32               |
| РС - программный счетчик                                                              | 32               |
| PSWR - регистр слова состояния процессора                                             | 32               |
| PSWRset - код для побитовой установки PSWR в единицу (псевдорегистр)                  | -                |
| PSWRreset - код для побитового сброса PSWR в ноль (псевдорегистр)                     | -                |
| Ті - таймер і (i=0,1)                                                                 | 32               |
| GMICR - регистр управления интерфейсом с глобальной шиной                             | 32               |
| LMICR - регистр управления интерфейсом с локальной шиной                              | 32               |
| INTR - регистр запросов на прерывание и ПДП                                           | 32               |
| OCAi - регистр адреса канала вывода i (i=0,1)                                         | 32               |
| ICAi - регистр адреса канала ввода і (i=0,1)                                          | 32               |
| OCCi - счетчик канала вывода i (i=0,1)                                                | 32               |
| ICCi - счетчик канала ввода і (i=0,1)                                                 | 32               |
| DORi - регистр данных канала вывода і (i=0,1)                                         | 64               |
| DIRi - регистр данных канала ввода і (i=0,1)                                          | 64               |
| FiCR (H,L) - регистр управления функцией активации і (i=1,2) (старшая, младшая часть) | 64(32)           |
| VR(H,L) - регистр порога (старшая, младшая часть)                                     | 64(32)           |
| NB(H,L) - і-й регистр границ нейронов (старшая, младшая часть)                        | 64(32)           |
| SB(H,L) - регистр границ синапсов (старшая, младшая часть)                            | 64(32)           |

Указанные в Табл А.1 64-разрядные регистры за исключением DOR0, DOR1, DIR0 и DIR1 могут рассматриваться как пары из двух 32-разрядных регистров, которые обозначаются:

< имя регистра >H - старшие 32 разряда или < имя регистра >L - младшие 32 разряда.

С другой стороны, все 32-х разрядные регистры за исключением INTR образуют две группы регистров – Н и L. Регистры этих групп могут образовывать пары в соответствии с определённым порядком. Группы Н и L, а также пары регистров этих групп указаны в Табл А.2. В этой же таблице приводится кодировка данных регистров в командах.

Табл А.2. Кодировка ссылок на регистры в машинных командах процессора  $NM6403~(R_{источник}~u~R_{приёмник})$ 

| $R_{\text{ист/пр-к}}$ | Регистр-источник | Регистр-приемник |    |                           |
|-----------------------|------------------|------------------|----|---------------------------|
| 0 0 0 0 0 0           | AR0              | AR0              |    |                           |
| 0 0 0 0 0 1           | AR1              | AR1              |    |                           |
| 0 0 0 0 1 0           | AR2              | AR2              |    |                           |
| 0 0 0 0 1 1           | AR3              | AR3              |    |                           |
| 0 0 0 1 0 0           | AR4              | AR4              |    |                           |
| 0 0 0 1 0 1           | AR5              | AR5              |    |                           |
| 0 0 0 1 1 0           | AR6              | AR6              |    | 32-разрядные,             |
| 0 0 0 1 1 1           | AR7(SP)          | AR7(SP)          |    | L группа                  |
| 0 0 1 0 0 0           | OCA0             | OCA0             |    |                           |
| 0 0 1 0 0 1           | ICA0             | ICA0             |    |                           |
| 0 0 1 0 1 0           | OCA1             | OCA1             |    |                           |
| 0 0 1 0 1 1           | ICA1             | ICA1             |    |                           |
| 0 0 1 1 0 0           | Т0               | ТО               |    |                           |
| 0 0 1 1 0 1           | LMICR            | LMICR            |    |                           |
| 0 0 1 1 1 0           | GMICR            | GMICR            |    |                           |
| 0 0 1 1 1 1           | PC               | PC               |    |                           |
| 0 1 0 0 0 0           | GR0              | GR0              |    |                           |
| 0 1 0 0 0 1           | GR1              | GR1              |    |                           |
| 0 1 0 0 1 0           | GR2              | GR2              |    |                           |
| 0 1 0 0 1 1           | GR3              | GR3              |    |                           |
| 0 1 0 1 0 0           | GR4              | GR4              |    |                           |
| 0 1 0 1 0 1           | GR5              | GR5              |    | 22                        |
| 0 1 0 1 1 0           | GR6              | GR6              |    | 32-разрядные,<br>Н группа |
| 0 1 0 1 1 1           | GR7              | GR7              |    | птруппа                   |
| 0 1 1 0 0 0           |                  | OCC0             |    |                           |
| 0 1 1 0 0 1           |                  | ICC0             |    |                           |
| 0 1 1 0 1 0           |                  | OCC1             |    |                           |
| 0 1 1 0 1 1           | ICC1             | ICC1             |    |                           |
| 0 1 1 1 0 0           | T1               | T1               |    |                           |
| 0 1 1 1 0 1           | Резерв           | PSWRreset        |    |                           |
| 0 1 1 1 1 0           | INTR             | Резерв           |    |                           |
| 0 1 1 1 1 1           | PSWR             | PSWR             | _/ |                           |

Табл А.2. Кодировка ссылок на регистры в машинных командах процессора  $NM6403~(R_{источник}~u~R_{приёмник})~(Продолжение)$ 

| $R_{\mu c \tau / \pi p 	ext{-}\kappa}$ | Регистр-источник | Регистр-приемник |                 |
|----------------------------------------|------------------|------------------|-----------------|
| 1 0 0 0 0 0                            | GR0, AR0         | GR0, AR0         |                 |
| 1 0 0 0 0 1                            | GR1,AR1          | GR1,AR1          |                 |
| 1 0 0 0 1 0                            | GR2,AR2          | GR2,AR2          |                 |
| 1 0 0 0 1 1                            | GR3,AR3          | GR3,AR3          |                 |
| 1 0 0 1 0 0                            | GR4,AR4          | GR4,AR4          |                 |
| 1 0 0 1 0 1                            | GR5,AR5          | GR5,AR5          |                 |
| 1 0 0 1 1 0                            | GR6,AR6          | GR6,AR6          |                 |
| 1 0 0 1 1 1                            | GR7,AR7          | GR7,AR7          | 64-разрядные, в |
| 1 0 1 0 0 0                            | OCC0, OCA0       | OCC0, OCA0       | том числе пары  |
| 1 0 1 0 0 1                            | ICC0, ICA0       | ICC0, ICA0       | (H,L)           |
| 1 0 1 0 1 0                            | OCC1, OCA1       | OCC1, OCA1       |                 |
| 1 0 1 0 1 1                            | ICC1, ICA1       | ICC1, ICA1       |                 |
| 1 0 1 1 0 0                            | T1, T0           | T1, T0           |                 |
| 1 0 1 1 0 1                            | DIR0             | DOR0             |                 |
| 1 0 1 1 1 0                            | DIR1             | DOR1             |                 |
| 101111                                 | PSWR,PC          | PSWR,PC          |                 |
| 1 1 0 0 0 0                            | Резерв           | NBL              |                 |
| 1 1 0 0 0 1                            | Резерв           | SBL              |                 |
| 1 1 0 0 1 0                            | Резерв           | F1CRL            |                 |
| 1 1 0 0 1 1                            | Резерв           | F2CRL            |                 |
| 1 1 0 1 0 0                            | Резерв           | NBH              |                 |
| 1 1 0 1 0 1                            | Резерв           | SBH              |                 |
| 1 1 0 1 1 0                            | Резерв           | F1CRH            | 64-разрядные и  |
| 1 1 0 1 1 1                            | Резерв           | F2CRH            | 32-разрядные    |
| 1 1 1 0 0 0                            | Резерв           | NB               | (группы H и L)  |
| 1 1 1 0 0 1                            | Резерв           | SB               |                 |
| 1 1 1 0 1 0                            | Резерв           | F1CR             |                 |
| 1 1 1 0 1 1                            | Резерв           | F2CR             |                 |
| 1 1 1 1 0 0                            | Резерв           | VR               |                 |
| 1 1 1 1 0 1                            | Резерв           | PSWRset          |                 |
| 1 1 1 1 1 0                            | Резерв           | VRL              |                 |
| 111111                                 | Резерв           | VRH              |                 |



Научно-технический центр Модуль АЯ 166, Москва, 125190, Россия

Тел: +7 (095) 152-9335 Факс: +7 (095) 152-4661 E-Mail: postmast@module.ru WWW: http://www.module.ru

Напечатано в России

Дата издания: 29.10.99

©НТЦ Модуль, 1999

Все права защищены

Никакая часть информации, приведенная в данном документе, не может быть адаптирована или воспроизведена, кроме как согласно письменному разрешению владельцев авторских прав.

НТЦ Модуль оставляет за собой право производить изменения как в описании, так и в самом продукте без дополнительных уведомлений. НТЦ Модуль не несет ответственности за любой ущерб, причиненный использованием информации в данном описании, ошибками или недосказанностью в описании, а также путем неправильного использования продукта.