# 電子工学科 実験報告書

実験題目: 各種計算ハードウェアの活用 VHDL によるディジタル回路の設計

担当教員: 木場 隼介 先生

実験開始日: 令和 5 年 10 月 12 日 実験終了日: 令和 5 年 10 月 19 日 提出日: 令和 5 年 10 月 24 日

再提出日:

学年:5年出席番号:12実験班:B班

氏名: 河合 将暉

共同実験者名:

コメント欄

# 1 目的

本実験では、業界標準の VHDL と Altera(Intel) 社の Quartus Prime Lite Edition を使用し、HDL、FPGA を用いたディジタル回路設計の基本的な考え方と手法を習得することを目的とする。

# 2 解説

#### 2.1 VHDL・FPGAとは

VHDLとはIEEEで標準化されたデジタル回路設計用のハードウェア記述言語 (HDL: Hardware Description Language) である。従来の電子回路設計はプリント回路基板設計用の CAD などを用いて多数の電子部品を回路図記号で表記することが一般的で製造後に回路構成を変更できなかったが、現場で論理回路の構成をプログラムできる論理回路を集積したデバイス (FPGA: Field Programable Gate Array) が登場すると、HDL を用いてその論理ゲートをプログラミングのように記述することが可能になった。HDL には VHDL、VerilogHDLの2種類が存在し、VHDLは FPGA が登場した初期から存在し、Ada 言語や Pascal 言語を参考に記法が作られている [2]。VerilogHDL は比較的新しい言語で C 言語ベースの記法で作られている [2]。明確な違いの例を挙げると、論理演算子が VHDL では and or not であるが VerilogHDL では & | ~などの記号で表されている。

#### 2.2 Altera 社について

Altera 社は 1983 年に設立された PLD(Programable Logic Device) の代表的企業で、システムオンプログラマブルチップを可能とするべく、様々な技術を開発し、その中ではチップ内にメモリやマイクロプロセッサ、トランシーバを埋め込んだものも存在するという。現在では Intel 社に買収され、FPGA 部門として活動している。

#### 2.3 Quartus Prime とは

# 3 実験内容

#### 3.1 使用器具

表 1: test

| No | 機器名      | 型番               | シリアル No | 備考        |
|----|----------|------------------|---------|-----------|
| 1  | FPGA ボード | Cyclone V E FPGA | 2       | シリアル No は |
|    |          | Development Kit  |         | 外箱の番号を記載  |
| 2  | PC       | ASUS             |         |           |

#### 3.2 実験準備

Altera(Intel) 社から発売されている評価ボード Cyclone V E FPGA Development Kit を使用した。このボードに搭載されている FPGA の Cyclone V E FPGA (5CEFA7F31I7N) と周辺機器の LED4 個, 押しボタンスイッチ 4 個, クロック発振器 (50MHz), キャラクタ液晶などが搭載されている。準備として,Quartus Prime の操作手順について以下に示す。

- 1) New Project Wizard の起動
- 2) プロジェクト名の指定
- 3) テンプレートの設定
- 4) 使用する設計ファイルの設定
- 5) ターゲットデバイスファミリの指定
- 6) EDA Tool の指定

#### 7) 設定の確認

これらの設定を行ったあと、カウンタの数字によって点灯する LED を変えるプログラムを保存した。そして、HDL で記述された回路は論理合成と配置配線を行うことで LSI に実装できるようになる. FPGA 設計用のツールでは、これらの処理はひとまとめにされ、コンパイルと呼ばれている. 以下にコンパイルの処理手順について示す.

- 1) プリフィット
- 2) ピン配置
- 3) ポストフィット

上記によりコンパイルが行われる。次に、コンパイル後に出力されたコンフィグレーションデータを FPGA ボードに書き込む。この際に、Window のツールバー上「Tools」  $\rightarrow$  「Programmer」を選択し、Programmer を開く。ここで書き込むデバイスの指定を行い、書き込みを行った。

以上の準備を以降の実験でも同様に行い,基本的な論理回路の動作確認をした.

#### 3.3 LED の点灯と消灯

FPGA に搭載されている LED は FPGA の I/O ピンが "L" のときに LED が点灯し、"H" のときに消灯する. LED を点灯・消灯させるプログラムをソースコード 1 に示す.

ソースコード 1: sample1

```
library ieee;
1
2
         use ieee.std_logic_1164.all;
         entity sample01 is
         port (
6
         led_out : out std_logic);
9
         end sample01;
10
         architecture rtl of sample01 is
11
12
         begin
13
14
         -- LEDはLOWで点灯するように回路が構成されているため
15
         -- std_logic型の0を出力する。これを1にすると消灯する。
16
         led_out <= '0';</pre>
17
18
19
         end rtl;
```

FPGA のピン配置を表 2 に示す.

表 2: LED 点灯回路のピン配置

| port の名前 | ピン名称    |  |
|----------|---------|--|
| led_out  | PIN_AK3 |  |

ここで、VHDL 記述の基本事項として、ライブラリ宣言部とパッケージ宣言部で始まり、エンティティ宣言で入出力ポートを定義し、アーキテクチャ宣言に動作を記述していく。コメントアウトは "-" で記述できる。各事項についての詳細を以下に示す。

#### 1) ライブラリ宣言

- 2) パッケージ呼び出し
- 3) エンティティ宣言
- 4) アーキテクチャ宣言

#### 3.4 LED でのバイナリ表示

3.3 項で行った一つの LED 表示を応用して、複数の LED を制御可能なプログラムを作成した。そして、4 つの LED を用いてバイナリ表示を表現した。ソースコード 2 を以下に示す。

ソースコード 2: sample2

```
1
         library ieee;
         use ieee.std_logic_1164.all;
2
3
         entity sample02 is
4
         port (
         led_out : out std_logic_vector(3 downto 0));
         end sample02;
9
10
         architecture rtl of sample02 is
11
12
         begin
13
14
         -- 10進数の5を表現する。LEDはLOWで点灯するため、
15
         -- ビット反転した値を出力する
16
         led_out <= "1010";</pre>
18
         end rtl;
19
```

FPGA のピン配置を表 3 に示す.

表 3: 4 つの LED で 2 進数表現する回路のピン配置

| port の名前                        | ピン名称       |
|---------------------------------|------------|
| $led\_out[0]$                   | PIN_AK3    |
| $\mathrm{led}\_\mathrm{out}[1]$ | $PIN\_AJ4$ |
| $\mathrm{led}\_\mathrm{out}[2]$ | $PIN\_AJ5$ |
| $\mathrm{led}\_\mathrm{out}[3]$ | PIN_AK6    |
| $led\_out[3]$                   | PIN_AK6    |

上記のプログラムを実行した結果を確認し、点灯パターンが異なる場合についても動作確認を行った.この際、4 ビットの信号は  $std_{logic_{vector}}$  によってバスとして定義している.そのため、 $led_{out} <= "1010"$ ; のようにまとめて記述することが可能である.

#### 3.5 LED **でのグレイ符号表示**

本項では、2 進数の進み方が 1 ビットずつしか変化しないグレイ符号を表示するプログラムを作成した。ソースコード 3 を以下に示す。

ソースコード 3: sample3

library ieee;
use ieee.std\_logic\_1164.all;

```
3
4
          entity sample03 is
 5
          port (
6
          led_out : out std_logic_vector(3 downto 0));
7
8
          end sample03;
9
10
          architecture rtl of sample03 is
11
12
          signal counter : std_logic_vector(3 downto 0):= (others=>'0');
13
14
          begin
15
16
          counter <= "0010"; -- ①
17
18
          process (counter) -- ②
19
20
          begin
21
          case counter is
          when "0000" =>
22
          led_out <= "1111"; -- 3</pre>
23
          when "0001" =>
24
25
          led_out <= "1110";</pre>
26
          when "0010" \Rightarrow
          led_out <= "1100";</pre>
27
          when "0011" =>
28
          led_out <= "1101";</pre>
29
          when "0100" =>
30
          led_out <= "1001";</pre>
31
          when "0101" =>
32
          led_out <= "1000";</pre>
33
          when "0110" =>
34
          led_out <= "1010";</pre>
35
          when "0111" =>
36
37
          led_out <= "1011";</pre>
          when "1000" =>
38
          led_out <= "0011";</pre>
39
          when "1001" =>
40
          led_out <= "0010";</pre>
41
          when "1010" =>
42
          led_out <= "0000";</pre>
43
          when "1011" =>
44
          led_out <= "0001";</pre>
45
          when "1100" =>
46
          led_out <= "0101";</pre>
47
          when "1101" =>
48
          led_out <= "0100";</pre>
49
          when "1110" =>
50
          led_out <= "0110";</pre>
51
          when "1111" =>
52
          led_out <= "0111";</pre>
53
54
          when others => null;
          end case;
55
```

```
56 end process;
57 end rtl;
```

42

上記のプログラムで2進数がグレイ符号に変換して出力されているか確認した。また、それぞれ異なる数字を変換した場合やグレイ符号を2進数に変換した場合についてもプログラムを変更し、同様に確認した。

#### 3.6 LED **のクロック同期動作**

sample3 で使用したグレイ符号へのエンコーダ/デコーダ回路を自動的に一定周期で変化させるプログラムをソースコード 4 に示す.

#### ソースコード 4: sample4

```
library ieee;
1
         use ieee.std_logic_1164.all;
2
         use ieee.std_logic_unsigned.all;
         entity sample04 is
5
6
         port (
         clk : in std_logic;
         led_out : out std_logic_vector(3 downto 0));
10
         end sample04;
11
12
         architecture rtl of sample04 is
13
         signal counter : std_logic_vector(3 downto 0);
15
16
         -- 以下は分周用のカウンタとクロック
17
         signal div_counter : std_logic_vector(25 downto 0);
18
19
         signal div_clk : std_logic;
20
         begin
21
22
         -- 以下は50MHzのクロックから1秒弱のクロックを作成する
23
24
         -- 分周回路です。
         process (clk)
25
         begin -- process
26
         if clk'event and clk = '1' then
27
         div_counter <= div_counter + 1;</pre>
28
         end if;
29
         end process;
30
31
         -- div_clkが1Hzのクロックで、デコーダへのクロック入力
32
         div_clk <= div_counter(19);</pre>
33
         -- ここまでが分周回路
34
35
         process (div_clk)
36
         begin
37
         if div_clk'event and div_clk = '1' then
38
         counter <= counter + 1;</pre>
39
         end if;
40
41
         end process;
```

```
process (counter)
43
           begin
44
45
           case counter is
           when "0000" =>
46
           led_out <= "1111";</pre>
47
           when "0001" =>
48
           led_out <= "1110";</pre>
49
           when "0010" =>
50
           led_out <= "1100";</pre>
51
           when "0011" =>
52
           led_out <= "1101";</pre>
53
           when "0100" =>
54
           led_out <= "1001";</pre>
55
           when "0101" \Rightarrow
56
           led_out <= "1000";</pre>
57
           when "0110" =>
58
           led_out <= "1010";</pre>
59
           when "0111" =>
60
61
           led_out <= "1011";</pre>
           when "1000" =>
62
           led_out <= "0011";</pre>
63
           when "1001" \Rightarrow
64
           led_out <= "0010";</pre>
65
           when "1010" =>
66
           led_out <= "0000";</pre>
67
           when "1011" =>
68
           led_out <= "0001";</pre>
69
           when "1100" =>
70
           led_out <= "0101";</pre>
71
           when "1101" =>
72
           led_out <= "0100";</pre>
73
           when "1110" =>
74
           led_out <= "0110";</pre>
75
           when "1111" =>
76
77
           led_out <= "0111";</pre>
           when others => null;
78
           end case;
79
           end process;
80
           end rtl;
81
```

上記プログラムを実行し、一定周期で1ビットずつLEDが動作することを確認した。また、分周回路のクロックを変化させることでLEDが点滅する速度が変わることを確認した。

#### 3.7 FPGA の論理演算

HDL によって記述された論理回路をプッシュボタンと LED で確認するプログラムをソースコード 5 に示す。

ソースコード 5: sample5

```
library ieee;
use ieee.std_logic_1164.all;

entity sample05 is

port (
```

```
led_out : out std_logic;
7
         pb0: in std_logic;
         pb1: in std_logic);
10
         end sample05;
11
12
         architecture rtl of sample05 is
13
14
         signal operation_result : std_logic;
         signal pb0_positive : std_logic;
16
         signal pb1_positive : std_logic;
17
18
         begin
19
20
         pb0_positive <= not pb0; -- スイッチ入力は負論理なので not で正論理に変換
21
         pb1_positive <= not pb1; -- スイッチ入力は負論理なので not で正論理に変換
22
23
         operation_result <= (pb0_positive or pb1_positive);</pre>
24
25
         led_out <= not operation_result; -- LEDは負論理動作なので not で正論理から変換
26
27
         end rtl;
28
```

表 4: sample5 のピン配置

port 名 ピン名称 led\_out PIN\_AK3 pb0 PIN\_AB12 pb1 PIN\_AB13

## 3.8 I/O 機器による LED 点消灯

ソースコード 6: sample6

```
library ieee;
1
         use ieee.std_logic_1164.all;
         use ieee.std_logic_unsigned.all;
         entity sample06 is
         -- div_bitsは分周回路に用いられているカウンタのビット数
         generic (
         div_bits : integer := 16);
9
10
         port (
11
         clk : in std_logic;
12
         sw_in : in std_logic;
13
         led_out : out std_logic);
15
         end sample06;
16
17
```

```
architecture rtl of sample06 is
18
19
         signal led_node : std_logic := '0';
20
         signal div_counter : std_logic_vector(div_bits-1 downto 0) := (others => '0');
21
         signal sw_in_node : std_logic;
22
         signal sw_latch_on : std_logic := '0';
23
         begin
24
25
         -- 入力クロックを分周し、チャタリングを除去する回路
26
         process (clk)
27
         begin
28
         if clk'event and clk = '1' then -- rising clock edge
29
         div_counter <= div_counter + 1;</pre>
30
31
         end if;
         end process;
32
33
         -- 分周したクロックでスイッチからの入力をラッチする回路
34
         -- 分周用カウンタの最上位ビットをクロックとして用いる
35
         process (div_counter(div_bits-1))
36
         begin -- process
37
         if div_counter(div_bits-1)'event and div_counter(div_bits-1) = '1' then
38
         sw_in_node <= sw_in;</pre>
39
         end if;
40
         end process;
41
42
         -- 基本クロックに同期してDFF(led_node)をトグルする。
43
         -- チャタリングが発生すると、この回路が複数回アクティブになり、
44
         -- パルスが何度も発生し、LEDがついたまま、あるいは、
45
         -- 消えたままの場合がある。このような時はdiv_counterのビット数を増やす。
46
47
         process (clk)
         begin -- process
48
         if clk'event and clk = '1' then -- rising clock edge
49
         if sw_in_node = '0' and sw_latch_on = '0' then
50
         led_node <= not led_node;</pre>
51
52
         sw_latch_on <= '1';</pre>
         elsif sw_in_node = '1' and sw_latch_on = '1' then
53
         sw_latch_on <= '0';</pre>
54
         elsif sw_in_node = '0' and sw_latch_on = '1' then
55
         sw_latch_on <= '1';</pre>
56
         end if;
57
         end if;
58
         end process;
59
60
61
         led_out <= led_node;</pre>
62
63
         end rtl;
```

#### 3.9 2 進数ルーレット

ソースコード 7: sample7

```
library ieee;
use ieee.std_logic_1164.all;
```

```
3
        use ieee.std_logic_unsigned.all;
        entity sample07 is
5
        generic (
6
        div_bits : integer := 15);
        port (
        clk : in std_logic;
10
        sw_in : in std_logic;
11
        led_out : out std_logic_vector(3 downto 0));
12
13
14
        end sample07;
15
        architecture rtl of sample07 is
17
        -- ステートマシンのためのノード宣言
18
        signal counter_curr, counter_next : std_logic_vector(3 downto 0):= (others=>'0');
19
20
21
         -- チャタリング除去のための分周クロックとスイッチ入力のためのラッチ
        signal clk_div_sw, sw_node, sw_dff : std_logic := '0';
22
         -- LED出力用の分周カウンタ。このカウンタのビット数を増やすと
23
         -- ルーレットの変化がゆっくりになります。
24
         signal clk_div_count : std_logic_vector(22 downto 0) := (others => '0');
25
         signal div_counter : std_logic_vector(div_bits-1 downto 0) := (others => '0');
26
         signal sw_latch_on : std_logic := '0';
27
        begin
28
29
         -- チャタリング除去のためのクロック分周
30
        process (clk)
31
        begin
        if clk'event and clk = '1' then
33
        div_counter <= div_counter + 1;</pre>
34
        end if;
35
        end process;
36
         -- 最上位をチャタリング除去クロックとして用いる
37
        clk_div_sw <= div_counter(div_bits-1);</pre>
38
39
        -- チャタリング除去してスイッチ入力値を採る
40
        process (clk_div_sw)
41
        begin
42
        if clk_div_sw'event and clk_div_sw = '1' then
43
        sw_node <= sw_in;</pre>
44
        end if;
45
46
        end process;
47
         -- ルーレットの回る速さをゆっくりにするための分周回路
48
         -- clk_div_countの最上位ビットをステートマシンのクロックとして用います。
49
        process (clk)
50
        begin
51
         if clk'event and clk = '1' then
52
         clk_div_count <= clk_div_count + 1;</pre>
53
         end if;
         end process;
55
```

```
56
           -- ルーレットをストップ・スタートさせるためのラッチ
57
           -- スイッチ入力によってトグルされます。
58
          process (clk)
59
          begin -- process
60
           if clk'event and clk = '1' then -- rising clock edge
61
           if sw_node = '0' and sw_latch_on = '0' then
62
           sw_dff <= not sw_dff;</pre>
63
           sw_latch_on <= '1';</pre>
64
           elsif sw_node = '1' and sw_latch_on = '1' then
65
           sw_latch_on <= '0';</pre>
66
           elsif sw_node = '0' and sw_latch_on = '1' then
67
           sw_latch_on <= '1';</pre>
68
           end if;
69
           end if;
70
           end process;
71
72
           -- LED出力を制御するステートマシン
73
          process (clk)
74
          begin
75
           if clk_div_count(22)'event and clk_div_count(22) = '1' then -- rising clock edge
76
           if sw_dff = '1' then
77
           counter_curr <= counter_next;</pre>
78
           end if;
79
           end if;
80
           end process;
81
82
          process (counter_curr)
83
          begin
84
85
           case counter_curr is
           when "1011" =>
86
           counter_next <= "0000"; -- (a)
87
           when "0000" =>
88
           counter_next <= "0001";</pre>
89
           when "0001" =>
90
           counter_next <= "0010";</pre>
91
           when "0010" =>
92
           counter_next <= "0011";</pre>
93
          when "0011" =>
94
           counter_next <= "0100";</pre>
95
           when "0100" =>
96
           counter_next <= "0101";</pre>
97
           when "0101" =>
98
           counter_next <= "0110";</pre>
99
           when "0110" =>
100
           counter_next <= "0111";</pre>
101
           when "0111" =>
102
           counter_next <= "1000";</pre>
103
          when "1000" =>
104
           counter_next <= "1001";</pre>
105
           when "1001" =>
106
           counter_next <= "1010";</pre>
107
           when "1010" =>
108
```

```
counter_next <= "1011";</pre>
109
110
           when others => null;
            end case;
111
            end process;
112
113
114
           process (counter_curr)
115
           begin
116
           led_out <= not counter_curr;</pre>
117
            end process;
118
            end rtl;
119
```

### 3.10 4 色スロットマシン

#### ソースコード 8: sample8

```
library ieee;
1
           use ieee.std_logic_1164.all;
3
           use ieee.std_logic_unsigned.all;
           entity sample08 is
           generic (
6
           div_bits : integer := 15);
9
           port (
           clk : in std_logic;
10
           resetn : in std_logic;
11
           sw_in : in std_logic;
12
           led_out0, led_out1, led_out2 : out std_logic_vector(3 downto 0));
13
14
           end sample08;
15
16
           architecture rtl of sample08 is
17
18
           component roulette
19
20
           port (
21
           clk : in std_logic;
22
           resetn : in std_logic;
23
           sw_in : in std_logic;
^{24}
           led_out : out std_logic_vector(3 downto 0));
25
26
           end component;
27
28
29
           signal clk_div, clk_roulette, sw_node : std_logic := '0';
           signal div_counter : std_logic_vector(22 downto 0) := (others => '0');
30
           signal sw0, sw1, sw2 : std_logic;
31
           signal sw_latch, sw_latch_on : std_logic := '0';
32
           begin
33
34
           roulette_unit0 : roulette port map (
35
           clk => clk_roulette,
36
           resetn => resetn,
37
```

```
sw_in => sw0,
38
           led_out => led_out0);
39
40
           roulette_unit1 : roulette port map (
41
           clk => clk_roulette,
42
           resetn => resetn,
43
           sw_in => sw1,
44
           led_out => led_out1);
45
46
           roulette_unit2 : roulette port map (
47
           clk => clk_roulette,
48
           resetn => resetn,
49
           sw_in => sw2,
50
51
           led_out => led_out2);
52
           process (clk)
53
           begin
54
           if clk'event and clk = '1' then -- rising clock edge
55
           div_counter <= div_counter + 1;</pre>
56
           end if;
57
           end process;
58
59
           clk_div <= div_counter(div_bits-1);</pre>
60
           clk_roulette <= div_counter(22);</pre>
61
62
           -- チャタリング除去
63
64
           process (clk_div)
           begin -- process
65
           if clk_div'event and clk_div = '1' then -- rising clock edge
66
67
           sw_node <= sw_in;</pre>
           end if;
68
           end process;
69
70
           -- スイッチ入力を1パルスにして出力する回路
71
72
           process (clk)
           begin -- process
73
           if clk'event and clk = '1' then -- rising clock edge
74
           if sw_node = '0' and sw_latch_on = '0' then
75
           sw_latch <= '1';</pre>
76
           sw_latch_on <= '1';</pre>
77
           elsif sw_node = '1' and sw_latch_on = '1' then
78
           sw_latch <= '0';
79
           sw_latch_on <= '0';</pre>
80
           elsif sw_node = '0' and sw_latch_on = '1' then
81
           sw_latch <= '0';
82
           sw_latch_on <= '1';</pre>
83
           end if;
84
           end if;
85
           end process;
86
87
           -- スイッチによるパルスを受け取ってルーレットを止めていく回路
88
           process (clk, resetn)
           begin -- process
90
```

```
if resetn = '0' then
91
92
            sw0 <= '1';
            sw1 <= '1';
93
            sw2 <= '1';
94
            elsif clk'event and clk = '1' then -- rising clock edge
95
            if sw_latch = '1' then
96
            if (sw0 = '1' and sw1 = '1' and sw2 = '1') then
97
            sw0 <= '0';
98
            elsif (sw0 = '0' and sw1 = '1' and sw2 = '1') then
99
            sw1 <= '0';
100
            elsif (sw0 = '0' and sw1 = '0' and sw2 = '1') then
101
            sw2 <= '0';
102
103
            end if;
            end if;
104
            end if;
105
            end process;
106
            end rtl;
107
```

# 参考文献

- [1]「各種計算ハードウェアの活用~VHDL によるディジタル回路の設計~」神戸高専電子工学科 pp.01-33
- [2] トーマスイッチ「Verilog と VHDL の違いとはわかりやすく解説」https://toumaswitch.com/5q0shy1sod/