- 存储器系统
- 编程模式
- 中断及其处理
  - 中断及中断向量表
  - 向量表重定位
  - 中断优先级
  - 中断响应过程
  - 咬尾机制
  - 晚到机制
  - 中断延迟
- 低功耗模式
- 存储保护单元(MPU)



### Cortex-M3异常与中断 49

- 支持10个系统异 常和最多240个外 部中断
- 支持3个固定的高 优先级和多达256 级的可编程优先级, 支持128级抢占。
- #0~15在Cortex-M3中定义, IRQ#0~239中断 由各个芯片商定义

| 编号     | 类型            | 优先级 | 描述                                |
|--------|---------------|-----|-----------------------------------|
| 0      | N/A           | N/A | 没有异常运行                            |
| 1      | 复位            | -3  | 复位                                |
| 2      | NMI           | -2  | 不可屏蔽中断(来自外部 <b>NMI</b> 输入脚)       |
| 3      | 硬fault        | -1  | 所有被除能的fault,都将"上访"成硬 fault        |
| 4      | 存储器管理fault    | 可编程 | MPU访问犯规以及访问非法位置,在<br>"非执行区"取指均可引发 |
| 5      | 总线fault       | 可编程 | 总线系统收到错误响应                        |
| 6      | 用法fault       | 可编程 | 程序错误导致异常:使用了一条无效指令,或者非法的状态转换。     |
| 7~10   | 保留            | N/A |                                   |
| 11     | SVCall        | 可编程 | 执行系统服务调用指令(SVC)引发的异常              |
| 12     | 调试监视器         | 可编程 | 调试监视器(断点,数据观察点,或者是外部调试请求)         |
| 13     | 保留            | N/A |                                   |
| 14     | PendSV        | 可编程 | 为系统设备而设的"可悬挂请求"                   |
| 15     | SysTick       | 可编程 | 系统滴答时钟                            |
| 16~255 | IRQ#0~IRQ#239 | 可编程 | 外部中断#0~#239                       |



# Cortex-M3向量表 50

- 向量表定义了中断的处理例程的入口地址。缺省情况下,CM3认为向量表位于 零地址处
- 响应中断时,CM3会根据中断号从表中找出对应的中断处理程序的入口地址
- 每个表项占用4字节
- 位置0x00000000处保存的是MSP的初始值

中断向量表

| 地址             | 编号         | 值( <b>4</b> 字节大小)           |
|----------------|------------|-----------------------------|
| 0x0000000<br>0 | 0          | MSP初始值                      |
| 0x0000000<br>4 | 1          | 复位向量地址                      |
| 0x0000000<br>8 | 2          | NMI异常处理程序起始地址               |
| 0x0000000<br>C | 3          | 硬fault异常处理程序起始地<br>址        |
|                |            |                             |
| 0x0000004<br>0 | 16         | IRQ#0中断处理程序起始地址             |
|                | 17~2<br>55 | IRQ#1~IRQ#239中断处理<br>程序起始地址 |





#### STM32F2支持10个 系统异常和81个中断

| 地址         | 编号 | 值(4字节大小)               |
|------------|----|------------------------|
| 0x00000000 | 0  | MSP初始值                 |
| 0x00000004 | 1  | 复位向量地址                 |
| 0x00000008 | 2  | NMI异常处理程序起始地址          |
| 0x000000C  | 3  | 硬fault异常处理程序起始地址       |
|            |    |                        |
| 0x00000040 | 16 | WWDG 中断处理程序起始地址        |
| 0x00000044 | 17 | PDV起始地址                |
| 0x00000048 | 18 | RTC时间戳/RTC侵入中断起始<br>地址 |
| 0x0000004C | 19 | RTC唤醒中断起始地址            |
| 0x00000050 | 20 | Flash全局中断起始地址          |
| 0x00000054 | 21 | RCC全局中断起始地址            |
| 0x00000058 | 22 | EXTI Line0中断起始地址       |
|            |    |                        |

# STM32F2向量表 51

```
vector table
                 sfe (CSTACK)
                 Reset Handler
                                         ; Reset Handler
         DCD
                 NMI Handler
                                        : NMT Handler
                 HardFault Handler
                                        ; Hard Fault Handler
                 MemManage Handler
                                        ; MPU Fault Handler
                 BusFault Handler
                                        : Bus Fault Handler
                 UsageFault Handler
                                        ; Usage Fault Handler
曲Cortex-
                                         : Reserved
                                                      startup_stm32f2xx.s
                                        : Reserved
M3定义
                                        ; Reserved
                                         : Reserved
         DCD
                 SVC Handler
                                        : SVCall Handler
         DCD
                 DebugMon Handler
                                        ; Debug Monitor Handler
         DCD
                                         : Reserved
         DCD
                 PendSV Handler
                                        : PendSV Handler
                 SysTick Handler
                                        : SysTick Handler
          ; External Interrupts
                 WWDG IRQHandler
                                                ; Window WatchDog
                 PVD IRQHandler
                                                ; PVD through EXTI Line detection
                 TAMP STAMP IRQHandler
                                                ; Tamper and TimeStamps through the EXTI line
                 RTC WKUP IRQHandler
                                                ; RTC Wakeup through the EXTI line
         DCD
                 FLASH IRQHandler
                                                ; FLASH
                 RCC IRQHandler
                                                : RCC
                 EXTIO IRQHandler
                                                : EXTI Line0
由STM32定义
                     @brief This function handles SysTick Handler.
                   * @param None
                   * @retval None
                                                  stm32f2xx_it.c
                void SysTick Handler(void)
                  TimingDelay Decrement();
```



#### 向量表中的MSP初始值和复位向量 52

CM3离开复位状态时,首先要做的是读取下面两个值:

- 从地址0x0000 0000,取出MSP(主堆栈指针)的值
- 从地址0x0000 0004,取出复位向量(程序开始执行的地 址,LSB必须是1)





#### MSP及PC初始化举例 53



- 存储器系统
- 编程模式
- 中断及其处理
  - 中断及中断向量表
  - 向量表重定位
  - 中断优先级
  - 中断响应过程
  - 咬尾机制
  - 晚到机制
  - 中断延迟
- 低功耗模式
- 存储保护单元(MPU)



#### 向量表重定位 55

- 可以通过修改"向量表偏移量寄存器VTOR"来重定位向量表
- 向量表的起始地址的限制。必须先求出系统中共有多少个向量,再把该数字向 上"圆整"到2的整次幂,而起始地址必须对齐到后者的边界上。例如:一共有 32个中断,则共有32+16=48个向量,向上圆整到2的整次幂后值为64,因此向 量表重定位的地址必须能被64x4=256整除。合法的起始地址可以是: 0x0.0x100.0x200等。

向量表偏移量寄存器VTOR(地址: 0xE000\_ED08)



只能在特权级下访问

| 位     | 名称       | 类型  | 复位值 | 描述                          |
|-------|----------|-----|-----|-----------------------------|
| 30:31 | Reserved |     |     |                             |
| 29    | TBLBASE  | R/W | 0   | 向量表是在code区(0),还<br>是RAM区(1) |
| 7:28  | TBLOFF   | R/W | 0   | 向量表的起始地址                    |
| 0:6   | Reserved |     |     |                             |



向量表只能放在内 部Flash和RAM区



### STM32向量表重定位在IAP中的使用(1/2) 56

#### 什么是IAP?

- IAP (In-Application Programming), 在应用编程
- 需要准备两个程序:
  - IAP程序: 不执行正常的功能操作, 只通过某种 方式接受上位机的数据,来对第二段程序进行更
  - 用户程序:真正的功能代码
- IAP程序放在Flash的起始位置,上电首先执行。用户 程序代码放在IAP程序后面
- 用户程序开始执行前,要把CPU的向量表映射到自己 的向量表位置





## STM32向量表重定位在IAP中的使用(2/2) 57

#### IAP启动流程:







### STM32的IAP代码示例 58

```
int main(void){
                                              IAP程序的main函数
/* Jump to user application */
   JumpAddress = *( IO uint32 t*) (ApplicationAddress + 4); //取出复位中断向量的地址
   Jump To Application = (pFunction) JumpAddress;
   /* Initialize user application's Stack Pointer */
    set MSP(*( IO uint32 t*) ApplicationAddress); //初始化用户程序的堆栈指针
   Jump_To_Application(); //跳转执行用户程序复位程序
```

```
#define VECT_TAB_OFFSET_0x3000 /*!< Vector Table base offset field. */
                                                     用户程序的systemInit函数
void SystemInit(void)
                                                     System_stm32fxx.c
/* Configure the Vector Table location add offset address -----*/
#ifdef VECT TAB SRAM
 SCB->VTOR = SRAM_BASE | VECT_TAB_OFFSET; /* Vector Table Relocation in Internal
SRAM */
#else
SCB->VTOR = FLASH BASE | VECT TAB OFFSET: /* Vector Table Relocation in Internal
FLASH */
#endif
```



Step 3



- 存储器系统
- 编程模式
- 中断及其处理
  - 中断及中断向量表
  - 向量表重定位
  - 中断优先级
  - 中断响应过程
  - 咬尾机制
  - 晚到机制
  - 中断延迟
- 低功耗模式
- 存储保护单元(MPU)



### Cortex-M3优先级设定 60

- CM3支持3个固定最高优先级和多达256级的可编程优先级,并且支 持128级抢占
- 每个中断的优先级由一个8位的寄存器来设定,分为高低两个位段。 高位段表示抢占优先级,低位段表示子优先级。CM3允许最少使用 位数为3个位,即至少要支持8级优先级。
- 优先级以MSB对齐,简化程序的跨器件移植

| Bit7 | Bit6 | Bit5 | Bit4          | Bit3  | Bit2            | Bit1 | Bit0 |
|------|------|------|---------------|-------|-----------------|------|------|
|      |      |      |               |       |                 |      |      |
|      |      | 者    | <b>仓占优先</b> 组 | 级位段,最 | b多 <b>128</b> 级 | 抢占   |      |
|      |      | 子    | 优先级位          | :段至少是 | 是一个比特           | 寺位   |      |



# 优先级分组设置 61

■ 在应用程序中断及复位控制器AIRCR中设置优先级分组 (地址: 0xE000\_ED0C)

|    | 位             | 名和              | <b></b> | 类型             | 复位值                     | 描述 | <u> </u>    |   |  |      |      |      |      |      |      |      |      |
|----|---------------|-----------------|---------|----------------|-------------------------|----|-------------|---|--|------|------|------|------|------|------|------|------|
|    | 10:8          | PR              | IGROUP  | R/W            | 0                       | 优先 | 优先级分组       |   |  |      |      |      |      |      |      |      |      |
|    |               |                 |         |                |                         |    |             |   |  |      |      |      |      |      |      |      |      |
| 沿  | 置优先组          | <sup>१</sup> गर |         | PRIGROU<br>P的值 | 抢占优 <sup>9</sup><br>的位段 | 先级 | 子优先级<br>的位段 |   |  | Bit7 | Bit6 | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 |
| 分分 |               | 汉               |         | 0              | [7:1]                   |    | [0:0]       |   |  |      |      |      |      |      |      |      |      |
| /1 | <b>≻</b> 11'r |                 |         | 1              | [7:2]                   |    | [1:0]       |   |  |      |      |      |      |      |      |      |      |
|    |               |                 |         | 2              | [7:3]                   |    | [2:0]       |   |  |      |      |      |      |      |      |      |      |
|    |               |                 |         | 3              | [7:4]                   |    | [3:0]       |   |  |      |      |      |      |      |      |      |      |
|    |               |                 |         | 4              | [7:5]                   |    | [4:0]       | _ |  | Bit7 | Bit6 | Bit5 | Bit4 | Bit3 | Bit2 | Bit1 | Bit0 |
|    |               |                 |         | 5              | [7:6]                   |    | [5:0]       |   |  |      |      |      |      |      |      |      |      |
|    |               |                 |         | 6              | [7:7]                   |    | [6:0]       |   |  |      |      |      |      |      |      |      |      |
|    |               |                 |         | 7              | 无                       |    | [7:0]       |   |  |      |      |      |      |      |      |      |      |



## 优先级设置 62

■ 中断优先级寄存器阵列IPRx(地址: 0xE000\_E400 ~0xE000\_E4EF)

| 地址          | 名称      | 类型  | 复位值 | 描述          |
|-------------|---------|-----|-----|-------------|
| 0xE000_E400 | PRI_0   | R/W | 0   | 外部中断0的优先级   |
| 0xE000_E401 | PRI_0   | R/W | 0   | 外部中断1的优先级   |
|             |         |     |     |             |
| 0xE000_E4EF | PRI_239 | R/W | 0   | 外部中断239的优先级 |

■ 系统异常优先级寄存器阵列SHPRx(地址: 0xE000\_ED18 ~0xE000\_ED23)

| 地址          | 名称     | 类型  | 复位值 | 描述             |
|-------------|--------|-----|-----|----------------|
| 0xE000_ED18 | PRI_4  | R/W | 0   | 存储器管理fault的优先级 |
| 0xE000_ED19 | PRI_5  | R/W | 0   | 总线fault的优先级    |
| 0xE000_ED19 | PRI_6  | R/W |     | 用法fault的优先级    |
|             |        |     |     |                |
| 0xE000_ED23 | PRI_15 | R/W | 0   | SysTick的优先级    |



# STM32F2实现的中断优先级寄存器(1/2) 📷

■ 应用程序中断及复位控制器SCB\_AIRCR(地址: 0xE000\_ED0C)



| PRIOROUP          | Interrupt                      | priority level value, | PRI_N[7:4]          | Numb                | er of             |
|-------------------|--------------------------------|-----------------------|---------------------|---------------------|-------------------|
| PRIGROUP<br>[2:0] | Binary<br>point <sup>(1)</sup> | Group priority bits   | Subpriority<br>bits | Group<br>priorities | Sub<br>priorities |
| 0b011             | 0bxxxx                         | [7:4]                 | None                | 16                  | None              |
| 0b100             | 0bxxx.y                        | [7:5]                 | [4]                 | 8                   | 2                 |
| 0b101             | 0bxx.yy                        | [7:6]                 | [5:4]               | 4                   | 4                 |
| 0b110             | 0bx.yyy                        | [7]                   | [6:4]               | 2                   | 8                 |
| 0b111             | 0b.yyyy                        | None                  | [7:4]               | None                | 16                |

STM32只用了中 断优先级寄存器 的高4位



# STM32F2实现的中断优先级寄存器(2/2) 64

中断优先级寄存器NVIC\_IPRx (地址从0xE000\_E400开始)

| Offset | Register    | 31 | 30 | 29 | 28 | 27  | 26 | 25  | 24  | 23  | 22 | 21  | 20  | 19   | 18  | 17 | 16        | 15 | 14  | 13 | 12 | 11  | 10  | 9   | 8 | 7  | 9   | 5  | 4   | 3   | 2 | - | 0 |
|--------|-------------|----|----|----|----|-----|----|-----|-----|-----|----|-----|-----|------|-----|----|-----------|----|-----|----|----|-----|-----|-----|---|----|-----|----|-----|-----|---|---|---|
| 0x204  | NVIC_IABR1  |    | _  |    |    |     |    |     |     |     |    |     |     | _    | A   | CT | VE        | [6 | 3:3 | 2] |    |     | _   |     |   |    |     |    |     |     |   |   |   |
| UX2U4  | Reset Value | 0  | 0  | 0  | 0  | 0   | 0  | 0   | 0   | 0   | 0  | 0   | 0   | 0    | 0   | 0  | 0         | 0  | 0   | 0  | 0  | 0   | 0   | 0   | 0 | 0  | 0   | 0  | 0   | 0   | 0 | 0 | 0 |
| 0x208  | NVIC_IABR2  |    | _  |    |    |     |    | Res | ser | vec |    |     |     |      |     |    |           |    |     |    |    | 1   | VC. | ΓIV | E | 80 | :64 | ]  |     | _   |   |   |   |
| UX200  | Reset Value |    |    |    |    |     |    |     |     |     |    |     |     |      |     |    | 0         | 0  | 0   | 0  | 0  | 0   | 0   | 0   | 0 | 0  | 0   | 0  | 0   | 0   | 0 | 0 | 0 |
| 0x300  | NVIC_IPR0   | Π  | _  | _  | IΡ | [3] |    | _   |     |     |    |     | IP  | [2]  | _   | _  | $\exists$ | П  |     |    | IP | [1] | _   |     | Ī |    |     |    | IΡ  | [U] |   |   |   |
| UX300  | Reset Value | 0  | 0  | 0  | 0  | 0   | 0  | 0   | 0   | 0   | 0  | 0   | 0   | 0    | 0   | 0  | 0         | 0  | 0   | 0  | 0  | 0   | 0   | 0   | C | 0  | 0   | 0  | 0   | 0   | 0 | 0 | 0 |
| :      | :           | Г  |    |    |    |     |    |     |     | _   |    |     |     |      |     | _  | -:        |    |     |    |    |     | _   |     |   |    |     |    |     |     |   |   | П |
| 0x320  | NVIC_IPR20  |    |    |    |    |     |    |     |     |     |    | R   | ese | :TVE | ed  |    |           |    |     |    |    |     |     |     |   |    |     |    | IP[ | 80] |   |   |   |
| UX32U  | Reset Value | 0  | 0  | 0  | 0  | 0   | 0  | 0   | 0   | 0   | 0  | 0   | 0   | 0    | 0   | 0  | 0         | 0  | 0   | 0  | 0  | 0   | 0   | 0   | 0 | 0  | 0   | 0  | 0   | 0   | 0 | 0 | 0 |
|        |             |    | _  |    |    |     |    | _   |     |     | S  | СВ  | re  | gist | ers | ;  | _         |    |     | _  |    |     | _   |     |   | _  |     |    |     | _   | _ |   |   |
|        |             |    |    |    |    |     |    |     |     |     |    | Re  | se  | rve  | d   |    |           |    |     |    |    |     |     |     |   |    |     |    |     |     |   |   |   |
| 0xE00  | NVIC_STIR   |    |    |    |    |     |    |     |     |     | -  | Dag | on  | vec  | (   |    |           |    |     |    |    |     |     |     |   |    | I   | NT | ID[ | 8:0 | ] |   |   |
| UNLOU  | Reset Value |    |    |    |    |     |    |     |     |     | ,  | 100 | oCl | VCC  | i.  |    |           |    |     |    |    |     |     | 1   | 0 | 0  | 0   | 0  | 0   | 0   | 0 | 0 | 0 |

系统异常优先级寄存器SCB\_SHPRx (地址从0xE000\_ED18开始)

| 0x18 | SCB_SHPR1   | Reserved        | PRI6            | PRI5            | PRI4      |
|------|-------------|-----------------|-----------------|-----------------|-----------|
| UXIO | Reset Value | Reserved        | 0 0 0 0 0 0 0 0 | 0 0 0 0 0 0 0 0 | 000000000 |
| 0x1C | SCB_SHPR2   | PRI11           |                 | Reserved        |           |
| UXIC | Reset Value | 0 0 0 0 0 0 0 0 |                 | Reserved        |           |
| 0x20 | SCB_SHPR3   | PRI15           | PRI14           | Dec             | erved     |
| 0,20 | Reset Value | 0 0 0 0 0 0 0   | 0 0 0 0 0 0 0 0 | NGS             | of word   |





### STM32设置中断优先级的函数 ■

# stm32fxxx\_hal\_cortex.c /stm32fxxx\_hal\_cortex.h

```
/** @defgroup CORTEX Preemption Priority Group
  @{
#define NVIC PRIORITYGROUP 0
                                        ((uint32_t)0x00000007) /*! < 0 bits for pre-emption priority
                                       4 bits for subpriority */
#define NVIC_PRIORITYGROUP_1
                                        ((uint32_t)0x0000006) /*!< 1 bits for pre-emption priority
                                       3 bits for subpriority */
#define NVIC PRIORITYGROUP 2
                                        ((uint32\ t)0x00000005)/*! < 2 bits for pre-emption priority
                                       2 bits for subpriority */
#define NVIC PRIORITYGROUP 3
                                        ((uint32\ t)0x00000004)/*! < 3 bits for pre-emption priority
                                       1 bits for subpriority */
#define NVIC_PRIORITYGROUP 4
                                        ((uint32 t)0x0000003) /*!< 4 bits for pre-emption priority
                                       0 bits for subpriority */
void HAL NVIC SetPriorityGrouping(uint32 t PriorityGroup)
void HAL NVIC SetPriority(IRQn Type IRQn, uint32 t PreemptPriority, uint32 t SubPriority)
```



## 中断优先级响应规则

- 抢占行为由抢占优先级决定,只有抢占优先级更高的中断, 才可以抢占当前正在响应的中断
- 当抢占优先级相同的中断有不止一个挂起时,最先响应子优 先级最高的中断
- 如果优先级完全相同的多个中断同时挂起,则先响应中断编 号最小的那一个





#### ■ PRIMASK、FAULTMASK和BASEPRI寄存器(只能在特权级下访问)

| 名字        | 功能描述                                    |
|-----------|-----------------------------------------|
| PRIMASK   | 1bit的寄存器,置1后屏蔽除NMI和硬fault以外所有可屏蔽的异常。    |
| FAULTMASK | 1bit的寄存器,置1后,只有NMI才能响应。                 |
| BASEPRI   | 最多9bit,定义了被屏蔽优先级的阈值。所有优先级号大于等于此值的中断都被关。 |

还可以使用BASEPRI\_MAX这名字来访问BASEPRI寄存器。

- 使用BASEPRI时,可以任意设置新的优先级阈值;
- 使用BASEPRI\_MAX时,置允许新的优先级阈值比原来的那个在数 值上更小。只能一次次扩大屏蔽范围。



## PRIMASK、FAULTMASK的使用 68

#### PRIMASK置1 仅有NMI和硬fault异常能响应

| 编号     | 类型                          |  |  |
|--------|-----------------------------|--|--|
| 2      | NMI异常处理程序起始地址               |  |  |
| 3      | 硬fault异常处理程序起始地址            |  |  |
| 4      | 存储器管理fault异常处理程序起始地址        |  |  |
| 5      | 总线fault异常处理程序起始地址           |  |  |
| 6      | 用法fault异常处理程序起始地址           |  |  |
| 7~10   | 保留                          |  |  |
| 11     | SVCall异常处理程序起始地址            |  |  |
| 12     | 调试监视器异常处理程序起始地<br>址         |  |  |
| 13     | 保留                          |  |  |
| 14     | PendSV异常处理程序起始地址            |  |  |
| 15     | SysTick异常处理程序起始地址           |  |  |
| 16     | IRQ#0中断处理程序起始地址             |  |  |
| 17~255 | IRQ#1~IRQ#239中断处理程序<br>起始地址 |  |  |

#### FAULTMASK置1 仅有NMI异常能响应

| 编号     | 类型                          |  |  |
|--------|-----------------------------|--|--|
| 2      | NMI异常处理程序起始地址               |  |  |
| 3      | 硬fault异常处理程序起始地址            |  |  |
| 4      | 存储器管理fault异常处理程序起<br>始地址    |  |  |
| 5      | 总线fault异常处理程序起始地址           |  |  |
| 6      | 用法fault异常处理程序起始地址           |  |  |
| 7~10   | 保留                          |  |  |
| 11     | SVCall异常处理程序起始地址            |  |  |
| 12     | 调试监视器异常处理程序起始地<br>址         |  |  |
| 13     | 保留                          |  |  |
| 14     | PendSV异常处理程序起始地址            |  |  |
| 15     | SysTick异常处理程序起始地址           |  |  |
| 16     | IRQ#0中断处理程序起始地址             |  |  |
| 17~255 | IRQ#1~IRQ#239中断处理程序<br>起始地址 |  |  |



## BASEPRI的使用 69





- 存储器系统
- 编程模式
- 中断及其处理
  - 中断及中断向量表
  - 向量表重定位
  - 中断优先级
  - 中断响应过程
  - 咬尾机制
  - 晚到机制
  - 中断延迟
- 低功耗模式
- 存储保护单元(MPU)



### 中断响应过程 71

CM3开始响应中断时,要做三件事情:

- 入栈: 把xPSP, PC, LR,R12以及R3~R0寄存器的值压入栈
  - 如果程序过大,需要用到R4~R11,由编译器负责生成代码来push他们
  - 当前代码正在使用PSP,则压入PSP,正在使用MSP则压入MSP。进入 服务程序后,将一直使用MSP

| I          | Γ         | <pre><previous></previous></pre> | ←SP points here before interrupt |
|------------|-----------|----------------------------------|----------------------------------|
|            | SP + 0x1C | xPSR                             |                                  |
|            | SP + 0x18 | PC                               |                                  |
| Decreasing | SP + 0x14 | LR                               |                                  |
| memory     | SP + 0x10 | R12                              |                                  |
| address    | SP + 0x0C | R3                               |                                  |
|            | SP + 0x08 | R2                               |                                  |
|            | SP + 0x04 | R1                               |                                  |
|            | SP + 0x00 | R0                               | ←SP points here after interrupt  |

- 取中断向量:同时从中断向量表中找出对应的服务程序入口地址
- 更新寄存器:
  - 更新SP (PSP或MSP)
  - PSR的IPSR位段(新响应的中断编号)
  - PC(指向中断服务程序的入口地址)
  - LR (EXC RETURN)
  - NVIC相关寄存器



■ 根据LR中的EXC\_RETURN值决定返回的模式和使用堆栈指针

| 位段     | 含义                                                   |  |
|--------|------------------------------------------------------|--|
| [31:4] | EXC_RETURN的标识,必须全为1                                  |  |
| 3      | 0 = 返回后进入Handler模式<br>1 = 返回后进入线程模式                  |  |
| 2      | 0 = 从主堆栈中做出栈操作,返回后使用MSP,<br>1 = 从进程堆栈中做出栈操作,返回后使用PSP |  |
| 1      | 保留,必须为0                                              |  |
| 0      | 0 = 返回ARM状态<br>1 = 返回Thumb状态,在CM3中必须为1               |  |

| EXC_RETURN数值 | 功能                     |  |  |
|--------------|------------------------|--|--|
| 0xFFFF_FFF1  | 返回handler模式            |  |  |
| 0xFFFF_FFF9  | 返回线程模式,并使用主堆栈(SP=MSP)  |  |  |
| 0xFFFF_FFFD  | 返回线程模式,并使用线程堆栈(SP=PSP) |  |  |

- 出栈:恢复先前压入栈的寄存器值,恢复堆栈指针值
- 更新NVIC相关寄存器



## EXC\_RETURN值 73



打断.



主程序在线程模式下运行, 并在使用PSP时被打断



## 咬尾中断机制 74

- 当中断处理完后,还有其他中断处于挂 起状态,处理器不会返回到中断前的程序, 而是重新进入中断处理流程
- 降低中断处理开销





### 晚到中断机制 75

- 如果在低优先级中断(ISR#1)压栈过程中发生了高优先级 中断(ISR#2),处理器会首先处理高优先级中断
- 待ISR#2执行完后,以"咬尾中断"的方式,执行ISR#1
- ■减少中断延迟





- 中断延迟: 从检测到某中断请求, 到执行了其服务例程的第1条 指令时,所用的时间。
- 在CM3中, 若存储器系统够快, 总线系统允许入栈与取指同时进 行,同时该中断可以立即响应,则中断延迟是12个周期。
- 处理咬尾中断时,省去了堆栈操作,切入新中断服务例程的时间 可以缩短至6个周期。
- 对于接到中断请求时,正在执行需要较多周期才能完成的指令的 **处理**。
  - LDRD/STRD,取消执行,中断返回后重新开始。
  - LDM/STM, 在xPSR中记录LDM/STM的执行进度(ICI), 待服务例程返回后,再从xPSR中获取当时的执行进度,继 续传送。如果IF-THEN(IT)指令使用了ICI/IT位,则不再记录 LDM/STM的进度,取消,待中断返回重新开始。



# 其他中断相关寄存器 77

#### 所有NVIC的寄存器都只能在特权级下访问 (软件触发中断寄存器可配置成用户级访问权限)

| 名称                    | 地址                          | 描述                                                           |
|-----------------------|-----------------------------|--------------------------------------------------------------|
| SETENA                | 0xE000_E100~<br>0xE000_E11C | 中断使能寄存器。一共8个32位寄存器,每个寄存器的每一位对应一个中断IRQ。                       |
| CLRENA                | 0xE000_E180~<br>0xE000_E19C | 中断除能寄存器。一共8个32位寄存器,每个寄存器的每一位对应一个中断IRQ。                       |
| SETPEND0~<br>SETPEND7 | 0xE000_E200~<br>0xE000_E21C | 中断挂起寄存器。一共8个32位寄存器,每个寄存器的每一位对应一个中断IRQ。                       |
| CLRPEND0~<br>CLRPEND7 | 0xE000_E280~<br>0xE000_E29C | 中断清除寄存器。一共8个32位寄存器,每个寄存器的每一位对应一个中断IRQ。                       |
| ACTIVE                | 0xE000_E300~<br>0xE000_E31C | 活动状态寄存器。每个中断对应一个比特位。处理器执行了其ISR的第1条指令后,它的活动位被置1,直到ISR返回才硬件清0。 |
| SHCSR                 | 0xE000_ED24                 | 系统异常控制及状态寄存器                                                 |
| ICSR                  | 0xE000_ED04                 | 中断控制及状态寄存器                                                   |
| STIR                  | 0xE000_EF00                 | 软件触发中断寄存器                                                    |



- 存储器系统
- 编程模式
- 中断及其处理
- 低功耗模式
  - 低功耗模式的定义
  - 低功耗模式的进入和退出
  - Sleep-on-exit
  - 唤醒中断控制器WIC
  - STM32的低功耗模式
- 存储保护单元(MPU)



| Cortex-M3 定义                           |                   | STM32定义*     |                   |  |
|----------------------------------------|-------------------|--------------|-------------------|--|
| 低功耗模式                                  | 说明                | 低功耗模式        | 说明                |  |
| Sleep mode                             | 内核停止工作,外<br>设继续工作 | Sleep mode   | 内核停止工作,外<br>设继续工作 |  |
| Deep sleep 停止系统时钟,关<br>mode 闭PLL和Flash |                   | Stop mode    | 所有时钟停止            |  |
|                                        |                   | Standby mode | 内核区域掉电            |  |

\*STM32L1定义了更多的低功耗模式



#### 低功耗模式的进入 80

- WFI(Wait for interrupt): 执行到WFI指令后,处理器立刻进 入睡眠状态
- WFE (Wait for event): 执行到WFE指令后, 先检查事件 锁存器。如果为0,则立刻进入睡眠状态;如果为1,则清 除该锁存器,然后继续执行其他命令。





### 低功耗模式的退出 81





PRIMASK位对是否能唤醒 处理器没有影响, 只决定 中断是否执行



# Sleep-on-exit 82

| 位 | 名称          | 类型         | 描述                                                                                           |
|---|-------------|------------|----------------------------------------------------------------------------------------------|
| 4 | SEVONPEND   | R/W        | 置1:任何中断挂起都把CM3从WFE指令<br>处唤醒,不管这个中断的优先级是否比当<br>前高。                                            |
| 3 | 保留          |            |                                                                                              |
| 2 | SLEEPDEEP   | R/W        | 0: 进入sleep模式<br>1: 进入deep sleep模式                                                            |
| 1 | SLEEPONEXIT | R/W        | 激活sleep-on-exit功能 WFI/WFE                                                                    |
| 0 | 保留          |            |                                                                                              |
|   |             | CPU<br>的中医 | PONEXIT位置1时,<br>执行完所有被挂起<br>所服务程序后立即<br>连眠状态  SLEEPONEXIT = 1?  Continue to next instruction |



## Sleep-on-exit的应用 83

典型应用: 中断驱动的处理器程序。 主循环里不做任何事情, 中断完成后 希望尽快进入低功耗模式。



■ 节省中断响应时,出栈入 栈消耗的时间。最大程度 的让处理器处于低功耗状 态





# STM32F2运行和低功耗模式比较

|                     | 状态                                                                                           | 进一步降低功耗的措施                                                                                                    |
|---------------------|----------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------|
| 运行模式<br>Run         | 上电/系统复位后的默认模式,HCLK驱动CPU运行代码                                                                  | <ol> <li>1)降低系统时钟和所用外设的时钟</li> <li>2)关闭不用外设的时钟</li> <li>RCC AHB/APB1/APB2ENR</li> </ol>                       |
| 睡眠模式<br>Sleep       | 内核时钟停止; 外设继续运行                                                                               | 进入之前 1)降低所用外设时钟 2)关闭不用外设的时钟 RCC AHB/APB1/APB2LPENR                                                            |
| 停止模式<br><b>Stop</b> | 1.2V电压域内的时钟全部停止<br>内部SRAM和寄存器内容仍保持<br>PLL/ <b>HSI</b> /HSE关闭;<br>IWDG/RTC/LSI/LSE都可由用户决定是否运行 | 进入之前 1) 把电压调节器 (VR) 配置到低功耗模式LPDS@PWR CR 2) 把Flash配置到关闭模式 FPDS@PWR CR 3) 关掉ADC/DAC如果不需要ADON@ADC CR2 Enx@DAC CR |
| 待机模式<br>Standby     | 电压调节器(VR)关掉→1.2V电压域失电:内部<br>SRAM和寄存器内容丢失;<br>PLL/HSI/HSE关闭;<br>IWDG/RTC/LSI/LSE都可由用户决定是否运行   | 进入之前<br>关闭备份SRAM<br>BRE@PWR_CSR                                                                               |



## STM32F2低功耗模式实现 85

|             | 进入                                                                           | 退出                                                               | 唤醒延迟                                                                                                |  |
|-------------|------------------------------------------------------------------------------|------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------|--|
| <b>哈田拱子</b> | 执行WFI指令,SLEEPDEEP = 0                                                        | NVIC向量表中的任意中断                                                    | T; +1 NC; \+ 11; ++; +7 64.77 } D                                                                   |  |
| 睡眠模式        | 执行WFE指令 & SLEEPDEEP = 0<br>&事件锁存器被清除                                         | 唤醒事件*                                                            | 无中断进出带来的延迟                                                                                          |  |
| 停止模式        | PDDS=0, SLEEPDEEP=1;<br>清除所有EXTI线上的等待位以及<br>RTC中对应的标志;<br>执行1) WFI或者2) WFE指令 | 由外部中断/事件唤醒 1)WFI进入→任意EXTI线配置成中断模式 2)WFE进入→任意EXTI线配置成中断或事件模式      | 醒来后HSI作为系统时钟         HIS RC唤醒时间 (6us)         + 主电压调节器从低功耗的唤醒时间 (2.5us)         + Flash恢复时间 (100us) |  |
| 待机模式        | PDDS=1, SLEEPDEEP=1<br>清除WUF@PWR_CSR<br>清除RTC中和唤醒对应的标志;<br>执行WFI或者WFE指令      | RTC(报警/唤醒/时间戳/侵入事件)<br>件)<br>WKUP引脚上升沿<br>NRST引脚上的外部复位<br>IWDG复位 | 和复位一样:采样启动引脚,获取向量表的复位矢量                                                                             |  |

#### • 唤醒事件:

- 在外设寄存器中使能中断,在NVIC不使能;置位SEVONPEND@SCB->SCR
  - 唤醒后,需分别清零外设中断和NVIC向量中的等待(pending)位
- 把EXTI配置成事件模式
  - 唤醒后无需清除以上两个等待位,因为它们并未置位
- NVIC向量表中的中断也可唤醒\*



- 存储器系统
- 编程模式
- 中断及其处理
- 低功耗模式
- 存储保护单元(MPU)



### 存储器保护单元 (MPU)



- 阻止用户应用程序破坏操作系统使用的数据
- 阻止一个任务访问其他任务的数据区,从而把任务隔开
- 可以把关键数据区设置为只读,从根本上消除了被破坏的可能
- 检测意外的存储访问,如堆栈溢出和数组越界
- 可以通过MPU设置存储器region的其他访问属性,比如是否缓冲,是 否缓存等



# MPU中的region ■88

- CM3的MPU最多支持8个region。每个region最小容量为32字节。
- 允许启用一个"背景region"(全部地址空间),只能特权级享 用。
- 各个region可以相互重叠,重叠部分的属性由编号最大的region来 决定。
- 每个region还可等分为8个子region。子region完全继承父region的 属性。Region的容量必须大于等于256字节,才能划分子region。
- 每个子region可以独立的使能/除能。
- 若某个子region被除能,而这部分地址范围又没有落在其他region 中,则对该子region覆盖的范围进行访问会引发fault。



#### PRIVDEFENA位在MPUCR 寄存器中设置

life.augmented

# Region的划分与关系 89



# Region的属性 90

#### ■ 通过MPURASR寄存器可以为各个region配置不同的属性

| 位段    | 名称             | 类型  | 描述                             |
|-------|----------------|-----|--------------------------------|
| 31:29 | 保留             |     |                                |
| 28    | XN             | R/W | 1: 此区禁止取指<br>0: 此区允许取指         |
| 27    | 保留             |     |                                |
| 26:24 | AP             | R/W | 访问许可设置                         |
| 23:22 | 保留             |     |                                |
| 21:19 | TEX            | R/W | 类型扩展                           |
| 18    | S              | R/W | 1: 可共享; 0: 不可共享                |
| 17    | С              | R/W | 1: 可缓存; 0: 不可缓存                |
| 16    | В              | R/W | 1: 可缓冲; 0: 不可缓冲                |
| 15:8  | SRD            | R/W | 子region禁用设置位段。                 |
| 7:6   | 保留             |     |                                |
| 5:1   | REGION<br>SIZE | R/W | (SIZE+1)<br>Region的容量 = 2      |
| 0     | SZENABLE       | R/W | 1: 使能此region; 0: 禁止此<br>region |

| _ |              |                     |                  |                          |
|---|--------------|---------------------|------------------|--------------------------|
|   | AP<br>的<br>值 | 特权<br>级访<br>问许<br>可 | 非特权<br>级访问<br>许可 | 典型用法                     |
|   | 000          | 不可<br>访问            | 不可访<br>问         | 该区没有存储器,是空地址             |
|   | 001          | R/W                 | 不可访<br>问         | OS及系统软件使用的数据             |
|   | 010          | R/W                 | RO               | 禁止在用户级(非特权级)下<br>更改的高危地带 |
|   | 011          | R/W                 | R/W              | 共享内存,或彻底开放的设备            |
|   | 100          | N/A                 | N/A              | N/A                      |
|   | 101          | RO                  | 不可访<br>问         | OS使用的常量数据                |
|   | 110          | RO                  | RO               | 常量数据或只读存储器的地址<br>区       |
|   | 111          | RO                  | RO               | 常量数据或只读存储器的地址<br>区       |



### STM32MPU配置例程 191



- 配置MPU之前,必须先关闭MPU 功能。如果在程序运行中更新 MPU的配置,还要关闭中断。
- 2. 设置各个region号,起始地址,大 小和属性。允许重叠,但注意在 重叠区域是region号大的那个属性 起作用。

- 3. 开启存储器管理fault异常。如果 对某个region执行了不被属性支持 的操作,则会产生存储器管理 fault异常
- 4. 重新使能MPU



### 子region的应用 92

外设区中,有些外设是用户级程序可以访问,有些外设只有特权级的程序才能访问 (误操作可能导致严重后果)。 很容易消耗掉8个

实现方法:

■ 定义多个用户级外设region

在用户级外设region中重叠地定义一个特权级的region

在用户级外设region中启用"子region除能机制"

背景region, 特权级 前景region,配置 成用户级。其中 子region2,5,6被 除能。 MPURASR.SRD 0x64(b01100100)

可用的region



# 寄存器缺省访问许可 93

| 地址范围                        | 存储器区域         | 可否执行指令<br>(XN) | 描述                           |
|-----------------------------|---------------|----------------|------------------------------|
| 0x0000_0000~<br>0x1FFF_FFFF | 片上代码区         | 可执行指令          | 片上闪存                         |
| 0x2000_0000~<br>0x3FFF_FFFF | 片上SRAM区       | 可执行指令          | 片上RAM                        |
| 0x4000_0000~<br>0x5FFF_FFF  | 片上外设区         | 不可执行指令         | 用于片上外设的寄存器                   |
| 0x6000_0000~<br>0x9FFF_FFFF | 外部RAM区        | 可执行指令          | 外部RAM                        |
| 0xA000_0000~<br>0xDFFF_FFFF | 外部外设          | 不可执行指令         | 用于外部外设的寄存器                   |
| 0xE000_0000~<br>0xE00F_FFFF | 私有外设总线        | 不可执行指令         | NVIC, SysTick,MPU等都<br>在这个区域 |
| 0xE010_0000~<br>0xFFFF_FFFF | 供应商指定功能<br>区域 | 不可执行指令         |                              |

什么情况下使用默认 设置

- MPU不存在
- 存在MPU但被禁 用



# STM32外扩SDRAM的默认MPU属性 194

