

#### Cortex-M4 vs M3



#### CM4与CM3的区别 96

- 丰富的指令集
  - 单指令多数据的指令集(SIMD)
  - 扩展的单周期32位的乘法累加器 (MAC)
  - 饱和运算指令
  - 单精度浮点运算指令
- 浮点运算单元 (FPU)
- FPU寄存器
- 中断响应和返回



### 丰富的指令集 97

|        | Cortex-M3   | Cortex-M4      |
|--------|-------------|----------------|
| 浮点运算指令 |             | Υ              |
| MAC    | Y(多周期)      | <b>Y(</b> 单周期) |
| SIMD   |             | Υ              |
| 饱和指令   | 只有USAT,SSAT | Υ              |



#### 单周期SIMD指令 198

- SIMD(Single Instruction Multiple Data)
- 一次同时操作多个数据
- SIMD 在单周期内完成多次运算。见下面的例子:  $Sum = Sum + (A \times C) + (B \times D)$



• SIMD对打包数据(packed data)进行操作



### 打包数据类型(packed data) 199

- 四字节长度的数据或者两半字长度的数据打包成一个字长度的数据
- 访问打包数据结构更有效率
- SIMD指令可以操作打包数据类型
- 由指令对数据进行打包和释放





#### ■以下所有指令在Cortex-M4中都是单周期执行

| OPERATION                                     | INSTRUCTIONS                          | CM3 | CM4 |
|-----------------------------------------------|---------------------------------------|-----|-----|
| 16 x 16 = 32                                  | SMULBB, SMULBT, SMULTB, SMULTT        | n/a | 1   |
| 16 x 16 + 32 = 32                             | SMLABB, SMLABT, SMLATB, SMLATT        | n/a | 1   |
| 16 x 16 + 64 = 64                             | SMLALBB, SMLALBT, SMLALTB,<br>SMLALTT | n/a | 1   |
| $16 \times 32 = 32$                           | SMULWB, SMULWT                        | n/a | 1   |
| $(16 \times 32) + 32 = 32$                    | SMLAWB, SMLAWT                        | n/a | 1   |
| $(16 \times 16) \pm (16 \times 16) = 32$      | SMUAD, SMUADX, SMUSD, SMUSDX          | n/a | 1   |
| $(16 \times 16) \pm (16 \times 16) + 32 = 32$ | SMLAD, SMLADX, SMLSD, SMLSDX          | n/a | 1   |
| $(16 \times 16) \pm (16 \times 16) + 64 = 64$ | SMLALD, SMLALDX, SMLSLD, SMLSLDX      | n/a | 1   |
| 32 x 32 = 32                                  | MUL                                   | 1   | 1   |
| $32 \pm (32 \times 32) = 32$                  | MLA, MLS                              | 2   | 1   |
| $32 \times 32 = 64$                           | SMULL, UMULL                          | 5-7 | 1   |
| $(32 \times 32) + 64 = 64$                    | SMLAL, UMLAL                          | 5-7 | 1   |
| $(32 \times 32) + 32 + 32 = 64$               | UMAAL                                 | n/a | 1   |
| $32 \pm (32 \times 32) = 32 \text{ (upper)}$  | SMMLA, SMMLAR, SMMLS, SMMLSR          | n/a | 1   |
| (32 x 32) = 32 (upper)                        | SMMUL, SMMULR                         | n/a | 1   |



#### 饱和运算指令

• 使用饱和运算指令,指定饱和边界来防止变量溢出。不用通过软件来判断变量是否在有效范围内,减轻CPU的负担。

#### • 举例

• 音频信号处理



1.5

#### • 控制应用

• PID控制中出现积分饱和时,通过饱和运算自动将值限制在允许范围内。



### 浮点运算指令 102

- 用于FPU单元的单精度浮点运算指令。这部分指令都是用V开头的汇 编指令
- 只有在FPU开启的状态下,才能运行这些指令。
- 如果在FPU没有开启的状态下,执行了浮点运算指令,系统会产生 一个硬fault异常



#### CM4与CM3的区别 103

- 丰富的指令集
  - 单指令多数据的指令集(SIMD)
  - 扩展的单周期32位的乘法累加器 (MAC)
  - 饱和运算指令
  - 单精度浮点运算指令
- 浮点运算单元 (FPU)
- FPU寄存器
- 中断响应和返回



#### 浮点单元 (FPU)

#### ■ FPU是什么

- 独立于CPU的一个浮点运算单元,可以使能或关闭。
- 支持单精度浮点数的运算:加、减、乘、除、乘加、平方根…
- ■整数、单精度浮点(32位)、半精度浮点(16位)之间的数据格式转换
- Cortex-M4有一组专门用于FPU单元的单精度浮点运算指令。这部分指令都是用V-开头的汇编指令,仅在FPU功能被使能时使用。

#### ■ FPU怎么用

- 芯片复位后FPU默认是关闭的。需要在CPACR寄存器中设置打开(将CPACR[23:20] 设置为0xF)
- ■编译器也设置了相应的FPU功能开启/关闭的选项,在编译时需要告诉编译器是否开启FPU功能
- ■编译器一旦开启FPU功能,在处理单精度浮点运算的语句时就会用带V-开头的汇编指令进行编译
- 如果编译器使能了FPU功能,而芯片未开启FPU单元,程序运行到浮点语句时就会 出现异常。相反,如果编译器未使能FPU功能,芯片即使开启了FPU单元,程序仍 然会按照未开启FPU的代码执行。



### IAR中如何配置FPU(1/2) 105

如果只需要进行简单的浮点运算(加减乘除等)



#### Step2: 在system\_stm32fxxx.c的SystemInit()函数加入下面的代码。

```
/* FPU settings -----*/
#if ( FPU PRESENT == 1) && ( FPU USED == 1)
 SCB->CPACR |= ((3UL << 10*2)|(3UL << 11*2)); /* set CP10 and
CP11 Full Access */
#endif
```

Step3: 在IAR的Option->C/C++ Compiler->Preprocessor选项卡的 Defined symbols中加入: FPU\_PRESENT, FPU\_USED





### IAR中如何配置FPU(2/2) 106

- 如果还需要进行复杂的浮点运算,比如开方,三角函数,则还需要做以下操作:
  - 检查是否已经包含arm\_math.h 头文件。
  - Option->C/C++ Compiler->Preprocessor选项卡的Defined symbols中加 入语句ARM\_MATH CM4





### Keil中如何配置FPU(1/2) 107

如果只需要进行简单的浮点运算(加减乘除等)





#### **Step2**: 在system\_stm32fxxx.c的SystemInit()函数加入下面的代码。

```
/* FPU settings -----*/
#if ( FPU PRESENT == 1) && ( FPU USED == 1)
 SCB->CPACR |= ((3UL << 10*2)|(3UL << 11*2)); /* set CP10 and
CP11 Full Access */
#endif
```

Step3:在Project的Options for target"xxxx" 的C/C++ 选项卡Preprocessor Symbols标 签的Define栏中加入: FPU PRESENT, FPU USED





### Keil中如何配置FPU(2/2) 108

- 如果还需要进行复杂的浮点运算,比如开方,三角函数,则还需要做以下操作:
  - 检查是否已经包含arm\_math.h 头文件。
  - 在Project的Options for target"xxxx"的C/C++ 选项卡Preprocessor Symbols标签Define栏中加入语句ARM\_MATH\_CM4





### 通过寄存器名字访问, 没有地址映射

Available on the Cortex-M4 with

#### FPU only Floating Point Unit General registers D0 R0 S3 S2 D1 R1 S5 S4 D2 R2 S7 S6 D3 S9 S8 D4 R3 S11 S10 D5 R4 S12 S13 D6 S15 S14 D7 R5 S17 S16 D8 R6 S19 S18 D9 R7 S21 S20 D10 S23 S22 D11 R8 S24 S25 D12 R9 S27 S26 D13 S28 S29 D14 R10 S31 S30 D15 R11 Floating Point Status FPSCR R12 and Control Register R13 (MSP) Main Stack Pointer (MSP), Process Stack Pointer (PSP) R13 (PSP) R14 Link Register (LR) R15 Program Counter (PC) Name **Functions xPSR** Program Status Registers **PRIMASK** Interrupt Mask Special **FAULTMASK** Registers Registers BASEPRI CONTROL Control Register

#### FPU相关的寄存器

- 新增32个<u>32位(单精度)</u>的寄存器 S0~S31,也可看做16个<u>64位(双精</u> 度)的寄存器。
- 新增浮点状态和控制寄存器FPSCR
- 新增CPACR, FPCCR, FPCAR, FPDSCR
- 进行浮点运算时会用到这些寄存器

| 地址          | 名称     |
|-------------|--------|
| 0xE000_ED88 | CPACR  |
| 0xE000_EF34 | FPCCR  |
| 0xE000_EF38 | FPCAR  |
| 0xE000_EF3C | FPDSCR |



#### 带FPU和不带FPU的寄存器对比 110

#### 不带FPU







#### CM4与CM3的区别 111

- 丰富的指令集
  - 单指令多数据的指令集(SIMD)
  - 扩展的单周期32位的乘法累加器 (MAC)
  - 饱和运算指令
  - 单精度浮点运算指令
- 浮点运算单元 (FPU)
- FPU寄存器
- 中断响应和返回



#### 中断响应和退出 112

- Cortex-M4的中断响应和退出机制和Cortex-M3大体相同
- 同样支持咬尾中断和晚到中断机制
- 因为多了对浮点运算的支持,在中断响应和退出时增加了对FPU扩展寄 存器的保护
- 入栈浮点寄存器组会带来以下影响:
  - 会扩大stack frame所占的存储区域
  - 增加中断响应延迟
  - 在OS环境下增加上下文切换时间







使用了 FPU

未使用 FPU

### 

#### FPCA只在CORTEX-M4中有效

| 位      | 名称    | <b>技</b> 述                                                     |
|--------|-------|----------------------------------------------------------------|
| [31:3] |       | 保留                                                             |
| 2      | FPCA  | 0:没有用到FPU<br>1:用到过FPU<br>Cortex-M4通过这一位的值来决定响应中断时是否要对浮点状态进行保护。 |
| 1      | SPSEL | 0: 当前使用MSP指针<br>1: 当前使用PSP指针                                   |
| 0      | nPRIV | 0: 特权级的线程模式<br>1: 非特权级的线程模式                                    |



### Cortex-M4的EXC\_RETURN值 115

#### EXC\_RETURN位段的定义:

| 位段     | 含义                                                   |    |
|--------|------------------------------------------------------|----|
| [31:5] | EXC_RETURN的标识,必须全为1                                  |    |
| 4      | 0 = 栈帧中预留了FPU寄存器的空间<br>1 = 栈帧不包括FPU寄存器,与Cortex-M3一样  |    |
| 3      | 0 = 返回后进入Handler模式<br>1 = 返回后进入线程模式                  |    |
| 2      | 0 = 从主堆栈中做出栈操作,返回后使用MSP,<br>1 = 从进程堆栈中做出栈操作,返回后使用PSP | Ε  |
| 1      | 保留,必须为0                                              | 0: |
| 0      | 0 = 返回ARM状态<br>1 = 返回Thumb状态,在CM3中必须为1               |    |

#### EXC\_RETURN的值

| 0xFFFF_FFF1使用MSP出栈,返回Handler模式,并<br>使用MSP。不需要出栈浮点状态寄存器<br>组。0xFFFF FFF9使用MSP出栈,返回线程模式,并使用 |
|-------------------------------------------------------------------------------------------|
| Overer Feed 使用MSP出程。返回线程模式 单使用                                                            |
| MSP。不需要出栈浮点状态寄存器组。                                                                        |
| 0xFFFF_FFD 使用PSP出栈,返回线程模式,并使用PSP。不需要出栈浮点状态寄存器组。                                           |
| 0xFFFF_FFE1 使用MSP出栈,返回Handler模式,并使用MSP。需要出栈浮点状态寄存器组。                                      |
| 0xFFFF_FFE9 使用MSP出栈,返回线程模式,并使用MSP。需要出栈浮点状态寄存器组。                                           |
| 0xFFFF_FFED 使用PSP出栈,返回线程模式,并使用PSP。需要出栈浮点状态寄存器组。                                           |



#### Lazy Stacking

- Lazy stacking机制:在下面情况下,跳过对浮点扩展寄存器的入栈操作(仅预留空间)以避免中断延迟的增加
  - 中断处理函数不使用FPU
  - 被中断的程序未曾用到FPU
- 如果在执行中断处理函数时用到了FPU,在执行到第一条浮点指令时, 内核暂停;硬件入栈浮点寄存器
- Lazy stacking是可以通过软件使能和关闭的。
  - 使能Lazy stacking 必须同时 置位FPCCR寄存器的LSPEN位和ASPEN位
  - 清除LSPEN位可以关闭Lazy stacking



### FPU寄存器入栈策略的选择 117

| FPCCR.<br>LSPEN | FPCCR.<br>ASPEN | 描述                                                                                                                                                            |
|-----------------|-----------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 0               | 0               | 取消自动状态保存。中断响应时不入栈FPU寄存器。<br>应用场景:<br>1. 应用中没有用到OS或者多任务调度,如果没有任何中断异常用到FPU。<br>2. 在应用程序代码中只有一个中断用到FPU。如果有多个中断用到FPU,<br>那么中断嵌套必须被禁止。可以通过把所有的中断优先级设置位相同优<br>先级实现。 |
| 0               | 1               | 关闭Lazy stacking,仅打开自动状态保存。如果用到FPU,CONTROL.FPCA位自动置1.中断响应时,硬件自动入栈S0~S15和FPSCR寄存器。                                                                              |
| 1               | 1               | 打开Lazy stacking,打开自动状态保存。如果用到FPU,CONTROL.FPCA位自动置1.如果响应中断时,CONTROL.FPCA为1,处理器在堆栈中预留FPU寄存器的空间,同时将FPCCR.LSPACT位置1.但是PFU寄存器并没有马上入栈,直到在中断处理函数中用到FPU时再入栈。          |
| 1               | 0               | 非法配置                                                                                                                                                          |



### 几个重要的标志位 118

#### 浮点寄存器入栈/出栈过程中用到的标志位

| 标志位              | 描述                                                                           |
|------------------|------------------------------------------------------------------------------|
| CONTROL.FPC<br>A | 1 = 当前上下文中用到FPU<br>0 = 当前上下文中没有用到FPU                                         |
| FPCCR.LSPACT     | 1 = 进入Lazy状态(栈帧中预留了FPU寄存器的空间,但没有实际入栈)<br>0 = 退出Lazy状态(实际入栈后被硬件清零或者中断返回时硬件清零) |
| EXC_RETURN[4]    | 0 = 栈帧中包括了FPU寄存器空间<br>1 = 栈帧中不包括FPU寄存器空间                                     |

#### FPCAR寄存器

| 位      | 名称      | 描述                  |
|--------|---------|---------------------|
| [31:3] | ADDRESS | 没有出栈的浮点寄存器空间在栈帧中的位置 |
| [2:0]  |         | 保留                  |



#### Lazy Stacking Case A

-被中断的程序和ISR都不用到FPU

- 堆栈内容和CM3一样
- 和没有实现FPU的CM4一样





## Lazy Stacking Case B——被中断的程序用到浮点,ISR中没有



life.augmented

## Lazy Stacking Case C——被中断的程序和ISR都要用到FPU





#### Cortex-M0 vs M3



- 更小的指令集
- 系统模式
- 中断与异常
- 存储器系统



#### 更小的指令集

- Cortex-M0 只支持56条 指令(完成简单的I/O控 制任务和数据处理)
- 其中大部分是16-bit指令





 xPSR寄存器中没有ICI/IT位 (中断可持续指令位/IF-THEN指令状态位)

#### 总线和系统模型 125

- Cortex-MO基于ARMv6-M架构,只有一条系统总线
- 没有定义非特权模式,对所有资源都可以访问。相应的 CONTROL寄存器中BIT0也不再定义
- 两种操作模式,两个堆栈指针

#### CONTROL寄存器

|                                    | 31:3    | 2 | 1     | 0                |
|------------------------------------|---------|---|-------|------------------|
| Cortex-<br>M3                      | reserve |   | SPSEL | nPRIV            |
| Cortex-<br>M0/M0+(<br>ARMv6-<br>M) | reserve |   | SPSEL | Not<br>available |





### CM0与CM3的区别

### ——异常和中断 126

## ■ 仅支持6个系统异常

■ 不支持存储器管理 fault,总线fault,用 法fault和调试监视器 异常。所有的fault都 由硬件fault异常进行 处理

和32个外部中断。

|                |                               | ,                             |  |
|----------------|-------------------------------|-------------------------------|--|
| Exception Type | n ARMv6-M                     | ARMv7-M                       |  |
| 239            |                               |                               |  |
|                |                               |                               |  |
| 31             |                               | - Daviga Specific             |  |
| ĭ. l           | Davis Onesife                 | Device Specific<br>Interrupts |  |
| 17             | Device Specific<br>Interrupts |                               |  |
| 16             | monupto                       |                               |  |
|                |                               |                               |  |
| 15             | SysTick                       | SysTick                       |  |
| 14             | PendSV                        | PendSV                        |  |
| 13             | Not used                      | Not used                      |  |
| 12             | Not used                      | Debug Monitor                 |  |
| 11             | SVC                           | SVC                           |  |
| 10             |                               |                               |  |
| 9              |                               |                               |  |
| 8              |                               | Not used                      |  |
| 7              | Not used                      |                               |  |
| 6              |                               | Usage Fault                   |  |
| 5              |                               | Bus Fault                     |  |
| 4              |                               | MemManage (fault)             |  |
| 3              | HardFault                     | HardFault                     |  |
| 2              | NMI                           | NMI                           |  |
| 1              |                               |                               |  |
| 0              |                               |                               |  |
| •              |                               |                               |  |

(Cortex-M0/M0+)

(Cortex-M3)

| Vector Table           | Vector address<br>(initial) |
|------------------------|-----------------------------|
| Interrupt#239 vector 1 | 0x000003FC                  |
| Interrupt#31 vector 1  | 0x000000BC                  |
| Interrupt#1 vector 1   | 0x00000044                  |
| Interrupt#0 vector 1   | 0x00000040                  |
| SysTick vector 1       | 0x0000003C                  |
| PendSV vector 1        | 0x00000038                  |
| Not used               | 0x00000034                  |
| Debug Monitor vector 1 | 0x00000030                  |
| SVC vector 1           | 0x0000002C                  |
| Not used               | 0x00000028                  |
| Not used               | 0x00000024                  |
| Not used               | 0x00000020                  |
| Not used               | 0x000001C                   |
| Usage Fault vector 1   | 0x00000018                  |
| Bus Fault vector 1     | 0x00000014                  |
| MemManage vector 1     | 0x00000010                  |
| HardFault vector 1     | 0x000000C                   |
| NMI vector 1           | 0x00000008                  |
| Reset vector 1         | 0x00000004                  |
| MSP initial value      | 0x00000000                  |



# CMO与CM3的区别——中断优先级

■ 支持3个固定高优先级和4个可编程的优先级。

■ 优先级配置寄存器为8位,但只能使用最高两位。也不分抢占优

先级和亚优先级



- 没有中断状态寄存器
- 没有软件触发中断寄存器
- 不支持动态修改优先级
- 优先级屏蔽
- NVIC寄存器只支持字访问







#### 基于CMO的STM32芯片的IAP应用 128

■ CMO不支持向量表重定位,使用STM32可以通过存储器重映射功能实现 用户程序的向量表映射



#### STM32的IAP例程 129



\* 可参考AN4065

#### CM0与CM3的区别 **---**存储器 130

|                                     | 0xFFFF FFFF                |
|-------------------------------------|----------------------------|
| Vendor-specific                     | _                          |
| Private Peripheral bus-<br>External | 0xE010_0000<br>0xE004 0000 |
| Private Peripheral bus-<br>Internal | 0xE000_0000                |
| External device 1.0GB               | 0xA000_0000                |
| External RAM 1.0GB                  | 0x6000 0000                |
| Peripheral 0.5GB                    | 0x4000 0000                |
| SRAM 0.5GB                          | 0x2000_0000                |
| Code 0.5GB                          | _                          |
|                                     | 0x0000_0000                |

- CMO同样支持4G的存储空间, 存储器映射定义也相同
- 不支持Bit-banding
- 所有数据传输必须是对齐的
- 不支持MPU





#### Cortex-M0+ vs M3



#### CM0+与CM3的对比 133

- 更小的指令集
- 一条总线/两级流水线/两个特权级别
- 单周期I/O接口
- 存储器系统
- 中断与异常
- 低功耗模式



#### 更小的指令集

- Cortex-M0+和Cortex-M0一样只支持56条指令(完成简单的I/O控制任务和数据处理)
- 其中大部分是16-bit指令





• xPSR寄存器中没有ICI/IT位 (中断可持续指令位/IF-THEN指令状态位)

#### 一条总线,两级流水线 135

- Cortex-M0+与Cortex-M3一样有两级特权级别: 特权级和非特权级
- Cortex-M0+基于ARMv6-M架构,只有一条系统总线
- ■优化的两级流水线架构
- 进一步降低了能耗,提高了性能





Branch shadow: 执行当前指令时,已经被预取出的指令个数(长度)。



两级流水线,减少Branch shadow带来的能耗损失。



#### 单周期 / 0接口 137

- 单周期I/O接口(可选)
  - 32-bit 接口
  - 支持32/16/8-bit传输
  - 支持存储器映射,可以像普通外设一样进行访问
  - 存储器映射地址由芯片生产商定义







#### CM0+与CM3的区别

138





#### CM0+与CM3的区别

#### ——异常和中断 140 140

| 仅支持6个系统异常 |
|-----------|
| 和32个外部中断。 |

■ 不支持存储器管理 fault,总线fault,用 法fault和调试监视器 异常。所有的fault都 由硬件fault异常进行 处理

|                     |                               | (                             |  |  |
|---------------------|-------------------------------|-------------------------------|--|--|
| Exception<br>Type   | ARMv6-M                       | ARMv7-M                       |  |  |
| 239                 |                               |                               |  |  |
| 31<br> <br>17<br>16 | Device Specific<br>Interrupts | Device Specific<br>Interrupts |  |  |
| 15                  | SysTick                       | SysTick                       |  |  |
| 14                  | PendSV                        | PendSV                        |  |  |
| 13                  | Not used                      | Not used                      |  |  |
| 12                  | Not useu                      | Debug Monitor                 |  |  |
| 11                  | SVC                           | SVC                           |  |  |
| 10<br>9<br>8        |                               | Not used                      |  |  |
| 7                   | Not used                      |                               |  |  |
| 6                   |                               | Usage Fault                   |  |  |
| 5                   |                               | Bus Fault                     |  |  |
| 4                   |                               | MemManage (fault)             |  |  |
| 3                   | HardFault                     | HardFault                     |  |  |
| 2                   | NMI                           | NMI                           |  |  |
| 1                   |                               |                               |  |  |
| 0                   |                               |                               |  |  |

(Cortex-M0/M0+)

(Cortex-M3)

| Vector Table           | Vector address<br>(initial) |
|------------------------|-----------------------------|
| Interrupt#239 vector 1 | 0x000003FC                  |
| Interrupt#31 vector 1  | 0x000000BC                  |
| Interrupt#1 vector 1   | 0x00000044                  |
| Interrupt#0 vector 1   | 0x00000040                  |
| SysTick vector 1       | 0x0000003C                  |
| PendSV vector 1        | 0x00000038                  |
| Not used               | 0x00000034                  |
| Debug Monitor vector 1 | 0x00000030                  |
| SVC vector 1           | 0x0000002C                  |
| Not used               | 0x00000028                  |
| Not used               | 0x00000024                  |
| Not used               | 0x00000020                  |
| Not used               | 0x000001C                   |
| Usage Fault vector 1   | 0x00000018                  |
| Bus Fault vector 1     | 0x00000014                  |
| MemManage vector 1     | 0x00000010                  |
| HardFault vector 1     | 0x000000C                   |
| NMI vector 1           | 0x00000008                  |
| Reset vector 1         | 0x00000004                  |
| MSP initial value      | 0x00000000                  |



# CM0+与CM3的区别——中断优先级

- 支持3个固定高优先级和4个可编程的优先级。
- 优先级配置寄存器为8位,但只能使用最高两位。也不分抢占优 先级和亚优先级





#### STM32L低功耗模式 142

#### STM32L支持5种低功耗模式

| Cortex-M           |                        | STM32                  |                   |          |                                                  |
|--------------------|------------------------|------------------------|-------------------|----------|--------------------------------------------------|
|                    |                        | STM32F系列               |                   | STM32L系列 |                                                  |
| 低功耗模式              | 说明                     | 低功耗模式                  | 说明                | 低功耗模式    | 说明                                               |
|                    |                        |                        |                   | 低功耗运行模式  | 内核和外设保持运行状态。内部<br>电源变换器工作在低功耗模式下,<br>系统时钟频率降低。   |
| 睡眠模式               | 内核停止工作,<br>外设继续工作      | 睡眠模式<br>(Sleep mode)   | 内核停止工作,外<br>设继续工作 | 睡眠模式     | 内核停止工作,外设继续工作。                                   |
|                    |                        |                        |                   | 低功耗睡眠模式  | 内核停止工作,外设继续工作。<br>内部电源变换器工作在低功耗模<br>式下,系统时钟频率降低。 |
| Deep sleep<br>mode | 停止系统时钟,<br>关闭PLL和Flash | 停止模式<br>(Stop mode)    | 所有时钟停止            | 停止模式     | 所有时钟停止                                           |
|                    |                        | 待机模式<br>(Standby mode) | 内核区域掉电            | 待机模式     | 内核区域掉电                                           |



#### STM32L系列低功耗模式的进入与退出 143

| 模式          | 进入                                                            | 唤醒                                                                                                   | 对<br>VCORE<br>域时钟<br>影响    | 对VDD域<br>时钟影响          | 内部电源<br>变换器        | IO 状态                         | 唤醒延迟                                                                                  |   |
|-------------|---------------------------------------------------------------|------------------------------------------------------------------------------------------------------|----------------------------|------------------------|--------------------|-------------------------------|---------------------------------------------------------------------------------------|---|
| 低功耗运<br>行模式 | 设置LPSDSR 位<br>和LPRUN 位<br>+<br>设置系统时钟                         | 恢复系统时钟和内部电源 变换器的工作模式                                                                                 | 无                          | 无                      | 低功耗模式              | 所有I/O口<br>的状态和<br>运行时保<br>持一致 | 无                                                                                     |   |
| 睡眠模式        | WFE                                                           | 任意中断 唤醒事件                                                                                            | CPU时钟                      | 无                      | 正常模式               |                               | 的状态和                                                                                  | 无 |
| 低功耗睡<br>眠模式 | 设置LPSDSR 位<br>+ WFI<br>设置LPSDSR 位<br>+ WFE                    | 任意中断                                                                                                 | 关闭,不<br>影响其他<br>时钟         | 无                      | 低功耗模式              |                               | 电源变换器的改变时间+FLASH的唤醒时间                                                                 |   |
| 停止模式        | 设置PDDS和<br>LPSDSR位<br>+<br>设置<br>SLEEPDEEP位<br>+<br>WFI 或 WFE | 任意EXTI中断 (在EXTI寄存器中配置的 <b>内部</b> 或者 <b>外</b><br><b>郵</b> 中断源)                                        | 所有的<br>VCORE域<br>时钟都关<br>闭 | HSI,HSE<br>和MSI都关<br>闭 | 正常模式/<br>低功耗模<br>式 |                               | MSI RC的唤醒时间+<br>电源变换器的唤醒时间 + FLASH的唤醒时间<br>响 = FLASH的唤醒时间                             |   |
| 待机模式        | 设置PDDS和<br>+<br>设置<br>SLEEPDEEP位<br>+<br>WFI 或 WFE            | WKUP引脚的上升沿,<br>RTC报警 (Alarm A 或者<br>Alarm B),RTC唤醒事件,<br>RTC时间戳事件,RTC侵<br>入事件,NRST引脚的外<br>部复位,IWDG复位 |                            |                        | 关闭                 | 所有I/O口都<br>保持在高阻<br>状态        | V <sub>REFINT</sub> 开的情况下<br>唤醒典型值为57.2us<br>V <sub>REFINT</sub> 关的情况下<br>唤醒典型值为2.4ms |   |



### Cortex-M系列总对比







#### Cortex-M各系列内核性能比较 146

|                 | CM0+                 | CM0                  | CM3             | CM4             |
|-----------------|----------------------|----------------------|-----------------|-----------------|
| 架构版本            | ARMv6-M              | ARMv6-M              | ARMv7M          | ARMv7ME         |
| 流水线             | 2级流水线                | 3级流水线                | 3级流水线           | 3级流水线           |
| 特权级别            | 特权级/非特权级             | 特权级                  | 特权级/非特权级        | 特权级/非特权级        |
| Bus Interface   | 1                    | 1                    | 3               | 3               |
| 指令集             | Thumb,Thumb-2 subset | Thumb,Thumb-2 subset | Thumb + Thumb-2 | Thumb + Thumb-2 |
| Hardware divide | NO                   | NO                   | YES             | YES             |
| 单周期<br>SIMD/DSP | NO                   | NO                   | NO              | YES             |
| MAC             | NO                   | NO                   | YES(多周期)        | YES (单周期)       |
| 饱和运算指令          | NO                   | NO                   | 仅有USAT, SSAT    | YES             |
| FPU             | NO                   | NO                   | NO              | YES             |
| CoreMark/MHz    | 2.42                 | 2.33                 | 3.32            | 3.40            |
| DMIPS/MHz       | 0.84                 | 0.94                 | 1.25            | 1.25            |



#### Cortex-M各系列内核性能比较 147

|              | CM0+                                                                                                                                              | CM0                                                                                                                                               | CM3                                                                                                                                                 | CM4                                                                                                                                                 |
|--------------|---------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------|
| 中断/异常        | NMI + 1 to 32                                                                                                                                     | NMI+ 1 to                                                                                                                                         | NMI+ 1 to 240                                                                                                                                       | NMI + 1 to 240                                                                                                                                      |
| 中断优先级        | 4                                                                                                                                                 | 4                                                                                                                                                 | 8 to 256                                                                                                                                            | 8 to 256                                                                                                                                            |
| 向量表重定位       | YES(可选)                                                                                                                                           | NO                                                                                                                                                | YES                                                                                                                                                 | YES                                                                                                                                                 |
| 软件触发中断寄存器    | NO                                                                                                                                                | NO                                                                                                                                                | YES                                                                                                                                                 | YSE                                                                                                                                                 |
| 中断状态寄存器      | NO                                                                                                                                                | NO                                                                                                                                                | YES                                                                                                                                                 | YES                                                                                                                                                 |
| 中断寄存器访问      | 32-bit                                                                                                                                            | 32-bit                                                                                                                                            | 8/16/32-bit                                                                                                                                         | 8/16/32-bit                                                                                                                                         |
| 动态优先级调整      | No                                                                                                                                                | NO                                                                                                                                                | YES                                                                                                                                                 | YES                                                                                                                                                 |
| 存储器保护        | MPU(可选)                                                                                                                                           | No                                                                                                                                                | MPU(可选)                                                                                                                                             | MPU(可选)                                                                                                                                             |
| 唤醒中断控制器(WIC) | YES                                                                                                                                               | YES                                                                                                                                               | YES                                                                                                                                                 | YES                                                                                                                                                 |
| 低功耗模式        | Integrated WFI and WFE Instructions and Sleep On Exit capability Sleep & Deep Sleep Signals Optional Retention Mode with ARM Power Management Kit | Integrated WFI and WFE Instructions and Sleep On Exit capability Sleep & Deep Sleep Signals Optional Retention Mode with ARM Power Management Kit | Integrated WFI and WFE Instructions and Sleep On Exit capability. Sleep & Deep Sleep Signals. Optional Retention Mode with ARM Power Management Kit | Integrated WFI and WFE Instructions and Sleep On Exit capability. Sleep & Deep Sleep Signals. Optional Retention Mode with ARM Power Management Kit |
| 位操作          | NO                                                                                                                                                | NO                                                                                                                                                | Bit-banding                                                                                                                                         | Bit-banding                                                                                                                                         |



### Cortex-M系列软件移植



#### Cortex-M系列的软件兼容性(1/2)

- 向上路径(M0->M3->M4)的移植直接了当
  - Cortex-Mx内核的指令集是Cortex-My内核(x<y)指令集的子集。 软件可以直接移植过去,性能则随着MCU时钟频率的提高以 及冯诺依曼到哈佛架构的改进而得到提升
  - 推荐对代码进行重新编译
    - 从MO内核升级到M3内核: 重新编译可以充分利用更高效的 指令, 比如硬件除法
    - 从MO/M3内核升级到带FPU的M4内核:某些代码需要使用内联函数重新编写,以利用M4内核高级的DSP/SIMD指令
    - 对于STM32家族内的产品,丰富的外设也相互兼容以保证移植的顺畅



#### Cortex-M系列的软件兼容性(2/2)

- 向下路径(M3->M0/M0+)的移植需要注意
  - MO内核的NVIC和SCB寄存器只能字访问,M3可支持字、半字、字节访问
  - M3内核的某些NVIC和SCB寄存器在M0中没有
    - Interrupt Active Status Register
    - Software Trigger Interrupt Register
    - Vector Table Offset Register
    - 某些 fault status registers
  - 如果使用了汇编,某些指令不再被M0/M0+支持,对于C代码,某些指令如硬件除法, 编译器会自动调用C库函数来处理除法操作
  - M0/M0+不支持非对齐数据传输
  - M0/M0+不再具有M3/M4所支持的位带操作
  - 使用用户线程模式和MPU特性的应用则不能移植到M0内核上
  - 某些M0的MCU支持存储器重映射,使用了M3特有的矢量表重定位特性的应用,可以使用存储器重映射来处理
- 向下路径(M4->M0/M0+)的移植需要注意
  - M4与M3内核基本相似,所以从M3移植的方法也适用M4
  - 某些用到DSP,浮点运算的应用,不适用M0/M0+



## Thanks!

